JP2009117461A - アンチヒューズ素子、およびアンチヒューズ素子の設定方法 - Google Patents
アンチヒューズ素子、およびアンチヒューズ素子の設定方法 Download PDFInfo
- Publication number
- JP2009117461A JP2009117461A JP2007286131A JP2007286131A JP2009117461A JP 2009117461 A JP2009117461 A JP 2009117461A JP 2007286131 A JP2007286131 A JP 2007286131A JP 2007286131 A JP2007286131 A JP 2007286131A JP 2009117461 A JP2009117461 A JP 2009117461A
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- drain electrode
- antifuse
- drain
- mos transistors
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/525—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
- H01L23/5252—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections comprising anti-fuses, i.e. connections having their state changed from non-conductive to conductive
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B20/00—Read-only memory [ROM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0144—Manufacturing their gate insulating layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Semiconductor Memories (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
【解決手段】複数のMOSトランジスタと、複数のMOSトランジスタのソース電極が共通に接続された第1の電極と、複数のMOSトランジスタのゲート電極が共通に接続された第2の電極と、複数のMOSトランジスタのドレイン電極の少なくとも1つと接続される第3の電極と、ドレイン電極および第3の電極の間に設けられた絶縁膜と、を有する。そして、上記絶縁膜においてドレイン電極に対応して少なくとも1箇所が絶縁破壊されることで、絶縁破壊された部位に対応するドレイン電極と第3の電極とが導通する構成である。
【選択図】図1
Description
複数のMOSトランジスタと、
前記複数のMOSトランジスタのソース電極が共通に接続された第1の電極と、
前記複数のMOSトランジスタのゲート電極が共通に接続された第2の電極と、
前記複数のMOSトランジスタのドレイン電極の少なくとも1つと接続される第3の電極と、
前記ドレイン電極および前記第3の電極の間に設けられた絶縁膜と、を有し、
前記絶縁膜において前記ドレイン電極に対応して少なくとも1箇所が絶縁破壊されることで、絶縁破壊された部位に対応する前記ドレイン電極と前記第3の電極とが導通する構成である。
前記絶縁膜において前記ドレイン電極に対応して少なくとも1箇所を絶縁破壊することで、絶縁破壊された部位に対応する前記ドレイン電極と前記第3の電極とを導通させるものである。
本実施形態のアンチヒューズの構成を説明する。本実施形態では、最大5値の情報を記録可能なヒューズの場合で説明する。
(第2の実施形態)
第1の実施形態では破壊選択配線から1本の配線を選択するものであったが、本実施形態は、破壊選択配線として複数の配線を選択するものである。
2 ドレイン電極
3 ソース電極
6a、6b ゲート絶縁膜
Claims (8)
- 複数のMOSトランジスタと、
前記複数のMOSトランジスタのソース電極が共通に接続された第1の電極と、
前記複数のMOSトランジスタのゲート電極が共通に接続された第2の電極と、
前記複数のMOSトランジスタのドレイン電極の少なくとも1つと接続される第3の電極と、
前記ドレイン電極および前記第3の電極の間に設けられた絶縁膜と、を有し、
前記絶縁膜において前記ドレイン電極に対応して少なくとも1箇所が絶縁破壊されることで、絶縁破壊された部位に対応する前記ドレイン電極と前記第3の電極とが導通する、アンチヒューズ素子。 - いずれか1つの前記ドレイン電極と前記第3の電極とが導通することで、前記第3の電極の抵抗値に対応して前記MOSトランジスタの閾値電圧が設定される請求項1記載のアンチヒューズ素子。
- 前記MOSトランジスタをオンさせる際に前記第3の電極に電圧が印加される部位から前記絶縁膜までの前記第3の電極の長さが前記MOSトランジスタ毎に異なっている請求項2記載のアンチヒューズ素子。
- 前記第3の電極の電気抵抗率が前記第1および第2の電極よりも大きい請求項2記載のアンチヒューズ素子。
- 1つ以上の前記ドレイン電極と前記第3の電極とが導通することで、前記第3の電極と接続される前記ドレイン電極のMOSトランジスタのゲート幅の合計により全体のゲート幅が設定される請求項1記載のアンチヒューズ素子。
- 複数のMOSトランジスタと、該複数のMOSトランジスタのソース電極が共通に接続された第1の電極と、前記複数のMOSトランジスタのゲート電極が共通に接続された第2の電極と、前記複数のMOSトランジスタのドレイン電極の少なくとも1つと接続される第3の電極と、前記ドレイン電極および前記第3の電極の間に設けられた絶縁膜と、を有するアンチヒューズ素子の設定方法であって、
前記絶縁膜において前記ドレイン電極に対応して少なくとも1箇所を絶縁破壊することで、絶縁破壊された部位に対応する前記ドレイン電極と前記第3の電極とを導通させる、アンチヒューズ素子の設定方法。 - いずれか1つの前記ドレイン電極と前記第3の電極とを導通させることで、前記第3の電極の抵抗値に対応して前記MOSトランジスタの閾値電圧を設定する、請求項6記載のアンチヒューズ素子の設定方法。
- 1つ以上の前記ドレイン電極と前記第3の電極とを導通させることで、前記第3の電極と接続される前記ドレイン電極のMOSトランジスタのゲート幅の合計により全体のゲート幅を設定する、請求項6記載のアンチヒューズ素子の設定方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007286131A JP2009117461A (ja) | 2007-11-02 | 2007-11-02 | アンチヒューズ素子、およびアンチヒューズ素子の設定方法 |
US12/262,768 US20090115021A1 (en) | 2007-11-02 | 2008-10-31 | Antifuse element in which more than two values of information can be written |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007286131A JP2009117461A (ja) | 2007-11-02 | 2007-11-02 | アンチヒューズ素子、およびアンチヒューズ素子の設定方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2009117461A true JP2009117461A (ja) | 2009-05-28 |
Family
ID=40587257
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007286131A Pending JP2009117461A (ja) | 2007-11-02 | 2007-11-02 | アンチヒューズ素子、およびアンチヒューズ素子の設定方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20090115021A1 (ja) |
JP (1) | JP2009117461A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012043970A (ja) * | 2010-08-19 | 2012-03-01 | Renesas Electronics Corp | 半導体装置、メモリ装置への書込方法、メモリ装置からの読出方法、及び半導体装置の製造方法 |
KR20160121245A (ko) * | 2015-04-10 | 2016-10-19 | 에스케이하이닉스 주식회사 | 안티 퓨즈 소자, 안티 퓨즈 어레이 및 그 동작 방법 |
Families Citing this family (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2405479A4 (en) * | 2009-03-02 | 2013-12-04 | Murata Manufacturing Co | Anti-fuse device |
US9224496B2 (en) * | 2010-08-11 | 2015-12-29 | Shine C. Chung | Circuit and system of aggregated area anti-fuse in CMOS processes |
US10923204B2 (en) | 2010-08-20 | 2021-02-16 | Attopsemi Technology Co., Ltd | Fully testible OTP memory |
US9824768B2 (en) | 2015-03-22 | 2017-11-21 | Attopsemi Technology Co., Ltd | Integrated OTP memory for providing MTP memory |
US9460807B2 (en) | 2010-08-20 | 2016-10-04 | Shine C. Chung | One-time programmable memory devices using FinFET technology |
US9070437B2 (en) | 2010-08-20 | 2015-06-30 | Shine C. Chung | Circuit and system of using junction diode as program selector for one-time programmable devices with heat sink |
US8576602B2 (en) | 2010-08-20 | 2013-11-05 | Shine C. Chung | One-time programmable memories using polysilicon diodes as program selectors |
US10916317B2 (en) | 2010-08-20 | 2021-02-09 | Attopsemi Technology Co., Ltd | Programmable resistance memory on thin film transistor technology |
US9818478B2 (en) | 2012-12-07 | 2017-11-14 | Attopsemi Technology Co., Ltd | Programmable resistive device and memory using diode as selector |
US9711237B2 (en) | 2010-08-20 | 2017-07-18 | Attopsemi Technology Co., Ltd. | Method and structure for reliable electrical fuse programming |
US9496033B2 (en) | 2010-08-20 | 2016-11-15 | Attopsemi Technology Co., Ltd | Method and system of programmable resistive devices with read capability using a low supply voltage |
US10229746B2 (en) | 2010-08-20 | 2019-03-12 | Attopsemi Technology Co., Ltd | OTP memory with high data security |
US10249379B2 (en) | 2010-08-20 | 2019-04-02 | Attopsemi Technology Co., Ltd | One-time programmable devices having program selector for electrical fuses with extended area |
JP2012079942A (ja) * | 2010-10-01 | 2012-04-19 | Renesas Electronics Corp | 半導体装置 |
US9076513B2 (en) | 2010-11-03 | 2015-07-07 | Shine C. Chung | Low-pin-count non-volatile memory interface with soft programming capability |
CN102544011A (zh) | 2010-12-08 | 2012-07-04 | 庄建祥 | 反熔丝存储器及电子系统 |
US10192615B2 (en) | 2011-02-14 | 2019-01-29 | Attopsemi Technology Co., Ltd | One-time programmable devices having a semiconductor fin structure with a divided active region |
US8848423B2 (en) | 2011-02-14 | 2014-09-30 | Shine C. Chung | Circuit and system of using FinFET for building programmable resistive devices |
US10586832B2 (en) | 2011-02-14 | 2020-03-10 | Attopsemi Technology Co., Ltd | One-time programmable devices using gate-all-around structures |
US9412473B2 (en) | 2014-06-16 | 2016-08-09 | Shine C. Chung | System and method of a novel redundancy scheme for OTP |
FR3050319B1 (fr) * | 2016-04-14 | 2018-05-11 | Stmicroelectronics Sa | Memoire morte configurable |
US10726914B2 (en) | 2017-04-14 | 2020-07-28 | Attopsemi Technology Co. Ltd | Programmable resistive memories with low power read operation and novel sensing scheme |
US10535413B2 (en) | 2017-04-14 | 2020-01-14 | Attopsemi Technology Co., Ltd | Low power read operation for programmable resistive memories |
US11615859B2 (en) | 2017-04-14 | 2023-03-28 | Attopsemi Technology Co., Ltd | One-time programmable memories with ultra-low power read operation and novel sensing scheme |
US11062786B2 (en) | 2017-04-14 | 2021-07-13 | Attopsemi Technology Co., Ltd | One-time programmable memories with low power read operation and novel sensing scheme |
US10770160B2 (en) | 2017-11-30 | 2020-09-08 | Attopsemi Technology Co., Ltd | Programmable resistive memory formed by bit slices from a standard cell library |
US11296096B2 (en) * | 2019-11-08 | 2022-04-05 | Zhuhai Chuangfeixin Technology Co., Ltd. | Antifuse OTP structure with hybrid junctions |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58213459A (ja) * | 1982-06-04 | 1983-12-12 | Nec Corp | 半導体集積回路 |
JPH0729998A (ja) * | 1984-12-28 | 1995-01-31 | Oki Electric Ind Co Ltd | 半導体集積回路装置およびその製造方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4899205A (en) * | 1986-05-09 | 1990-02-06 | Actel Corporation | Electrically-programmable low-impedance anti-fuse element |
JP3737448B2 (ja) * | 2002-04-18 | 2006-01-18 | Necエレクトロニクス株式会社 | 半導体装置 |
-
2007
- 2007-11-02 JP JP2007286131A patent/JP2009117461A/ja active Pending
-
2008
- 2008-10-31 US US12/262,768 patent/US20090115021A1/en not_active Abandoned
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58213459A (ja) * | 1982-06-04 | 1983-12-12 | Nec Corp | 半導体集積回路 |
JPH0729998A (ja) * | 1984-12-28 | 1995-01-31 | Oki Electric Ind Co Ltd | 半導体集積回路装置およびその製造方法 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012043970A (ja) * | 2010-08-19 | 2012-03-01 | Renesas Electronics Corp | 半導体装置、メモリ装置への書込方法、メモリ装置からの読出方法、及び半導体装置の製造方法 |
US8675385B2 (en) | 2010-08-19 | 2014-03-18 | Renesas Electronics Corporation | Semiconductor device having memory unit, method of writing to or reading from memory unit, and semiconductor device manufacturing method |
KR20160121245A (ko) * | 2015-04-10 | 2016-10-19 | 에스케이하이닉스 주식회사 | 안티 퓨즈 소자, 안티 퓨즈 어레이 및 그 동작 방법 |
KR102369926B1 (ko) | 2015-04-10 | 2022-03-04 | 에스케이하이닉스 주식회사 | 안티 퓨즈 소자, 안티 퓨즈 어레이 및 그 동작 방법 |
Also Published As
Publication number | Publication date |
---|---|
US20090115021A1 (en) | 2009-05-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2009117461A (ja) | アンチヒューズ素子、およびアンチヒューズ素子の設定方法 | |
KR100310573B1 (ko) | 비휘발성 메모리 셀 및 그 어레이 | |
CN108336058B (zh) | 半导体存储器装置 | |
JP4981661B2 (ja) | 分割チャネルアンチヒューズアレイ構造 | |
US20100232203A1 (en) | Electrical anti-fuse and related applications | |
US8797782B2 (en) | Semiconductor device and operation method thereof | |
CN109411444B (zh) | 逆熔丝元件及其操作方法 | |
US20100244144A1 (en) | Electrical fuse and related applications | |
US9831288B2 (en) | Integrated circuit cointegrating a FET transistor and a RRAM memory point | |
KR102106664B1 (ko) | Otp 셀 및 이를 이용한 otp 메모리 어레이 | |
CN107564886A (zh) | 半导体器件 | |
JP2015076556A (ja) | メモリ装置、書込方法、読出方法 | |
TWI747528B (zh) | 小面積低電壓反熔絲元件與陣列 | |
US7564707B2 (en) | One-time programmable non-volatile memory | |
US8611129B2 (en) | Semiconductor device and operation method thereof | |
US20240049461A1 (en) | Anti-fuse array and memory | |
JP5596467B2 (ja) | 半導体装置及びメモリ装置への書込方法 | |
CN219628265U (zh) | 记忆体装置 | |
TW202224148A (zh) | 低成本低電壓反熔絲陣列 | |
US11515312B2 (en) | Memory cell and method for reading out data therefrom | |
TWI845240B (zh) | 具有環繞式閘極電晶體的反熔絲型一次編程記憶胞 | |
WO2016117225A1 (ja) | メモリセルおよびメモリ装置 | |
KR20230045924A (ko) | 반도체 집적 회로 장치 및 이에 바이어스 파워를 공급하는 방법 | |
CN119008585A (zh) | 反熔丝阵列结构、编程方法、读取方法和存储器 | |
CN119108001A (zh) | 反熔丝单元、反熔丝阵列结构、编程方法以及读取方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20101015 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20130730 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20131206 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131217 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20140317 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20140320 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20140410 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20150106 |