JP2006261168A - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP2006261168A JP2006261168A JP2005072517A JP2005072517A JP2006261168A JP 2006261168 A JP2006261168 A JP 2006261168A JP 2005072517 A JP2005072517 A JP 2005072517A JP 2005072517 A JP2005072517 A JP 2005072517A JP 2006261168 A JP2006261168 A JP 2006261168A
- Authority
- JP
- Japan
- Prior art keywords
- power semiconductor
- substrate
- semiconductor device
- semiconductor element
- circuit pattern
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of semiconductor or other solid state devices
- H01L25/18—Assemblies consisting of a plurality of semiconductor or other solid state devices the devices being of the types provided for in two or more different main groups of the same subclass of H10B, H10D, H10F, H10H, H10K or H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of semiconductor or other solid state devices
- H01L25/16—Assemblies consisting of a plurality of semiconductor or other solid state devices the devices being of types provided for in two or more different subclasses of H10B, H10D, H10F, H10H, H10K or H10N, e.g. forming hybrid circuits
- H01L25/162—Assemblies consisting of a plurality of semiconductor or other solid state devices the devices being of types provided for in two or more different subclasses of H10B, H10D, H10F, H10H, H10K or H10N, e.g. forming hybrid circuits the devices being mounted on two or more different substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3011—Impedance
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
- Inverter Devices (AREA)
Abstract
【解決手段】 第1の基板の表主面に配置された第1の回路パターン上に電力用半導体素子の裏面電極を接続し電力用半導体素子を搭載すると共に、電力用半導体素子の表面電極と対向するように配設された第2の基板の対向主面に形成された第2の回路パターンの電極を、半田付けされる複数接続導体を介し電力用半導体素子の表面電極と第1の回路パターンとの少なくともいずれかと接続する電力用半導体装置において、複数接続導体が第1の基板の表主面と第2の基板の対向主面と電力用半導体素子の表面の少なくともいずれかにて第1の基板の表主面に関して対称的配置をなすように配置されたことを特徴とする。
【選択図】図1
Description
電力用半導体素子を備えた電力用半導体装置であって、
第1の基板の表主面に配置された第1の回路パターン上に前記電力用半導体素子の裏面電極を接続し前記電力用半導体素子を搭載すると共に、
前記電力用半導体素子の表面電極と対向するように配設された第2の基板の対向主面に形成された第2の回路パターンの電極を、半田付けされる複数の接続導体を介し前記電力用半導体素子の表面電極と前記第1の回路パターンとの少なくともいずれかと接続する電力用半導体装置である。その電力用半導体装置において、
前記複数の接続導体が、前記第1の基板の表主面と前記第2の基板の対向主面と前記電力用半導体素子の表面の少なくともいずれかにて、前記第1の基板の表主面に関して対称的な配置をなすように配置されたことを特徴とする。
Claims (16)
- 電力用半導体素子を備えた電力用半導体装置であって、
第1の基板の表主面に配置された第1の回路パターン上に前記電力用半導体素子の裏面電極を接続し前記電力用半導体素子を搭載すると共に、
前記電力用半導体素子の表面電極と対向するように配設された第2の基板の対向主面に形成された第2の回路パターンの電極を、半田付けされる複数の接続導体を介し前記電力用半導体素子の表面電極と前記第1の回路パターンとの少なくともいずれかと接続する電力用半導体装置において、
前記複数の接続導体が、前記第1の基板の表主面と前記第2の基板の対向主面と前記電力用半導体素子の表面の少なくともいずれかにて、前記第1の基板の表主面に関して対称的な配置をなすように配置されたことを特徴とする電力用半導体装置。 - 前記複数の接続導体が、棒形状若しくは平板形状であることを特徴とする請求項1に記載の電力用半導体装置。
- 前記複数の接続導体の少なくとも一部が、前記第1の基板の表主面及び前記第2の基板の対向主面にて、前記電力用半導体素子を囲うように配置されたことを特徴とする請求項1又は請求項2に記載の電力用半導体装置。
- 前記第1の回路パターンのうち前記電力用半導体素子を支持する部位若しくは前記接続導体を支持する部位が第1の突出部を形成し、前記第1の回路パターンのうち前記第1の突出部以外の部位の一部が前記第1の基板と接続し、又は、
前記第2の回路パターンのうち前記接続導体を支持する部位が第2の突出部を形成し、前記第2の回路パターンのうち前記第2の突出部以外の部位の一部が前記第2の基板と接続することを特徴とする請求項1〜3のうちいずれか一つに記載の電力用半導体装置。 - 前記第1の基板の材質と前記第2の基板の材質が異なることを特徴とする請求項1〜4のうちいずれか一つに記載の電力用半導体装置。
- 前記第1の基板と前記第2の基板との少なくともいずれかが複数に分割されていることを特徴とする請求項1〜4のうちいずれか一つに記載の電力用半導体装置。
- 複数の位置にエミッタ信号端子が設けられていることを特徴とする請求項1〜4のうちいずれか一つに記載の電力用半導体装置。
- 複数の種類の外部導出リード端子が備わり、前記外部導出リード端子が前記第1の基板及び前記第2の基板の一辺に集められて設けられていることを特徴とする請求項1〜4のうちいずれか一つに記載の電力用半導体装置。
- 前記第1の回路パターンと前記第2の回路パターンとの少なくともいずれかの周縁の一部を外部導出リード端子として部分的に導出したことを特徴とする請求項1〜4のうちいずれか一つに記載の電力用半導体装置。
- 前記第1の基板の外面と、前記第2の基板の外面との少なくとも一方に当接するバネを設け、前記第1の回路パターンの接続部及び前記第2の回路パターンの接続部を夫々所定部分に圧接したことを特徴とする請求項1〜3のうちいずれか一つに記載の電力用半導体装置。
- 前記電力用半導体素子表面、前記第1の回路パターン、若しくは前記第2の回路パターンの電極が、半田接合のための複数の金属層で形成されるメタライズ部を含んでおり、
前記メタライズ部において、複数の金属層の平面方向の大きさが異なることを特徴とする請求項1〜10のうちのいずれか一つに記載の電力用半導体装置。 - 前記電力用半導体素子表面、前記第1の回路パターン、若しくは前記第2の回路パターンの電極が、半田接合のための複数の金属層で形成されるメタライズ部を含んでおり、
前記メタライズ部の周辺縁が耐熱性樹脂で覆われていることを特徴とする請求項1〜請求項10のうちのいずれか一つに記載の電力用半導体装置。 - 電力用半導体素子を備えた電力用半導体装置であって、
第1の基板の表主面に配置された第1の回路パターン上に前記電力用半導体素子の裏面電極を接続し前記電力用半導体素子を搭載すると共に、
前記電力用半導体素子の表面電極と対向するように配設された第2の基板の対向主面に形成された第2の回路パターンの電極を、前記電力用半導体素子の表面電極と前記第1の回路パターンの少なくともいずれかに接続する電力用半導体装置において、
前記電力用半導体素子の表面電極のメタライズ部と、前記第2の基板の電極のメタライズ部が、直接に半田により接合して接続部を形成し、
電力用半導体素子表面上のメタライズ部以外の部分は、耐熱性樹脂で覆われていることを特徴とする電力用半導体装置。 - 前記電力用半導体素子が、電力用スイッチング半導体素子とフリーホイルダイオードであり、これら電力用スイッチング半導体素子とフリーホイルダイオードが逆導通IGBTを構成することを特徴とする請求項13に記載の電力用半導体装置。
- 前記電力用半導体素子の裏面と前記第1の基板との間に、半田が無い領域であるボイド部が形成されることを特徴とする請求項13に記載の電力用半導体装置。
- 前記電力用半導体素子表面上の前記メタライズ部による前記接続部の位置と、裏面の接続のための半田の位置とが、前記電力用半導体素子を挟んで表裏面で合わせられていることを特徴とする請求項15に記載の電力用半導体装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005072517A JP4478049B2 (ja) | 2005-03-15 | 2005-03-15 | 半導体装置 |
US11/220,788 US7479693B2 (en) | 2005-03-15 | 2005-09-08 | Arrangement of conductive connectors in a power semiconductor device |
FR0511290A FR2883416B1 (fr) | 2005-03-15 | 2005-11-07 | Dispositif a semiconducteur. |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005072517A JP4478049B2 (ja) | 2005-03-15 | 2005-03-15 | 半導体装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009202589A Division JP5398429B2 (ja) | 2009-09-02 | 2009-09-02 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006261168A true JP2006261168A (ja) | 2006-09-28 |
JP4478049B2 JP4478049B2 (ja) | 2010-06-09 |
Family
ID=36942469
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005072517A Expired - Lifetime JP4478049B2 (ja) | 2005-03-15 | 2005-03-15 | 半導体装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7479693B2 (ja) |
JP (1) | JP4478049B2 (ja) |
FR (1) | FR2883416B1 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7888173B2 (en) | 2008-03-25 | 2011-02-15 | Fuji Electric Device Technology Co., Ltd. | Semiconductor device manufacturing method |
JP2012199400A (ja) * | 2011-03-22 | 2012-10-18 | Nichicon Corp | パワーモジュール |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7880283B2 (en) * | 2006-04-25 | 2011-02-01 | International Rectifier Corporation | High reliability power module |
JP2009044033A (ja) * | 2007-08-10 | 2009-02-26 | Seiko Epson Corp | 半導体レーザ、光源装置、照明装置、プロジェクタおよびモニタ装置 |
WO2009125779A1 (ja) * | 2008-04-09 | 2009-10-15 | 富士電機デバイステクノロジー株式会社 | 半導体装置及び半導体装置の製造方法 |
CN103620762B (zh) * | 2011-10-21 | 2016-08-17 | 松下电器产业株式会社 | 半导体装置 |
JP5888010B2 (ja) * | 2012-03-08 | 2016-03-16 | 日産自動車株式会社 | インバータモジュール |
JP6368646B2 (ja) | 2012-09-20 | 2018-08-01 | ローム株式会社 | パワーモジュール半導体装置およびインバータ装置、およびパワーモジュール半導体装置の製造方法、および金型 |
DE102014109816B4 (de) * | 2014-07-14 | 2016-11-03 | Infineon Technologies Ag | Leistungshalbleitermodul und System mit mindestens zwei Leistungshalbleitermodulen |
JP6743542B2 (ja) * | 2016-07-15 | 2020-08-19 | 富士電機株式会社 | 半導体装置及び半導体装置用ケース |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5166773A (en) * | 1989-07-03 | 1992-11-24 | General Electric Company | Hermetic package and packaged semiconductor chip having closely spaced leads extending through the package lid |
JPH06181286A (ja) | 1992-12-14 | 1994-06-28 | Toshiba Corp | 半導体装置 |
JP3180863B2 (ja) * | 1993-07-27 | 2001-06-25 | 富士電機株式会社 | 加圧接触形半導体装置およびその組立方法 |
JP3879150B2 (ja) | 1996-08-12 | 2007-02-07 | 株式会社デンソー | 半導体装置 |
JPH1064956A (ja) * | 1996-08-20 | 1998-03-06 | Fujitsu Ltd | フェースダウンボンディング半導体装置 |
US6286206B1 (en) * | 1997-02-25 | 2001-09-11 | Chou H. Li | Heat-resistant electronic systems and circuit boards |
US6060772A (en) * | 1997-06-30 | 2000-05-09 | Kabushiki Kaisha Toshiba | Power semiconductor module with a plurality of semiconductor chips |
US5854507A (en) * | 1998-07-21 | 1998-12-29 | Hewlett-Packard Company | Multiple chip assembly |
JP3525753B2 (ja) | 1998-08-26 | 2004-05-10 | 株式会社豊田中央研究所 | パワーモジュール |
JP2000124398A (ja) | 1998-10-16 | 2000-04-28 | Mitsubishi Electric Corp | パワー半導体モジュール |
FR2786656B1 (fr) | 1998-11-27 | 2001-01-26 | Alstom Technology | Composant electronique de puissance comportant des moyens de refroidissement |
FR2786655B1 (fr) | 1998-11-27 | 2001-11-23 | Alstom Technology | Dispositif electronique de puissance |
JP3903681B2 (ja) | 1999-03-11 | 2007-04-11 | 三菱マテリアル株式会社 | 半導体装置 |
FR2811475B1 (fr) | 2000-07-07 | 2002-08-23 | Alstom | Procede de fabrication d'un composant electronique de puissance, et composant electronique de puissance ainsi obtenu |
JP2002026251A (ja) | 2000-07-11 | 2002-01-25 | Toshiba Corp | 半導体装置 |
FR2835651B1 (fr) * | 2002-02-06 | 2005-04-15 | St Microelectronics Sa | Dispositif de montage d'un boitier semi-conducteur sur une plaque-support par l'intermediaire d'une embase |
SG121707A1 (en) * | 2002-03-04 | 2006-05-26 | Micron Technology Inc | Method and apparatus for flip-chip packaging providing testing capability |
US7247517B2 (en) * | 2003-09-30 | 2007-07-24 | Intel Corporation | Method and apparatus for a dual substrate package |
JP4491244B2 (ja) | 2004-01-07 | 2010-06-30 | 三菱電機株式会社 | 電力半導体装置 |
-
2005
- 2005-03-15 JP JP2005072517A patent/JP4478049B2/ja not_active Expired - Lifetime
- 2005-09-08 US US11/220,788 patent/US7479693B2/en active Active
- 2005-11-07 FR FR0511290A patent/FR2883416B1/fr active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7888173B2 (en) | 2008-03-25 | 2011-02-15 | Fuji Electric Device Technology Co., Ltd. | Semiconductor device manufacturing method |
JP2012199400A (ja) * | 2011-03-22 | 2012-10-18 | Nichicon Corp | パワーモジュール |
Also Published As
Publication number | Publication date |
---|---|
JP4478049B2 (ja) | 2010-06-09 |
US20060220213A1 (en) | 2006-10-05 |
FR2883416A1 (fr) | 2006-09-22 |
FR2883416B1 (fr) | 2012-07-20 |
US7479693B2 (en) | 2009-01-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4613077B2 (ja) | 半導体装置、電極用部材および電極用部材の製造方法 | |
JP3596388B2 (ja) | 半導体装置 | |
EP3157053B1 (en) | Power module | |
KR102586458B1 (ko) | 반도체 서브 어셈블리 및 반도체 파워 모듈 | |
KR101614669B1 (ko) | 전력용 반도체 장치 | |
US11881444B2 (en) | Semiconductor device | |
JP2012004543A (ja) | 半導体ユニットおよびそれを用いた半導体装置 | |
JP4478049B2 (ja) | 半導体装置 | |
JP6248803B2 (ja) | パワー半導体モジュール | |
CN112687676B (zh) | 压接式igbt子模组及压接式igbt模块 | |
JP5904041B2 (ja) | 半導体装置 | |
CN111354710B (zh) | 半导体装置及其制造方法 | |
JP7484156B2 (ja) | 半導体装置 | |
JP2022053401A (ja) | 半導体モジュール | |
JP5619232B2 (ja) | 半導体装置および電極用部材の製造方法 | |
JP5800716B2 (ja) | 電力用半導体装置 | |
JP7118204B1 (ja) | 半導体装置 | |
JP5398429B2 (ja) | 半導体装置 | |
US11887905B2 (en) | Semiconductor device | |
KR20190085587A (ko) | 고열전도성 반도체 패키지 | |
JP2012238737A (ja) | 半導体モジュール及びその製造方法 | |
JP5485833B2 (ja) | 半導体装置、電極用部材および電極用部材の製造方法 | |
CN111599781A (zh) | 半导体装置 | |
CN119170592B (zh) | 集成半导体器件及封装方法 | |
JP2013051300A (ja) | 半導体モジュール |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070418 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20070516 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20070518 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070712 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20090529 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090602 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090902 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20091124 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100209 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100302 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100312 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4478049 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130319 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130319 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140319 Year of fee payment: 4 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313117 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313117 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
EXPY | Cancellation because of completion of term |