[go: up one dir, main page]

JP2005222977A - 半導体装置の製造方法 - Google Patents

半導体装置の製造方法 Download PDF

Info

Publication number
JP2005222977A
JP2005222977A JP2004026393A JP2004026393A JP2005222977A JP 2005222977 A JP2005222977 A JP 2005222977A JP 2004026393 A JP2004026393 A JP 2004026393A JP 2004026393 A JP2004026393 A JP 2004026393A JP 2005222977 A JP2005222977 A JP 2005222977A
Authority
JP
Japan
Prior art keywords
oxide film
silicon oxide
nitrogen
silicon
film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2004026393A
Other languages
English (en)
Inventor
Masaru Ishikawa
大 石川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP2004026393A priority Critical patent/JP2005222977A/ja
Publication of JP2005222977A publication Critical patent/JP2005222977A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Formation Of Insulating Films (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

【課題】 ドレイン電流の減少を抑えて、実質的なゲート・リーク電流低減効果のある半導体装置の製造技術を提供する。
【解決手段】 酸化シリコン膜8と、シリコン基板1との界面への窒素の導入を抑制するために、アルゴンイオン(Ar+)で酸化シリコン膜8表面付近のシリコンと酸素との原子間の結合を切断することにより酸化シリコン膜8表面付近の反応性を高めた状態に、窒素の活性種(N*)を酸化シリコン膜8に導入したもので、酸化シリコン膜8表面付近に窒素濃度が相対的に高く、酸化シリコン膜8−シリコン基板1界面付近の窒素濃度が相対的に低い酸化シリコン膜8をMISFETのゲート絶縁膜として使用する。
【選択図】 図9

Description

本発明は、半導体装置の製造技術に関し、特に、MISFET(Metal Insulator Semiconductor Field Effect Transistor)の製造に適用して有効な技術に関するものである。
シリコンデバイスの場合、MISFETのゲート絶縁膜に、酸化シリコンを主成分として含む絶縁膜が用いられる。
また、ゲート絶縁膜表面(ゲート電極界面側)付近の窒素濃度および膜密度が高く、半導体基板界面付近の窒素濃度が低く、また、両者の間に、膜表面と半導体基板界面との中間の窒素濃度を持つ領域が存在する酸窒化シリコン膜をゲート絶縁膜として使用する技術がある(例えば、特許文献1参照)。
特開2002−110674号公報
半導体集積回路の微細化に伴い、MISFETのゲート絶縁膜の薄膜化が求められるが、ゲート絶縁膜として用いられる誘電率の低い酸化シリコン膜を薄膜化すると、直接トンネル現象によるゲート・リーク電流の増加が問題となる。
このため、静電容量を確保しながらゲート絶縁膜の物理膜厚を増加させることによりゲート・リーク電流を低減させるべく、Hf酸化膜やHfシリケイト膜などの高誘電率ゲート絶縁膜の導入が検討されている。しかし、これらの高誘電率ゲート絶縁膜は、界面制御等に多くの課題を残しており、従来の酸化シリコン膜ベースの材料を超える性能を達成できるプロセス技術は未だ確立されていない。したがって、従来のように当面は酸化シリコン膜を窒化することによりゲート・リーク電流を低減させていくことになると考えられる。そのため、今後はより一層ゲート絶縁膜中の窒素濃度を増加させる必要がある。
ゲート絶縁膜の窒化処理技術として、高温においてNOガスにより酸化膜と基板との界面を窒化するNO酸窒化法が用いられてきた。NO酸窒化法は、ゲート・リーク電流を低減させる効果の他、ホットキャリア耐性や電子移動度を大幅に向上させる高品質な界面特性を得ることができる。しかし、NO酸窒化法では界面のみを窒化し、酸化膜表面付近は窒化できないため、膜全体の窒素濃度を増やすことができず、窒素を導入する量には限界がある。また、界面の過度の窒化は界面準位や膜中トラップを増加させキャリア移動度を低下させる。
したがって、膜中の導入窒素量を増やすために、膜の表面付近に窒素を導入する方法が必要となる。よって、窒素の界面への拡散を抑制するため、低温での窒化が可能な方法、例えば、プラズマにより発生させた窒素活性種を用いた方法(プラズマ窒化)が開発されてきた。
しかし、膜厚が2nm以下の極薄ゲート絶縁膜では、導入窒素量の増加と共にキャリア移動度が減少してしまう。これはプラズマ窒化により導入された窒素が半導体基板との界面付近に拡散するためであると考えられる。したがって、ゲート絶縁膜をプラズマ窒化処理する方法は、ゲート・リーク電流を減少させることはできるが、ドレイン電流を減少させてしまうため、実質的なゲート・リーク電流低減効果は小さくなる。
本発明の目的は、MISFETのドレイン電流の減少を抑えて、実質的なゲート・リーク電流低減効果のある半導体装置の製造技術を提供することにある。
本発明の前記ならびにその他の目的と新規な特徴は、本明細書の記述および添付図面から明らかになるであろう。
本願において開示される発明のうち、代表的なものの概要を簡単に説明すれば、次のとおりである。
本発明による半導体装置の製造方法は、アルゴンなどの不活性元素の活性種を含む気体中に酸化シリコンを主成分として含むゲート絶縁膜表面を曝すことにより、ゲート絶縁膜表面付近のシリコンと酸素との原子間の結合を切断して、ゲート絶縁膜表面付近の反応性を高めた後、ゲート絶縁膜に対して窒素の活性種による窒化処理を行うものである。
本願において開示される発明のうち、代表的なものによって得られる効果を簡単に説明すれば以下のとおりである。
ゲート絶縁膜と半導体基板との界面に窒素濃度が相対的に低い領域と、ゲート絶縁膜表面付近の窒素濃度が相対的に高い領域とを有するゲート絶縁膜が得られ、MISFETのドレイン電流の減少を抑えた実質的なゲート・リーク電流低減効果のある半導体装置を実現できる。
以下、本発明の実施の形態を図面に基づいて詳細に説明する。なお、実施の形態を説明するための全図において、同一の部材には原則として同一の符号を付し、その繰り返しの説明は省略する。
(実施の形態1)
本発明の実施の形態1であるCMOS(Complementary Metal Oxide Semiconductor)デバイスの製造方法の一例について、工程順に説明する。
まず、図1に示すように、半導体基板(円形の薄い板状に加工した半導体ウエハ)、例えば比抵抗が10Ω・cm程度の単結晶シリコンからなるシリコン基板1を用意する。続いて、シリコン基板1を酸化性雰囲気中において850℃程度で熱処理して、シリコン基板1の主面に膜厚10nm程度の薄いパッド酸化膜2を形成する。続いて、パッド酸化膜2上に膜厚120nm程度の窒化シリコン膜3をCVD(Chemical Vapor Deposition)法により形成する。なお、パッド酸化膜2は、窒化シリコン膜3を除去する際にシリコン基板1の表面を保護する目的で形成される。また窒化シリコン膜3は酸化されにくい性質を持つので、その下部(MISFETの活性領域)のシリコン基板1表面の酸化を防止するマスクとして利用される。
次いで、フォトレジストパターン(図示せず)および窒化シリコン膜3をマスクとしたドライエッチングにより素子分離領域の窒化シリコン膜3とパッド酸化膜2とを除去する。なお、フォトレジストパターンは、シリコン基板1上にフォトレジスト膜を塗布した後、そのフォトレジスト膜に対して光露光および現像処理を施すことによりパターニングされている。
次いで、窒化シリコン膜3をマスクにしたドライエッチングにより素子分離領域のシリコン基板1に深さ350nm程度の素子分離溝5aを形成した後、素子分離溝5aの内部に生じたエッチングによるダメージ層を除去するために、シリコン基板1を1000℃程度で熱処理して素子分離溝5aの内壁に膜厚10nm程度の薄い酸化シリコン膜(図示せず)を形成する。
次いで、CVD法によりシリコン基板1上に酸化シリコン膜4を形成した後、この酸化シリコン膜4の膜質を改善するために、シリコン基板1を熱処理して酸化シリコン膜4をデンシファイ(焼き締め)する。
次いで、窒化シリコン膜3をエッチングストッパ膜としてCMP(Chemical Mechanical Polishing)法にて酸化シリコン膜4を研磨して素子分離溝5aの内部に残すことにより、表面が平坦化された素子分離部5を形成する。続いて、熱リン酸を用いたウエットエッチングによりシリコン基板1の活性領域上に残った窒化シリコン膜3を除去する。
次に、図2に示すように、フォトレジストパターン(図示せず)をマスクとして、シリコン基板1のpチャネル型MISFETを形成する領域にn型の導電型を有する不純物(例えば、P(リン))をイオン注入してnウェル6を形成する。続いて、上記フォトレジストパターンを除去した後、新たなフォトレジストパターン(図示せず)をマスクとして、シリコン基板1のnチャネル型MISFETを形成する領域にp型の導電型を有する不純物(例えば、B(ホウ素))をイオン注入して、pウェル7を形成する。続いて、上記フォトレジストパターンを除去した後、フッ化水素を用いてシリコン基板1上に残ったパッド酸化膜2を除去する。
次いで、シリコン基板1を酸化性雰囲気中において熱処理することによって、シリコン基板1上のnウェル6およびpウェル7の表面に、ゲート絶縁膜としての酸化シリコン膜8を形成する。
次いで、シリコン基板1上の酸化シリコン膜8に対して窒化処理を行う。まず、(a)活性化させた不活性元素のイオンで、シリコン基板1上の酸化シリコン膜8表面の、シリコンと酸素との原子間の結合(Si−O結合)を切断し(以下、改質処理(a)とする)、続いて、(b)窒素を一構成元素とする分子を活性化させることにより得られた活性種を、酸化シリコン膜8に導入する(以下、窒化処理(b)とする)。
ここで、本実施の形態1では、改質処理(a)において、不活性元素にアルゴンを用い、窒化処理(b)において、窒素を一構成元素とする分子に窒素分子を用いた。また、改質処理(a)においては、アルゴンを主成分とする混合ガスをプラズマによって活性化することにより不活性元素のイオンを発生させ、窒化処理(b)においては、窒素分子を含む混合ガスをプラズマによって活性化することにより、窒素の活性種を発生させた。
次に、図3において改質処理(a)を、図4において窒化処理(b)を説明する。なお図3および図4は、シリコン基板1(nウェル6またはpウェル7は図示せず)上の酸化シリコン膜8の一部を拡大した状態を示す。
図3に示すように、アルゴンガスを導入した半導体製造装置内で放電が起こると、エネルギーを持った自由電子によって、アルゴンの電子がはじき飛ばされることにより正の電荷を持つアルゴンイオン(Ar+)が発生する。このアルゴンイオン(Ar+)はシリコン基板1上の酸化シリコン膜8に衝突し、この酸化シリコン膜8表面付近のシリコンと酸素との原子間の結合を切断する。したがって、酸化シリコン膜8表面付近には、反応性の高いシリコン原子を含む層(改質層)が存在することとなる。なお、不活性元素にアルゴンを用いることで、シリコンと酸素との原子間の結合を切断でき、かつ半導体装置の製造コストを抑えることができる。
次いで、図4に示すように、窒素ガスを導入した半導体製造装置内で放電が起こると、エネルギーを持った自由電子によって、窒素の活性種(N*)が発生する。この窒素の活性種(N*)は、酸化シリコン膜8表面付近で改質処理(a)により反応性の高い状態となっているシリコン原子と結合する。なお、窒素を一構成元素とする分子に窒素分子を用いたのは、窒素の活性種のみを得るためである。
図4に示すように、酸化シリコン膜8中に導入された窒素の活性種(N*)が、酸化シリコン膜8とシリコン基板1との界面まで拡散しようとしても、酸化シリコン膜8表面付近には反応性の高いシリコン原子が多く存在するため、窒素の活性種(N*)は、先に酸化シリコン膜8表面付近の反応性の高いシリコン原子と結合する。したがって、酸化シリコン膜8とシリコン基板1との界面には窒素濃度が相対的に低い領域と、酸化シリコン膜8表面付近の窒素濃度が相対的に高い領域とが存在する酸化シリコン膜8を形成することができる。
なお、不活性元素により酸化シリコン表面の改質を行う際には窒化は全く行われないか、あるいは過度に窒化が進行しないように考慮することが肝要である。これは、上記した表面の改質層以外の部分、特に酸化シリコン膜8とシリコン基板1との界面が窒化されるのを防ぐためである。このためには窒素を一構成元素とする分子の濃度を0.3%以下とすることが望ましい。
次に、図5および図6を用いて、本実施の形態1の窒化処理(改質処理(a)、続いて、窒化処理(b)による窒化処理)を行った酸化シリコン膜を用いたn型MISFETの特性を、従来のプラズマ窒化処理(本実施の形態1の窒化処理(b)のみの窒化処理に相当する)を行った酸化シリコン膜を用いたn型MISFETと比較する。
図5に、n型MISFETのゲート・リーク電流と電子移動度の関係を示す。図5では、本実施の形態1の窒化処理を行った酸化シリコン膜を用いたn型MISFET、および従来のプラズマ窒化処理を行った酸化シリコン膜を用いたn型MISFETのゲート・リーク電流および電子移動度をプロットしている。なお、同図には窒化処理していない酸化シリコン膜を用いたn型MISFETのゲート・リーク電流および電子移動度を用いて規格化した値を示している。
図5から、本実施の形態1の窒化処理を行った酸化シリコン膜を含むn型MISFET、および従来のプラズマ窒化処理を行った酸化シリコン膜を含むn型MISFETは、窒化処理していない酸化シリコン膜を含むn型MISFETと対比すると、両者ともゲート・リーク電流が減少している。このことは、微細化に伴った酸化シリコン膜(ゲート絶縁膜)の薄膜化のために問題となる直接トンネル現象によるゲート・リーク電流が、窒化処理された酸化シリコン膜をゲート絶縁膜として用いることで減少することを意味している。
さらに、本実施の形態1の窒化処理を行った酸化シリコン膜を含むn型MISFETと、従来のプラズマ窒化処理を行った酸化シリコン膜を含むn型MISFETの電子移動度とを比較すると、本実施の形態1の窒化処理を行った酸化シリコン膜を含むn型MISFETの方が、電子移動度の減少を抑えていることがわかる。このことは、酸化シリコン膜を窒化することによる界面準位や膜中トラップの増減の違いと考えられる。したがって、従来のプラズマ窒化処理を行った酸化シリコン膜より、本実施の形態1の窒化処理を行った酸化シリコン膜の方がシリコン基板との界面における窒素濃度を低く保持することができることを意味している。
図6には、ある電圧を印加したときのドレイン電流とゲート・リーク電流の関係を示す。なお、図6では、本実施の形態1の窒化処理を行った酸化シリコン膜を含むn型MISFET、および従来のプラズマ窒化処理を行った酸化シリコン膜を含むn型MISFETのドレイン電流およびゲート・リーク電流をプロットしている。本実施の形態1の窒化処理を行った酸化シリコン膜を含むn型MISFETおよび従来のプラズマ窒化処理を行った酸化シリコン膜を含むn型MISFETは、ゲート・リーク電流が減少するに従い、ドレイン電流も減少する傾向となっている。
ここで、ゲート・リーク電流を一定として比較した場合、本実施の形態1の窒化処理を行った酸化シリコン膜を含むn型MISFETの方が、従来のプラズマ窒化処理を行った酸化シリコン膜を含むn型MISFETより、ドレイン電流が大きいことがわかる。したがって、本実施の形態1の窒化処理を行うことにより、実質的なゲート・リーク電流低減効果のある酸化シリコン膜(ゲート絶縁膜)を得ることができる。
次に、図7に示すように、酸化シリコン膜8上に多結晶シリコン膜9aをCVD法によって形成する。続いて、フォトレジストパターン(図示せず)をマスクとし、イオン注入することにより、多結晶シリコン膜9aの導電型の作り分けを行う。続いて、多結晶シリコン膜9a上に絶縁膜10を形成する。
次いで、フォトレジストパターン(図示せず)を絶縁膜10上に形成する。続いて、フォトレジストパターン(図示せず)をマスクにして絶縁膜10および多結晶シリコン膜9aをドライエッチングすることにより、多結晶シリコン膜9aからなるゲート電極9を形成する。
次いで、フォトリソグラフィ技術を用いて、pウェル7にリンまたはヒ素(As)をイオン注入することによってn型半導体領域(エクステンション)11を形成し、nウェル6にホウ素をイオン注入することによってp型半導体領域(エクステンション)12を形成する。
次いで、ゲート電極9の側面にサイドウォールスペーサ13を形成し、続いて、n型半導体領域(エクステンション)11にリンまたはヒ素をイオン注入することによってn型半導体領域(ソース、ドレイン)14を形成し、p型半導体領域(エクステンション)12にホウ素をイオン注入することによってp型半導体領域(ソース、ドレイン)15を形成する。ここまでの工程によってnウェル6にpチャネル型MISFETQpが形成され、pウェル7にnチャネル型MISFETQnが形成される。
次いで、nチャネル型MISFETQnおよびpチャネル型MISFETQpの上部に酸化シリコン膜からなる層間絶縁膜16を、例えばCVD法により形成する。
次に、図8に示すように、CMP法により層間絶縁膜16の表面を研磨して、その表面を平坦に加工する。続いて、フォトレジストパターン(図示せず)をマスクにして層間絶縁膜16をドライエッチングすることにより、n型半導体領域(ソース・ドレイン)14およびp型半導体領域(ソース・ドレイン)15の上部にコンタクトホール17を形成する。
次いで、コンタクトホール17の内部を含むシリコン基板1上に、スパッタリング法により、例えばチタン(Ti)膜および窒化チタン(TiN)膜を順次蓄積してバリア導体膜を形成した後、さらにCVD法により、例えばタングステン膜を形成し、コンタクトホール17をそのタングステン膜で埋め込む。その後、層間絶縁膜16上のチタン膜、窒化チタン膜およびタングステン膜を、CMP法により除去し、プラグ18を形成する。
次いで、シリコン基板1上に、CVD法によりエッチングストッパ膜として窒化シリコン膜19を形成する。これは、そのエッチングストッパ膜上の絶縁膜に配線形成用の溝や孔を形成する際に、その掘り過ぎにより下層に損傷を与えたり、加工寸法精度が劣化したりすることを回避するためである。
次いで、窒化シリコン膜19の表面に、CVD法により層間絶縁膜20となる酸化シリコン膜を形成する。続いて、フォトレジストパターンをマスクにして窒化シリコン膜19および層間絶縁膜20をドライエッチングすることにより埋め込み配線形成用の配線溝を形成する。続いて、配線溝の底部に露出したプラグ18の表面の反応層を除去するために、アルゴン雰囲気中にてスパッタエッチングによるシリコン基板1の表面処理を行う。
次いで、シリコン基板1上の全面に、配線溝を埋め込むように銅膜を形成し、これを配線層21とし、CMP法により配線層21および層間絶縁膜20を研磨して、その表面を平坦に加工する。
上記配線層の形成後、例えば図8を用いて説明した工程と同様の工程を繰り返すことにより、配線層の上部にさらに多層に配線を形成し、さらにパッシベーション膜でシリコン基板1の全体を覆うことにより、CMOSデバイスが略完成する。
(実施の形態2)
次に、本発明の実施の形態2によるCMOSデバイスの製造方法の一例について、工程順に説明する。なお、本実施の形態2に関わるMISFETデバイス構造は、実施の形態1と同様なので、詳細な説明は省略する。
本実施の形態2では、ゲート絶縁膜の処理工程が実施の形態1と相違する。よって、図2に示すような、シリコン基板1上の酸化シリコン膜8(ゲート絶縁膜)が形成されるまでの工程は、実施の形態1と同様である。
すなわち、図2に示すように、シリコン基板1上に酸化シリコン膜8が形成された後、不活性元素と、窒素を一構成元素とする分子とを含む混合気体を活性化させることにより、酸化シリコン膜8の窒化処理を行う。ここで、本実施の形態2では、活性化はプラズマによって行い、不活性元素にアルゴンを用い、窒素を一構成元素とする分子に窒素分子を用いた。
図9は、シリコン基板1(nウェル6またはpウェル7は図示せず)上の酸化シリコン膜8の一部を拡大した状態を示す。
窒素ガスおよびアルゴンガスを導入した半導体製造装置内で放電が起こると、エネルギーを持った自由電子によって、窒素の活性種(N*)が発生し、またアルゴンの電子がはじき飛ばされることにより正の電荷を持つアルゴンイオン(Ar+)が発生する。このアルゴンイオン(Ar+)はシリコン基板1上の酸化シリコン膜8に衝突し、この酸化シリコン膜8表面付近のシリコンと酸素との原子間の結合を切断する。したがって、酸化シリコン膜8表面付近には、反応性の高いシリコン原子が存在することとなる。また、窒素の活性種(N*)は、反応性の高いシリコン原子と結合する。
このように、酸化シリコン膜8中に導入された窒素の活性種(N*)が、酸化シリコン膜8とシリコン基板1との界面まで拡散しようとしても、酸化シリコン膜8表面付近には反応性の高いシリコン原子が多く存在するため、窒素の活性種(N*)は、先に酸化シリコン膜8表面付近の反応性の高いシリコン原子と結合する。したがって、酸化シリコン膜8とシリコン基板1との界面には窒素濃度が相対的に低い領域と、酸化シリコン膜8表面付近の窒素濃度が相対的に高い領域とが存在する酸化シリコン膜8を形成することができる。
また、処理雰囲気中で窒素の活性種が過剰に発生すると、上記した表面の改質層以外の部分、特に酸化シリコン膜8とシリコン基板1との界面が窒化される懸念がある。このため、窒素を一構成元素とする分子の濃度を0.3%以下とすることが望ましい。
なお、窒素に関しては活性種以外にイオンが発生していても本発明を達成する上で問題がないのは言うまでもない。
次いで、シリコン基板1上の酸化シリコン膜8に窒化処理した後の工程は、実施の形態1で図7および図8を用いて説明した工程につながり、最終的にCMOSデバイスが略完成する。
以上、本発明者によってなされた発明を実施の形態に基づき具体的に説明したが、本発明は前記実施の形態1および2に限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能であることはいうまでもない。
例えば、前記実施の形態1および2では、前記不活性元素にアルゴンを用い、また窒素を一構成元素とする分子に窒素分子を用いたが、アルゴンの代わりにHe、Xeまたはそれらの混合気体などを用いてもよく、窒素分子の代わりにNH3、NOなどを用いてもよい。
例えば、前記実施の形態1および2では、ゲート絶縁膜に酸化シリコン膜を用いたが、ゲート絶縁膜として酸窒化シリコン膜を用いても上記の効果と同様の効果を得ることができる。なお、酸窒化シリコン膜の形成方法としては、シリコン基板上に形成した酸化シリコン膜をNOガスまたはNO2ガスを含む雰囲気中において900〜1100℃程度の高温でアニールする方法、シリコン基板を同様の条件において直接アニールする方法、シリコン基板上にCVDにより堆積する方法により形成される。
本発明のMISFETの製造技術は、CMOSデバイスを用いたロジックデバイス、SOC(System On a Chip)およびDRAM混載LSIに適用することができる。
本発明の実施の形態1による半導体装置の製造方法を説明する要部断面図である。 図1に続く半導体装置の製造工程中の要部断面図である。 半導体装置の製造工程中の要部拡大断面図である。 半導体装置の製造工程中の要部拡大断面図である。 本発明の実施の形態1によるn型MISFETのゲート・リーク電流と電子移動度の関係図である。 本発明の実施の形態1によるn型MISFETのドレイン電流とゲート・リーク電流の関係図である。 図2に続く半導体装置の製造工程中の要部断面図である。 図7に続く半導体装置の製造工程中の要部断面図である。 本発明の実施の形態2による半導体装置の製造方法を説明する図であり、図2に続く半導体装置の製造工程中の要部拡大断面図である。
符号の説明
1 シリコン基板(半導体基板)
2 パッド酸化膜
3 窒化シリコン膜
4 酸化シリコン膜
5a 素子分離溝
5 素子分離部
6 nウェル
7 pウェル
8 酸化シリコン膜(ゲート絶縁膜)
9a 多結晶シリコン膜
9 ゲート電極
10 絶縁膜
11 n型半導体領域(エクステンション)
12 p型半導体領域(エクステンション)
13 サイドウォールスペーサ
14 n型半導体領域(ソース、ドレイン)
15 p型半導体領域(ソース、ドレイン)
16 層間絶縁膜
17 コンタクトホール
18 プラグ
19 窒化シリコン膜
20 層間絶縁膜
21 配線層
Qn nチャネル型MISFET
Qp pチャネル型MISFET

Claims (4)

  1. 半導体基板上にMISFETを形成する半導体装置の製造方法であって、
    (a)前記半導体基板の主面に、酸化シリコンを主成分として含むゲート絶縁膜を形成する工程と、
    (b)不活性元素を主成分とし、窒素を一構成元素とする分子の濃度が0.3%以下である混合気体を活性化させた雰囲気中に、前記ゲート絶縁膜を曝す工程と、
    (c)前記工程(b)の後、前記ゲート絶縁膜に、前記窒素を一構成元素とする分子の活性種を導入する工程と、
    (d)前記工程(c)の後、前記ゲート絶縁膜上に前記MISFETのゲート電極を形成する工程と、
    を有することを特徴とする半導体装置の製造方法。
  2. 半導体基板上にMISFETを形成する半導体装置の製造方法であって、
    (a)前記半導体基板の主面に、酸化シリコンを主成分として含むゲート絶縁膜を形成する工程と、
    (b)不活性元素と、窒素を一構成元素とする分子とを含み、前記窒素を一構成元素とする分子の濃度が0.3%以下である混合気体を活性化させた雰囲気中に、前記ゲート絶縁膜を曝すことにより、前記窒素を一構成元素とする分子の活性種を前記ゲート絶縁膜に導入する工程と、
    (c)前記工程(b)の後、前記ゲート絶縁膜上に前記MISFETのゲート電極を形成する工程と、
    を有することを特徴とする半導体装置の製造方法。
  3. 請求項1または2記載の半導体装置の製造方法において、前記不活性元素は、アルゴンであることを特徴とする半導体装置の製造方法。
  4. 請求項1または2記載の半導体装置の製造方法において、前記窒素を一構成元素とする分子は、窒素分子であることを特徴とする半導体装置の製造方法。
JP2004026393A 2004-02-03 2004-02-03 半導体装置の製造方法 Pending JP2005222977A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004026393A JP2005222977A (ja) 2004-02-03 2004-02-03 半導体装置の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004026393A JP2005222977A (ja) 2004-02-03 2004-02-03 半導体装置の製造方法

Publications (1)

Publication Number Publication Date
JP2005222977A true JP2005222977A (ja) 2005-08-18

Family

ID=34998406

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004026393A Pending JP2005222977A (ja) 2004-02-03 2004-02-03 半導体装置の製造方法

Country Status (1)

Country Link
JP (1) JP2005222977A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009158782A (ja) * 2007-12-27 2009-07-16 Canon Inc 絶縁膜の形成方法
CN117174728A (zh) * 2023-11-02 2023-12-05 合肥新晶集成电路有限公司 晶圆处理方法及晶圆结构

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009158782A (ja) * 2007-12-27 2009-07-16 Canon Inc 絶縁膜の形成方法
CN117174728A (zh) * 2023-11-02 2023-12-05 合肥新晶集成电路有限公司 晶圆处理方法及晶圆结构
CN117174728B (zh) * 2023-11-02 2024-02-20 合肥新晶集成电路有限公司 晶圆处理方法及晶圆结构

Similar Documents

Publication Publication Date Title
US6368923B1 (en) Method of fabricating a dual metal gate having two different gate dielectric layers
US7390709B2 (en) Method for making a semiconductor device having a high-k gate dielectric layer and a metal gate electrode
US6881631B2 (en) Method of manufacturing semiconductor device
JP4128396B2 (ja) 半導体装置の製造方法
US20080296704A1 (en) Semiconductor device and manufacturing method thereof
JP2003289100A (ja) 半導体装置
CN103247672B (zh) 半导体器件及其制造方法
US6838374B2 (en) Semiconductor integrated circuit device and method of fabricating the same
JP2000332237A (ja) 半導体装置の製造方法
US20030151098A1 (en) Semiconductor device having dual-gate structure and method of manufacturing the same
JP2003168741A (ja) デュアルゲート酸化膜の形成方法及びそれを利用した半導体素子の製造方法
JP4723975B2 (ja) 半導体装置およびその製造方法
JP2006344634A (ja) Cmos型半導体装置の製造方法および、cmos型半導体装置
JP2008021935A (ja) 電子デバイス及びその製造方法
JP2004207560A (ja) 半導体装置およびその製造方法
JP2005222977A (ja) 半導体装置の製造方法
JP2004349627A (ja) 半導体装置の製造方法
US8008216B2 (en) Nitrogen profile in high-K dielectrics using ultrathin disposable capping layers
JP3644682B2 (ja) 半導体装置の製造方法
JP4529025B2 (ja) 半導体装置の製造方法
JP2006019615A (ja) 半導体装置及びその製造方法
JP2005019885A (ja) 半導体装置及びその製造方法
JP2005093816A (ja) 半導体装置の製造方法および半導体装置
KR20030050595A (ko) 듀얼 게이트산화막을 구비한 반도체장치의 제조 방법
JP2007273769A (ja) 半導体装置の製造方法