JP2000502475A - 減衰性電源と共に使用するときに適正なリセットを確実に行なうリセット回路 - Google Patents
減衰性電源と共に使用するときに適正なリセットを確実に行なうリセット回路Info
- Publication number
- JP2000502475A JP2000502475A JP09523687A JP52368797A JP2000502475A JP 2000502475 A JP2000502475 A JP 2000502475A JP 09523687 A JP09523687 A JP 09523687A JP 52368797 A JP52368797 A JP 52368797A JP 2000502475 A JP2000502475 A JP 2000502475A
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- voltage
- circuit
- operating voltage
- reset
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/24—Resetting means
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
- G06K19/0701—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips at least one of the integrated circuit chips comprising an arrangement for power management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K7/00—Methods or arrangements for sensing record carriers, e.g. for reading patterns
- G06K7/0008—General problems related to the reading of electronic memory record carriers, independent of its reading method, e.g. power transfer
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K7/00—Methods or arrangements for sensing record carriers, e.g. for reading patterns
- G06K7/0013—Methods or arrangements for sensing record carriers, e.g. for reading patterns by galvanic contacts, e.g. card connectors for ISO-7816 compliant smart cards or memory cards, e.g. SD card readers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K7/00—Methods or arrangements for sensing record carriers, e.g. for reading patterns
- G06K7/0013—Methods or arrangements for sensing record carriers, e.g. for reading patterns by galvanic contacts, e.g. card connectors for ISO-7816 compliant smart cards or memory cards, e.g. SD card readers
- G06K7/0086—Methods or arrangements for sensing record carriers, e.g. for reading patterns by galvanic contacts, e.g. card connectors for ISO-7816 compliant smart cards or memory cards, e.g. SD card readers the connector comprising a circuit for steering the operations of the card connector
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/22—Modifications for ensuring a predetermined initial state when the supply voltage has been applied
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/78—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used using opto-electronic devices, i.e. light-emitting and photoelectric devices electrically- or optically-coupled
- H03K17/795—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used using opto-electronic devices, i.e. light-emitting and photoelectric devices electrically- or optically-coupled controlling bipolar transistors
- H03K17/7955—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used using opto-electronic devices, i.e. light-emitting and photoelectric devices electrically- or optically-coupled controlling bipolar transistors using phototransistors
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M1/00—Substation equipment, e.g. for use by subscribers
- H04M1/738—Interface circuits for coupling substations to external telephone lines
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M1/00—Substation equipment, e.g. for use by subscribers
- H04M1/738—Interface circuits for coupling substations to external telephone lines
- H04M1/74—Interface circuits for coupling substations to external telephone lines with means for reducing interference; with means for reducing effects due to line faults
- H04M1/745—Protection devices or circuits for voltages surges on the line
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M1/00—Substation equipment, e.g. for use by subscribers
- H04M1/82—Line monitoring circuits for call progress or status discrimination
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Signal Processing (AREA)
- Artificial Intelligence (AREA)
- Computer Vision & Pattern Recognition (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- General Engineering & Computer Science (AREA)
- Electronic Switches (AREA)
- Power Sources (AREA)
- Direct Current Feeding And Distribution (AREA)
Abstract
Description
Claims (1)
- 【特許請求の範囲】 1 電源に結合されており、動作電圧が予め定められた電圧以下に低下したとき 制御信号を発生する電圧感知回路と、 上記制御信号に応答してリセット信号を発生する制御回路と、 上記動作電圧が上記予め定められた電圧以下に低下したとき電源には無関係に 上記制御回路に電力を供給する回路と、 からなる動作電圧を供給する電源を含む電子システムにおけるリセット回路。 2 電力供給回路は、電力の遮断期間中に動作電圧が0ボルトに到達する期間中 に制御回路に電力を供給する回路を含む、請求項1記載の動作電圧を供給する電 源を含む電子システムにおけるリセット回路。 3 制御回路は、制御信号に応答する制御電極と、一端が基準電位源に結合され 、他端にリセット信号を発生する主導電路と、を有する第1のトランジスタを含 む、請求項1記載の動作電圧を供給する電源を含む電子システムにおけるリセッ ト回路。 4 トランジスタの制御電極はさらに電力供給回路に結合されている、請求項3 記載の動作電圧を供給する電源を含む電子システムにおけるリセット回路。 5 電圧感知回路は、第1のトランジスタの制御電極と基準電位源との間に結合 された主導電路を有する第2のトランジスタと、 動作電圧に応答して、この動作電圧が予め定められた電圧以下に低下したとき 第2のトランジスタをターンオフし、それ以外のときはターンオンする上記第2 のトランジスタに対する条件付け回路と、からなる、請求項3記載の動作電圧を 供給する電源を含む電子システムにおけるリセット回路。 6 第2のトランジスタに対する条件付け回路は、電源と基準電源との間に結合 されたツエナーダイオードと抵抗との直列接続を含む、請求項5記載の動作電圧 を供給する電源を含む電子システムにおけるリセット回路。 7 第2のトランジスタの制御電極は、該第2のトランジスタに対する条件付け 回路に結合されている、請求項5記載の動作電圧を供給する電源を含む電子シス テムにおけるリセット回路。 8 電力供給回路は、第1のトランジスタの制御電極に結合された電圧蓄積装置 と、 電源と上記電圧蓄積装置との間に結合されており、動作電圧が予め定められた 電圧以上にある間に動作電圧を上記電圧蓄積装置に供給する回路と、からなる、 請求項5記載の動作電圧を供給する電源を含む電子システムにおけるリセット回 路。 9 電圧蓄積装置はキャパシタからなる請求項8記載の動作電圧を供給する電源 を含む電子システムにおけるリセット回路。 10 動作電圧供給回路は、電源と電圧蓄積装置との間に結合されたダイオード を含む請求項8記載の動作電圧を供給する電源を含む電子システムにおけるリセ ット回路。 11 電力供給回路は、さらに電圧蓄積装置と第1のトランジスタの制御電極と の間に結合された抵抗を含む請求項8記載の動作電圧を供給する電源を含む電子 システムにおけるリセット回路。 12 電圧感知回路は、トランジスタと、 動作電圧に応答して、この動作電圧が予め定められた電圧以下に低下したとき 上記トランジスタをターンオフし、それ以外のときはターンオンする上記トラン ジスタに対する条件付け回路と、からなる、請求項1記載の動作電圧を供給する 電源を含む電子システムにおけるリセット回路。 13 トランジスタに対する条件付け回路は、電源と基準電源との間に結合され たッエナーダイオードと抵抗との直列接続を含む、請求項12記載の動作電圧を 供給する電源を含む電子システムにおけるリセット回路。 14 トランジスタは、トランジスタに対する条件付け回路に結合された制御電 極と、一端が基準電位源に結合され、他端に制御信号を発生する主導電路とを有 する、請求項12記載の動作電圧を供給する電源を含む電子システムにおけるリ セット回路。 15 電源供給回路は、制御回路に結合された電圧蓄積装置と、 電源と上記電圧蓄積装置との間に結合されており、動作電圧が予め定められた 電圧以上にある間は動作電圧を上記電圧蓄積装置に供給する回路と、からなる、 請求項1記載の動作電圧を供給する電源を含む電子システムにおけるリセット回 路。 16 電圧蓄積装置はキャパシタからなる請求項15記載の動作電圧を供給する 電源を含む電子システムにおけるリセット回路。 17 電圧蓄積装置に動作電圧を供給する回路は、電源と電圧蓄積装置との間弐 結合されたダイオードを含む、請求項15記載の動作電圧を供給する電源を含む 電子システムにおけるリセット回路。 18 電子装置と、主電圧を供給する主電源と、主電源から引出された上記電子 装置用の動作電圧電源とからなり、動作電圧は、主電圧が予め定められた最低電 圧以上に保たれている間は比較的一定に維持される、システムにおいて、 上記主電源に結合されており、主電圧が予め定められた最低電圧以上の予め定 められたトリガ電圧以下に低下したとき制御信号を発生する電圧感知回路と、 上記制御信号に応答してリセット信号を発生する制御回路と、 上記主電圧が上記予め定められたトリガ電圧以下に低下したとき主電源には無 関係に上記制御回路に電力を供給する回路と、 からなるリセット回路。
Applications Claiming Priority (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US917895P | 1995-12-22 | 1995-12-22 | |
GBGB9600002.1A GB9600002D0 (en) | 1996-01-02 | 1996-01-02 | Receiver for compressed television information |
US9600002.1 | 1996-10-21 | ||
US60/009,178 | 1996-10-21 | ||
US08/748,888 US5852377A (en) | 1996-11-14 | 1996-11-14 | Reset circuit for ensuring proper reset when used with decaying power supplies |
US08/748,888 | 1996-11-14 | ||
PCT/US1996/019608 WO1997023820A1 (en) | 1995-12-22 | 1996-12-11 | A reset circuit for ensuring proper reset when used with decaying power supplies |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2000502475A true JP2000502475A (ja) | 2000-02-29 |
JP3535520B2 JP3535520B2 (ja) | 2004-06-07 |
Family
ID=27268060
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP52368797A Expired - Fee Related JP3535520B2 (ja) | 1995-12-22 | 1996-12-11 | リセット回路 |
Country Status (9)
Country | Link |
---|---|
EP (1) | EP0868688B1 (ja) |
JP (1) | JP3535520B2 (ja) |
KR (1) | KR100473216B1 (ja) |
CN (1) | CN1098483C (ja) |
AU (1) | AU1130497A (ja) |
DE (1) | DE69606783T2 (ja) |
ES (1) | ES2142630T3 (ja) |
MX (1) | MX9805006A (ja) |
WO (1) | WO1997023820A1 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
AT6963U1 (de) * | 2003-02-21 | 2004-06-25 | Blum Gmbh Julius | Scharnier |
US6901326B2 (en) * | 2003-05-28 | 2005-05-31 | Siemens Aktiengesellschaft | Circuit layout and procedure to control at least one electrical component of a motor vehicle |
JP4353081B2 (ja) * | 2004-11-29 | 2009-10-28 | セイコーエプソン株式会社 | 電子機器及びその制御方法 |
CN102545854A (zh) * | 2010-12-31 | 2012-07-04 | 鸿富锦精密工业(深圳)有限公司 | 复位电路及电子装置 |
TWI454894B (zh) * | 2011-05-19 | 2014-10-01 | Wistron Corp | 重置控制裝置、重置控制方法及電子裝置 |
CN111781872A (zh) * | 2020-06-30 | 2020-10-16 | 山东信通电子股份有限公司 | 一种芯片的上电复位电路及方法 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55116118A (en) * | 1979-03-01 | 1980-09-06 | Nippon Denso Co Ltd | Reset circuit of microcomputer |
JPH0644210B2 (ja) * | 1988-12-29 | 1994-06-08 | ミツミ電機株式会社 | システムリセット回路 |
IT1241288B (it) * | 1990-11-20 | 1993-12-29 | Sgs Thomson Microelectronics | Dispositivo di reset per microprocessore, in particolare in applicazioni automobilistiche |
US5313112A (en) * | 1991-12-23 | 1994-05-17 | Ford Motor Company | Low voltage inhibiting circuit for a microcomputer |
-
1996
- 1996-12-11 ES ES96942160T patent/ES2142630T3/es not_active Expired - Lifetime
- 1996-12-11 DE DE69606783T patent/DE69606783T2/de not_active Expired - Lifetime
- 1996-12-11 CN CN96199241A patent/CN1098483C/zh not_active Expired - Lifetime
- 1996-12-11 AU AU11304/97A patent/AU1130497A/en not_active Abandoned
- 1996-12-11 JP JP52368797A patent/JP3535520B2/ja not_active Expired - Fee Related
- 1996-12-11 KR KR10-1998-0704621A patent/KR100473216B1/ko not_active IP Right Cessation
- 1996-12-11 WO PCT/US1996/019608 patent/WO1997023820A1/en active IP Right Grant
- 1996-12-11 EP EP96942160A patent/EP0868688B1/en not_active Expired - Lifetime
-
1998
- 1998-06-19 MX MX9805006A patent/MX9805006A/es unknown
Also Published As
Publication number | Publication date |
---|---|
CN1098483C (zh) | 2003-01-08 |
EP0868688A1 (en) | 1998-10-07 |
CN1205785A (zh) | 1999-01-20 |
DE69606783D1 (de) | 2000-03-30 |
MX9805006A (es) | 1998-11-30 |
JP3535520B2 (ja) | 2004-06-07 |
ES2142630T3 (es) | 2000-04-16 |
KR19990072223A (ko) | 1999-09-27 |
WO1997023820A1 (en) | 1997-07-03 |
DE69606783T2 (de) | 2000-11-16 |
EP0868688B1 (en) | 2000-02-23 |
KR100473216B1 (ko) | 2005-05-20 |
AU1130497A (en) | 1997-07-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5564010A (en) | Reset signal generator, for generating resets of multiple duration | |
US6411483B1 (en) | Hiccup-mode current protection circuit for switching regulator | |
JP3187901B2 (ja) | 電源切り換え装置 | |
JP2711224B2 (ja) | 回路カードの接続用電力制御回路 | |
JP2001503958A (ja) | スイッチ電源用の故障制御回路 | |
US5136175A (en) | Current supply circuit arrangement | |
JP2000502475A (ja) | 減衰性電源と共に使用するときに適正なリセットを確実に行なうリセット回路 | |
US5852377A (en) | Reset circuit for ensuring proper reset when used with decaying power supplies | |
JP3455576B2 (ja) | 電流給電回路 | |
JP3256412B2 (ja) | 突入電流防止回路 | |
KR100287613B1 (ko) | 전원제거시필요동작을유지시키는스위칭회로를구비한제어시스템 | |
JP2682699B2 (ja) | 駆動回路 | |
JP2886339B2 (ja) | 給電中の直流配電バスを保護する装置 | |
JP3266982B2 (ja) | 電源切換え装置 | |
CN219936318U (zh) | 防爆音电路、防爆音系统及电子设备 | |
JP3349340B2 (ja) | 増幅器 | |
JP3123161B2 (ja) | 放電保護回路 | |
EP0695016B1 (en) | Current control interface circuit | |
JPS60183945A (ja) | バツクアツプ回路 | |
JP2849885B2 (ja) | パルス電源装置 | |
JP2500714B2 (ja) | ソレノイド異常検出回路 | |
JPH077910B2 (ja) | パワ−オン・リセツト回路 | |
JP2710349B2 (ja) | パワーオンリセット回路 | |
JPH0645837A (ja) | 保護回路 | |
KR910002763Y1 (ko) | 온. 오프 제어 가능한 과전류 보호회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20040302 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20040312 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090319 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100319 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100319 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110319 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120319 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130319 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130319 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140319 Year of fee payment: 10 |
|
LAPS | Cancellation because of no payment of annual fees |