FR2849346A1 - Boitier hyperfrequence a montage de surface et montage correspondant avec un circuit multicouche. - Google Patents
Boitier hyperfrequence a montage de surface et montage correspondant avec un circuit multicouche. Download PDFInfo
- Publication number
- FR2849346A1 FR2849346A1 FR0216363A FR0216363A FR2849346A1 FR 2849346 A1 FR2849346 A1 FR 2849346A1 FR 0216363 A FR0216363 A FR 0216363A FR 0216363 A FR0216363 A FR 0216363A FR 2849346 A1 FR2849346 A1 FR 2849346A1
- Authority
- FR
- France
- Prior art keywords
- housing
- conductive
- connection point
- circuit
- microwave
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000011810 insulating material Substances 0.000 claims description 5
- 238000009434 installation Methods 0.000 claims description 2
- 239000011324 bead Substances 0.000 claims 1
- 239000002184 metal Substances 0.000 description 10
- 229910052751 metal Inorganic materials 0.000 description 10
- 239000000919 ceramic Substances 0.000 description 5
- 239000000758 substrate Substances 0.000 description 5
- 230000008878 coupling Effects 0.000 description 4
- 238000010168 coupling process Methods 0.000 description 4
- 238000005859 coupling reaction Methods 0.000 description 4
- 230000003071 parasitic effect Effects 0.000 description 4
- 238000005476 soldering Methods 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 239000011368 organic material Substances 0.000 description 2
- 239000004215 Carbon black (E152) Substances 0.000 description 1
- 239000004809 Teflon Substances 0.000 description 1
- 229920006362 Teflon® Polymers 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 238000004026 adhesive bonding Methods 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 239000003365 glass fiber Substances 0.000 description 1
- 229930195733 hydrocarbon Natural products 0.000 description 1
- 150000002430 hydrocarbons Chemical class 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- LQBJWKCYZGMFEV-UHFFFAOYSA-N lead tin Chemical compound [Sn].[Pb] LQBJWKCYZGMFEV-UHFFFAOYSA-N 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000007935 neutral effect Effects 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 239000000843 powder Substances 0.000 description 1
- 230000001902 propagating effect Effects 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0237—High frequency adaptations
- H05K1/0243—Printed circuits associated with mounted high frequency components
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/552—Protection against radiation, e.g. light or electromagnetic waves
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/64—Impedance arrangements
- H01L23/66—High-frequency adaptations
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/58—Structural electrical arrangements for semiconductor devices not otherwise provided for
- H01L2223/64—Impedance arrangements
- H01L2223/66—High-frequency adaptations
- H01L2223/6605—High-frequency electrical connections
- H01L2223/6616—Vertical connections, e.g. vias
- H01L2223/6622—Coaxial feed-throughs in active or passive substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49175—Parallel arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/8538—Bonding interfaces outside the semiconductor or solid-state body
- H01L2224/85399—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01087—Francium [Fr]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1532—Connection portion the connection portion being formed on the die mounting surface of the substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/161—Cap
- H01L2924/1615—Shape
- H01L2924/16195—Flat cap [not enclosing an internal cavity]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/161—Cap
- H01L2924/163—Connection portion, e.g. seal
- H01L2924/16315—Shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3011—Impedance
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3025—Electromagnetic shielding
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0218—Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
- H05K1/0219—Printed shielding conductors for shielding around or between signal conductors, e.g. coplanar or coaxial printed shielding conductors
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10227—Other objects, e.g. metallic pieces
- H05K2201/10371—Shields or metal cases
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10431—Details of mounted components
- H05K2201/10439—Position of a single component
- H05K2201/10477—Inverted
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10613—Details of electrical connections of non-printed components, e.g. special leads
- H05K2201/10621—Components characterised by their electrical contacts
- H05K2201/10727—Leadless chip carrier [LCC], e.g. chip-modules for cards
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
- H05K3/341—Surface mounted components
- H05K3/3431—Leadless components
- H05K3/3436—Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Health & Medical Sciences (AREA)
- Electromagnetism (AREA)
- Toxicology (AREA)
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
Abstract
L'invention concerne un boîtier hyperfréquence délimitant un volume intérieur, comprenant au moins :- une cage de Faraday formée par une surface conductrice (4, 5, 3e) entourant le volume intérieur,- un point de connexion (8a) placé à l'extérieur cage de Faraday, le point de connexion étant destiné à être relié électriquement à un circuit extérieur,- une entrée-sortie traversant la cage de Faraday et reliée électriquement au point de connexion,- une base (3) formant une face du boîtier, la surface extérieure de la base formant une surface de montage destinée à être appliquée sur le circuit extérieur, le point de connexion étant placé sur la surface de montage, de sorte que le point de connexion est placé entre la cage de Faraday et le circuit extérieur lorsque le boîtier est monté sur le circuit extérieur.L'invention s'applique aux boîtiers hyperfréquences utilisés dans les domaines de l'avionique, des télécommunications, du spatial.
Description
La présente invention concerne un boîtier hyperfréquence à
montage de surface et un tel boîtier monté sur un circuit multicouche Elle s'applique notamment aux bottiers hyperfréquences utilisés dans les domaines de l'avionique, des télécommunications, du spatial.
Les composants hyperfréquences sont généralement placés dans des boîtiers, appelés boîtiers hyperfréquences, dont une fonction est de protéger les composants de l'environnement électromagnétique extérieur et d'éviter la propagation de modes parasites à l'intérieur A cet effet, le volume intérieur des boîtiers hyperfréquences est entouré d'une surface conductrice 10 formant une masse, les dimensions d'un boîtier étant inférieures à une demi longueur d'onde (de l'ordre de 70 mm pour une fréquence de 20 G Hz) Les boîtiers hyperfréquences ont pour autre fonction de protéger les composants de l'environnement physique extérieur, notamment de l'humidité A cet effet, les boîtiers sont fermés de manière hermétique, un gaz neutre étant enfermé 15 dans le bottier.
Afin de réaliser des fonctions hyperfréquences, il est nécessaire d'interconnecter différents composants hyperfréquences, de les alimenter et de les commander par des signaux basses fréquences, les différents composants étant placés dans des bottiers différents.
Il est connu d'utiliser des bottiers hyperfréquences dits "Planar Pack" dans la littérature anglo-saxonne Un boîtier "Planar Pack" comprend un élément en céramique et une feuille métallique gravée, dite "Lead Frame" dans la littérature anglo-saxonne L'élément en céramique a généralement une base en forme de U, et est fermé par un couvercle brasé sur cette base 25 pour assurer l'herméticité Un composant hyperfréquence (puce nue par exemple) peut être placé dans l'élément en céramique Une surface de l'élément en céramique est dorée pour former une masse La base en U est portée par la feuille métallique gravée Cette feuille métallique comprend des lignes microstrip pour acheminer les signaux hyperfréquences jusqu'au 30 composant hyperfréquence, et des lignes pour acheminer les signaux basses fréquences (alimentation, commande).
Cependant, les lignes hyperfréquences rayonnent dans le demiespace délimité par la feuille métallique ("Lead Frame") du côté de l'élément céramique Ceci entraîne des couplages électromagnétiques parasites entre l'entrée et la sortie hyperfréquence d'un même boîtier d'une part, et entre des boîtiers voisins d'autre part.
Afin d'éviter ces couplages parasites, il est connu d'ajouter des parois métalliques autour des lignes microstrip Cependant cette solution est 5 très onéreuse du fait de l'utilisation de puces nues qu'il est nécessaire de tester au préalable De plus, les parois métalliques occupent un volume important, et leur installation nécessite des opérations manuelles De plus, cette solution est difficile à mettre en oeuvre pour des gammes de fréquences élevées, car les fréquences augmentant, les dimensions caractéristiques 10 diminuent.
L'invention vise à résoudre ces inconvénients Un but de l'invention est de réaliser des entrées-sorties (hyperfréquences et basses fréquences) dans des boîtiers hyperfréquences, en évitant tout couplage électromagnétique parasite, et ce de manière simple.
A cet effet, I'invention a notamment pour objet un boîtier hyperfréquence à montage de surface, délimitant un volume intérieur, comprenant au moins: une cage de Faraday formée par une surface conductrice entourant le volume intérieur, un point de connexion placé à l'extérieur de la cage de Faraday, le point de connexion étant destiné à être relié électriquement à un circuit extérieur, une entrée-sortie traversant la cage de Faraday et reliée électriquement au point de connexion, une base formant une face du boîtier, la surface extérieure de la base formant une surface de montage destinée à être appliquée sur le circuit extérieur, le point de connexion étant placé sur la surface de montage, de sorte que le point de connexion est placé entre la cage de Faraday et le circuit extérieur lorsque le boîtier est monté sur le circuit extérieur.
Ainsi, I'entrée-sortie est confinée entre une face du boîtier d'un côté, et le circuit de l'autre côté Les rayonnements dans le demi-espace sont arrêtés par le boîtier lui-même.
L'invention a aussi pour objet un montage comprenant un tel boîtier et un circuit multicouche, le boîtier étant monté sur le circuit 35 multicouche, le circuit multicouche comprenant au moins un plan de masse conducteur, un trou métallisé est réalisé dans le circuit multicouche en regard du point de connexion du boîtier, de manière à acheminer le signal à travers le plan de masse vers une piste du circuit.
Ainsi les lignes en surface sont supprimées et remplacées par des pistes du circuit multicouche.
Selon un mode de réalisation avantageux, les pistes du circuit multicouche sont placées entre deux plans de masse De cette façon, l'implantation de la carte étant prévue pour que le signal reste en mode stripline (par l'intermédiaire d'un trou métallisé), on maintient la qualité de son o 10 blindage.
Selon un mode de réalisation avantageux, le point de connexion est relié à l'entrée-sortie par une liaison droite, la liaison étant perpendiculaire au circuit extérieur lorsque le boîtier est monté dessus.
Selon un mode de réalisation avantageux, le point de connexion 15 est formé par une bille de signal conductrice, le boîtier comprend en outre une structure coaxiale blindant le point de connexion, la structure coaxiale étant formée par des billes de masse, conductrices, reliées électriquement à la cage de Faraday, placées autour de la bille de signal.
Selon un mode de réalisation avantageux, un composant est placé 20 dans le volume intérieur du boîtier, le composant étant porté par un radiateur formant une face de boîtier, le radiateur étant opposé à la face portant la surface de montage.
L'invention a pour principaux avantages qu'elle permet, par rapport à un câblage direct sur un circuit, de démonter facilement le boîtier 25 (car celui-ci est à montage de surface) pour réaliser des tests par exemple.
De plus, les transitions étant verticales (perpendiculaires au plan du circuit), le boîtier selon l'invention peut être utilisé dans des applications larges bandes. Selon un mode de réalisation avantageux, les points de contacts 30 sont formés par des billes conductrices Ceci permet de réaliser les brasures simplement et de manière fiable, la distance entre le circuit et le boîtier étant liée au diamètre des billes De plus, le démontage du boîtier peut se faire en envoyant un jet d'air chaud sous le boîtier, ce qui ne serait pas possible si le boîtier était collé par exemple.
D'autres caractéristiques et avantages de l'invention apparaîtront à la lecture de la description détaillée suivante présentée à titre d'illustration non limitative et faite en référence aux figures annexées, sur lesquelles: les figures 1 à 3, un exemple de mise en oeuvre de l'invention avec un boîtier dans une configuration "face up"; les figures 4 à 7, un autre exemple de mise en oeuvre de l'invention avec un boîtier dans une configuration "face down".
On se réfère maintenant aux figures 1 à 3 sur lesquelles est 10 représenté un exemple de mise en oeuvre de l'invention, avec un boîtier de type "face up", c'est à dire dont le ou les composants hyperfréquences sont placés sur la paroi du boîtier qui est destinée à être montée sur le circuit extérieur. Le boîtier 1 permet de délimiter un volume intérieur la Une base 15 3 forme une paroi du boîtier La base est destinée à être montée sur le circuit extérieur 6 La base 3 peut être un circuit imprimé comprenant deux couches conductrices Bien entendu, le circuit imprimé formant la base peut comprendre un nombre différent de couches conductrices Le circuit formant la base 3 peut être réalisé en utilisant un matériau isolant, de préférence 20 organique Ce matériau isolant peut être métallisé par du Cuivre par exemple pour former les deux couches conductrices En d'autres termes, le circuit comprend une épaisseur de matériau isolant 3 d, sur laquelle sont déposées des couches conductrices de part et d'autre de l'épaisseur isolante.
La première couche conductrice forme une face intérieure du 25 boîtier 1 Cette couche comprend des surfaces conductrices 3 a, 3 b, 3 c gravées par des procédés connus de l'homme du métier.
La seconde couche conductrice peut former une face extérieure du boîtier (dans cet exemple) Elle comprend essentiellement une surface conductrice unique 3 e Cette surface conductrice 3 e recouvre presque 30 entièrement toute la surface de la base 3 en formant une masse Cette masse est destinée à être reliée électriquement au circuit extérieur 6.
Le boîtier comporte en outre une structure conductrice 4, 5 qui forme avec la surface 3 e, une cage de Faraday entourant le volume intérieur la du boîtier Le volume intérieur la est ainsi protégé contre les 35 perturbations électromagnétiques extérieures La structure conductrice peut être formée par un capot métallisé Selon une variante de réalisation, la structure conductrice peut (comme représenté sur la figure 1) être formée par des murs métalliques 4 recouverts par une plaque métallique 5 La plaque métallique 5, les murs 4, et la base 3 peuvent être brasés.
Un composant hyperfréquence 2 est montée dans le boîtier 1 La masse du composant est en contact avec une surface conductrice 3 b de la couche intérieure de la base 3 Le composant hyperfréquence peut être une puce nue par exemple Cette puce peut être brasée ou collée avec une colle conductrice, de préférence brasée, sur la surface conductrice 3 b La surface 10 conductrice 3 b est reliée électriquement à la couche extérieure 3 e (voir figure 3) par un ou plusieurs, de préférence plusieurs, trous métallisés 7 b On réalise ainsi une masse hyperfréquence Avantageusement, les trous métallisés 7 b sont bouchés pour assurer l'étanchéité du boîtier 1.
Les entrées-sorties hyperfréquences et basses fréquences de la 15 puce 2 sont reliées à des pistes 3 a de la couche intérieure de la base 3, par exemple avec des fils conducteurs 9 Chaque piste 3 a est reliée électriquement à un disque 30 (voir figure 3) de la couche extérieure de la base 3 Cette liaison électrique est réalisée par des trous métallisés de signal 7 a et 7 c, traversant la base 3, acheminant respectivement les signaux 20 hyperfréquences et les signaux basses fréquences Avantageusement, les trous métallisés 7 a et 7 c sont bouchés pour assurer l'étanchéité du boîtier 1.
Les disques 30 sont isolés électriquement de la couche conductrice extérieure 3 e A cet effet, des évidements 31 sont réalisés dans la couche conductrice 3 e.
Selon un premier mode de réalisation, les disques 30 forment des points de connexion du boîtier 1 Ces points de connexion sont destinés à être reliés électriquement directement au circuit extérieur 6 Les liaisons (non représentées) entre le circuit extérieur 6 et les points de connexions peuvent se faire par brasure ou collage.
Selon un mode de réalisation avantageux (voir figure 1), des billes conductrices 8 a sont placés en contact avec les disques 30 Ces billes conductrices 8 a font partie intégrante du boîtier Elles forment alors les points de connexion du boîtier à la place des disques 30 Les billes conductrices 8 a peuvent être des billes d'étain-plomb par exemple Elles présentent 35 I'avantage de ne pas se déformer lors du montage du bottier sur le circuit extérieur 6, ce qui permet de maîtriser la distance entre le boîtier 1 et le circuit 6 Les billes 8 a peuvent être brasées ou collées, de préférence brasées, sur le circuit 6.
La couche conductrice intérieure peut comprendre une surface 5 conductrice 3 c La surface conductrice 3 c est reliée électriquement avec la couche conductrice extérieure 3 e par des trous métallisés, de préférence bouchés Avantageusement ces trous métallisés sont répartis selon un maillage régulier Selon un mode de réalisation avantageux de l'invention, les pistes conductrices 3 a destinées à transmettre des signaux hyperfréquences 10 sont placées dans des évidements 20 de la surface conductrice 3 c, de sorte à blinder ces pistes dans le plan de ces pistes (couche intérieure).
Selon un mode de réalisation avantageux, des trous métallisés de masse 21 relient électriquement la surface conductrice intérieure 3 c avec la 15 couche conductrice extérieure 3 e Avantageusement ces trous sont bouchés pour assurer l'étanchéité du boîtier 1 Ils sont répartis en périphérie des trous métallisés de signaux hyperfréquences 7 a De cette manière, on réalise un blindage hyperfréquence dans l'épaisseur de la base 3, c'est à dire dans l'épaisseur isolante 3 d Avantageusement, ces trous métallisés sont au 20 moins au nombre de trois par trou métallisé de signal hyperfréquence 7 a Ils sont de préférence répartis sur 360 de manière à former un blindage complet. Selon un mode de réalisation avantageux, des billes conductrices de masse (non représentées) sont placées à la sortie des trous métallisés de 25 masse 21 Ces billes conductrices font partie intégrante du boîtier 1 De cette manière, on forme une structure coaxiale qui blinde les connexions entre l'entrée-sortie hyperfréquence et le circuit 6 En d'autres termes, on réalise un blindage au niveau de la connexion elle-même, c'est à dire dans l'espace compris entre le boîtier et le circuit 6.
D'autres billes conductrices 8 b, faisant partie intégrante du boîtier 1, peuvent être placées pour relier électriquement la surface conductrice 3 e avec la masse du circuit 6 Ces billes conductrices 8 b ne sont pas nécessairement dans le prolongement des trous métallisés 32 formés dans la base 3.
Avantageusement, le diamètre des billes (de masses et de signal hyperfréquence), le diamètre des trous métallisés, la distance entre une bille de signal et les billes de masses l'entourant, et le nombre de billes de masses, sont déterminés pour obtenir une impédance contrôlée, par exemple de 50 Ohm.
Le circuit 6 sur lequel est destiné à être monté le boîtier peut être un circuit multicouche Le circuit 6 comprend au moins un plan de masse conducteur 6 a Un trou métallisé 10 a est réalisé dans le circuit multicouche 10 en regard de point de connexion 8 a du boîtier 1, de sorte à acheminer le signal à travers le plan de masse conducteur 6 a Le signal arrive par l'intermédiaire du trou métallisé 1 Oa à une piste 11 par exemple, la piste et le plan de masse formant une structure permettant de faire propager un signal hyperfréquence. Selon un mode de réalisation avantageux, le circuit comprend un second plan de masse conducteur 6 b placé sous la piste 11 En d'autres termes, le circuit 6 comprend deux couches de masse hyperfréquence 6 a, 6 b entre lesquelles se propage un signal hyperfréquence On forme ainsi une structure blindée.
Selon un mode de réalisation avantageux, une partie du signal étant acheminée entre les plans de masse 61 et 6 b, on réalise au moins une connexion avec une autre couche du circuit 6 placée sous le plan de masse 6 b On peut ainsi propager des signaux hyperfréquences dans des couches différentes 11, 12 du circuit 6.
Avantageusement, un troisième plan de masse 6 c est placé sous la couche 12 Bien entendu, le circuit multicouche 6 peut avoir une configuration différente Il peut comporter davantage de plans de masse et davantage de couche propageant des signaux hyperfréquences ou basses fréquence. Les billes de masse du boîtier sont de préférence reliées au plan de masse 6 a Elles peuvent aussi être reliées aux autres plans de masses par des trous métallisés.
Selon un mode de réalisation avantageux, les plans de masses conducteurs du circuit sont reliés entre eux par des trous métallisés 1 Ob On 35 forme ainsi un blindage hyperfréquence dans l'épaisseur du circuit.
On se réfère maintenant aux figures 4 à 7 sur lesquelles est représenté un exemple de mise en oeuvre de l'invention, avec un boîtier de type "face down", c'est à dire dont le ou les composants hyperfréquences 5 sont placés sur une paroi du boîtier en regard de celle destinée à être montée sur le circuit extérieur Cette configuration est utilisé pour les composants hyperfréquence devant dissiper de la chaleur (amplificateurs par
exemple).
Le boîtier 40 permet de délimiter un volume intérieur la par 10 rapport à l'extérieur lb Il comprend essentiellement un capot 41, 42 placé sur une base 45, 47 Le capot comprend essentiellement un radiateur 41 formé par une plaque rectangulaire, sous lequel est placé un cadre supérieur 42 La base comprend essentiellement un cadre inférieur 45 sous lequel est placé une plaque rectangulaire 47 Lorsque le capot est sur la base, le cadre 15 supérieur et le cadre inférieur sont superposés La surface extérieure de la base forme une surface de montage, destinée à être montée sur le circuit extérieur (non représenté).
Le radiateur 41 est une pièce pouvant dissiper de la chaleur, de préférence en matériau électriquement conducteur non organique, tel que du 20 métal, par exemple en Cuivre Un composant hyperfréquence 2, tel qu'une puce nue, est relié par sa masse au radiateur Cette liaison entre le composant hyperfréquence et le radiateur peut être réalisée par brasure.
Le cadre supérieur 42 (voir figures 4 et 5) est placé sous la face intérieure du radiateur 41 La périphérie extérieure 42 b de ce cadre, rendue 25 conductrice par exemple par un dépôt métallisé, affleure avec celle du radiateur 41 Le cadre 42 comprend une épaisseur électriquement isolante 42 a, par exemple en matériau organique Une couche électriquement conductrice 43 est déposée sous l'épaisseur isolante 42 a Par conséquent, la couche conductrice 43 recouvre la surface du cadre opposée au radiateur 30 41.
Le cadre inférieur 45 (voir figures 4 et 6) est placé sous le cadre supérieur 42 La périphérie extérieure 45 d de ce cadre, rendue conductrice par exemple par un dépôt métallisé, affleure avec celle du radiateur 41 et du cadre supérieur 42 Ces périphéries extérieures forment les surfaces 35 extérieures latérales du boîtier 40 Le cadre 45 comprend une épaisseur isolante 45 a, par exemple en matériau organique, sur laquelle sont déposées de part et d'autre deux couches conductrices 44, 46, une première couche conductrice 44 étant en contact avec la couche conductrice 43 du cadre supérieur 42, la seconde couche conductrice faisant face au circuit extérieur 5 6 lorsque le boîtier 40 est monté dessus La seconde couche conductrice 46 comprend une surface 46 b, formant une masse, recouvrant presque entièrement la surface du cadre sur laquelle elle est appliquée (voir figure 6).
La couche conductrice 46 fait partie de la surface de montage.
La plaque 47 a sensiblement la même surface que le radiateur 42. 10 La plaque 47 est placée dans la partie inférieure du cadre inférieur (voir figure 4) La surface extérieure de la plaque 47 fait partie de la surface de montage Au moins une surface de la base 47 est conductrice, la base étant métallique ou métallisée Cette surface forme une masse destinée à être reliée électriquement avec le circuit extérieur (non représenté). 15 Avantageusement, cette surface est la surface de montage.
Une surface conductrice, faisant partie intégrante du boîtier, entoure le volume intérieur la, formant ainsi une cage de Faraday Dans cet exemple, la surface conductrice est formée par le radiateur 41, la base 47 (métallisé ou métallique), la périphérie extérieure 42 b, 45 b des cadres 20 superposés, et la surface 46 b de la couche 46 faisant face au circuit.
On se réfère maintenant à la figure 5 Les entrées-sorties hyperfréquences et basses fréquences de la puce 2 sont reliées à des pistes 43 a formées dans la couche conductrice 43 La liaison peut être réalisée avec des fils conducteurs 9 De préférence, l'épaisseur du cadre 41 est 25 prévue pour que ces liaisons par fils soient les plus courtes possibles, ce qui est le cas lorsque la surface active de la puce est dans le plan de la couche conductrice 43 La couche conductrice 43 peut comprendre une surface 43 b recouvrant presque entièrement l'épaisseur isolante 42 a Des évidements sont pratiqués à l'intérieur de la surface 43 b pour l'isoler électriquement des 30 pistes 43 a.
Des trous métallisés 48 sont réalisés à l'intérieur de l'épaisseur isolante 45 a Les trous métallisés 48, de préférence bouchés pour assurer l'étanchéité, relient électriquement les pistes 43 a de la couche 43 avec des disques 46 a de la couche 46 Comme illustré sur la coupe verticale 35 représentée figure 7, un trou métallisé 48 relie un disque conducteur 44 a en haut du cadre inférieur avec un disque conducteur 46 a en bas du cadre inférieur Le disque conducteur 44 a du haut est en contact avec une piste 43 a Des évidements réalisés dans la surface conductrice 46 b permettent de l'isoler électriquement des disques 46 a.
Selon un premier mode de réalisation, les disques 46 a forment des points de connexion du boîtier 40, de la même manière que les disques formaient les points de connexion du boîtier 1.
Selon un mode de réalisation avantageux (voir figure 4), des billes conductrices 8 a sont placées en contact avec les disques 46 a, ces billes 10 faisant partie intégrante du boîtier Elles forment alors les points de connexion du boîtier 40, de la même manière que pour le boîtier 1.
Selon un mode de réalisation avantageux, les trous métallisés sont blindés dans l'épaisseur de la couche isolante 45 a A cet effet, d'autres trous métallisés 49 peuvent être réalisés à l'intérieur de la couche isolante 15 45 a, de la même manière que les trous métallisés 48 Les trous métallisés 49 permettent de relier électriquement les surfaces 43 b et 46 b formant des masses De plus, la périphérie intérieure 45 c du cadre inférieur peut être rendue conductrice, sauf aux endroits o elle entre en contact avec les pistes 43 a.
D'autres billes conductrices 8 b, faisant partie intégrante du boîtier 40, peuvent être placées pour relier électriquement la surface conductrice 46 b ainsi que la plaque 47 avec la masse du circuit extérieur (non représenté). Le circuit extérieur peut être un circuit multicouche du type de 25 celui décrit en relation avec la figure 1 Le boîtier 40 est monté sur le circuit extérieur de la même manière que le boîtier 1.
En l'absence de billes conductrices, la surface extérieure de la base 46, 47 forme la surface de montage du boîtier En présence de billes conductrices 8 a, 8 b, celles-ci forment la surface de montage 50 du boîtier. 30 Les substrats de résine epoxy ne conviennent pas pour les applications hyperfréquences Avantageusement, les parties isolantes du boîtier sont réalisées avec un substrat hyperfréquence, c'est à dire un substrat ayant une constante diélectrique contrôlée et une tangente de perte 35 faible (pertes de puissance hyperfréquence à travers le substrat) Le substrat hyperfréquence peut être par exemple un hydrocarbure chargé en fibres de verre et en poudre de silice, ou à base de téflon chargé.
Bien entendu, I'invention ne se limite pas à ces modes de réalisations donnés à titre d'exemple Le boîtier selon l'invention n'est pas 5 nécessairement formé avec des murs On pourrait remplacer les murs et le couvercle par une seule pièce formant un capot métallique collé Le boîtier selon l'invention n'est pas nécessairement une boîte parallélépipédique Sa fonction est de réaliser une interconnexion, de protéger un composant contre des agressions mécaniques, chimiques et d'éviter tout couplage 10 électromagnétique Le boîtier peut par exemple être formé par une résine entourant le composant.
Claims (10)
1 Boîtier hyperfréquence délimitant un volume intérieur, comprenant au moins: une cage de Faraday formée par une surface conductrice entourant le volume intérieur, un point de connexion placé à l'extérieur de la cage de Faraday, le point de connexion étant destiné à être relié électriquement à un circuit extérieur, une entrée-sortie traversant la cage de Faraday et reliée électriquement au point de connexion, caractérisé en ce que le boîtier comprend en outre: une base formant une face du boîtier, la surface extérieure de la base formant une surface de montage destinée à être appliquée sur le circuit extérieur, le point de connexion étant placé sur la surface de montage, de sorte que le point de connexion est placé entre la cage de Faraday et le 15 circuit extérieur lorsque le boîtier est monté sur le circuit extérieur.
2 Boîtier selon la revendication 1 dans lequel le point de connexion est relié à l'entrée-sortie par une liaison droite, la liaison étant perpendiculaire au circuit extérieur lorsque le boîtier est monté dessus.
3 Boîtier selon l'une quelconque des revendications précédentes dans lequel le point de connexion est formé par une bille de signal conductrice.
4 Boîtier selon l'une quelconque des revendications précédentes, dont la 25 base est formée au moins en partie par un matériau isolant recouvert d'au moins une couche conductrice, I'entrée-sortie étant formée par un trou métallisé traversant le matériau isolant.
Boîtier selon l'une quelconque des revendications précédentes 30 comprenant en outre une structure coaxiale blindant le point de connexion.
6 Boîtier selon les revendications 5 et 3 dans lequel la structure coaxiale est formée par des billes de masse, conductrices, reliées électriquement à la cage de Faraday, placées autour de la bille de signal.
7 Boîtier selon la revendication 6 dans lequel les billes de masse placées autour de la bille de signal sont au moins au nombre de trois.
8 Boîtier selon la revendication 7 dans lequel les billes de masse sont réparties autour de la bille de signal sur 360 .
9 Boîtier selon l'une quelconque des revendications précédentes dans lequel un composant est placé dans le volume intérieur du boîtier, le 10 composant étant porté par un radiateur formant une face du boîtier, le radiateur étant opposé à la face portant la surface de montage.
Montage comprenant un boîtier selon l'une quelconque des revendications précédentes et un circuit multicouche, le boîtier étant monté 15 sur le circuit multicouche, le circuit multicouche comprenant au moins un plan de masse conducteur, un trou métallisé est réalisé dans le circuit multicouche en regard du point de connexion du boîtier, de manière à acheminer le signal à travers le plan de masse vers une piste du circuit.
11 Montage selon les revendications 10 et 6 dans lequel les billes de masse du boîtier sont reliées à au moins un plan de masse conducteur du circuit multicouche. 12 Montage selon l'une quelconque la revendication 10 ou 11, comprenant 25 un second plan de masse conducteur, les deux plans de masse étant de part et d'autre de la piste.
13 Montage selon la revendication 10, 11 ou 12 dans lequel les plans de masses conducteurs du circuit sont reliés entre eux par des trous métallisés.
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR0216363A FR2849346B1 (fr) | 2002-12-20 | 2002-12-20 | Boitier hyperfrequence a montage de surface et montage correspondant avec un circuit multicouche. |
JP2004561488A JP2006511071A (ja) | 2002-12-20 | 2003-12-08 | 表面実装を伴うマイクロ波パッケージ、および多層回路を備えた対応する実装体 |
AU2003299214A AU2003299214A1 (en) | 2002-12-20 | 2003-12-08 | Surface-mounted microwave package and corresponding mounting with multilayer circuit |
PCT/EP2003/050964 WO2004057670A1 (fr) | 2002-12-20 | 2003-12-08 | Boitier hyperfrequence a montage de surface et montage correspondant avec un circuit multicouche |
US10/539,735 US7482678B2 (en) | 2002-12-20 | 2003-12-08 | Surface-mounted microwave package and corresponding mounting with a multilayer circuit |
EP03799547A EP1573809A1 (fr) | 2002-12-20 | 2003-12-08 | Boitier hyperfrequence a montage de surface et montage correspondant avec un circuit multicouche |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR0216363A FR2849346B1 (fr) | 2002-12-20 | 2002-12-20 | Boitier hyperfrequence a montage de surface et montage correspondant avec un circuit multicouche. |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2849346A1 true FR2849346A1 (fr) | 2004-06-25 |
FR2849346B1 FR2849346B1 (fr) | 2006-12-08 |
Family
ID=32406291
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR0216363A Expired - Fee Related FR2849346B1 (fr) | 2002-12-20 | 2002-12-20 | Boitier hyperfrequence a montage de surface et montage correspondant avec un circuit multicouche. |
Country Status (6)
Country | Link |
---|---|
US (1) | US7482678B2 (fr) |
EP (1) | EP1573809A1 (fr) |
JP (1) | JP2006511071A (fr) |
AU (1) | AU2003299214A1 (fr) |
FR (1) | FR2849346B1 (fr) |
WO (1) | WO2004057670A1 (fr) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2877537A1 (fr) * | 2004-10-29 | 2006-05-05 | Thales Sa | Boitier microelectronique multiplans |
FR2889355A1 (fr) * | 2005-07-29 | 2007-02-02 | Thales Sa | Procede d'assemblage de boitier comportant des composants electroniques et boitier comportant des composants electroniques |
FR2932355A1 (fr) * | 2008-06-06 | 2009-12-11 | Thales Sa | Boitier hyperfrequence a isolation amelioree. |
EP2146557A1 (fr) * | 2008-07-15 | 2010-01-20 | Thales Holdings UK Plc | Circuit à micro-ondes intégrées |
FR3031256A1 (fr) * | 2014-12-30 | 2016-07-01 | Thales Sa | Boitier hyperfrequence a encombrement reduit en surface et montagne d'un tel boitier sur un circuit. |
EP3089211A1 (fr) | 2015-04-30 | 2016-11-02 | Thales | Composant electronique resistant a l'humidite et procede d'encapsulation d'un circuit electronique pour former un tel composant |
EP3764756A1 (fr) | 2019-07-11 | 2021-01-13 | Thales | Composant electronique resistant a l'humidite et procede de realisation d'un tel composant |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7514765B2 (en) * | 2006-04-25 | 2009-04-07 | Dell Products L.P. | Solution of power consumption reduction for inverter covered by metal case |
US9677856B2 (en) | 2006-07-25 | 2017-06-13 | Imperial Innovations Limited | Electromagnetic cloaking method |
US7928538B2 (en) * | 2006-10-04 | 2011-04-19 | Texas Instruments Incorporated | Package-level electromagnetic interference shielding |
FR2932276B1 (fr) * | 2008-06-06 | 2010-09-03 | Thales Sa | Procede de calibrage pour boitier hyperfrequence et ensemble de boitiers etalons. |
JP5135185B2 (ja) * | 2008-12-01 | 2013-01-30 | アルプス電気株式会社 | 電子回路モジュール |
FR2943210B1 (fr) * | 2009-03-16 | 2011-04-29 | Peugeot Citroen Automobiles Sa | Boitier, raccord electrique incorporant ce boitier et vehicule incorporant ce raccord |
KR101179399B1 (ko) * | 2010-10-04 | 2012-09-04 | 삼성전기주식회사 | 크로스토크를 저감하기 위한 인쇄회로기판 |
US8742564B2 (en) * | 2011-01-17 | 2014-06-03 | Bai-Yao Lou | Chip package and method for forming the same |
JP5958732B2 (ja) * | 2011-03-11 | 2016-08-02 | ソニー株式会社 | 半導体装置、製造方法、および電子機器 |
US10892179B2 (en) * | 2016-11-08 | 2021-01-12 | Lam Research Corporation | Electrostatic chuck including clamp electrode assembly forming portion of Faraday cage for RF delivery and associated methods |
Citations (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4551746A (en) * | 1982-10-05 | 1985-11-05 | Mayo Foundation | Leadless chip carrier apparatus providing an improved transmission line environment and improved heat dissipation |
US5331514A (en) * | 1991-08-05 | 1994-07-19 | Ngk Spark Plug Co., Ltd. | Integrated-circuit package |
GB2277832A (en) * | 1993-04-27 | 1994-11-09 | British Aerospace | Thin film multi-layer interconnect |
US5639989A (en) * | 1994-04-19 | 1997-06-17 | Motorola Inc. | Shielded electronic component assembly and method for making the same |
US5640048A (en) * | 1994-07-11 | 1997-06-17 | Sun Microsystems, Inc. | Ball grid array package for a integrated circuit |
US5796170A (en) * | 1996-02-15 | 1998-08-18 | Northern Telecom Limited | Ball grid array (BGA) integrated circuit packages |
US5821604A (en) * | 1995-03-09 | 1998-10-13 | Nec Corporation | Integrated circuit device having shield structure against electromagnetic wave |
US5864092A (en) * | 1996-05-16 | 1999-01-26 | Sawtek Inc. | Leadless ceramic chip carrier crosstalk suppression apparatus |
DE19842800A1 (de) * | 1998-01-20 | 1999-07-22 | Mitsubishi Electric Corp | Oberflächenmontierbares Gehäuse und Halbleitervorrichtung |
US5986340A (en) * | 1996-05-02 | 1999-11-16 | National Semiconductor Corporation | Ball grid array package with enhanced thermal and electrical characteristics and electronic device incorporating same |
US20010015288A1 (en) * | 1998-10-29 | 2001-08-23 | Agilent Technologies | Microcircuit shielded, controlled impedance "gatling gun" via |
US6282095B1 (en) * | 1999-02-02 | 2001-08-28 | Compaq Computer Corporation | Method and system for controlling radio frequency radiation in microelectronic packages using heat dissipation structures |
US20020020916A1 (en) * | 2000-07-07 | 2002-02-21 | Mutsuyoshi Ito | Semiconductor package and method for producing the same |
US6359341B1 (en) * | 1999-01-21 | 2002-03-19 | Siliconware Precision Industries, Co., Ltd. | Ball grid array integrated circuit package structure |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002134639A (ja) * | 2000-10-25 | 2002-05-10 | Murata Mfg Co Ltd | 高周波電子部品用パッケージおよびそれを用いた高周波電子部品 |
-
2002
- 2002-12-20 FR FR0216363A patent/FR2849346B1/fr not_active Expired - Fee Related
-
2003
- 2003-12-08 EP EP03799547A patent/EP1573809A1/fr not_active Ceased
- 2003-12-08 JP JP2004561488A patent/JP2006511071A/ja not_active Ceased
- 2003-12-08 US US10/539,735 patent/US7482678B2/en not_active Expired - Lifetime
- 2003-12-08 WO PCT/EP2003/050964 patent/WO2004057670A1/fr active Application Filing
- 2003-12-08 AU AU2003299214A patent/AU2003299214A1/en not_active Abandoned
Patent Citations (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4551746A (en) * | 1982-10-05 | 1985-11-05 | Mayo Foundation | Leadless chip carrier apparatus providing an improved transmission line environment and improved heat dissipation |
US5331514A (en) * | 1991-08-05 | 1994-07-19 | Ngk Spark Plug Co., Ltd. | Integrated-circuit package |
GB2277832A (en) * | 1993-04-27 | 1994-11-09 | British Aerospace | Thin film multi-layer interconnect |
US5639989A (en) * | 1994-04-19 | 1997-06-17 | Motorola Inc. | Shielded electronic component assembly and method for making the same |
US5640048A (en) * | 1994-07-11 | 1997-06-17 | Sun Microsystems, Inc. | Ball grid array package for a integrated circuit |
US5821604A (en) * | 1995-03-09 | 1998-10-13 | Nec Corporation | Integrated circuit device having shield structure against electromagnetic wave |
US5796170A (en) * | 1996-02-15 | 1998-08-18 | Northern Telecom Limited | Ball grid array (BGA) integrated circuit packages |
US5986340A (en) * | 1996-05-02 | 1999-11-16 | National Semiconductor Corporation | Ball grid array package with enhanced thermal and electrical characteristics and electronic device incorporating same |
US5864092A (en) * | 1996-05-16 | 1999-01-26 | Sawtek Inc. | Leadless ceramic chip carrier crosstalk suppression apparatus |
DE19842800A1 (de) * | 1998-01-20 | 1999-07-22 | Mitsubishi Electric Corp | Oberflächenmontierbares Gehäuse und Halbleitervorrichtung |
US20010015288A1 (en) * | 1998-10-29 | 2001-08-23 | Agilent Technologies | Microcircuit shielded, controlled impedance "gatling gun" via |
US6359341B1 (en) * | 1999-01-21 | 2002-03-19 | Siliconware Precision Industries, Co., Ltd. | Ball grid array integrated circuit package structure |
US6282095B1 (en) * | 1999-02-02 | 2001-08-28 | Compaq Computer Corporation | Method and system for controlling radio frequency radiation in microelectronic packages using heat dissipation structures |
US20020020916A1 (en) * | 2000-07-07 | 2002-02-21 | Mutsuyoshi Ito | Semiconductor package and method for producing the same |
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2877537A1 (fr) * | 2004-10-29 | 2006-05-05 | Thales Sa | Boitier microelectronique multiplans |
EP1657749A2 (fr) | 2004-10-29 | 2006-05-17 | Thales | Boitier microelectroniques multiplans avec blindage interne |
FR2889355A1 (fr) * | 2005-07-29 | 2007-02-02 | Thales Sa | Procede d'assemblage de boitier comportant des composants electroniques et boitier comportant des composants electroniques |
FR2932355A1 (fr) * | 2008-06-06 | 2009-12-11 | Thales Sa | Boitier hyperfrequence a isolation amelioree. |
EP2146557A1 (fr) * | 2008-07-15 | 2010-01-20 | Thales Holdings UK Plc | Circuit à micro-ondes intégrées |
WO2016107692A1 (fr) * | 2014-12-30 | 2016-07-07 | Thales | Boitier hyperfrequence a encombrement reduit en surface et montage d'un tel boitier sur un circuit |
FR3031256A1 (fr) * | 2014-12-30 | 2016-07-01 | Thales Sa | Boitier hyperfrequence a encombrement reduit en surface et montagne d'un tel boitier sur un circuit. |
US10014264B2 (en) | 2014-12-30 | 2018-07-03 | Thales | Hyperfrequency housing occupying a small surface area and mounting of such a housing on a circuit |
EP3089211A1 (fr) | 2015-04-30 | 2016-11-02 | Thales | Composant electronique resistant a l'humidite et procede d'encapsulation d'un circuit electronique pour former un tel composant |
US9818706B2 (en) | 2015-04-30 | 2017-11-14 | Thales | Moisture-resistant electronic component, notably microwave, and method for packaging such a component |
EP3764756A1 (fr) | 2019-07-11 | 2021-01-13 | Thales | Composant electronique resistant a l'humidite et procede de realisation d'un tel composant |
FR3098646A1 (fr) | 2019-07-11 | 2021-01-15 | Thales | Composant electronique resistant a l'humidite et procede de realisation d'un tel composant |
US11545448B2 (en) | 2019-07-11 | 2023-01-03 | Thales | Moisture-resistant electronic component and process for producing such a component |
Also Published As
Publication number | Publication date |
---|---|
JP2006511071A (ja) | 2006-03-30 |
US7482678B2 (en) | 2009-01-27 |
US20060071311A1 (en) | 2006-04-06 |
FR2849346B1 (fr) | 2006-12-08 |
EP1573809A1 (fr) | 2005-09-14 |
WO2004057670A1 (fr) | 2004-07-08 |
AU2003299214A1 (en) | 2004-07-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2849346A1 (fr) | Boitier hyperfrequence a montage de surface et montage correspondant avec un circuit multicouche. | |
EP0113273B1 (fr) | Boîtier d'encapsulation pour semiconducteur de puissance, à isolement entrée-sortie amélioré | |
EP0605046B1 (fr) | Dispositif hyperfréquences comprenant au moins une transition entre une ligne de transmission intégrée sur un substrat et un guide d'onde | |
EP1053592B1 (fr) | Composant a ondes de surface encapsule et procede de fabrication collective | |
US4259684A (en) | Packages for microwave integrated circuits | |
EP2429027A1 (fr) | Coupleur en boîtier | |
WO2016186128A1 (fr) | Boîtier d'élément à semi-conducteurs, dispositif à semi-conducteurs et structure de montage | |
FR2764738A1 (fr) | Dispostif d'emission ou de reception integre | |
EP3241411B1 (fr) | Boitier hyperfrequence a encombrement reduit en surface et montage d'un tel boitier sur un circuit | |
FR2629271A1 (fr) | Dispositif d'interconnexion et de protection d'une pastille nue de composant hyperfrequence | |
CN100360991C (zh) | 投影仪用液晶显示装置 | |
EP0779775B1 (fr) | Assemblage électronique à drain thermique, notamment pour transformateur haute tension de lampe à décharge de projecteur de véhicule automobile | |
WO2009016071A1 (fr) | Module d'antenne comportant un radome integre | |
EP1657749B1 (fr) | Boîtier microélectronique multiplans avec blindage interne | |
FR2529385A1 (fr) | Microboitier d'encapsulation de circuits integres logiques fonctionnant en tres haute frequence | |
FR2879828A1 (fr) | Circulateur hyperfrequence a plots de connexion | |
EP2474214B1 (fr) | Traversée d'une paroi d'un boîtier | |
EP0392905B1 (fr) | Boîtiers étanches de protection pour circuits électriques ou électroniques | |
CA2452687A1 (fr) | Traversee electrique etanche d`un boitier pour connecter electriquement un circuit electronique place dans le boitier avec des composants places a l`exterieur du boitier | |
FR2689327A1 (fr) | Connexion hyperfréquence entre un connecteur coaxial et des éléments disposés sur un substrat diélectrique. | |
FR2932355A1 (fr) | Boitier hyperfrequence a isolation amelioree. | |
FR2714541A1 (fr) | Procédé d'interconnexion de fonctions hyperfréquence. | |
JP2002170897A (ja) | 入出力端子および半導体素子収納用パッケージ | |
FR2771890A1 (fr) | Procede de montage en surface d'un boitier hyperfrequence sur un circuit imprime et boitier et circuit imprime pour la mise en oeuvre du procede | |
US20050058405A1 (en) | Device for sending or receiving optical signals |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PLFP | Fee payment |
Year of fee payment: 14 |
|
PLFP | Fee payment |
Year of fee payment: 15 |
|
PLFP | Fee payment |
Year of fee payment: 16 |
|
PLFP | Fee payment |
Year of fee payment: 18 |
|
PLFP | Fee payment |
Year of fee payment: 19 |
|
ST | Notification of lapse |
Effective date: 20220808 |