FR2675923A1 - Architecture de systeme informatique massivement parallele. - Google Patents
Architecture de systeme informatique massivement parallele. Download PDFInfo
- Publication number
- FR2675923A1 FR2675923A1 FR9105100A FR9105100A FR2675923A1 FR 2675923 A1 FR2675923 A1 FR 2675923A1 FR 9105100 A FR9105100 A FR 9105100A FR 9105100 A FR9105100 A FR 9105100A FR 2675923 A1 FR2675923 A1 FR 2675923A1
- Authority
- FR
- France
- Prior art keywords
- sep
- processors
- cad
- parallel
- cells
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000011159 matrix material Substances 0.000 claims abstract description 5
- 230000010365 information processing Effects 0.000 abstract 1
- 230000000694 effects Effects 0.000 description 5
- 230000000977 initiatory effect Effects 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 238000009432 framing Methods 0.000 description 2
- 238000011176 pooling Methods 0.000 description 2
- 238000009825 accumulation Methods 0.000 description 1
- 230000002457 bidirectional effect Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 238000003786 synthesis reaction Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/80—Architectures of general purpose stored program computers comprising an array of processing units with common control, e.g. single instruction multiple data processors
- G06F15/8007—Architectures of general purpose stored program computers comprising an array of processing units with common control, e.g. single instruction multiple data processors single instruction multiple data [SIMD] multiprocessors
- G06F15/8023—Two dimensional arrays, e.g. mesh, torus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/163—Interprocessor communication
- G06F15/173—Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake
- G06F15/17337—Direct connection machines, e.g. completely connected computers, point to point communication networks
- G06F15/17343—Direct connection machines, e.g. completely connected computers, point to point communication networks wherein the interconnection is dynamically configurable, e.g. having loosely coupled nearest neighbor architecture
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- Software Systems (AREA)
- Multi Processors (AREA)
Abstract
La description consiste à exposer une architecture de système de traitement de l'information composée de l'assemblage de processeurs standards connectés en parallèle à travers des CAD (=BUS), sous forme de matrice à deux dimensions. Le système complet et opérationnel peut être composé de 1 ou plusieurs blocs élémentaires (1024 blocs au maximum), chacun ayant au minimum 64 processeurs connectés sous forme de grille bi-dimensionnelle de 8 X 8. L'idée fondamentale sous-jacente à ce système est de réunir dans un ensemble matériel les trois facteurs suivants: - employer des processeurs classiques (standards de l'industrie) en grand nombre, - réaliser des connexions en matrice de rXr (l'exemple de bloc de 64 processeurs est donnée avec r = 8), - utiliser des CAD (chemins d'acheminement des données) parallèles à l'opposé des liaisons séries simples.
Description
ARCHITECTURE DE SYSTEME INFORMATIQUE MASSIVEMENT
PARALLELE.
PARALLELE.
Introduction
La présente description concerne l'architecture d'un système informatique basée sur la mise en parallèle de processeurs classiques.
La présente description concerne l'architecture d'un système informatique basée sur la mise en parallèle de processeurs classiques.
Il existe actuellement cinq grandes tendances concernant la mise en commun de la puissance de traitement des processeurs (figure 1), leur but étant essentiellement d'obtenir, dans la mesure du possible, l'addition (ou l'accumulation) des puissances de traitement réparties sur chaque unité. Ces architectures vont de l'interconnexion des grands systèmes (figure 1.I) jusqu'à la réalisation des machines massivement parallèles à grains très fins (figure 1.V). Dans les modèles intermédiaires, on trouve des systèmes informatiques basés sur l'assemblage des cartes électroniques (figure 1.il), des réseaux de microordinateurs (figure 1.III) et des systèmes basés sur la mise en commun des micro processeurs classiques (figure 1.IV). L'architecture de système parallèle, objet de cet exposé, fait partie du quatrième groupe.
Pour chacune des cinq tendances d'architectures, on considère que l'un des problèmes fondamentaux réside dans la définition d'un modèle d'interconnexion des éléments répartis.
Le dispositif, selon l'architecture exposée, permet, par un agencement particulier des ses éléments, une nette amélioration des communications qui existent au sein d'un système parallèle. Ainsi, il devient possible de constituer un système parallèle de taille importante, ensuite d'exploiter pleinement la puissance totale d'un tel ensemble.
Description générale d'un système parallèle
Dans le domaine des systèmes informatiques parallèles, une définition complète passe par la mise en évidence des trois entités suivantes
(i)- La description globale du système (ses limites physiques ou spatiales, énumération de son étendue).
Dans le domaine des systèmes informatiques parallèles, une définition complète passe par la mise en évidence des trois entités suivantes
(i)- La description globale du système (ses limites physiques ou spatiales, énumération de son étendue).
(ii)- La description des composantes du système (définition du concept de la taille du grain).
(iii)- La modélisation de l'interconnexion de ses éléments (autrement dit, la topologie de l'ensemble).
Dans la suite de l'exposé, cette division a été retenue.
Figure 1 : Représentation de la classification générale et des tendances actuelles des systèmes informatiques parallèles.
Figure 2 : Présentation de la notion de tronçon et la connexion de cellules à un CAD (BUS) parallèle.
Figure 3 : Présentation d'un bloc élémentaire de 64 cellules (matrice de 8 X 8).
Figure 4 : Illustration détaillée d'un bloc élémentaire de 8 X 8 cellules (dessin allégé).
Figure 5 : Un système parallèle composé de 256 processeurs par l'assemblage de 4 blocs de 64 processeurs.
Figure 6 : Représentation d'une cellule, avec son processeur principal, le routeur et le contrôleur de CAD.
Figure 7 : Illustration des cycles au sein d'un bloc de 64 cellules.
Figure 8 : Dessin permettant de voir la succession des événements qui se déroulent pendant une phase de communication.
La description globale du système parallèle
Le système parallèle est un ensemble informatique homogène composé de cellules autonomes et interconnectées. Le premier niveau de groupage des cellules constitue les blocs élémentaires.
Le système parallèle est un ensemble informatique homogène composé de cellules autonomes et interconnectées. Le premier niveau de groupage des cellules constitue les blocs élémentaires.
1-1 Définition du terme "cellules autonomes" : c'est une structure informatique proche d'une station de travail ou d'un micro-ordinateur personnel avec des fonctionnalités réduites.
1-2 Définition du mot "interconnectées" : qui consiste en une description de la topologie de l'interconnexion et la nature de l'acheminement des données (qui constitue l'essentiel de cet expose).
1-3 Le système parallèle est composé de plusieurs cellules dont le nombre Cn est, d'une façon très générale, donné par l'expression suivante Cn = rt X (2P avec r et n où,
Cn = le nombre total de cellules du système
r = nombre de cellules dans une matrice ou un bloc
avec 8( r 416
(à titre d'exemple, on posera r = 8)
n = un nombre entier quelconque compris entre
Ofn #5
1-4 Dans la pratique, la taille du système parallèle est une des lignes du tableau suivant. Dans ce tableau, on pose r = 8.
Cn = le nombre total de cellules du système
r = nombre de cellules dans une matrice ou un bloc
avec 8( r 416
(à titre d'exemple, on posera r = 8)
n = un nombre entier quelconque compris entre
Ofn #5
1-4 Dans la pratique, la taille du système parallèle est une des lignes du tableau suivant. Dans ce tableau, on pose r = 8.
<tb>
modèle <SEP> nombre <SEP> de <SEP> i <SEP> <SEP> nombre <SEP> de <SEP> le <SEP> système <SEP> est
<tb> <SEP> processeurs <SEP> blocs <SEP> de <SEP> 64 <SEP> une <SEP> matrice <SEP> de
<tb> <SEP> processeurs
<tb> B1 <SEP> <SEP> - <SEP> 64 <SEP> 1 <SEP> n=O <SEP> i <SEP> <SEP> 8 <SEP> x <SEP> 8
<tb> B4 <SEP> 256 <SEP> 4 <SEP> n=1 <SEP> 16 <SEP> X <SEP> 16
<tb> B16 <SEP> 1024 <SEP> 16 <SEP> n=2 <SEP> 32 <SEP> X <SEP> 32
<tb> B64 <SEP> 4096 <SEP> 64 <SEP> n=3 <SEP> 64 <SEP> X <SEP> 64
<tb> B256 <SEP> 16384 <SEP> 256 <SEP> n=4 <SEP> 128 <SEP> X <SEP> 128
<tb> B1024 <SEP> 65536 <SEP> 1024 <SEP> n=5 <SEP> 256 <SEP> X <SEP> 256
<tb> <SEP> /processeurs <SEP> /blocs <SEP> /processeurs
<tb>
1-5 Le système parallèle est un assemblage de 1 à 1024 blocs élémentaires, chaque bloc étant constitué de r X r processeurs (64 minimum). Le paramètre r est un élément clé; en effet, il désigne le nombre de processeurs montés en parallèle sur un même CAD (=BUS) physique (figure 2). Dans la suite, ce groupage est appelé un "tronçon". Dans un système parallèle, il en existe deux types identiques: les tronçons verticaux et les tronçons horizontaux.
<tb> <SEP> processeurs <SEP> blocs <SEP> de <SEP> 64 <SEP> une <SEP> matrice <SEP> de
<tb> <SEP> processeurs
<tb> B1 <SEP> <SEP> - <SEP> 64 <SEP> 1 <SEP> n=O <SEP> i <SEP> <SEP> 8 <SEP> x <SEP> 8
<tb> B4 <SEP> 256 <SEP> 4 <SEP> n=1 <SEP> 16 <SEP> X <SEP> 16
<tb> B16 <SEP> 1024 <SEP> 16 <SEP> n=2 <SEP> 32 <SEP> X <SEP> 32
<tb> B64 <SEP> 4096 <SEP> 64 <SEP> n=3 <SEP> 64 <SEP> X <SEP> 64
<tb> B256 <SEP> 16384 <SEP> 256 <SEP> n=4 <SEP> 128 <SEP> X <SEP> 128
<tb> B1024 <SEP> 65536 <SEP> 1024 <SEP> n=5 <SEP> 256 <SEP> X <SEP> 256
<tb> <SEP> /processeurs <SEP> /blocs <SEP> /processeurs
<tb>
1-5 Le système parallèle est un assemblage de 1 à 1024 blocs élémentaires, chaque bloc étant constitué de r X r processeurs (64 minimum). Le paramètre r est un élément clé; en effet, il désigne le nombre de processeurs montés en parallèle sur un même CAD (=BUS) physique (figure 2). Dans la suite, ce groupage est appelé un "tronçon". Dans un système parallèle, il en existe deux types identiques: les tronçons verticaux et les tronçons horizontaux.
1-6 Sur le dessin de la figure 2, on constate deux ouvertures Oa et Ob partant des cellules situées aux bords du bloc. Ces tronçons sont du même type (et de même constitution) que les tronçons centraux.
1-7 En d'autres termes et pour lever toute ambiguïté, un tronçon est constitué de l'attachement en parallèle de r cellules sur un même CAD parallèle dont la description détaillée est donnée dans la suite.
1-8 Le plus petit élément du système parallèle est constitué d'un bloc en une grille bi-dimensionnelle de rXr cellules. La figure 3 illustre un bloc de 64 cellules.
1-9 La synthèse des définitions des paragraphes 1-5, 1-6, 1-7 et 1-8 nous donne un ensemble minimum de 64 processeurs montés en grille bi-dimensionnelle à travers une interconnexion (ou chemin d'acheminement des données) parallèle (figure 4). Cette figure est allégée et réduite à un ensemble de 9 processeurs alors qu'elle représente un bloc de 64 processeurs.
1-10 Les modèles de système parallèle proposés au paragraphe 1-4 sont constitués d'un multiple des blocs de 64 processeurs. La figure 5 illustre un exemple de système de 256 processeurs par l'adjonction de 4 blocs élémentaires de 64 processeurs chacun.
1-11 D'après le dessin de la figure 4, on constate qu'il existe 3 types de cellules différentes.
(i) Cellules qui gèrent 4 CAD (situées aux 4 coins d'un bloc). (Figure 4, élément noté 1).
(ii) Cellules qui gèrent 3 CAD (situées sur les bords d'un bloc, sauf aux coins). (Figure 4, élément 2).
(iii) Cellules qui ne gèrent que 2 CAD (toutes celles qui ne rentrent ni dans la définition (i), ni dans la définition (ii) ). (Figure 4, élément 3).
Dans les trois cas de figure que l'on vient de décrire, il s'agit d'une structure de CAD identique.
2
Les composantes du système parallèle
2- Immédiatement en-dessous de la description du système parallèle, on trouve la définition des cellules à proprement dit.
Les composantes du système parallèle
2- Immédiatement en-dessous de la description du système parallèle, on trouve la définition des cellules à proprement dit.
2-1 Une cellule est le plus petit élément inseccable, autonome et communiquant d'un système parallèle. Un bloc de taille rXr est compose, dans l'exemple donné, de 64 cellules (figure 3).
2-2 Une cellule dispose de 2 fonctionnalités fondamentales
(i) La puissance de traitement (au sens informatique du terme, exemple à base de micro processeurs de 8, 16 ou 32 bits).
(i) La puissance de traitement (au sens informatique du terme, exemple à base de micro processeurs de 8, 16 ou 32 bits).
(ii) La gestion des fonctions de routage des informations pour acheminer des données entre les cellules.
2-3 La puissance de traitement est assurée par une unité centrale, un FPU (unite de calcul en virgule flottante), une mémoire vive et une mémoire morte.
2-4 La partie "routeur" est constituée d'un gestionnaire de CAD (gérant 4 CAD au maximum). Le routeur (figure 6, élément 1), d'un point de vue fonctionnel, est situé entre le processeur principal (figure 6, élément 2) de la cellule et le réseau de 4 ou 3 ou 2 CAD, selon le cas (figure 6, élément 3). Les fonctionnalités du routeur peuvent être assurées par un ou plusieurs boîtiers selon la disponibilité et le degré d'intégration envisageables.
2-5 Un routeur assure la gestion des accès au CAD du processeur de la cellule ainsi que l'acheminement des données qui transitent éventuellement par son intermédiaire au sein du système parallèle (figure 6).
3
La description de l'interconnexion
Dans cette partie et conformément à la partie "introduction", on expose une description de la connexion parallèle (CAD).
La description de l'interconnexion
Dans cette partie et conformément à la partie "introduction", on expose une description de la connexion parallèle (CAD).
3-1 Le CAD parallèle est composé de deux groupes de signaux.
3-1-1 Signaux véhiculant les données (au nombre de 16 lignes).
-DB0 à -DB15 Signaux de données et de commandes.
3-1-2 Signaux de contrôle des activités du CAD, au total 10 lignes.
(Signaux actifs à l'état bas, d'où la présence d'un signe de soustraction devant chaque abréviation).
-RST Signal de remise à zéro.
-INT Signal généré par un routeur pour attirer l'attention des autres routeurs d'un même tronçon.
-REQ Signal d'encadrement de transmission des données généré par le routeur destinataire.
-ACK Signal d'encadrement de transmission des données généré par le routeur initiateur.
Avec le signal S1 ils définissent la nature des signaux présents sur le CAD de données.
-BSY Signal d'occupation du CAD.
-A Ligne réservée pour les extensions futures.
-B Ligne réservée.
-C Ligne réservée.
Tous ces signaux sont bidirectionnels ( ils peuvent être générés soit par le routeur initiateur, soit par le routeur destinataire).
3-2 Lorsqu'un routeur accède au CAD, il peut soit émettre un message unitaire, de longueur variable, destiné à un autre routeur (message individuel), soit émettre un message pour une diffusion générale (message destiné à l'ensemble des routeurs d'un tronçon).
3-2-1 Les activités relatives à la communication sont indépendantes des activités des processeurs principaux qui constituent le noyau des cellules.
3-3 Description du protocole des échanges sur le CAD (le fonctionnement du CAD).
3-3-1 Le protocole qui gère les échanges est du type déterministe, c'est-à-dire qu'il n'existe pas de collision aléatoire sur le CAD.
3-3-2 A partir de la mise sous tension, le routeur de la cellule 0,0 (cellule placée en haut à gauche de chaque bloc de rXr comme décrit au paragraphe 1-8, voir également les figures 3 et 4) initie un cycle qui est décrit de la façon suivante
(i) Un cycle est une suite de séquences d'activités d'accès au CAD (les phases) par les routeurs montés en parallèle sur le-dit CAD.
(i) Un cycle est une suite de séquences d'activités d'accès au CAD (les phases) par les routeurs montés en parallèle sur le-dit CAD.
(ii) Chaque routeur accède à son tour au CAD même en l'absence de message à transmettre et passe explicitement le contrôle au routeur suivant.
(iii) A la fin de l'accès du dernier routeur d'un tronçon, le contrôle revient vers la cellule (0,0) du bloc.
(iv) La cellule (0,0) est chargée d'initier deux cycles indépendants
-Un cycle pour le tronçon horizontal.
-Un cycle pour le tronçon horizontal.
-Un cycle pour le tronçon vertical.
(v) Au bout d'un certain temps de fonctionnement, du fait de la taille variable des blocs de données, il n'existe plus de synchronisation possible entre les cycles des divers tronçons (figure 7).
Le dessin de la figure 7 illustre un bloc de 8x8 cellules sur lequel il existe 16 cycles indépendants.
3-4 Etude d'une phase
Une phase est constituée d'un certain nombre de signaux générés par un routeur pour gagner le contrôle du
CAD, transférer des données et en finir en relâchant ledit CAD.
Une phase est constituée d'un certain nombre de signaux générés par un routeur pour gagner le contrôle du
CAD, transférer des données et en finir en relâchant ledit CAD.
Donc une phase est entourée de 2 états du type "CAD libre", situés au début et à la fin de la phase.
Schématiquement, la succession des événements est donnée dans le dessin de la figure 8. Les trois colonnes représentent, de la gauche vers la droite, l'activité d'un routeur initiateur, les réactions d'un routeur destinataire et enfin les réactions des autres routeurs présents au même moment sur le CAD.
Claims (2)
1- Il s'agit d'un bloc élémentaire d'architecture de système informatique caractérisé,
-en ce qu'il se compose d'un certain nombre de processeurs classiques (produits standards couramment disponibles de 8, 16 ou 32 bits) dont le nombre se situe dans une fourchette de 64 à 256 éléments,
-en ce que l'agencement de ces processeurs (ou leur positionnement dans l'espace des uns par rapport aux autres) est réalisé sous forme d'une grille bidimensionnelle (c'est-à-dire une matrice),
-en ce que les communications entre les-dits processeurs s'effectuent à travers un CAD (=BUS) parallèle.
2- Une architecture de système informatique caractérisée
-en ce qu'elle se compose d'un certain nombre de blocs élémentaires conformément à la revendication 1, dont le nombre est compris entre 1 et 1024,
-en ce que l'agencement de ces blocs élémentaires constitue une grille bi-dimensionnelle,
-en ce que les communications entre ces blocs s'effectuent à travers un CAD parallèle.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR9105100A FR2675923A1 (fr) | 1991-04-25 | 1991-04-25 | Architecture de systeme informatique massivement parallele. |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR9105100A FR2675923A1 (fr) | 1991-04-25 | 1991-04-25 | Architecture de systeme informatique massivement parallele. |
Publications (1)
Publication Number | Publication Date |
---|---|
FR2675923A1 true FR2675923A1 (fr) | 1992-10-30 |
Family
ID=9412240
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR9105100A Pending FR2675923A1 (fr) | 1991-04-25 | 1991-04-25 | Architecture de systeme informatique massivement parallele. |
Country Status (1)
Country | Link |
---|---|
FR (1) | FR2675923A1 (fr) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0262750B1 (fr) * | 1986-08-29 | 1995-11-29 | Thinking Machines Corporation | Calculateur parallèle massif |
-
1991
- 1991-04-25 FR FR9105100A patent/FR2675923A1/fr active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0262750B1 (fr) * | 1986-08-29 | 1995-11-29 | Thinking Machines Corporation | Calculateur parallèle massif |
Non-Patent Citations (3)
Title |
---|
COMPUTER SOCIETY WORKSHOP ON COMPUTER ARCHITECTURE 11 Novembre 1981, HOT SPRINGS ,VIRGINIA, USA pages 25 - 30; T.J. FOUNTAIN: 'Towards CLIP 6- An extradimension' * |
IEEE TRANSACTIONS ON COMPUTERS. vol. C-36, no. 2, Février 1987, NEW YORK US pages 241 - 247; A.A. BERTOSSI: 'A VLSI implementation of the simplex algorithm' * |
PARALLEL COMPUTING. vol. 7, no. 3, Septembre 1988, AMSTERDAM NL pages 403 - 412; B. FRANKE: 'The pipeline Bus: An interconnection network for multiprocessor systems' * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW437206B (en) | System for the marketing of telecommunications traffic capacity | |
EP0558125B1 (fr) | Processeur neuronal à cellules synaptiques reparties | |
WO2009153498A1 (fr) | Procede de generation de requetes de manipulation d'une base de donnees d'initialisation et d'administration d'une grappe de serveurs, support de donnees et grappe de serveurs correspondants | |
FR2509944A1 (fr) | Systeme de diagnostic et methode de localisation des defauts dans un reseau de commutation a commande repartie | |
CN109074287A (zh) | 基础设施资源状态 | |
EP0149498A2 (fr) | Réseau de communication avec un dispositif programmable de filtrage de messages dans au moins une station | |
EP0291382B1 (fr) | Système de commutation numérique | |
FR2675923A1 (fr) | Architecture de systeme informatique massivement parallele. | |
EP2366246B1 (fr) | Circuit intégré matriciel et notamment capteur d'image de grande dimension | |
FR2513468A1 (fr) | Dispositif de defense d'un autocommutateur a commande repartie | |
FR2625858A1 (fr) | Procede et dispositif de commutation d'un paquet de donnees | |
FR3061391A1 (fr) | Reseau informatique de noeuds communiquant entre eux par messages en pair a pair et procede d'interconnexion entre noeuds associe | |
EP0011737B1 (fr) | Structure de circuits intégrés semi-conducteurs et procédé pour l'obtention de cette structure | |
Coffman Jr et al. | Queues served by a rotating ring | |
EP0410861A1 (fr) | Architecture de système informatique comportant deux bus | |
EP0091338B1 (fr) | Central téléphonique numérique modulaire étendu | |
FR2642252A1 (fr) | Unite d'interconnexion entre circuits, notamment du type crossbar procede de mise en oeuvre d'une unite d'interconnexion entre circuits, et utilisations d'une unite d'interconnexion entre circuits | |
EP1408646B1 (fr) | Dispositif d'affichage graphique hiérarchisé d'équipements de réseau pour un système de gestion de réseau de communications | |
AU768733B2 (en) | Autonomous coordinated distributed processing management information system | |
BE1022619B1 (fr) | Répartiteur automatique et procédé pour utiliser celui-ci | |
Halim et al. | Small area implementation for optically reconfigurable gate array VLSI: FFT case | |
FR2760547A1 (fr) | Equipement informatique forme d'une pluralite de modules interconnectes et procede pour l'optimisation de telles ressources informatiques | |
FR2744868A1 (fr) | Systeme de brassage informatique | |
Eshaghian et al. | An Electro-Optical Architecture for Solving General Sparse Linear Systems1 | |
Louri et al. | An E cient Signal Distinction Scheme for Large-scale Free-space Optical Networks Using Genetic Algorithms," |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse | ||
R1 | Appeal | ||
FC | Decision of inpi director general to approve request for restoration |