[go: up one dir, main page]

FR2646946A1 - Circuit integre de commande pour panneau d'affichage - Google Patents

Circuit integre de commande pour panneau d'affichage Download PDF

Info

Publication number
FR2646946A1
FR2646946A1 FR9005809A FR9005809A FR2646946A1 FR 2646946 A1 FR2646946 A1 FR 2646946A1 FR 9005809 A FR9005809 A FR 9005809A FR 9005809 A FR9005809 A FR 9005809A FR 2646946 A1 FR2646946 A1 FR 2646946A1
Authority
FR
France
Prior art keywords
terminals
chip
control
input
order
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR9005809A
Other languages
English (en)
Other versions
FR2646946B1 (fr
Inventor
Kazuo Yoshioka
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of FR2646946A1 publication Critical patent/FR2646946A1/fr
Application granted granted Critical
Publication of FR2646946B1 publication Critical patent/FR2646946B1/fr
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

Circuit intégré de commande d'affichage, dans lequel les bornes de sortie d'une puce de circuit intégré 2B, pour l'application de signaux de données d'image à des électrodes disposées en correspondance des éléments d'image, sont agencées dans des positions telles que chacun des signaux de données d'image sort à celle des bornes de sortie qui est connectée à celle des électrodes à laquelle le signal de commande doit être fourni, sans modification de l'ordre des signaux de données d'image. Avantageusement, l'ordre des bornes de sortie OUT(N+1)... OUT(2N); OUT(1)... OUT(N) correspond à l'ordre des signaux de données d'image obtenu par permutation de la première moitié et de la deuxième moitié des signaux de données d'image.

Description

CIRCUIT INTEGRE DE COMMANDE POUR PANNEAU D'AFFICHAGE.
La présente invention concerne un dispositif à circuit intégré de commande d'affichage, utilisé pour la commande d'un affichage du type à panneau plat.
La figure 1 est une vue en plan d'un dispo-
sitif à circuit intégré conventionnel pour un segment d'électrode d'un panneau d'affichage à cristaux liquides du type matrice de points. Sur cette figure, le repère 1A désigne un circuit intégré (appelé CI de commande dans ce qui suit), et les broches indiquées par les repères 4 à 36 et 45 à 77 (à l'exclusion des
broches 30 et 51) sont des bornes de sortie pour dé-
livrer des signaux de commande d'excitation deséléments d'image. Les broches portant les numéros 78 et 81 à 83
sont des bornes d'entrée de données de commande.
La figure 2 représente une puce de circuit in-
tégré 2A utilisée dans le circuit intégré de commande 1A représenté sur la figure 1. Sur la figure 2, les bornes 1 à 64 sont des bornes de sortie pour l'émission de
signaux de commande, et les bornes 65 à 68 sont des bor-
nes d'entrée de données de commande.
On décrit ci-après le fonctionnement de ce dispositif. Les données de commande, introduites par l'intermédiaire des bornes d'entrée 65 à 68 de la puce de circuit intégré 2A, sont traitées dans la puce 2A par conversion de niveau ou analogue et elles sont transmises à la sortie sous forme de signaux de commande aux bornes de sortie 1 à 64. Dans cette situation, les données de commande introduites et les bornes de sortie sont associées comme suit. La puce de CI 2A représentée sur la figure 2 comporte 64 bornes de sortie de signal de commande, allant de la borne 1 à la borne 64 et, de
façon correspondante, si on désigne les données de com-
mande entrées par l'intermédiaire des bornes d'entrée 65 à 68 par D1, D2, D3,... D63, D64 suivant leur ordre d'entrée à la puce 2A et si on désigne les signaux de commande à produire à partir de Dl, D2,... par Si, S2, le signal de commande Si correspond à la borne 64, le signal de commande S2 à la borne 63, etc., dans l'or- dre et dans le sens des aiguilles d'une montre sur la puce 2A à partir de la borne 64, le signal de commande S64
étant émis à la borne numéro 1.
On améliore d'année en année le pouvoir de résolution des dispositifs d'affichage du type à panneau plat et on rencontre de ce fait des difficultés en ce
qui concerne le montage du circuit intégré de commande.
En conséquence, une méthode pour obtenir le fort pouvoir de résolution avec utilisation du circuit intégré de commande usuel 1A ou de la puce de CI 2A a été proposée dans la Demande de Brevet japonais N 63-71453(1988). On
décrit brièvement cette méthode. Suivant cette propo-
sition, comme représenté sur la figure 3, la puce 2A du circuit intégré de commande lA, liée par soudage en thermo-compression sur le support de film 3A, est montée sur le panneau d'affichage 4A du dispositif
d'affichage à panneau plat.
La configuration de câblage des électrodes sur ce support de film 3A est représentée sur la figure 3 et la configuration de câblage des électrodes sur la surface arrière du panneau d'affichage 4A estreprésentée sur la figure 4. La figure 5 illustre schématiquement
l'implantation des bornes d'entrée et des bornes de sor-
tie de la puce 2A du circuit intégré de commande 1A.
Comme on le voit sur ces dessins, dans cette proposition, afin de minimiser la largeur du support
de film 3A, même si le nombre de lignes de cablage aug-
mente du fait de l'amélioration de la résolution, on dispose les bornes de sortie des lignes de sortie de la puce 2A des deux côtés du support de film 3A. Par conséquent, dans la configuration de câblage sur la surface du panneau d'affichage 4A, ces bornes de sortie sont connectées aux électrodes comme suit: une borne de sortie OUT(2N) de la puce de circuit intégré 2A est connectée à une électrode L(N), une borne de sortie OUT(2N1) à une électrode L(N-1) et ensuite, de façon similaire, une borne de sortie OUT(N+l) à une
électrode L(1), une borne desortie OUT(N) à une élec-
trode L(2N), une borne de sortie OUT(N-1) à une électro-
de L(2N-1) et une borne de sortie OUT(l) à une électro-
de L(N+1).
La puce 2A du circuit intégré-decommande 1A traite les données de commande entrantes par conversion de niveau ou analogue, à l'intérieur de la puce, et range séquentiellement les données de commande sous la forme de signaux de commande conformément à l'ordre d' entrée des données de commande dans la puce de CI 2A, pour leur émission de la borne de sortie OUT(l) à la borne desortie OUT(2N). Conformément à l'ordre d'entrée des données de commande dans la puce 2A, si on désigne les données de commande par D1, D2,..., D2N, et si on désigne les signaux de commande générés à partir des données de commande par S1, S2,..., S2N, dans la puce 2A, le signal de commande Sl est émis à la borne de sortie OUT(1), le signal de commande S2 à la borne de
sortie OUT(2) et ensuite, de façon similaire, le si-
gnal de commande S2N est émis à la borne de sortie OUT(2N). Toutefois, en ce qui concerne les connexions entre les bornes de sortie et les électrodes, les
bornes OUT(1) à OUT(N) sont connectées aux électro-
des L(N+l) à L(2N) et les bornes OUT(N+1) à OUT(2N) sont connectées aux électrodes L(1) à L(N). Par suite, le signal de commande Sl est appliqué à l'électrode L(N+l) sur le panneau d'affichage 4A, le signal de commande S2 à l'électrode L(2N), le signal de commande S(N+1) à l'électrode L(1) et le signal de commande S2N à l'électrode L(N). Par exemple, si on suppose que le signal de commande à appliquer à l'électrode L(1) sur le panneau d'affichage 4A est S*l et que ses données de commande sont D*l et ensuite, de façon similaire, S*2
à S*2N sont définis par D*2 à D*2N, la séquence d'en-
trée des données d'image dans la puce de circuit in-
tégré 2A est D*1, D*2,..., D*2N. Toutefois, en réalité,
la séquence de positionnement du câblage des électro-
des sur le support de film 3A et le panneau d'affichage 4A est réalisée comme indiqué plus haut et, par suite, le signal de commande S*l serait appliqué à l'électrode
L(N+1) sur le panneau d'affichage 4A, le signal de com-
mande S*2 à l'électrode L(N+2),..., le signal de com-
mande S*N à l'électrode L(2N), le signal de commande S*N+1 à l'électrode L(1) et le signal de commande S*2N à l'électrode L(N). Afin d'éviter cette situation, dans
la Demande de Brevet Japonais N 63-71453(1988), la sé-
quence des données de commande introduites dan la puce 2A est divisée en deux moitiés, correspondant à
la moitié des bornes de sortie de signaux de com-
mande de la puce 2A, et on permute l'ordre de la pre-
mière moitié et de la deuxième moitié pour entrer les données dans la puce 2A. Autrement dit, les données
de commande sont introduites dans la puce 2A du cir-
cuit intégré de commande 1A dans l'ordre D*N+1, D*N+2,
D*2N, D*1, D*2,..., D*N. I1 en résulte que le si-
gnal de commande S*l est appliqué à l'électrode L(1) sur le panneau d'affichage 4A, S*2 à L(2),..., S*2N à L(2N), de sorte que le panneau d'affichage 4A est excité normalement. Le circuit intégré usuel de commande du panneau d'affichage est cauosé de cette façon et il nécessite des
moyens de réarrangement de l'ordre des données de com-
mande, en dehors du circuit intégré lA ou de la puce 2A, de sorte qu'on rencontre un problème de prix élevé du dispositif. L'invention vise à éviter les inconvénients ci-dessus de l'art antérieur. Un objet de l'invention est donc de procurer un équipement d'affichage pour panneau plat peu coûteux, ne comportant pas de moyens de modification de l'ordre des données de commande d'entrée en utilisant le dispositif à circuit de commande intégré pour un panneau d'affichage comportant des bornes d'entrée disposées entre, d'une part, des bornes de sortie à partir desquelles sont délivrés des signaux de commande générés par des données d'entrée introduites dans les bornes d'entrée au cours de la première moitiée d'un ordre grâce auquel les données d'entrée sont introduites dans les bornes d'entrée,
et, d'autre part, d'autres bornes de sortie à partir des-
quelles sont délivrés des signaux de commande générés par les données de commande introduites dans les bornes d'entrée
au cours de la seconde moitié de l'ordre.
Les objet et caractéristique ci-dessus de l'invention, ainsi que d 'autres, apparaîtront mieux à
la lumière de la description détaillée ci-après, avec
référence aux dessins annexés dans lesquels: la figure 1 est une vue en plan illustrant la disposition des bornes d'un circuit intégré usuel de commande d'un affichage à panneau plat; la figure 2 est une vue en plan illustrant la disposition des bornes de la puce de circuit intégré utilisée dans le même dispositif; la figure 3 est une vue en plan d'un support de film auquel la puce de circuit intégré de commande est liéepar compression;
la figure 4 et une vue enplan illustrant une con-
figuration de câblage des électrodes sur la surface d'un panneau d'affichage sur lequel est monté un support de film; La figure 5 est un schéma illustrant un agencement des bornes d'entrée et de sortie d'une puce de circuit intégré usuelle; la figure 6 est un schéma illustrant un agencement des bornes d'entrée et de sortie d'une puce de circuit intégré utilisée dans un circuit intégré de commande pour panneau d'affichage conforme à l'invention; la figure 7 est une vue de dessus de la distribution des bornes de la puce conforme à l'invention; et la figure 8 est un tableau indiquant la relation entre les signaux de commande de circuit intégré de commande de panneau d'affichage et les bornes de sortie de ces signaux
suivant l'invention.
On décrit maintenant en détail un des modes préférés
de réalisation de l'invention avec référence aux dessins.
Sur la figure 6, le repère 2B désigne une puce de CI d'un circuit intégré de commande et cette figure illustre schématiquement l'agencement des bornes d'entrée et de sortie. La figure 7 illustre la disposition des broches de sortie de la puce 2B à 84 broches utilisée dans le circuit intégré de commande d'affichage à panneau plat, les bornes désignées par les numéros 65 à 68 étant des bornes d'entrée de donnée de commande et les bornes désignées par
les numéros 1 à 65 étant des bornes de sortie pour l'émis-
sion de signaux de commande.
On décrit maintenant le fonctionnement de ce dispositif. Les données de commande à introduire par
l'intermédiaire des bornes d'entrée de données de com-
mande portant les numéros 65 à 68 de la puce de CI 2B sont désignées par D1, D2, D3,..., D64 conformément à l'ordre d'entrée à la puce 2B. Les données de commande D1, D2, D3,..., D64 introduites par les bornes d'entrée 65 à 68 sont sequentiellement verroillées à l'intérieur
de la puce 2P, et, apres traitement par conversion de ni-
veau ou analogue, on obtient des signaux de commande Sl, S2, S3,..., S64 qui sont respectivement émis aux bornes
de sortie de signal de commande (bornes portant les numé-
ros 1 à 64). Dans cette situation, la relation entre les signaux de commande Si, S2, S3,..., S64,correspondant aux données de commande Dl, D2, D3,..., D64, et les bor- nes 1 à 64 de sortie des signaux de commande est celle qui est indiquée sur lafigure 8. Le signal de commande Si produit à partir des données de commande D1 est émis à la borne de sortie numéro 32, le signal de commande S2 produit à partir des données de commande D2 est émis à la borne de sortie numéro 31 et ensuite, de façon
similaire, séquentiellement et dans le sens des aiguil-
les d' une montre en ce qui concerne les positions des
bornes de sortie, le signal de commande S32 est fina-
lement émis à la borne de sortie numéro 1. Le signal de commande S33 est émis à la borne de sortie numéro 64 et, ensuite, de façon similaire, le signal de commande
S64 est émis à la borne de sortie numéro 33.
On donne ci-après une explication générale pour l'application du résultat ci-dessus audispositif représenté sur la figure 6. On désigne les données de commande par Dl, D2,..., D2N et les signaux de commande par Si, S2,..., S2N. S1 est fourni à la borne de sortie de signal de commande OUT(i) de la puce CI 2B, S2 à OUT(2),..., SN à OUT(N), SN+1 à OUT.N+i),..., et S2N à OUT(2N). En supposant que la puce CI 2B,dont les bornes de sortie des signaux de commande de la séquence représentée sur la figure 6, est appliquée à un affichage à panneau plat composé du support de film
3A et du panneau d'affichage 4A représentés sur la fi-
gure 3 et la figure 4, le signal de commande Si est appliqué à l'électrode L(1) sur le panneau d'affichage 4A, S2 à L(2),..., et S2N à L(2N). Par suite, si on désigne le signal de commande à appliquer à l'électrode L(1) par S*1, à L(2) par S*2,..., à L(2N) par S*2N, et si on désigne les données de commande correspondant à S*1,
S*2,..., S*2N par D*1, D*2,..., D*2N, il suffit d'en-
trer les données de commande dans la puce 2B dans l'ordre D*1, D*2,..., D*2N, et par conséquent cette structure ne nécessite pas l'installation de moyens de changement de l'ordre des données de commande, à l'extérieur de la
puce de circuit intégré 2B.
Dans le mode de réalisation ci-dessus, on dé-
crit un exemple d'une puce de circuit intégré 2B à 84 bro-
ches comportant 64 bornes de sortie de signal de commande,
mais le nombre de bornes de la puce de CI n'est pas limi-
té. En outre, les numéros des bornes peuvent être fixés arbitrairement. Dans tous les cas, on obtient les mêmes
effets que dans le mode de réalisation décrit.
Comme la présente invention peut être mise en oeuvre sous diverses formes sans sortir du cadre de ses
caractéristiques essentielles, le présent mode de réali-
sation est illustratif et non limitatif, l'invention
étant définie par les revendications annexées et non par
la description qui les précède, et il est donc entendu que
toutes les modifications qui entrent dans les limites dela
revendication sont couvertes par celle-ci.

Claims (1)

REVENDICATION
1. Circuit intégré de commande pour panneau d'affichage pour exciter les éléments d'image par application de signaux de commande (Sl... S2N), générés à partir de données de commande pour reproduire une image sur un dispositif d'affichage, à des électrodes (L1... L2N) correspondant aux éléments d'image individuels, comprenant: une puce de circuit intégré (2B) comportant des bornes d'entrée dans lesquelles les données d'entrée sont introduites séquentiellement, et des bornes de sortie délivrant des signaux de commande générés à partir des données d'entrée, disposés séquentiellement sur les bords du circuit dans les sens des aiguilles d'une montre ou dans le sens contraire suivant un ordre par lequel lesdites données d'entrée sont introduites dans les-bornes d'entrée, caractérisé en ce que les bornes d'entrée sont disposées entre, d'une part, des bornes de sortie à partir desquelles sont délivrés des signaux de commande générés par les données d'entrée introduites dans les bornes d'entrée au cours de la première moitié dudit ordre, et d'autre part, des bornes de sortie à partir desquelles sont délivrés des signaux de commande générés par les données d'entrée introduites dans les bornes d'entrée au cours de la deuxième
moitié dudit ordre.
FR9005809A 1989-05-11 1990-05-10 Circuit integre de commande pour panneau d'affichage Expired - Lifetime FR2646946B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1116154A JPH02296284A (ja) 1989-05-11 1989-05-11 ディスプレイ用ドライバ集積回路装置

Publications (2)

Publication Number Publication Date
FR2646946A1 true FR2646946A1 (fr) 1990-11-16
FR2646946B1 FR2646946B1 (fr) 1995-05-19

Family

ID=14680105

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9005809A Expired - Lifetime FR2646946B1 (fr) 1989-05-11 1990-05-10 Circuit integre de commande pour panneau d'affichage

Country Status (3)

Country Link
JP (1) JPH02296284A (fr)
DE (1) DE4014748A1 (fr)
FR (1) FR2646946B1 (fr)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2776051B2 (ja) * 1991-05-09 1998-07-16 三菱電機株式会社 半導体装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2084778A (en) * 1980-08-25 1982-04-15 Sharp Kk Electroluminescent display panel assembly
EP0149458A2 (fr) * 1984-01-13 1985-07-24 Sharp Kabushiki Kaisha Unité d'affichage à cristal liquide
JPS63276029A (ja) * 1987-05-07 1988-11-14 Matsushita Electric Ind Co Ltd 液晶駆動用半導体素子

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6371453A (ja) * 1986-09-12 1988-03-31 Akisumi Fujii 車のシ−トベルトが身体を締つけるのを柔げる装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2084778A (en) * 1980-08-25 1982-04-15 Sharp Kk Electroluminescent display panel assembly
EP0149458A2 (fr) * 1984-01-13 1985-07-24 Sharp Kabushiki Kaisha Unité d'affichage à cristal liquide
JPS63276029A (ja) * 1987-05-07 1988-11-14 Matsushita Electric Ind Co Ltd 液晶駆動用半導体素子

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
PATENT ABSTRACTS OF JAPAN vol. 13, no. 93 (P - 838) 6 March 1989 (1989-03-06) *

Also Published As

Publication number Publication date
FR2646946B1 (fr) 1995-05-19
DE4014748C2 (fr) 1993-06-09
DE4014748A1 (de) 1990-11-15
JPH02296284A (ja) 1990-12-06

Similar Documents

Publication Publication Date Title
US6724334B2 (en) Digital to analog converter array
FR2830968A1 (fr) Dispositif et procede de commande de donnees dans un afficheur a cristaux liquides
EP0586398B1 (fr) Registre a decalage utilise comme balayeur de lignes de selection pour un afficheur a cristaux liquides
FR2554622A1 (fr) Procede de fabrication d'une matrice de composants electroniques
FR2588980A1 (fr) Processeur de traitement de signal numerique comportant plusieurs multiplicateurs
FR2830969A1 (fr) Dispositif de pilotage de donnees et procede d'utilisation pour un panneau d'affichage a cristaux liquides
JP2723890B2 (ja) カラーラインセンサ
EP0477100B1 (fr) Circuit échantillonneur-bloqueur pour écran d'affichage à cristal liquide
FR2646946A1 (fr) Circuit integre de commande pour panneau d'affichage
FR2492192A1 (fr) Module de microcircuits a resonateurs piezoelectriques sur substrat isolant
EP0477099A1 (fr) Circuit de protection pour circuit de commande, notamment d'écran d'affichage à cristal liquide
EP0527693A1 (fr) Filtre bidimensionnel à réponse impulsionnelle finie
EP0606785A1 (fr) Circuit de commande des colonnes d'un écran d'affichage
EP0253704A1 (fr) Amplificateur sommateur différentiel double à quatre entrées indépendantes
JPS6295800A (ja) 集積回路用制御方法及び装置
EP0680015B1 (fr) Dispositif d'alimentation en pixels d'une série d'opérateurs d'un circuit de compression d'images mobiles
JP2001311752A (ja) 静電容量検出装置
JPH0393237A (ja) Ccd装置
EP0221786A2 (fr) Panneau d'affichage à matrice de diodes électroluminescentes
EP0750397B1 (fr) Circuit de commutation permettant de fournir sélectivement des tensions de signes différents
EP0644654A1 (fr) Intégrateur et filtre du premier ordre numériques
JPH1170085A (ja) 皮膚及び/又は毛髪診断装置
FR2558612A1 (fr) Appareil de multiplication binaire
FR2573899A1 (fr) Circuit electronique forme de transistors en couches minces pour commander un dispositif matriciel
FR2759175A1 (fr) Dispositif de desembrouillage d'element de securite et element de securite comprenant un tel dispositif