FR2605444A1 - Procede de commande d'un ecran matriciel electrooptique et circuit de commande mettant en oeuvre ce procede - Google Patents
Procede de commande d'un ecran matriciel electrooptique et circuit de commande mettant en oeuvre ce procede Download PDFInfo
- Publication number
- FR2605444A1 FR2605444A1 FR8614413A FR8614413A FR2605444A1 FR 2605444 A1 FR2605444 A1 FR 2605444A1 FR 8614413 A FR8614413 A FR 8614413A FR 8614413 A FR8614413 A FR 8614413A FR 2605444 A1 FR2605444 A1 FR 2605444A1
- Authority
- FR
- France
- Prior art keywords
- control
- during
- frame
- type
- time
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
PROCEDE DE COMMANDE ET CIRCUIT DE COMMANDE D'UN ECRAN MATRICIEL ELECTROOPTIQUE DANS LEQUEL : A. DURANT UN TEMPS TRAME ET DURANT LA COMMANDE DE CERTAINES LIGNES, L'ECRAN EST COMMANDE PAR DES TENSIONS D'UNE POLARITE DETERMINEE; B. DURANT LA MEME TRAME ET DURANT LA COMMANDE DES AUTRES LIGNES, L'ECRAN EST COMMANDE PAR DES TENSIONS DE POLARITE INVERSE; C. DURANT LA TRAME SUIVANTE CETTE COMMANDE EST INVERSEE. UN CIRCUIT DE COMMANDE D'INVERSION C.INV PERMET D'INVERSER LES TENSIONS FOURNIES PAR DES CIRCUITS D'ENTREE INV, IN, ADD.C AUX ELECTRODES DE COLONNES ET PAR UN CIRCUIT D'ADRESSAGE ADD.C AUX ELECTRODES DE LIGNES. L'INVENTION EST APPLICABLE A LA COMMANDE D'ECRANS A CRISTAUX LIQUIDES POUR SUPPRIMER DES DEFAUTS D'AFFICHAGE.
Description
PROCEDE DE COMMANDE D'UN ECRAN
MATRICIEL ELECTROOPTIQUE ET CIRCUIT DE
COMMANDE METTANT EN OEUVRE CE PROCEDE
L'invention concerne un procédé de commande d'un écran matriciel électrooptique et un circuit de commande mettant en oeuvre ce procédé. Elle est applicable notamment pour la commande des écrans à cristal liquide dans lesquels on inverse périodiquement les tensions de commande. Actuellement les panneaux de visualisation électrooptiques tels que les écrans à cristal liquide sont commandés par des signaux alternatifs et ceci dans le but d'augmenter leur durée de vie. Les circuits intégrés de commande étant, pour des raisons économiques, unipolaires et généralement commandés entre 0 volts et V volts, i est nécessaire d'inverser la phase des signaux de commande soit toutes les lignes, soit toutes les trames pour obtenir des tensions +Vrms et -Vrms aux bornes du condensateur
emprisonnant le matériau électrooptique.
Pour commander un écran élémentaire, tel que celui de la figure 1, comportant deux lignes L1, L2 et deux colonnes C1, C2, et pour allumer le point A intersection de la ligne L1 et de la colonne C1, le fonctionnement de l'écran en mode de commande par inversion lignes est représenté en figure 2. Durant le temps t de commande des points (A et B) de la ligne L1, une tension VX de valeur +VDD est appliquée à la ligne L1 pendant une première moitié du temps t. Simultanément le fil de colonne C1 qui doit permettre l'allumage du point A est mis à un potentiel Vyde valeur sensiblement nulle. La différence de potentiel appliquée au point A est donc +VDD et le point A s'allume. Le fil de colonne C2 est porté à un potentiel Vy = +V3 fournissant aux bornes du point B, une différence de potentiel +VDD -V3 qui est insuffisante pour allumer ce point. Le fil de ligne L2 qui n'est pas commandé à cet instant reçoit un potentiel +V1. La différence de potentiel aux bornes du point C est V1 et celle aux bornes du point D est V1 V3. Ces
points ne sont pas allumés.
Pendant la deuxième moitié du temps t, la ligne LI reçoit un potentiel de VX = 0 volts, la ligne L2, un potentiel de +V2. La colonne C1 reçoit un potentiel Vy = +VDD, et la
colonne C2, un potentiel V4.
La différence de potentiel aux bornes du point A est -VDD. Ce point est allumé. Les différences de potentiel aux bornes des points B, C et D sont respectivement -V4,
VDD -V2et VDD -V4. Ces points ne sont pas allumés.
Durant le temps de commande de la ligne L1, la commande a donc été inversée. Durant le temps de commande de la ligne L2
le fonctionnement serait similaire.
Le fonctionnement du même écran en mode de commande par inversion trame est représenté en figure 3. Durant une première trame, les potentiels appliqués aux fils de lignes L1 et L2 sont +VDD et +V1 et ceux appliqués aux fils de
colonnes C1 et C2 sont O volts et +V3.
Les différences de potentiels aux bornes des points A, B, C et D sont respectivement V DDVDD-V3 +Vet
V1- V3. Seul le point A est allumé.
Durant une deuxième trame, les fils de lignes L1 et L2 reçoivent les potentiels O volts et + V2, les fils de colonnes C1 et C2 reçoivent les potentiels +VDD et +V4. Les différences de potentiels aux bornes des points A, B, C et D sont respectivement -VDD, -V4, VDD- V2 et
VDD- V4. Seul le point A est toujours allumé.
On a donc ainsi réalisé une commande par inversion trame.
Cependant lorsque l'on observe un écran à fort taux de multiplexage, c'est-à-dire avec un nombre de lignes N supérieur à 32, on constate que dans les deux modes de commande on
obtient des défauts d'affichage.
Dans le mode de commande avec inversion lignes on constate que dans les colonnes o un point est allumé, les autres points sont légèrement excités. Dans l'exemple de la figure 4 o le point A est allumé et devient noir, le point C est également excité et devient gris alors qu'il devrait rester blanc comme les points B et D. Dans le mode de commande avec inversion trame, le point A étant allumé est noir. La colonne C2 ne devrait pas comporter de point excité et on constate pourtant, comme représenté en
figure 5, que les points B et D sont gris.
Ces anomalies sont dues aux inversions de tensions qui donnent lieu A des transitoires durant chaque temps image et il en résulte des tensions parasites. Ces défauts d'affichage sont gênants pour la vision car ils persistent tant que certaines colonnes ne comportent pas de mots adressés et restent suffisamment longtemps pour que l'observateur les distingue nettement. De tels défauts sont visibles pour des écrans comportant plus de 32 lignes et dont la durée du temps, de
trame est d'environ 20 ms.
L'objet de l'invention est d'obtenir une image faisant apparaître les informations à afficher sur un fond homogène. Par exemple, comme représenté en figure 6 on se fixera pour but d'obtenir une image dans laquelle le point A est noir et les points B, C et D tous blancs ou, voire, tous gris (mais d'une
même teinte de gris).
L'invention concerne donc un procédé de commande d'un écran matriciel électrooptique, comportant une pluralité de cellules arrangées en lignes et colonnes, chaque cellule étant munie d'électrodes de commande, prévoyant l'application aux électrodes de commande de chaque cellule d'au moins une première tension de commande d'un premier signe déterminé et d'au moins une deuxième tension de commande d'un deuxième signe opposé au premier, caractérisé en ce que: - les lignes de cellules étant commandées durant des intervalles de temps de lignes, lesdits intervalles de temps peuvent être d' un premier type ou d'un deuxième type; - durant un temps trame déterminé, et durant les intervalles du premier type, les lignes de cellules sont commandées par ladite première tension de commande et durant les intervalles du deuxième type, les lignes de la trame sont commandées par ladite deuxième tension - durant la trame suivante et durant les intervalles du premier type, les lignes de cellules sont commandées par l'une deuxième tension tandis que durant les intervalles du deuxième
type, les lignes sont commandées par ladite première tension.
L'invention concerne également un circuit de commande d'un écran électrooptique mettant en oeuvre le procédé précédent et comportant: - un écran à cristal liquide comprenant des cellules arrangées en lignes et colonnes chaque cellule étant commandées par une électrode de ligne et une électrode de colonne, et l'écran comportant un nombre déterminé de lignes; - des circuits d'alimentation permettant de fournir au moins une première tension de commande d'un premier signe déterminé et au moins une deuxième tension de commande d'un deuxième signe opposé à celui du premier signe; un circuit d'inversion permettant d'appliquer auxdites électrodes de lignes et de colonnes soit la première tension de commande, soit la deuxième tension de commande - une horloge de temps de ligne déterminant le temps de commande de chaque ligne; - un générateur de signal de fréquence de trame déterminant le temps d'affichage d'une trame caractérisé en ce qu'il comporte en outre: - un générateur de N codes aléatoires, tous différents, en nombre égal au nombre N de lignes, connecté au circuit d'inversion et permettant, selon la valeur de chaque code, de commander le circuit d'inversion pour qu'il applique à chaque ligne à commander, durant chaque temps de ligne, soit la première tension de commande soit de la deuxième tension de commande; - un premier diviseur de fréquence par deux recevant le signal de fréquence de trame et fournissant un signal de commutation, durant une trame sur deux, au circuit d'inversion
pour inverser le fonctionnement de ce circuit d'inversion.
Les différents objets et caractéristiques de l'invention
apparaîtront plus clairement dans la description qui va suivre
faite en se reportant aux figures annexées qui représentent: - la figure 1, un écran de visualisation élémentaire de l'art connu; - la figure 2, un diagramme de fonctionnement de l'écran de la figure 1 en mode de commande par inversions lignes, selon l'art connu, et déjà décrit précédemment; la figure 3, un diagramme de fonctionnement de l'écran de la figure 1 en mode de commande par inversions trames, selon l'art connu, et déjà décrit précédemment; - les figures 4 et 5, des exemples d'images obtenues sur les écrans de l'art connu; - la figure 6, un exemple d'image obtenue sur un écran commandé selon le procédé et le circuit de l'invention; - la figure 7, un diagramme représentant deux temps trames selon l'invention; - la figure 8, un exemple de circuit de commande d'un écran à cristal liquide selon l'invention;
- la figure 9, un exemple de circuit de commande pseudo-
aléatoire; - la figure 10, un diagramme de fonctionnement du circuit de la figure 8; - la figure 11, un exemple de circuit de commande détaillé selon l'invention; - la figure 12, un diagramme de fonctionnement du circuit
de la figure 11.
- la figure 13, un diagramme de fonctionnement du
procédé de l'invention.
Comme on l'a vu précédemment en se reportant aux figures 1, 2, 3 on sait modifier les tensions de commande des
points images de l'écran durant chaque temps de ligne.
On sait également modifier ces tensions de commande d'une trame à la suivante. Cependant les systèmes connus donnent lieu à des défauts d'affichage comme cela a été décrit précédemment. Pour éviter ces défauts le procédé de l'invention prévoit, durant un temps de trame T correspondant à l'affichage d'une image sur l'écran et ayant réparti ce temps de trame en intervalles de temps de lignes t, de distinguer dans ces intervalles de temps de lignes des intervalles d'un premier type
ta et des intervalles d'un deuxième type tb.
Durant une première trame T1, et durant les intervalles de temps ta du premier type, la commande de l'écran est telle que la tension aux bornes de chaque cellule (ou point) de l'image a une valeur déterminée et une polarité également
déterminée, positive par exemple.
En reprenant les exemples de polarités utilisés dans la
description des figures 1 et 2, selon l'invention une ligne
(L1), devant donner lieu A l'affichage d'informations au cours
d'un temps ta7, reçoit un potentiel +VDD.
Les autres lignes (L2) qui ne doivent pas donner lieu A l'affichage d'informations reçoivent un potentiel +V1 (voir figure 13). Les colonnes, telles que C1, dont l'intersection avec la ligne à commander (L1) donne lieu à l'allumage d'un point, reçoivent un potentiel de O Volt et le point d'intersection (A) est soumis à une différence de potentiels +VDD. Les autres colonnes (C2) reçoivent un potentiel +V3 et les points d'intersection (B) avec la ligne commandée (L1) sont
soumis à un différence de potentiels VDD-V3.
Sur la figure 13, on voit alors que les autres points d'intersection C et D sont soumis respectivement à des
différences de potentiels de V1 et V1-V3.
Les autres lignes de l'écran sont commandées en affichage soit durant un temps de type ta comme cela vient d'être décrit, soit durant un temps de type tb comme cela va maintenant être décrit. En effet, durant une deuxième trame T2 les potentiels utilisés durant les temps ta sont ceux utilisés durant les temps tb de la trame précédente et inversement. Ce qui veut dire qu'en décrivant un temps de ta de la trame T2 on décrit en
même temps un temps tb de la trame T1.
L'affichage de la ligne L1 qui vient d'être décrite se fait donc maintenant avec des potentiels différents et pour afficher la même information sur l'écran, la commande doit être telle que représentée sur la partie droite de la figure 13. Les potentiels appliqués sont: - sur la ligne L1: O Volt - sur la ligne L2: + V2 - sur la colonne Cl + 2 - sur la colonne C2: + V4DD - sur la colonne C2:+ V4 Les différences de potentiels appliquées aux différents points de croisement sont alors - pour le point A -VDD - pour le point B -V4 - pour le point C V2-VDD - pour le point D: V2-V4 On voit donc que les polarités des tensions sont inversées entre les temps ta et tb et d'une trame à la suivante, du fait de la commutation des tensions des temps ta au temps tb
et réciproquement, la commande de chaque ligne est inversée.
Durant une troisième trame le fonctionnement redevient identique à celui de la première trame, durant une quatrième trame le fonctionnement redevient Identique à celui de la deuxième trame, et ainsi de suite en alternant d'une trame à la
suivante l'utilité des deux types de temps ta et tb.
Les différents temps de lignes de chaque trame sont répartis de façon aléatoire en intervalles de temps du premier type ta et en intervalles de temps du deuxième type tb. Mais on peut également prévoir des nombres sensiblement égaux de temps
ta et de temps tb.
Sur la figure 7, on a représenté deux temps trames consécutifs T1 et T2. Chaque temps trame comporte, à titre d'exemple, 8 temps de lignes tl à t8 pour le temps trame T1 et 8 temps t'l à t'8 pour le temps trame T2. Ces temps sont répartis en temps du premier type ta et en temps du deuxième type tb -8 de telle façon que chaque temps de la deuxième trame T2 soit du
même type que le temps de même rang de la première trame T1.
Selon l'exemple représenté, les temps tl, t3, t4, t7 de la trame Tl et t'1. t'3, t'4, t'7 de la trame T2 sont du premier type. Les temps t2, t5, t6, t8 de la trame T1 et t'2, t'5, t'6,
t'8 de la trame T2 sont du deuxième type.
Au cours de la trame T1 et durant les temps du premier type ta, non hachurés sur la figure 7, la commande de l'écran se fait comme représenté sur la partie gauche de la figure 13; et durant les temps du deuxième type tb, hachurés sur la figure 7, la commande de l'écran se fait comme représenté sur la partie
droite de la figure 13.
Au cours de la trame T2, les temps du premier type ta et du deuxième tb sont utilisés de façon contraire, c'est pourquoi les temps ta de la trame T2 sont hachurés et les temps tb ne
sont pas hachurés.
Selon l'invention on prévoit également de modifier la répartition des temps du premier type ta et du deuxième tb toutes les deux trames. Le système fonctionne, comme cela est représenté sur la figure 7, pour deux trames, puis la répartition des temps ta et tb est modifiée pour fonctionner pendant les deux trames suivantes avec une nouvelle répartition des temps ta et tb, et ainsi de suite. Ainsi l'existence éventuelle de défauts d'affichage ne pourra être que fugitive et
ne sera pas gênante pour un observateur.
En se reportant A la figure 8, on va décrire un exemple
de circuit mettant en oeuvre le procédé de l'invention.
Un écran électrooptique tel qu'un écran A cristal liquide CL a été représenté par ses électrodes de lignes et ses électrodes de colonnes. Pour simplifier, on a représenté un écran ne comportant que 15 électrodes de lignes L1 à L15 et 15
électrodes de colonnes C1 A C15.
Les électrodes de lignes L1 à L15 sont commandées et
alimentées par un circuit d'adressage ADD.L.
Les électrodes de colonnes Cl A C15 sont commandées et alimentées par un circuit d'adressage ADD.C. Celui-ci a été représenté par un registre comportant autant d'étages qu'il y a d'électrodes de colonnes. Ce registre d'adressage reçoit ses informations de commande d'un registre d'inversion IN qui fournit pour chaque électrode de colonne un bit 0 ou 1. Un circuit d'inversion IN.V permet d'inverser le contenu de chaque étage du registre d'inversion IN. Un circuit de commande d'inversion C. INV déclenche le fonctionnement du circuit
d'inversion INV.
L'ensemble de ces circuits est placé sous la commande d'un circuit central de commande CC dont le fonctionnement est piloté par un générateur de fréquence de trame GFT et une
horloge de temps de ligne HT.
Le fonctionnement des circuit de la figure 8 est le suivant: L'horloge HT fournit à intervalles réguliers un signal de temps de ligne CK et commande l'affichage, par le circuit CC et le circuit d'adressage ADD.L (signal CC1), d'une ligne de l'écran par application d'un potentiel tel que +VDD sur la ligne à afficher et d'un potentiel tel que +V1 sur toutes les autres lignes de la matrice comme cela a été décrit en relation
avec la figure 2.
Par ailleurs, chaque signal de temps *de ligne CK commande l'enregistrement dans le registre IN d'une information
INF 1/15 à afficher sur la ligne à commander.
Cette information est constituée d'autant d'éléments binaires 0 ou 1 qu'il y a d'électrodes de colonnes. Ces éléments binaires sont transmis aux électrodes de colonnes C1 à C15 par un registre d'adressage ADD.C. Ainsi, à chaque signal de temps de ligne, une information INF 1/15 est affichée sur les
électrodes de colonnes Cl à C15.
Les potentiels fournis sur les électrodes de lignes et les électrodes de colonnes correspondent aux potentiels indiqués
précédemment dans la description de la figure 13.
Le circuit de commande d'inversion C. INV commande de façon pseudoaléatoire la commande de l'écran en temps de type ta ou en temps de type tb. Sous la commande de ce circuit C. INV, le circuit INV inverse la valeur de chaque élément binaire 0 ou 1 contenue dans chaque étage du registre IN. Le contenu du registre d'adressage ADD.C est également inversé de la même façon et les potentiels appliqués aux électrodes de colonnes C1 à C15 sont également inversés. Simultanément le circuit C. INV commande, dans le circuit d'adressage ADD. L, l'inversion des potentiels de lignes appliqués aux électrodes de
lignes L1 à L15.
Ces inversions de potentiels ainsi réalisées se font conformément aux inversions de potentiels décrites en relation
avec la figure 13.
Les circuits de commande CC et le circuit C. INV autorisent un tel fonctionnement durant tout un temps trame, les circuits C. INV commandant des commutations de tensions de
commande en passant de temps ta à tb et inversement.
Durant la trame suivante, déclenchée par une impulsion
- CH, le circuit C.INV inverse l'utilisation des temps ta et tb.
Le circuit C.INV renouvelle le fonctionnement de l'écran pour les deux trames qui suivent les deux trames qui viennent
d'être affichées et ainsi de suite.
Selon une variante de l'invention, à l'issue de l'affichage des deux trames qui viennent d'être- affichées, le circuit C.INV modifie, toutes les deux trames, la répartition
des temps du premier type ta et du deuxième type tb.
La figure 9 représente un exemple de réalisation du circuit de commande d'inversion C. INV réaliser sous la forme d'un générateur de séquences pseudo-aléatoires. Il comporte un registre à décalage RD. Le nombre d'étages de ce registre est tel que le nombre de combinaisons binaires, qu'il fournit couvre le nombre de lignes de l'écran à cristal liquide. Pour un écran à cristal liquide de quinze lignes on prend donc un registre à 4 étages. Ce registre possède donc 4 entrées, 4 sorties, une
entrée de décalage (DEC) et une entrée d'horloge (CK).
Certaines sorties du registre RD sont connectées à une porte P3 de type ou EXCLUSIF. A titre d'exemple, la figure 9 comporte une porte à deux entrées auxquelles sont connectées il les sorties des étages 1 et 4 du registre RD. Cette porte délivre un signal de niveau 1 lorsque ses deux entrées sont à des niveaux logiques différents (l'une au niveau O et l'autre au niveau 1). Elle délivre un signal de niveau O dans le cas o les deux entrées sont au même niveau logique (soit 0, soit 1). Ce signal de sortie est appliqué à l'entrée de décalage DEC du registre RD. Il est également fourni sur une liaison
VS pour être utilisé comme signal de commande d'inversion.
Au début du fonctionnement, le registre RD reçoit sur ses entrées un mot de chargement CHR tel que le mot 1001 comme cela est indiqué sur la figure 9. A partir de ce mot, le contenu registre RD prend à chaque impulsion d'horloge CK une valeur différente par décalage de son contenu vers la gauche et par l'entrée d'un élément binaire O ou 1, selon l'état de la
porte P3, dans l'étage 1 du registre.
La figure 10 illustre un diagramme de fonctionnement du circuit de la figure 9. Un mot de chargement CHR est chargé comme indiqué sur la figure 10. Le registre RD reçoit les différentes impulsions d'horloge CK. On obtient alors un signal sur la sortie VS ayant la forme indiquée sur la ligne Vs de
la figure 10.
Les valeurs du signal VS de niveau logique 1 commanderaient, par exemple, la commande de l'écran par des tensions positives et les valeurs du signal VS de niveau logique O commanderaient la commande de l'écran par des
tensions négatives.
Ce fonctionnement se produit durant une trame. Durant la
trame suivante, il faut donc inverser le signal VS.
Les circuits détaillés de la figure 11 permettent de
mettre en oeuvre ce fonctionnement sur plusieurs trames.
On retrouve sur la figure 11, le registre RD que l'on a
représenté avec 6 étages au lieu de 4 et la porte P3.
Le générateur de trame GFT fournit un signal de
fréquence de trame CH à un diviseur D1 de fréquence par deux.
Ce diviseur Dl, durant les différentes trames successives, fournit alternativement un signal de niveau 1 et un signal de niveau 0. Ce signal est appliqué à une porte P2 de type OU EXCLUSIF possédant deux entrées et qui reçoit également le signal de commande d'inversion. La porte P2 fournit donc un signal de commande d'inversion qui est identique au signal VS lorsque le diviseur D1 fournit un signal de niveau 0 et qui inverse le signal Vs lorsque le diviseur D1 fournit un signal
de niveau 1.
De cette façon, comme cela est représenté sur le diagramme de la figure 12, les circuits de la figure 10 permettent de mettre en oeuvre le procédé de l'invention tel
qu'il a été décrit précédemment.
Les circuits de la figure 11 permettent en outre de changer en cours de fonctionnement le mot de chargement CHR
fourni au registre RD.
Pour cela, un compteur CP possédant autant de sorties que le registre RD a d'entrées fournit un mot de chargement au
registre RD.
Un diviseur D2 de fréquence par deux reçoit le signal fourni par le diviseur DI. Il commande l'avancement du compteur CP toutes les deux trames. A chaque avancement du compteur CP le mot de chargement CHR change de valeur. Ainsi le mot de chargement CHR fourni au registre RD reste le même pendant deux trames permettant les fonctionnements inversés sur deux trames comme expliqué précédemment. Pendant les deux trames qui suivent, ce fonctionnement se reproduit avec un mot de
chargement différent.
On notera qu'un mot de chargement de valeur 000000 conduirait à un blocage du registre RD dans cette position. Les circuits de la figure 11 prévoient done de détecter un tel mot fourni par le compteur CP et de forcer le registre RD dans une position différente de 000000. Cette détection et ce forçage
peuvent être réalisés de la manière suivante.
La détection est réalisée par une porte P1 de type NAND à 6 entrées connectées aux sorties du compteur CP et dont la sortie est connectée à une porte P4 de type OU EXCLUSIF. Le forçage est réalisé par la porte P4 qui reçoit un signal de sortie du compteur CP et le signal de soritie de la porte P1. La
porte P4 commande une entrée du registre RD.
Il est bien évident que la description qui précède n'A
été donnée qu'à titre d'exemple. Les types de circuits (portes, registres, compteurs) notamment, ainsi que les nombres de lignes et de colonnes de l'écran à commander, peuvent être
différents sans sortir du cadre de l'invention.
Claims (10)
1. Procédé de commande d'un écran électrooptique comportant une pluralité de cellules arrangées en lignes et colonnes, chaque cellule étant munie d'électrodes de commande, prévoyant l'application aux électrodes de commande de chaque cellule d'au moins une première tension de commande d'un premier signe déterminé et d'au moins une deuxième tension de commande d'un deuxième signe opposé au premier, caractérisé en ce que: les lignes de cellules étant commandées durant des intervalles de temps de lignes, lesdits intervalles de temps peuvent être d'un premier type ou d'un deuxième type; - durant un temps trame déterminé, et durant les intervalles du premier type les lignes de cellules sont commandées par ladite première tension de commande, et durant les intervalles du deuxième type, les lignes de la trame sont commandées par ladite deuxième tension; - durant la trame suivante et durant les intervalles du premier type les lignes de cellules sont commandées par ladite deuxième tension tandis que, durant les intervalles du deuxième
type, les lignes sont commandées par ladite première tension.
2. Procédé de commande selon la revendication 1, caractérisé en ce que les temps de lignes sont répartis en intervalles du premier type et en intervalles du deuxième type au début d'une trame, cette répartition restant inchangée durant
deux trames puis étant modifiée toutes les trames.
3. Procédé de commande selon la revendication 1, caractérisé en ce que les temps du premier type et les temps du deuxième type sont répartis de façon aléatoire dans le temps de trame.
4. Procédé de commande selon la revendication 1, caractérisé en ce que le nombre d'intervalles de temps de lignes du premier type est sensiblement égal à celui de temps de lignes
du deuxième type.
5. Circuit de commande d'un écran électrooptique mettant
en oeuvre le procédé selon l'une quelconque des revendications
précédentes, comportant: - un écran à cristal liquide comprenant des cellules arrangées en lignes et colonnes chaque cellule étant commandée par une électrode de ligne et une électrode de colonne, et l'écran comportant un nombre (N) déterminé de lignes; - des circuits d'alimentation permettant de fournir au moins une première tension de commande d'un premier signe déterminé et au moins une deuxième tension de commande d'un deuxième signe opposé à celui du premier signe; - un circuit d'inversion permettant d'appliquer auxdites électrodes de lignes et de colonnes soit la première tension de commande, soit la deuxième tension de commande; - une horloge de temps de ligne déterminant le temps de commande de chaque ligne; - un générateur de signal de fréquence de trame déterminant le temps d'affichage d'une trame caractérisé en ce qu'il comporte en outre: - un générateur de N codes aléatoires, tous différents, en nombre égal au nombre N de lignes, connecté au circuit d'inversion et permettant, selon la valeur de chaque code, de commander le circuit d'inversion pour qu'il applique à chaque ligne à commander, durant chaque temps de ligne, soit la première tension de commande soit la deuxième tension de commande; - un premier diviseur de fréquence par deux recevant le signal de fréquence de trame et fournissant un signal de commutation, durant une trame sur deux, au circuit d'inversion
pour inverser le fonctionnement de ce circuit d'inversion.
6. Circuit de commande selon la revendication 5, caractérisé en ce que le générateur de codes aléatoires comporte - un registre à décalage (RD) comprenant autant de sorties qu'il est nécessaire pour fournir un nombre (N) de codes égal au nombre (N) de lignes - un circuit logique combinatoire connecté aux sorties de ce registre détectant certaines valeurs de codes déterminées et fournissant un signal binaire 0 ou 1 qui est réinjecté sur une entrée de décalage du registre et qui est fourni au circuit d'inversion pour commander, selon la valeur binaire du signal, l'alimentation soit de la première tension de commande, soit de
la deuxième tension de commande.
7. Circuit de commande selon la revendication 6, caractérisé en ce qu'il comporte une porte logique à deux entrées du type OU EXCLUSIF recevant sur une entrée ledit signal binaire et sur l'autre entrée ledit signal de commutation et fournissant sur une sortie un signal de commande d'inversion au circuit d'inversion dont les différentes séquences successives fournies durant une trame sont inverses par rapport
aux mêmes séquences d'une trame voisine.
8. Circuit de commande selon la revendication 6, caractérisé en ce que le circuit logique combinatoire est une porte OU EXCLUSIF comportant un nombre d'entrées connectées
à des sorties du registre à décalage (RD).
9. Circuit de commande selon la revendication 8, caractérisé en ce que la porte OU EXCLUSIF comporte deux
entrées connectées à deux sorties du registre A décalage.
10. Circuit de commande selon la revendication 5, caractérisé en ce qu'il comporte également - un compteur binaire comportant autant de sorties que le registre à décalage a d'étages et connecté à des entrées du registre à décalage; - un registre de commande de chargement connecté au premier diviseur de fréquence, recevant le signal de commutation et commandant, à chaque transition du signal de commutation, le chargement du contenu du compteur binaire dans le registre à décalage; - un deuxième diviseur de fréquence par deux recevant ledit signal de commutation et fournissant un signal
d'avancement du compteur binaire.
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8614413A FR2605444A1 (fr) | 1986-10-17 | 1986-10-17 | Procede de commande d'un ecran matriciel electrooptique et circuit de commande mettant en oeuvre ce procede |
DE8787402277T DE3767964D1 (de) | 1986-10-17 | 1987-10-13 | Verfahren zur steuerung einer elektrooptischen matrixanzeige und dafuer geeignete steuerungsschaltung. |
EP87402277A EP0265326B1 (fr) | 1986-10-17 | 1987-10-13 | Procédé de commande d'un écran matriciel électrooptique, et circuit de commande mettant en oeuvre ce procédé |
JP62506652A JP2930949B2 (ja) | 1986-10-17 | 1987-10-16 | マトリックス状電気光学スクリーンの制御方法とこの方法を実施するための制御回路 |
PCT/FR1987/000405 WO1988002909A1 (fr) | 1986-10-17 | 1987-10-16 | Procede de commande d'un ecran matriciel electro-optique et circui de commande mettant en oeuvre ce procede |
US07/232,644 US5055833A (en) | 1986-10-17 | 1988-08-15 | Method for the control of an electro-optical matrix screen and control circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8614413A FR2605444A1 (fr) | 1986-10-17 | 1986-10-17 | Procede de commande d'un ecran matriciel electrooptique et circuit de commande mettant en oeuvre ce procede |
Publications (1)
Publication Number | Publication Date |
---|---|
FR2605444A1 true FR2605444A1 (fr) | 1988-04-22 |
Family
ID=9339924
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8614413A Pending FR2605444A1 (fr) | 1986-10-17 | 1986-10-17 | Procede de commande d'un ecran matriciel electrooptique et circuit de commande mettant en oeuvre ce procede |
Country Status (6)
Country | Link |
---|---|
US (1) | US5055833A (fr) |
EP (1) | EP0265326B1 (fr) |
JP (1) | JP2930949B2 (fr) |
DE (1) | DE3767964D1 (fr) |
FR (1) | FR2605444A1 (fr) |
WO (1) | WO1988002909A1 (fr) |
Families Citing this family (52)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2637407B1 (fr) * | 1988-09-30 | 1994-02-11 | Commissariat A Energie Atomique | Procede d'affichage de niveaux de gris sur un ecran a cristaux liquides ferroelectriques a phase smectique chirale |
US5245151A (en) * | 1989-04-07 | 1993-09-14 | Minnesota Mining And Manufacturing Company | Method and article for microwave bonding of splice closure |
US5254824A (en) * | 1989-04-07 | 1993-10-19 | Minnesota Mining And Manufacturing Company | Method and article for microwave bonding of polyethylene pipe |
US5485173A (en) * | 1991-04-01 | 1996-01-16 | In Focus Systems, Inc. | LCD addressing system and method |
US5459495A (en) * | 1992-05-14 | 1995-10-17 | In Focus Systems, Inc. | Gray level addressing for LCDs |
US5861869A (en) * | 1992-05-14 | 1999-01-19 | In Focus Systems, Inc. | Gray level addressing for LCDs |
US6674562B1 (en) | 1994-05-05 | 2004-01-06 | Iridigm Display Corporation | Interferometric modulation of radiation |
US5748164A (en) * | 1994-12-22 | 1998-05-05 | Displaytech, Inc. | Active matrix liquid crystal image generator |
US5710413A (en) * | 1995-03-29 | 1998-01-20 | Minnesota Mining And Manufacturing Company | H-field electromagnetic heating system for fusion bonding |
FR2745410B1 (fr) * | 1996-02-27 | 1998-06-05 | Thomson Csf | Procede de commande d'un ecran de visualisation d'image affichant des demi-teintes, et dispositif de visualisation mettant en oeuvre le procede |
US6031510A (en) * | 1996-06-28 | 2000-02-29 | Microchip Technology Incorporated | Microcontroller with LCD control over updating of RAM-stored data determines LCD pixel activation |
US8928967B2 (en) | 1998-04-08 | 2015-01-06 | Qualcomm Mems Technologies, Inc. | Method and device for modulating light |
WO1999052006A2 (fr) | 1998-04-08 | 1999-10-14 | Etalon, Inc. | Modulation interferometrique de rayonnement |
WO2003007049A1 (fr) | 1999-10-05 | 2003-01-23 | Iridigm Display Corporation | Mems et structures photoniques |
US7532194B2 (en) | 2004-02-03 | 2009-05-12 | Idc, Llc | Driver voltage adjuster |
US7256922B2 (en) * | 2004-07-02 | 2007-08-14 | Idc, Llc | Interferometric modulators with thin film transistors |
US7499208B2 (en) * | 2004-08-27 | 2009-03-03 | Udc, Llc | Current mode display driver circuit realization feature |
US7560299B2 (en) * | 2004-08-27 | 2009-07-14 | Idc, Llc | Systems and methods of actuating MEMS display elements |
US7515147B2 (en) | 2004-08-27 | 2009-04-07 | Idc, Llc | Staggered column drive circuit systems and methods |
US7551159B2 (en) | 2004-08-27 | 2009-06-23 | Idc, Llc | System and method of sensing actuation and release voltages of an interferometric modulator |
US7889163B2 (en) | 2004-08-27 | 2011-02-15 | Qualcomm Mems Technologies, Inc. | Drive method for MEMS devices |
US7602375B2 (en) | 2004-09-27 | 2009-10-13 | Idc, Llc | Method and system for writing data to MEMS display elements |
US7136213B2 (en) | 2004-09-27 | 2006-11-14 | Idc, Llc | Interferometric modulators having charge persistence |
US7486429B2 (en) | 2004-09-27 | 2009-02-03 | Idc, Llc | Method and device for multistate interferometric light modulation |
US7675669B2 (en) * | 2004-09-27 | 2010-03-09 | Qualcomm Mems Technologies, Inc. | Method and system for driving interferometric modulators |
US7843410B2 (en) | 2004-09-27 | 2010-11-30 | Qualcomm Mems Technologies, Inc. | Method and device for electrically programmable display |
US7679627B2 (en) * | 2004-09-27 | 2010-03-16 | Qualcomm Mems Technologies, Inc. | Controller and driver features for bi-stable display |
US7545550B2 (en) | 2004-09-27 | 2009-06-09 | Idc, Llc | Systems and methods of actuating MEMS display elements |
US7724993B2 (en) | 2004-09-27 | 2010-05-25 | Qualcomm Mems Technologies, Inc. | MEMS switches with deforming membranes |
US8878825B2 (en) | 2004-09-27 | 2014-11-04 | Qualcomm Mems Technologies, Inc. | System and method for providing a variable refresh rate of an interferometric modulator display |
US7310179B2 (en) * | 2004-09-27 | 2007-12-18 | Idc, Llc | Method and device for selective adjustment of hysteresis window |
US7345805B2 (en) | 2004-09-27 | 2008-03-18 | Idc, Llc | Interferometric modulator array with integrated MEMS electrical switches |
US7626581B2 (en) | 2004-09-27 | 2009-12-01 | Idc, Llc | Device and method for display memory using manipulation of mechanical response |
US7532195B2 (en) * | 2004-09-27 | 2009-05-12 | Idc, Llc | Method and system for reducing power consumption in a display |
US7446927B2 (en) | 2004-09-27 | 2008-11-04 | Idc, Llc | MEMS switch with set and latch electrodes |
US8310441B2 (en) | 2004-09-27 | 2012-11-13 | Qualcomm Mems Technologies, Inc. | Method and system for writing data to MEMS display elements |
US8514169B2 (en) | 2004-09-27 | 2013-08-20 | Qualcomm Mems Technologies, Inc. | Apparatus and system for writing data to electromechanical display elements |
US7948457B2 (en) | 2005-05-05 | 2011-05-24 | Qualcomm Mems Technologies, Inc. | Systems and methods of actuating MEMS display elements |
WO2006121784A1 (fr) * | 2005-05-05 | 2006-11-16 | Qualcomm Incorporated, Inc. | Circuit integre pilote dynamique et configuration de panneau afficheur |
US7920136B2 (en) | 2005-05-05 | 2011-04-05 | Qualcomm Mems Technologies, Inc. | System and method of driving a MEMS display device |
US7355779B2 (en) | 2005-09-02 | 2008-04-08 | Idc, Llc | Method and system for driving MEMS display elements |
US20070126673A1 (en) * | 2005-12-07 | 2007-06-07 | Kostadin Djordjev | Method and system for writing data to MEMS display elements |
US8391630B2 (en) | 2005-12-22 | 2013-03-05 | Qualcomm Mems Technologies, Inc. | System and method for power reduction when decompressing video streams for interferometric modulator displays |
US7916980B2 (en) | 2006-01-13 | 2011-03-29 | Qualcomm Mems Technologies, Inc. | Interconnect structure for MEMS device |
US8194056B2 (en) | 2006-02-09 | 2012-06-05 | Qualcomm Mems Technologies Inc. | Method and system for writing data to MEMS display elements |
US8049713B2 (en) | 2006-04-24 | 2011-11-01 | Qualcomm Mems Technologies, Inc. | Power consumption optimized display update |
US7702192B2 (en) * | 2006-06-21 | 2010-04-20 | Qualcomm Mems Technologies, Inc. | Systems and methods for driving MEMS display |
US7777715B2 (en) * | 2006-06-29 | 2010-08-17 | Qualcomm Mems Technologies, Inc. | Passive circuits for de-multiplexing display inputs |
US7957589B2 (en) * | 2007-01-25 | 2011-06-07 | Qualcomm Mems Technologies, Inc. | Arbitrary power function using logarithm lookup table |
US8736590B2 (en) | 2009-03-27 | 2014-05-27 | Qualcomm Mems Technologies, Inc. | Low voltage driver scheme for interferometric modulators |
US8405649B2 (en) * | 2009-03-27 | 2013-03-26 | Qualcomm Mems Technologies, Inc. | Low voltage driver scheme for interferometric modulators |
US20110109615A1 (en) * | 2009-11-12 | 2011-05-12 | Qualcomm Mems Technologies, Inc. | Energy saving driving sequence for a display |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3976362A (en) * | 1973-10-19 | 1976-08-24 | Hitachi, Ltd. | Method of driving liquid crystal matrix display device |
GB2134300A (en) * | 1982-12-21 | 1984-08-08 | Citizen Watch Co Ltd | Drive method for active matrix display device |
EP0149899A2 (fr) * | 1983-12-09 | 1985-07-31 | Seiko Instruments Inc. | Dispositif d'affichage à cristaux liquides |
GB2159314A (en) * | 1984-04-20 | 1985-11-27 | Citizen Watch Co Ltd | Liquid crystal display arrangements |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS52142496A (en) * | 1976-05-24 | 1977-11-28 | Toshiba Corp | Multicolor display system of matrix driven liquid crystal elements |
FR2365174A1 (fr) * | 1976-09-17 | 1978-04-14 | Commissariat Energie Atomique | Procede de commande d'un dispositif d'affichage analogique a bande discontinue de cristal liquide et circuit pour la mise en oeuvre de ce procede |
FR2493012B1 (fr) * | 1980-10-27 | 1987-04-17 | Commissariat Energie Atomique | Procede de commande d'une caracteristique optique d'un materiau |
US4715688A (en) * | 1984-07-04 | 1987-12-29 | Seiko Instruments Inc. | Ferroelectric liquid crystal display device having an A.C. holding voltage |
JPS6135492A (ja) * | 1984-07-27 | 1986-02-19 | 富士通株式会社 | 液晶表示装置の駆動方法 |
JP2609583B2 (ja) * | 1984-11-02 | 1997-05-14 | 株式会社日立製作所 | 液晶表示装置 |
JPH0782167B2 (ja) * | 1984-10-23 | 1995-09-06 | セイコー電子工業株式会社 | 液晶表示装置 |
JPH0685108B2 (ja) * | 1985-08-29 | 1994-10-26 | キヤノン株式会社 | マトリクス表示パネル |
-
1986
- 1986-10-17 FR FR8614413A patent/FR2605444A1/fr active Pending
-
1987
- 1987-10-13 EP EP87402277A patent/EP0265326B1/fr not_active Expired - Lifetime
- 1987-10-13 DE DE8787402277T patent/DE3767964D1/de not_active Expired - Lifetime
- 1987-10-16 JP JP62506652A patent/JP2930949B2/ja not_active Expired - Lifetime
- 1987-10-16 WO PCT/FR1987/000405 patent/WO1988002909A1/fr unknown
-
1988
- 1988-08-15 US US07/232,644 patent/US5055833A/en not_active Expired - Lifetime
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3976362A (en) * | 1973-10-19 | 1976-08-24 | Hitachi, Ltd. | Method of driving liquid crystal matrix display device |
GB2134300A (en) * | 1982-12-21 | 1984-08-08 | Citizen Watch Co Ltd | Drive method for active matrix display device |
EP0149899A2 (fr) * | 1983-12-09 | 1985-07-31 | Seiko Instruments Inc. | Dispositif d'affichage à cristaux liquides |
GB2159314A (en) * | 1984-04-20 | 1985-11-27 | Citizen Watch Co Ltd | Liquid crystal display arrangements |
Non-Patent Citations (1)
Title |
---|
DISPLAYS, vol. 7, no. 1, janvier 1986, pages 3-11, Butterworth & Co(publishers) Ltd, Guildford, Surrey, GB; J.DUCHENE: "Multiplexed liquid crystal matrix displays" * |
Also Published As
Publication number | Publication date |
---|---|
JPH01501101A (ja) | 1989-04-13 |
DE3767964D1 (de) | 1991-03-14 |
EP0265326A1 (fr) | 1988-04-27 |
EP0265326B1 (fr) | 1991-02-06 |
JP2930949B2 (ja) | 1999-08-09 |
US5055833A (en) | 1991-10-08 |
WO1988002909A1 (fr) | 1988-04-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0265326B1 (fr) | Procédé de commande d'un écran matriciel électrooptique, et circuit de commande mettant en oeuvre ce procédé | |
FR2569294A1 (fr) | Panneau d'affichage et son procede de commande | |
EP2174315B1 (fr) | Procédé integré de détection d'un defaut d'image dans un écran à cristal liquide | |
EP0311500A1 (fr) | Procédé de visualisation d'images en demi-teintes sur un écran matriciel | |
US6262703B1 (en) | Pixel cell with integrated DC balance circuit | |
EP3079142B1 (fr) | Procédé d'affichage d'images sur un écran matriciel | |
US6326942B1 (en) | Optical spatial modulation device and image display apparatus | |
EP0435750B1 (fr) | Procédé d'adressage de chaque colonne d'un écran LCD de type matriciel | |
EP0641475B1 (fr) | Procede d'affichage de differents niveaux de gris et systeme de mise en oeuvre de ce procede | |
FR2611295A1 (fr) | Panneau a plasma a quatre electrodes par point elementaire d'image et procede de commande d'un tel panneau a plasma | |
EP1958182A1 (fr) | System video comprenant un afficheur matriciel a cristaux liquides a procede d adressage ameliore | |
FR2776107A1 (fr) | Procede d'affichage de donnees sur un afficheur matriciel | |
JP2854621B2 (ja) | 表示装置の駆動回路 | |
GB2308715A (en) | Drive circuit for a matrix-type display apparatus | |
FR2580826A1 (fr) | Procede et appareil de commande d'un dispositif de modulation optique | |
JP2854620B2 (ja) | 表示装置の駆動方法 | |
FR2637706A1 (fr) | Dispositif d'effacement rapide de l'ecran d'affichage d'un ordinateur, notamment pour la creation d'images animees | |
FR2605778A1 (fr) | Panneau de visualisation a cristaux liquides et procede d'inscription des donnees sur ce panneau | |
CA2536216A1 (fr) | Micro-ecran de visualisation a cristaux liquides et son procede de commande | |
WO2011095403A1 (fr) | Procede d'ecriture d'image dans un afficheur a cristal liquide | |
FR2745410A1 (fr) | Procede de commande d'un ecran de visualisation d'image affichant des demi-teintes, et dispositif de visualisation mettant en oeuvre le procede | |
KR100357945B1 (ko) | 액정 표시 소자 구동 회로 | |
EP0506530A1 (fr) | Ecran matriciel à définition améliorée et procédé d'adressage d'un tel écran | |
JPH11142807A (ja) | 液晶駆動回路および液晶駆動方法 | |
FR2836588A1 (fr) | Procede d'affichage numerique d'image et dispositif d'affichage numerique |