FI57329C - ANGLE SYNCHRONIZATION OF MOTOR EQUIPMENT CHANNELS IN PCM-TIDMULTIPLEXANLAEGGNINGAR - Google Patents
ANGLE SYNCHRONIZATION OF MOTOR EQUIPMENT CHANNELS IN PCM-TIDMULTIPLEXANLAEGGNINGAR Download PDFInfo
- Publication number
- FI57329C FI57329C FI818/72A FI81872A FI57329C FI 57329 C FI57329 C FI 57329C FI 818/72 A FI818/72 A FI 818/72A FI 81872 A FI81872 A FI 81872A FI 57329 C FI57329 C FI 57329C
- Authority
- FI
- Finland
- Prior art keywords
- synchronization
- switch
- center
- pulse
- pcm
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0602—Systems characterised by the synchronising information used
- H04J3/0605—Special codes used as synchronising signal
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Time-Division Multiplex Systems (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Description
FSfiF^I M (11)KUULUTUSjULKAISU ς770Ω WGTq l J v ' UTLÄGGN INGSSKRIFT 3 / ^ ^ • Λ?ί§ (45) ^ T ^ (51) Kv.lk.'/Int.CI.· H OA J 3/06 SUO M I—FI N LAND (*) Piunttlhaktmu* — PtttnUnsMnin· 8l8/72 (22) Htktmiiplivl — Ansöknlnpdtf 23· 03 . 72 (23) Alkuplivl—Glltl|h«ttd*| 23.03.72 (41) Tullut {ulklMktl — Bllvlt offvntllj 25.09*72FSfiF ^ IM (11) ANNOUNCEMENT ς770Ω WGTq l J v 'UTLÄGGN INGSSKRIFT 3 / ^ ^ • Λ? Ί§ (45) ^ T ^ (51) Kv.lk.' / Int.CI. · H OA J 3/06 SUO MI — FI N LAND (*) Piunttlhaktmu * - PtttnUnsMnin · 8l8 / 72 (22) Htktmiiplivl - Ansöknlnpdtf 23 · 03. 72 (23) Alkuplivl — Glltl | h «ttd * | 23.03.72 (41) Tullut {ulklMktl - Bllvlt offvntllj 25.09 * 72
Patentti· ]» rekisterihallitus .... , , . .....Patent ·] »National Board of Registration ....,,. .....
_ ' (44) Nihtiviiolpanon Ja kuuLJulkalaun pvm. —_ '(44) Date of damping and delivery. -
Patent- och registerstyrelsen AnaOkan utl»fd och utl.ikriftan publkarad 31.03.80 (32)(33)(31) Pyjrdttty atuoikaus —Begird priorltet 2k. 03.71Patent and registration authorities AnaOkan utl »fd och and utl.ikriftan publkarad 31.03.80 (32) (33) (31) Pyjrdttty atuoikaus —Begird priorltet 2k. 03.71
Sveitsi-Schweiz(CH) U383/71 (71) Siemens-Albis Aktiengesellschaft, Zurich, Sveitsi-Schweiz(CH) (72) Pierre Andre Karl Merz, Zurich, Karl Dieter Schupp, Zurich,Switzerland-Switzerland (CH) U383 / 71 (71) Siemens-Albis Aktiengesellschaft, Zurich, Switzerland-Switzerland (CH) (72) Pierre Andre Karl Merz, Zurich, Karl Dieter Schupp, Zurich,
Sveit si-Schvei z(CH) (7*0 Oy Kolster Ab (5^) Menetelmä ja laitteisto vastaanottopuoleisen kanavajakajan synkro-noimiseksi PCM-aikamultipleksilaitoksissa - Förfarande och anordning för synkronisering av mottagarsidans kanalfördelare i PCM-tidsmulti-plexanläggningarSveit si-Schvei z (CH) (7 * 0 Oy Kolster Ab (5 ^) Method and apparatus for synchronizing the reception-side channel splitter in PCM time-division multiplexes - Förfarande och anordning för synchronkroning av mottagarsidans kanalfördelare i PCM-tidsmulti
Esillä oleva keksintö koskee menetelmää ja laitteistoa vastaanoton puolelle sovitetun kanavajakajan synkronoimiseksi pulssikoodimodulaatiolla toimivissa aika-multipleksilaitoksissa, joissa on niputetusti siirretty kehyssynkronisaatio, jossa menetelmässä synkronointisanan avulla tuotetaan synkronointipulssi synkronisoimaan tahtikeskus kanavajakajan eteenpäinkytkemiseksi.The present invention relates to a method and apparatus for synchronizing a channel splitter adapted to the reception side in pulse code modulation time-division multiplexing plants having bundled shifted frame synchronization, in which method
Synkronointia varten johdetaan tavallisesti puhekoodisignaaleista eroava synkroni signaali periodisesti vastaanottimeen kanavajakajien synkronoimiseksi lä-hettimessä ja vastaanottimessa. On välttämätöntä, että synkronismi saavutetaan nopeasti ja luotettavasti. Näin on tapahduttava sekä silloin, kun laitos käyttö-tauon jälkeen kytketään uudelleen käyttöön että myös silloin, kun laitoksessa esiintyy häiriöitä. Jotta varmuus käytössä olisi mahdollisimman suuri, ei yleensä synkronoida uudelleen heti virheellisen synkronisanan tullessa todetuksi, vaan vahvistetaan määrätty lukumäärä synkronisuus-koestuksia, joiden aikana epätahti todetaan. Samoin pidetään laitosta vasta silloin synkronoituna, kun koestusten toisen 57329 lukumäärän aikana todetaan oikea synkronointitila. Jo ennestään tunnetaan synkronointikytkentöjä (DE-PS 1 1U1 921), jotka täyttävät nämä asetetut vaatimukset. Tällöin asetellaan epätahdin tullessa todetuksi kanavajakajan ohjaamista varten oleva tahtikeskus alkutilaan ja jätetään tähän, kunnes jälleen saapuu synkronointipulssi. On kuitenkin osoittautunut, että pysäyttämisen johdosta ei ole mahdollista välttämättömäksi tuleva vianetsintä, koska nämä laitokset ovat kytkentäkelpoisia vain oikeiden synkronointipulssien esiintyessä.For synchronization, a synchronous signal different from the speech code signals is usually periodically fed to the receiver to synchronize the channel dividers at the transmitter and receiver. It is essential that synchronism is achieved quickly and reliably. This must be the case both when the plant is switched on again after a break in operation and also when there is a fault in the plant. To maximize operational certainty, it is usually not resynchronized as soon as an incorrect sync word is detected, but a predetermined number of synchronic tests are established during which an asynchronous is detected. Similarly, a plant is only considered to be synchronized when the correct synchronization status is determined during the second number of 57329 tests. Synchronization circuits (DE-PS 1 1U1 921) are already known which meet these requirements. In this case, when an asynchronous one is detected, the synchronous center for controlling the channel divider is set to the initial state and left here until the synchronization pulse arrives again. However, it has been found that troubleshooting that becomes necessary as a result of the shutdown is not possible, as these facilities are only switchable when the correct synchronization pulses are present.
Esillä olevan keksinnön tarkoituksena on saada aikaan synkronointi, joka täyttää kaikki asetetut vaatimukset ja jossa erityisesti vianetsintä tulee mahdolliseksi .The object of the present invention is to provide a synchronization which meets all the set requirements and in which, in particular, troubleshooting becomes possible.
Keksinnön mukaisesti tämä saavutetaan siten, että tahtikeskus kanavajakajan eteenpäinkytkemistä varten koko ajan toimii keskeytymättömästi, että todettaessa kanavajakajan tahdista putoaminen jokainen synkronointipulssi saattaa tahtikeskuk-sen määrättyyn tilaan ja siten aikaansaa synkronoinnin ja että sen jälkeen synkro-nointipulssit synkronointitilan aikana pidetään poissa tahtikeskuksesta.According to the invention, this is achieved in such a way that the synchronous center for switching the channel divider on all the time operates continuously, that when the channel divider falls out of phase, each synchronization pulse brings the synchronization center to a certain state and thus synchronizes and then synchronizes the synchronization pulses during synchronization.
Seuraavassa selitetään keksintöä lähemmin oheisessa piirustuksessa esitettyyn suoritusesimerkkiin liittyen.The invention will now be described in more detail with reference to an exemplary embodiment shown in the accompanying drawing.
Piirustuksessa esitetty lohkokaavio kuvaa PCM-vastaanottolaitteen synkro-nointikytkennän lohkokaaviota ilman niitä osia, jotka ovat tarpeen PCM-PAM-muu-tosta ja bittitahtisynkronointia varten.The block diagram shown in the drawing illustrates a block diagram of the synchronization circuit of a PCM receiving device without the parts necessary for PCM-PAM conversion and bit rate synchronization.
Synkronisana annetaan liitännästä PCM bittitahdeilla BT siirtorekisteriin SR. Esillä olevassa tapauksessa on käytetty synkronisanaa 0011011. Siirtorekis-terikennojen informaatioulostulot on kytketty JA-veräjään U ja vastaavasti informaatio otetaan ulos synkronisanan bittiaseman mukaan kennojen suorista ulostuloista Q tai invertoivista ulostuloista Q, niin että oikealla synkronisanalla JA-verä-jän U kaikkiin sisäänmenoihin tulee informaatio 1. Sinä aikana, jolloin synkronisana syötetään, antaa siten JA-veräjä U informaation 1 synkronipulssina.The synchronous word is given from the interface PCM in bit rates BT to the shift register SR. In the present case, the synchronous word 0011011 is used. The information outputs of the shift register cells are connected to the AND gate U, and the information is extracted from the direct outputs Q or inverting outputs Q of the cells according to the bit position of the synchronous word, so that the right synchronous word U enters all inputs. At the time when the synchronous word is input, the AND gate U thus provides information 1 as a synchronous pulse.
Synkronointikytkentä muodostuu porttiportaasta S3 synkronointipulssien kytkemiseksi synkronoivaan tahtikeskukseen TZ. Porttiportaan S3 ohjaus tapahtuu kak-siasentoisella (bistabiililla) kytkennällä BS, jota vuorostaan kytketään ensimmäisellä ohjauslaitteella S1, Z1 ja toisella ohjauslaitteella S2, Z2. Molemmat ohjauslaitteet muodostuvat porttiportaasta S1 vast. S2 ja laskimesta Z1 vast. Z2. Porttiporrasta S1 vast. S2 ohjataan tahtikeskuksen TZ pulsseilla ja tämä porras johtaa informaation JA-veräjästä U laskimeen Z1 vast. Z2. Tahtikeskuksen TZ tehtävänä on kytkeä eteenpäin kanavajakajaa KV, joka puolestaan johtaa dekoodatun PCM-tiedon pulssiamplitudimodulaation PAM muodossa yksityisiin kanaviin K.The synchronization circuit consists of a port stage S3 for connecting synchronization pulses to the synchronizing synchronous center TZ. The gate stage S3 is controlled by a two-position (bistable) connection BS, which in turn is connected by the first control device S1, Z1 and the second control device S2, Z2. Both control devices consist of gate stage S1 resp. S2 and from counter Z1 resp. Z2. From port stage S1 resp. S2 is controlled by pulses of the synchronous center TZ and this stage conducts information from the AND gate U to the counter Z1 resp. Z2. The task of the synchronous center TZ is to switch forward the channel divider KV, which in turn conducts the pulse amplitude modulation PAM of the decoded PCM information in the form of private channels K.
Käyttöönotettaessa alkaa tahtikeskus TZ toimia, koska kuitenkaan ei ole olemassa mitään synkronismia, ei mitjään synkronipulsseja saavu porttiportaan S1 3 57329 kautta laskimeen Z1, minkä johdosta tämän laskimen kaikkiin laskinportaisiin tulee kirjoitetuksi sama looginen informaatio 0. Laskimen ylivuotaessa tulee viimeisestä laskinportaasta johdetuksi informaatio 0 kaksiasentoiseen kytkentään BS ja tämä vuorostaan kytkee portaan S3 johtavaksi ja tästä alkaen saapuvat kaikki synkronointipulssit tahtikeskukseen TZ, joka ensimmäiseksi osuvalla synkronointi-pulssilla kytketään annettuun alkutilaan.When commissioning, the synchronous center TZ starts to operate, however, because there is no synchronism, no synchronous pulses are received via gate stage S1 3 57329 to counter Z1, as a result of which the same logical information is written to all counter stages of this calculator 0. When the counter overflows, information is derived from the last counter stage and this in turn switches stage S3 to conduct and from now on all the synchronization pulses arrive at the synchronization center TZ, which is switched to a given initial state by the first hit synchronization pulse.
Porttiportaalla S2 ja laskimella Z2 valvotaan synkronismia synkronointi-pulssin ja tahtikeskuksesta TZ periodisesti annetun pulssin ajallisen yhteenosu-misen sarjassa ja synkronointipulssi johdetaan laskimeen Z2. Laskimessa Z2 tulevat siten lasketuiksi loogisen informaation 1 pulssit ja laskimen TZ viimeinen porras ylitulviessaan kääntää kaksiasentoisen kytkennän BS takaisin ja tekee siten port-tiportaan S3 johtamattomaksi seuraaville synkronointipulsseille.The gate stage S2 and the counter Z2 monitor the synchronism in a series of temporal coincidences of the synchronization pulse and the pulse periodically given from the synchronous center TZ, and the synchronization pulse is applied to the counter Z2. In the counter Z2, the pulses of the logical information 1 are thus counted, and the last stage of the counter TZ, when overflowing, reverses the two-position switching BS and thus makes the gate stage S3 non-conductive for the following synchronization pulses.
Claims (3)
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CH438371 | 1971-03-24 | ||
CH438371A CH522982A (en) | 1971-03-24 | 1971-03-24 | Method and device for synchronization of the receiving-side channel distributor in PCM time division multiplex systems |
Publications (2)
Publication Number | Publication Date |
---|---|
FI57329B FI57329B (en) | 1980-03-31 |
FI57329C true FI57329C (en) | 1983-05-02 |
Family
ID=4275085
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FI818/72A FI57329C (en) | 1971-03-24 | 1972-03-23 | ANGLE SYNCHRONIZATION OF MOTOR EQUIPMENT CHANNELS IN PCM-TIDMULTIPLEXANLAEGGNINGAR |
Country Status (10)
Country | Link |
---|---|
CH (1) | CH522982A (en) |
DE (1) | DE2206969C3 (en) |
DK (1) | DK140039B (en) |
FI (1) | FI57329C (en) |
FR (1) | FR2131419A5 (en) |
IL (1) | IL39045A (en) |
IT (1) | IT950477B (en) |
NL (1) | NL7203897A (en) |
NO (1) | NO132124C (en) |
SE (1) | SE383596B (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3843893A (en) * | 1973-07-20 | 1974-10-22 | Hewlett Packard Co | Logical synchronization of test instruments |
US4232197A (en) * | 1978-08-25 | 1980-11-04 | Bell Telephone Laboratories, Incorporated | Processor for a TDMA burst modem |
-
1971
- 1971-03-24 CH CH438371A patent/CH522982A/en not_active IP Right Cessation
-
1972
- 1972-02-14 DE DE2206969A patent/DE2206969C3/en not_active Expired
- 1972-03-10 FR FR7208521A patent/FR2131419A5/fr not_active Expired
- 1972-03-21 NO NO921/72A patent/NO132124C/no unknown
- 1972-03-21 IL IL39045A patent/IL39045A/en unknown
- 1972-03-22 IT IT22231/72A patent/IT950477B/en active
- 1972-03-23 FI FI818/72A patent/FI57329C/en active
- 1972-03-23 SE SE7203764A patent/SE383596B/en unknown
- 1972-03-23 DK DK137672AA patent/DK140039B/en not_active IP Right Cessation
- 1972-03-23 NL NL7203897A patent/NL7203897A/xx unknown
Also Published As
Publication number | Publication date |
---|---|
DE2206969A1 (en) | 1972-09-28 |
IL39045A (en) | 1975-02-10 |
SE383596B (en) | 1976-03-15 |
DK140039C (en) | 1979-11-05 |
CH522982A (en) | 1972-05-15 |
DE2206969C3 (en) | 1974-03-21 |
IT950477B (en) | 1973-06-20 |
FR2131419A5 (en) | 1972-11-10 |
IL39045A0 (en) | 1972-05-30 |
DE2206969B2 (en) | 1973-08-16 |
NL7203897A (en) | 1972-09-26 |
NO132124B (en) | 1975-06-09 |
FI57329B (en) | 1980-03-31 |
DK140039B (en) | 1979-06-05 |
NO132124C (en) | 1975-09-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4891808A (en) | Self-synchronizing multiplexer | |
US3588707A (en) | Variable delay circuit | |
IL36446A (en) | Time divison multiplex data transmission system | |
GB1453790A (en) | Device for automatically searching for the frame synchronising words of a time division multiplex frame | |
GB1047639A (en) | Improvements in or relating to time division transmission systems | |
US3987250A (en) | Data transmission network with independent frame phase | |
US2527650A (en) | Synchronization of pulse transmission systems | |
FI57329C (en) | ANGLE SYNCHRONIZATION OF MOTOR EQUIPMENT CHANNELS IN PCM-TIDMULTIPLEXANLAEGGNINGAR | |
GB1031686A (en) | A synchronising device for a pulse code transmission system | |
GB967391A (en) | Improvements in or relating to synchronous pulse communication systems | |
US3306979A (en) | Pulse code modulation systems | |
GB1485876A (en) | Time division multiplex transmission system | |
GB1301206A (en) | A system of time-division multiplex transmission via communications satellites | |
US3787628A (en) | Communication system for the transmission of information between two terminal stations by pulse code modulation | |
US3652799A (en) | Frame synchronization system | |
US2527649A (en) | Synchronization of pulse transmission systems | |
GB1184108A (en) | Improvements in or relating to Communication Systems | |
GB1334000A (en) | Multiplex signalling | |
GB1161993A (en) | Improvements in or relating to PCM Systems | |
GB1337143A (en) | Time division multiple access communication systesm | |
GB964901A (en) | A synchronising system for a time division multiplex pulse code modulation system | |
GB1246879A (en) | Improvements in or relating to digital signal multiplexing systems | |
GB1118305A (en) | Improvements in or relating to multiplexing communication systems | |
SU1352662A1 (en) | Device for retrieval by delay of combination pseudorandom sequences | |
SU879813A1 (en) | Device for receiving phase-manipulated pseudorandom signals |