FI105428B - Förfarande för att korrigera fel av parallel A/D-omvandling, en korrektor och en parallell A/D-omvandlare - Google Patents
Förfarande för att korrigera fel av parallel A/D-omvandling, en korrektor och en parallell A/D-omvandlare Download PDFInfo
- Publication number
- FI105428B FI105428B FI981059A FI981059A FI105428B FI 105428 B FI105428 B FI 105428B FI 981059 A FI981059 A FI 981059A FI 981059 A FI981059 A FI 981059A FI 105428 B FI105428 B FI 105428B
- Authority
- FI
- Finland
- Prior art keywords
- error
- state
- comparators
- neural network
- parallel
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M1/08—Continuously compensating for, or preventing, undesired influence of physical parameters of noise
- H03M1/0809—Continuously compensating for, or preventing, undesired influence of physical parameters of noise of bubble errors, i.e. irregularities in thermometer codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/36—Analogue value compared with reference values simultaneously only, i.e. parallel type
- H03M1/361—Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type
- H03M1/362—Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type the reference values being generated by a resistive voltage divider
- H03M1/365—Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type the reference values being generated by a resistive voltage divider the voltage divider being a single resistor string
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Claims (11)
1. Förfarande för att konrigera ett fel i en analog/digitalomvandling av parallell-typ, varvid felet förorsakas av osäkerhet vid avläsning av tillständet hos omvandla-rens parallella komparatorer förorsakad av ett icke-idealiskt tillständ, säsom osynk- 5 roniserad spärming av tillständet, kännetecknat av att felet korrigeras med ett icke-lineärt cellulärt neuralnät.
2. Förfarande enligt patentkrav 1, kännetecknat av att felet korrigeras genom att uppskatta den verkliga nivän av fenomenet som skall jämföras med komparatom sä att det tillständ som motsvarar riktig avläsning av felaktigt avlästa komparatorer 10 uppskattas.
3. Förfarande enligt patentkrav 1 eller 2, kännetecknat av att det cellulära neu-ralnätets egenskaper som korrigerar omvandlingsfelet kan ändras genom programmering.
4. Förfarande enligt patentkrav 1 eller 2, kännetecknat av att det cellulära neu-15 ralnätets egenskaper som korrigerar omvandlingsfelet kan ändras genom att reglera omgivningens storlek. • »1 f I
, » « · : 5. Förfarande enligt patentkrav 4, kännetecknat av att en koppling av 2-omgiv- • · · ’••V ning används bland 1-dimensioner.
• · · ' 6. Förfarande enligt patentkrav 1, 2, 3, 4 eller 5, kännetecknat av att de felaktiga • · · ’ 20 beslut som förorsakats av osäkerhet vid avläsning av tillständet hos komparatorema '·1 ; korrigeras i tre steg sä att · · · - först (1, 2, 3) korrigeras smä fel i en komparators beslut, ··· • · » • · · - för det andra (4, 5, 6) korrigeras tvä komparatorers fel, och • · . - för det tredje (7, 8, 9, 10) fortsätts korrigeringen av tvä komparatorers fel, · « • M 25 varvid den gemensamma effekten av det andra (4, 5, 6) och det tredje (7, 8, 9, 10) steget korrigerar även situationer där beslutet av avläsning av tillständet hos tre an-gränsande komparatorer felaktigt är noll. 105428 12
7. Korrektor (IC6) för att korrigera ett fel hos en analog/digitalomvandlare av pa-rallelltyp, varvid omvandlaren innefattar parallella komparatorer (IC1, IC2, IC3, IC4) vid vilka avläsning av jämförelsetillständet ger ett osäkerhetsfel säsom osynk-roniserad spärming av tillständet, kännetecknad av att korrektom (IC6) innefattar 5 ett cellulärt neuralnät för att minska ett fel förorsakat av osäkerhet vid avläsning av tillständet hos enskilda komparatorer (IC1, IC2, IC3, IC4) genom att uppskatta det verkliga jämförelseresultatet utgäende frän tillständet hos den cell (14) som mot-svarar komparatom (IC1, IC2, IC3, IC4) och hos cellens omgivning (12, 13, 15, 16, 18).
8. Korrektor enligt patentkrav 6, kännetecknad av att det cellulära neuralnätet (11, 12, 13, 14, 15, 16, 17, 18) är endimensionellt.
9. Korrektor enligt patentkrav 6 eller 7, kännetecknad av att det cellulära neural-nätets celler (11, 12, 13, 14, 15, 16, 17) fungerar enligt strömsummeringsprincipen.
10. Korrektor enligt patentkrav 6, 7 eller 8, kännetecknad av att det cellulära neu-15 ralnätets omgivning (18) har en radie pä tvä celler (12, 13; 15, 16).
11. Parallell-A/D-omvandlare innefattande en korrektor (IC6) för att korrigera ett ;'l'; fel i en analog/digital-omvandlare av parallelltyp, varvid omvandlaren innefattar pa- : rallella komparatorer (IC1, IC2, IC3, IC4) vid vilka avläsning av jämförelsetillstän- • · · det ger ett osäkerhetsfel säsom osynkroniserad spärming av tillständet, känneteck-20 nad av att korrektom (IC6) innefattar ett cellulärt neuralnät (11-18) för att minska ett fel förorsakat av osäkerhet vid avläsning av tillständet hos enskilda komparatorer · « (IC1, IC2, IC3, IC4) genom att uppskatta det verkliga jämförelsresultatet utgäende frän tillständet hos den cell (14) som motsvarar komparatom och hos cellens omgivning (12, 13, 15, 16, 18). • · · • · · • · · • · · • · · • · · « 1 ·
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FI981059A FI105428B (sv) | 1998-05-13 | 1998-05-13 | Förfarande för att korrigera fel av parallel A/D-omvandling, en korrektor och en parallell A/D-omvandlare |
EP99660077A EP0957585A3 (en) | 1998-05-13 | 1999-05-12 | Method for correcting errors in parallel A/D conversion, corrector and parallel A/D converter |
US09/310,640 US6453309B1 (en) | 1998-05-13 | 1999-05-12 | Method for correcting errors in parallel A/D conversion, corrector and parallel A/D converter |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FI981059A FI105428B (sv) | 1998-05-13 | 1998-05-13 | Förfarande för att korrigera fel av parallel A/D-omvandling, en korrektor och en parallell A/D-omvandlare |
FI981059 | 1998-05-13 |
Publications (3)
Publication Number | Publication Date |
---|---|
FI981059A0 FI981059A0 (sv) | 1998-05-13 |
FI981059A FI981059A (sv) | 1999-11-14 |
FI105428B true FI105428B (sv) | 2000-08-15 |
Family
ID=8551713
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FI981059A FI105428B (sv) | 1998-05-13 | 1998-05-13 | Förfarande för att korrigera fel av parallel A/D-omvandling, en korrektor och en parallell A/D-omvandlare |
Country Status (3)
Country | Link |
---|---|
US (1) | US6453309B1 (sv) |
EP (1) | EP0957585A3 (sv) |
FI (1) | FI105428B (sv) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6567028B2 (en) * | 2001-10-12 | 2003-05-20 | Micron Technology, Inc. | Reference voltage stabilization in CMOS sensors |
DE60322445D1 (de) * | 2002-05-27 | 2008-09-04 | Fujitsu Ltd | A/D Wandler-Vorspannungsstromschaltkreis |
CN101582696B (zh) * | 2009-06-22 | 2012-06-27 | 中国电子科技集团公司第二十四研究所 | 用于流水线a/d转换器的单冗余位数字校正方法 |
WO2018098257A1 (en) | 2016-11-22 | 2018-05-31 | Washington University | Large-scale networks of growth transform neurons |
US11101810B1 (en) | 2020-07-20 | 2021-08-24 | Nxp B.V. | Training a machine learning system for ADC compensation |
CN112187266B (zh) * | 2020-09-29 | 2024-03-08 | 中国电子科技集团公司第三十六研究所 | 一种模数转换器的非线性校正方法、装置及电子设备 |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1988010474A1 (en) * | 1987-06-18 | 1988-12-29 | University Of West Virginia | State analog neural network and method of implementing same |
US4962342A (en) * | 1989-05-04 | 1990-10-09 | Synaptics, Inc. | Dynamic synapse for neural network |
US5140670A (en) * | 1989-10-05 | 1992-08-18 | Regents Of The University Of California | Cellular neural network |
US5012246A (en) * | 1990-01-31 | 1991-04-30 | International Business Machines Corporation | BiCMOS analog-to-digital converter with minimized metastability |
EP0461902B1 (en) * | 1990-06-14 | 1998-12-23 | Canon Kabushiki Kaisha | Neural network |
FI86120C (sv) | 1990-07-02 | 1992-07-10 | Nokia Mobile Phones Ltd | A/D- eller D/A-omvandlare, A/D- och D/A-omvandlarsystem samt kalibreri ngsförfarande för dessa |
US5018184A (en) * | 1990-07-03 | 1991-05-21 | At&T Bell Laboratories | Automated channel test unit |
FI88980C (sv) | 1991-01-09 | 1993-07-26 | Nokia Mobile Phones Ltd | Sigma-delta-modulator för D/A-omvandlare |
JP2868640B2 (ja) * | 1991-02-26 | 1999-03-10 | 株式会社東芝 | ニューラル・ネットワークを用いた信号処理装置 |
FI88765C (sv) | 1991-04-09 | 1993-06-28 | Nokia Mobile Phones Ltd | Förfarande och arrangemang för stabilering av en högre grads sigma-del ta-modulator |
CA2040903C (en) * | 1991-04-22 | 2003-10-07 | John G. Sutherland | Neural networks |
GB9113553D0 (en) * | 1991-06-21 | 1991-08-14 | Univ London | Neural network architecture |
FI95853C (sv) * | 1991-11-08 | 1996-03-25 | Nokia Mobile Phones Ltd | Förfarande för att avlägsna verkan av offset-spänningsvariationer på utspänningen hos en D/A-omvandlare |
US5355528A (en) * | 1992-10-13 | 1994-10-11 | The Regents Of The University Of California | Reprogrammable CNN and supercomputer |
WO1995006288A2 (en) * | 1993-08-26 | 1995-03-02 | The Regents Of The University Of California | Cnn bionic eye or other topographic sensory organs or combinations of same |
FI107855B (sv) * | 1993-09-10 | 2001-10-15 | Nokia Mobile Phones Ltd | Demodulering av mf-signal med sigma-delta-konverter |
JPH0784974A (ja) * | 1993-09-16 | 1995-03-31 | Nissan Motor Co Ltd | リカレント・ニューラルネットワーク |
FI96811C (sv) | 1993-11-30 | 1996-08-26 | Nokia Mobile Phones Ltd | Förfarande och kretsanordning för kompensering av DC-offsetspänningen i en D/A-omvandlare |
FI98020C (sv) * | 1995-06-06 | 1997-03-25 | Nokia Mobile Phones Ltd | Moduleringsförfarande och modulator för en digital signal |
US5764858A (en) * | 1995-09-14 | 1998-06-09 | University Of Southern California | One-dimensional signal processor with optimized solution capability |
FI101027B (sv) * | 1996-01-05 | 1998-03-31 | Nokia Mobile Phones Ltd | Multiplexerad signalkonvertering |
-
1998
- 1998-05-13 FI FI981059A patent/FI105428B/sv not_active IP Right Cessation
-
1999
- 1999-05-12 EP EP99660077A patent/EP0957585A3/en not_active Withdrawn
- 1999-05-12 US US09/310,640 patent/US6453309B1/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
FI981059A (sv) | 1999-11-14 |
US6453309B1 (en) | 2002-09-17 |
FI981059A0 (sv) | 1998-05-13 |
EP0957585A2 (en) | 1999-11-17 |
EP0957585A3 (en) | 2003-01-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103227642B (zh) | 逐次逼近寄存器模数转换器 | |
CN101523727B (zh) | 用于改善模数转换器的动态非线性的方法、以及具有改善的动态非线性的模数转换器 | |
US6674381B1 (en) | Methods and apparatus for tone reduction in sigma delta modulators | |
US5297066A (en) | Digital circuit simulation of analog/digital circuits | |
US9413374B2 (en) | Method and apparatus for calibrating comparator offset of successive-approximation-register analog-to-digital converter | |
US6169502B1 (en) | Pipelined analog-to-digital converter (ADC) systems, methods, and computer program products | |
KR20070106508A (ko) | 예측가능한 아날로그-디지털 변환기 및 이를 이용한 방법 | |
CN1748362A (zh) | 用于临界、连续时间应用的自调零 | |
FI105428B (sv) | Förfarande för att korrigera fel av parallel A/D-omvandling, en korrektor och en parallell A/D-omvandlare | |
CN112383308A (zh) | 一种基于lms算法逐次逼近式模拟数字转换器校准方法 | |
US6590518B1 (en) | Apparatus and method for an improved subranging ADC architecture using ladder-flip bussing | |
US6304204B1 (en) | Error correction architecture for pipeline analog to digital converters | |
CN110649924A (zh) | 一种逐次逼近型模数转换器的数字自校准装置及方法 | |
SE520277C2 (sv) | Införande av kalibreringssekvens hos en A/D-omvandlare | |
EP0257878B1 (en) | D/A converter | |
KR100522379B1 (ko) | 아날로그 대 디지털 변환기 및 아날로그 신호를 디지털신호로 변환하는 방법 | |
EP1114515B1 (en) | Analog to digital conversion | |
US6198421B1 (en) | Neural-flash analog-to-digital converter using weighted current similation | |
JPH10209870A (ja) | A/dコンバート方法 | |
WO2004086628A1 (ja) | エンコーダ回路及びa/d変換回路 | |
CN109687870B (zh) | 电荷重分配型saradc电容失配校正方法及系统 | |
CN116505946B (zh) | Sar adc的模拟域校准方法、装置及sar adc | |
Bruce et al. | Small Area, High Accuracy Sub-Radix Resistive Current Mode Digital-To-Analog Converter with Novel Calibration Algorithm | |
Panicacci et al. | Progress in voltage and current mode on-chip analog-to-digital converters for CMOS image sensors | |
KR100787078B1 (ko) | 인코더 회로 및 a/d 변환 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MA | Patent expired |