DE4222474A1 - Montageeinheit für Mehrlagenhybrid mit Leistungsbauelementen - Google Patents
Montageeinheit für Mehrlagenhybrid mit LeistungsbauelementenInfo
- Publication number
- DE4222474A1 DE4222474A1 DE4222474A DE4222474A DE4222474A1 DE 4222474 A1 DE4222474 A1 DE 4222474A1 DE 4222474 A DE4222474 A DE 4222474A DE 4222474 A DE4222474 A DE 4222474A DE 4222474 A1 DE4222474 A1 DE 4222474A1
- Authority
- DE
- Germany
- Prior art keywords
- copper foil
- carrier plate
- ceramic
- unit according
- mounting unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims abstract description 37
- 239000011889 copper foil Substances 0.000 claims abstract description 22
- 239000000919 ceramic Substances 0.000 claims abstract description 21
- 239000004065 semiconductor Substances 0.000 claims abstract description 9
- 238000010276 construction Methods 0.000 claims description 5
- 230000017525 heat dissipation Effects 0.000 abstract description 2
- 239000000853 adhesive Substances 0.000 description 5
- 230000001070 adhesive effect Effects 0.000 description 5
- 230000008901 benefit Effects 0.000 description 5
- 229910052802 copper Inorganic materials 0.000 description 5
- 239000010949 copper Substances 0.000 description 5
- 239000004020 conductor Substances 0.000 description 2
- 238000001816 cooling Methods 0.000 description 2
- 230000006978 adaptation Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000009795 derivation Methods 0.000 description 1
- 239000011888 foil Substances 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 238000005476 soldering Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0201—Thermal arrangements, e.g. for cooling, heating or preventing overheating
- H05K1/0203—Cooling of mounted components
- H05K1/021—Components thermally connected to metal substrates or heat-sinks by insert mounting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/14—Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
- H01L23/142—Metallic substrates having insulating layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
- H01L23/3677—Wire-like or pin-like cooling fins or heat sinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/373—Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
- H01L23/3735—Laminates or multilayers, e.g. direct bond copper ceramic substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49833—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the chip support structure consisting of a plurality of insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of semiconductor or other solid state devices
- H01L25/16—Assemblies consisting of a plurality of semiconductor or other solid state devices the devices being of types provided for in two or more different subclasses of H10B, H10D, H10F, H10H, H10K or H10N, e.g. forming hybrid circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45147—Copper (Cu) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
- H01L2224/48228—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item the bond pad being disposed in a recess of the surface of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L24/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00011—Not relevant to the scope of the group, the symbol of which is combined with the symbol of this group
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/0102—Calcium [Ca]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19041—Component type being a capacitor
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/03—Use of materials for the substrate
- H05K1/0306—Inorganic insulating substrates, e.g. ceramic, glass
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/14—Structural association of two or more printed circuits
- H05K1/141—One or more single auxiliary printed circuits mounted on a main printed circuit, e.g. modules, adapters
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
- H05K1/182—Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/03—Conductive materials
- H05K2201/0332—Structure of the conductor
- H05K2201/0335—Layered conductors or foils
- H05K2201/0355—Metal foils
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/03—Conductive materials
- H05K2201/0332—Structure of the conductor
- H05K2201/0388—Other aspects of conductors
- H05K2201/0394—Conductor crossing over a hole in the substrate or a gap between two separate substrate parts
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/04—Soldering or other types of metallurgic bonding
- H05K2203/049—Wire bonding
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/328—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by welding
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/4038—Through-connections; Vertical interconnect access [VIA] connections
- H05K3/4084—Through-connections; Vertical interconnect access [VIA] connections by deforming at least one of the conductive layers
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Ceramic Engineering (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
- Structure Of Printed Boards (AREA)
Description
Die Erfindung geht aus von einer Montageeinheit für einen Mehrlagen
hybrid nach der Gattung des Hauptanspruchs. Es sind bereits Mehrla
genhybride mit Leistungsbauelementen aus der DE-OS 40 31 733 be
kannt. Hier werden Mehrlagenhybride mit Leistungsbauelementen, spe
ziell IC′s, verwendet, wobei die Leistungsbauelemente beispielsweise
auf der Oberseite des Hybrids aufmontiert werden und deren Verlust
wärme über zum Teil aufwendige Konstruktionen mittels Kühlblech,
Kühlkörper oder Kühlfedern abgeleitet wird. Weiterhin ist daraus
bekannt, Leistungs-IC′s in Vertiefungen auf der Rückseite des Mehr
lagenhybrids beispielsweise so einzubringen, daß der Mehrlagenhybrid
mit seiner Rückseite ganzflächig auf einer Trägerplatte aufgebracht
werden kann. Hierbei kann an den Stellen, an denen ein Leistungs
bauelement rückseitig angebracht ist, ein Wärmestau entstehen, da
durch die Trägerplatte die entstehende Wärme nicht optimal abgelei
tet wird.
Die erfindungsgemäße Anordnung mit den kennzeichnenden Merkmalen des
Hauptanspruchs hat demgegenüber den Vorteil, daß eine direkte Wärme
ableitung über die Trägerplatte beispielsweise an eine Gehäusegrund
platte ermöglicht wird. Als weiterer Vorteil ist anzusehen, daß
durch die Montage der Leistungsbauelemente auf die Rückseite keine
metallgefüllten Kanäle (stacked Vias) benötigt werden, wodurch in
mehreren Leiterbahnebenen des Multilayerhybrids mehr Verdrahtungs
fläche zur Verfügung steht.
Durch die in den Unteransprüchen aufgeführten Maßnahmen sind vor
teilhafte Weiterbildungen und Verbesserungen des im Hauptanspruch
angegebenen Mehrlagenhybrids möglich. Besonders vorteilhaft ist,
eine beidseitig mit Kupfer beschichtete Keramikplatte zu verwenden
und mit Aussparungen zu versehen, so daß die Kupferfolie über diesen
Aussparungen gespannt ist und erst bei der Montage des Hybrids in
die entsprechenden Vertiefungen gedrückt wird. Somit ist eine exakte
Anpassung an die unterschiedlichen Chipdicken möglich. Ein weiterer
Vorteil ist, daß die Kupferfolie am Rande der Trägerplatte als über
stehender Anschlußkamm ausgebildet werden kann, wodurch dieser einer
seits über Bondverbindungen mit dem Hybrid und andererseits mit
einem Gehäusestecker verbunden werden kann. Letztendlich ist es mög
lich, die Kupferfolie auf dem Keramikträger entsprechend zu struk
turieren, so daß Verbindungen von verschiedenen Stellen des Mehr
lagenhybrids weg bzw. zuführbar sind. Hierbei ist es besonders
vorteilhaft, daß die Verbindungen entsprechend niederohmig
ausgebildet werden können. Ein analoger Aufbau ist auch mit einer
Trägerplatte möglich, die durch die Schichtfolge Keramik-Kupfer
folie-Keramik gekennzeichnet ist. Die Vertiefungen für IC′s bzw.
für Anschlußverbindungen zum Mehrlagenhybrid sind durch ent
sprechende Aussparungen in der Keramik gestaltbar.
Ausführungsbeispiele der Erfindung sind in der Zeichnung dargestellt
und in der nachfolgenden Beschreibung näher erläutert. Es zeigt
Fig. 1 die Trägerplatte mit Kupfer/Keramik/Kupfer-Schichtfolge,
Fig. 2 die Trägerplatte mit montiertem Mehrlagenhybrid und Fig. 3
eine montierte Trägerplatte mit Keramik/Kupfer/Keramik-Schichtfolge.
Die Fig. 1 zeigt die Trägerplatte 1, auf welcher ein Mehrlagen
hybrid aufmontiert wird. Diese Trägerplatte 1 besteht aus einer
Keramikplatte 2, die ca. 0,3 bis 2 mm dick ist. Diese Keramikplatte
2 ist beidseitig mit je einer Kupferfolie 3 beschichtet. Die Kera
mikplatte 2 kann Aussparungen 4 aufweisen, die dann von den Kupfer
folien 3 überspannt werden.
Fig. 2 zeigt die Trägerplatte 1 mit aufmontiertem Mehrlagenhybrid
5. Ein solcher Mehrlagenhybrid 5 besteht üblicherweise aus Keramik,
wobei verschiedene Bauteile, wie zum Beispiel Widerstände und Kon
densatoren in verschiedene Schichten eingebracht sind. Die Anschlüs
se des Mehrlagenhybrids 5 sind über Drähte 6 mit nicht dargestellten
Außenanschlüssen außerhalb des Mehrlagenhybrids oder mit entspre
chenden Leiterbahnen der strukturierten Kupferfolie 2 verbunden. Am
Mehrlagenhybrid 5 sind zwei Leistungs-Halbleiterbauelemente in
IC-Ausführung auf verschiedene Weise befestigt. So ist ein Lei
stungs-IC 7 auf die Oberseite des Mehrlagenhybrids aufgebracht und
mittels Bonddrähten 8 mit Leiterbahnen an der Oberseite des Mehr
lagenhybrids 5 kontaktiert. Zu deren Wärmeableitung an die Träger
platte 1 werden in den Mehrlagenhybrid mehrere Kanäle, sogenannte
stacked vias 9 eingebracht, die durch den gesamten Mehrlagenhybrid 5
hindurch von dem Leistungs-IC 7 bis zur Trägerplatte 1 führen. Die
hierbei relativ schlechte Wärmeableitung an die Trägerplatte wird
gemäß dem Stand der Technik durch die Montage von Leistungs-IC′s 10
auf die Rückseite des Mehrlagenhybrids 5 je nach Anforderung ver
bessert. Diese Leistungs-IC 10 können mit dem an sich bekannten Ver
fahren Flip-Chip-Löten (US-PS 3 517 279) am Mehrlagenhybrid 5
kontaktiert werden. Bei der Montage des Mehrlagenhybrids 5 auf die
Trägerplatte 1 werden nun erfindungsgemäß die auf der Rückseite des
Mehrlagenhybrids 5 montierten Leistungs-IC′s 10 so über die Aus
sparungen 4 der Keramikplatte 2 gebracht, daß sie die Kupferfolie 3
in die Aussparung 4 hineindrücken, so daß eine Vertiefung entsteht,
die genau der Chipdicke des Leistungs-IC′s 10 entspricht. Alternativ
können die Vertiefungen mit entsprechenden Werkzeugen vorgeprägt
werden. Die Leistungs-IC′s 10 sind über eine Wärmeleitpaste 11 an
die Kupferfolie 3 gekoppelt. Der Mehrlagenhybrid 5 ist mit einem
wärmeleitfähigem Kleber 12 an der Trägerplatte 1 befestigt. Damit
sind keine zusätzlichen Konstruktionen zum Ableiten der Wärme vom
Leistungs-IC 10 notwendig. Die am Leistungs-IC 10 entstehende Wärme
kann so direkt an die ihn umgebende Trägerplatte 1 weitergegeben und
von dort an die Gehäusegrundplatte eines Schaltgerätes oder der
gleichen weggeleitet werden.
Weiterhin ist es möglich, die überstehende Kupferfolie 3 als An
schlußkamm 3a auszubilden, so daß eine einfache Kontaktierung an die
Außenanschlüsse ohne zusätzliche Bonddrähte möglich ist.
Fig. 3 zeigt den Mehrlagenhybrid 5 auf einer Trägerplatte 1a mit
Keramik-Kupfer-Keramik-Schichtfolge, d. h. eine Kupferfolie 3 ist
beidseitig mit Keramik 2 beschichtet, wobei die Keramikdicke jeweils
entsprechend der IC-Dicke festgelegt wird. Der IC 10 ist hierbei
ebenfalls über eine Wärmeleitpaste 11 an die Kupferfolie 3 ange
koppelt, während der Mehrlagenhybrid 5 mit wärmeleitfähigem Kleber
12 auf die Trägerplatte geklebt ist. Die Kontaktierung des Mehr
lagenhybrids erfolgt über die Bonddrähte 6 und entsprechende
Kontakt-Aussparungen 13 an die Kupferfolie 3. Ebenso ist es aber
auch möglich den Bonddraht 6 an einen externen Kontakt z. B. einen
Stecker zu führen.
Der Kleber zum Befestigen des Mehrlagenhybrids kann auf die Träger
platte 1; 1a flächig aufgebracht werden, so daß - gemäß Fig.
3 - eine der Größe des Mehrlagenhybrids entsprechende Klebefläche
entsteht. Denkbar sind aber auch gemäß Fig. 2 lokal verteilte
Klebepunkte.
Claims (10)
1. Montageeinheit für Mehrlagenhybrid mit Halbleiter-Leistungsbau
elementen in IC-Ausführungen, welcher auf einer Trägerplatte befe
stigt ist, dadurch gekennzeichnet, daß die Trägerplatte (1) eine
beidseitig mit Kupferfolie (3) beschichtete Keramikplatte (2) ist.
2. Montageeinheit für Mehrlagenhybride mit Halbleiter-Leistungsbau
elementen in IC-Ausführungen, welcher auf einer Trägerplatte befe
stigt ist, dadurch gekennzeichnet, daß die Trägerplatte (1a) eine
beidseitig mit Keramik beschichtete Kupferfolie (3) ist.
3. Montageeinheit nach Anspruch 1 und 2, dadurch gekennzeichnet, daß
der Mehrlagenhybrid mit seinen auf der der Trägerplatte zugewandten
Seite angeordneten Halbleiter-Leistungsbauelementen (10) auf die
Trägerplatte (1) geklebt ist.
4. Montageeinheit nach Anspruch 1 und 2, dadurch gekennzeichnet, daß
der Mehrlagenhybrid (5) mit seinen auf der der Trägerplatte zuge
wandten Seite angeordneten Halbleiter-Leistungsbauelementen (10)
mittels Wärmeleitpaste (11) an die Trägerplatte (1) angekoppelt ist.
5. Mehrlagenhybrid nach Anspruch 1, dadurch gekennzeichnet, daß die
Keramikplatte (2) Aussparungen (4) aufweist, die mit Kupferfolie (3)
überspannt sind.
6. Montageeinheit nach Anspruch 1, dadurch gekennzeichnet, daß die
Keramikplatte (2) ca. 0,3 bis 2 mm dick ist.
7. Montageeinheit nach Anspruch 5, dadurch gekennzeichnet, daß die
Kupferfolie (3) nach der Montage durch die auf die Rückseite des
Mehrlagenhybrids (5) befestigten Leistungs-Halbleiterbauelemente
(10) in die Aussparungen gedrückt ist, so daß die Kupferfolie (3)
sich der Chipdicke des Leistungs-Halbleiterbauelementes (10) anpaßt.
8. Montageeinheit nach Anspruch 2, dadurch gekennzeichnet, daß die
Keramik Ausparungen aufweist, in die die Halbleitet-Leistungsbau
elemente (10) eingesetzt und über Bonddrähte (6) mit der Kupferfolie
(3) kontaktiert sind.
9. Montageeinheit nach einem der vorhergehenden Ansprüche, dadurch
gekennzeichnet, daß die Kupferfolie (3) eine Leiterbahnstrukturie
rung aufweist.
10. Montageeinheit nach einem der vorhergehenden Ansprüche, dadurch
gekennzeichnet, daß die Kupferfolie (3) als Kammanschluß (3a) nach
außen geführt ist.
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE4222474A DE4222474A1 (de) | 1992-07-09 | 1992-07-09 | Montageeinheit für Mehrlagenhybrid mit Leistungsbauelementen |
EP93912615A EP0649565B1 (de) | 1992-07-09 | 1993-06-24 | Montageeinheit für mehrlagenhybrid mit leistungsbauelementen |
JP50281294A JP3285864B2 (ja) | 1992-07-09 | 1993-06-24 | 電力素子を備えた多層ハイブリッド用の組立ユニット |
DE59309029T DE59309029D1 (de) | 1992-07-09 | 1993-06-24 | Montageeinheit für mehrlagenhybrid mit leistungsbauelementen |
US08/367,181 US5576934A (en) | 1992-07-09 | 1993-06-24 | Mounting unit for a multilayer hybrid circuit having power components including a copper coated ceramic center board |
PCT/DE1993/000548 WO1994001889A1 (de) | 1992-07-09 | 1993-06-24 | Montageeinheit für mehrlagenhybrid mit leistungsbauelementen |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE4222474A DE4222474A1 (de) | 1992-07-09 | 1992-07-09 | Montageeinheit für Mehrlagenhybrid mit Leistungsbauelementen |
Publications (1)
Publication Number | Publication Date |
---|---|
DE4222474A1 true DE4222474A1 (de) | 1994-01-13 |
Family
ID=6462783
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE4222474A Withdrawn DE4222474A1 (de) | 1992-07-09 | 1992-07-09 | Montageeinheit für Mehrlagenhybrid mit Leistungsbauelementen |
DE59309029T Expired - Fee Related DE59309029D1 (de) | 1992-07-09 | 1993-06-24 | Montageeinheit für mehrlagenhybrid mit leistungsbauelementen |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE59309029T Expired - Fee Related DE59309029D1 (de) | 1992-07-09 | 1993-06-24 | Montageeinheit für mehrlagenhybrid mit leistungsbauelementen |
Country Status (5)
Country | Link |
---|---|
US (1) | US5576934A (de) |
EP (1) | EP0649565B1 (de) |
JP (1) | JP3285864B2 (de) |
DE (2) | DE4222474A1 (de) |
WO (1) | WO1994001889A1 (de) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4444680A1 (de) * | 1994-12-15 | 1996-06-27 | Schulz Harder Juergen | Mehrfachsubstrat für elektrische Bauelemente, insbesondere für Leistungs-Bauelemente |
DE19520676A1 (de) * | 1995-06-07 | 1996-12-12 | Deutsche Telekom Ag | Hybridschaltung und Verfahren zur Herstellung derselben |
DE19629630A1 (de) * | 1996-07-23 | 1997-09-11 | Bosch Gmbh Robert | Steuergeräteanordnung mit einem elektrischen Anbaugerät |
EP0822595A2 (de) * | 1996-07-31 | 1998-02-04 | Taiyo Yuden Co., Ltd. | Hybrid-Modul |
WO1998015981A1 (en) * | 1996-10-10 | 1998-04-16 | Samsung Electronics Co., Ltd. | Microwave-frequency hybrid integrated circuit |
DE102004026210B4 (de) * | 2003-06-06 | 2009-08-13 | Fuji Electric Device Technology Co. Ltd. | Vorrichtung zur Erfassung einer physikalischen Größe und Gehäuse für eine Anordnung zur Messung einer physikalischen Größe |
US10615097B2 (en) | 2016-10-12 | 2020-04-07 | Infineon Technologies Ag | Chip carrier with electrically conductive layer extending beyond thermally conductive dielectric sheet |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6323549B1 (en) * | 1996-08-29 | 2001-11-27 | L. Pierre deRochemont | Ceramic composite wiring structures for semiconductor devices and method of manufacture |
JP2001507867A (ja) * | 1996-12-30 | 2001-06-12 | デロシェモント,エル.ピエール | 半導体装置用セラミックコンポジットワイヤ構造体及び製造方法 |
SE510861C2 (sv) * | 1997-07-11 | 1999-06-28 | Ericsson Telefon Ab L M | Anordning och förfarande i elektroniksystem |
DE19740330A1 (de) * | 1997-09-13 | 1999-03-25 | Bosch Gmbh Robert | Trägerplatte für Mikrohybridschaltungen |
US6147869A (en) * | 1997-11-24 | 2000-11-14 | International Rectifier Corp. | Adaptable planar module |
EP1018146B1 (de) * | 1998-05-28 | 2010-04-21 | DET International Holding Limited | Anordnung für elektrische Bauteile |
US6466454B1 (en) | 1999-05-18 | 2002-10-15 | Ascom Energy Systems Ag | Component transformer |
US5973923A (en) * | 1998-05-28 | 1999-10-26 | Jitaru; Ionel | Packaging power converters |
US6255899B1 (en) | 1999-09-01 | 2001-07-03 | International Business Machines Corporation | Method and apparatus for increasing interchip communications rates |
US6262481B1 (en) * | 2000-02-28 | 2001-07-17 | Harvatek Corporation | Folded heat sink for semiconductor device package |
DE10035399A1 (de) * | 2000-07-19 | 2002-01-31 | Alcatel Sa | Subträger, elektronische Baugruppe und Verfahren zur Herstellung derselben |
US6459586B1 (en) * | 2000-08-15 | 2002-10-01 | Galaxy Power, Inc. | Single board power supply with thermal conductors |
US6518868B1 (en) | 2000-08-15 | 2003-02-11 | Galaxy Power, Inc. | Thermally conducting inductors |
US6414847B1 (en) * | 2001-04-09 | 2002-07-02 | Agilent Technologies, Inc. | Integral dielectric heatspreader |
JP4311243B2 (ja) * | 2004-03-15 | 2009-08-12 | 株式会社デンソー | 電子機器 |
DE102004047182A1 (de) * | 2004-09-29 | 2006-03-30 | Robert Bosch Gmbh | Elektronisches Gerät mit einem mehrschichtigen Keramiksubstrat |
WO2008003549A1 (de) * | 2006-07-06 | 2008-01-10 | Continental Automotive Gmbh | Verfahren zum verkleben mindestens einer ersten platte und einer zweiten platte und verfahren zum herstellen einer leiterträgeranordnung |
US7561430B2 (en) * | 2007-04-30 | 2009-07-14 | Watlow Electric Manufacturing Company | Heat management system for a power switching device |
CN103035590A (zh) * | 2012-12-25 | 2013-04-10 | 浙江大学 | 一种igbt功率模块 |
KR20160050950A (ko) * | 2014-10-31 | 2016-05-11 | 현대모비스 주식회사 | 인덕터 방열 장치를 구비하는 dc-dc 컨버터 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE1627762B2 (de) * | 1966-09-17 | 1972-11-23 | Nippon Electric Co. Ltd., Tokio | Verfahren zur Herstellung einer Halbleitervorrichtung |
GB2111312A (en) * | 1981-11-04 | 1983-06-29 | Philips Electronic Associated | Substrates for electrical circuits |
US4563383A (en) * | 1984-03-30 | 1986-01-07 | General Electric Company | Direct bond copper ceramic substrate for electronic applications |
US4862323A (en) * | 1984-04-12 | 1989-08-29 | Olin Corporation | Chip carrier |
EP0322434B1 (de) * | 1987-07-03 | 1993-10-20 | DODUCO GMBH + Co Dr. Eugen DÀ¼rrwächter | Flacher körper, insbesondere zur verwendung als wärmesenke für elektronische leistungsbauelemente |
USH650H (en) * | 1988-04-14 | 1989-07-04 | The United States Of America As Represented By The United States Department Of Energy | Double sided circuit board and a method for its manufacture |
US5055967A (en) * | 1988-10-26 | 1991-10-08 | Texas Instruments Incorporated | Substrate for an electrical circuit system and a circuit system using that substrate |
JPH03211757A (ja) * | 1989-12-21 | 1991-09-17 | General Electric Co <Ge> | 気密封じの物体 |
EP0434264B1 (de) * | 1989-12-22 | 1994-10-12 | Westinghouse Electric Corporation | Gehäuse für Leistungshalbleiterbauelemente |
JPH079966B2 (ja) * | 1990-07-31 | 1995-02-01 | 三洋電機株式会社 | 混成集積回路の製造方法 |
DE4031733A1 (de) * | 1990-10-06 | 1992-04-09 | Bosch Gmbh Robert | Mehrlagenhybride mit leistungsbauelementen |
US5151769A (en) * | 1991-04-04 | 1992-09-29 | General Electric Company | Optically patterned RF shield for an integrated circuit chip for analog and/or digital operation at microwave frequencies |
-
1992
- 1992-07-09 DE DE4222474A patent/DE4222474A1/de not_active Withdrawn
-
1993
- 1993-06-24 DE DE59309029T patent/DE59309029D1/de not_active Expired - Fee Related
- 1993-06-24 JP JP50281294A patent/JP3285864B2/ja not_active Expired - Fee Related
- 1993-06-24 EP EP93912615A patent/EP0649565B1/de not_active Expired - Lifetime
- 1993-06-24 WO PCT/DE1993/000548 patent/WO1994001889A1/de active IP Right Grant
- 1993-06-24 US US08/367,181 patent/US5576934A/en not_active Expired - Fee Related
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4444680A1 (de) * | 1994-12-15 | 1996-06-27 | Schulz Harder Juergen | Mehrfachsubstrat für elektrische Bauelemente, insbesondere für Leistungs-Bauelemente |
DE19520676A1 (de) * | 1995-06-07 | 1996-12-12 | Deutsche Telekom Ag | Hybridschaltung und Verfahren zur Herstellung derselben |
DE19629630A1 (de) * | 1996-07-23 | 1997-09-11 | Bosch Gmbh Robert | Steuergeräteanordnung mit einem elektrischen Anbaugerät |
EP0822595A2 (de) * | 1996-07-31 | 1998-02-04 | Taiyo Yuden Co., Ltd. | Hybrid-Modul |
EP0822595A3 (de) * | 1996-07-31 | 1999-03-03 | Taiyo Yuden Co., Ltd. | Hybrid-Modul |
WO1998015981A1 (en) * | 1996-10-10 | 1998-04-16 | Samsung Electronics Co., Ltd. | Microwave-frequency hybrid integrated circuit |
DE102004026210B4 (de) * | 2003-06-06 | 2009-08-13 | Fuji Electric Device Technology Co. Ltd. | Vorrichtung zur Erfassung einer physikalischen Größe und Gehäuse für eine Anordnung zur Messung einer physikalischen Größe |
US10615097B2 (en) | 2016-10-12 | 2020-04-07 | Infineon Technologies Ag | Chip carrier with electrically conductive layer extending beyond thermally conductive dielectric sheet |
Also Published As
Publication number | Publication date |
---|---|
JPH07508858A (ja) | 1995-09-28 |
JP3285864B2 (ja) | 2002-05-27 |
US5576934A (en) | 1996-11-19 |
DE59309029D1 (de) | 1998-11-05 |
EP0649565B1 (de) | 1998-09-30 |
EP0649565A1 (de) | 1995-04-26 |
WO1994001889A1 (de) | 1994-01-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0649565B1 (de) | Montageeinheit für mehrlagenhybrid mit leistungsbauelementen | |
EP1255299B1 (de) | Leistungshalbleitermodul in Druckkontaktierung | |
EP0855090B1 (de) | Multichipmodul | |
EP0931346B1 (de) | Mikroelektronisches bauteil in sandwich-bauweise | |
EP1351302B1 (de) | Leistungshalbleitermodul | |
DE10306643B4 (de) | Anordnung in Druckkontaktierung mit einem Leistungshalbleitermodul | |
DE19700963C2 (de) | Verfahren zur Herstellung eines Leistungsmoduls mit einer aktive Halbleiterbauelemente und passive Halbleiterbauelemente aufweisenden Schaltungsanordnung | |
DE69507370T2 (de) | Leiterplattenanordnung | |
EP0935818B1 (de) | Elektronisches steuergerät | |
US6657866B2 (en) | Electronics assembly with improved heatsink configuration | |
DE10214363A1 (de) | Kühlanordnung und Elektrogerät mit einer Kühlanordnung | |
DE19722357C1 (de) | Steuergerät | |
DE19859739A1 (de) | Kühlvorrichtung, insbesondere zur Verwendung in einem elektronischen Steuergerät | |
WO1992006496A1 (de) | Mehrlagenhybride mit leistungsbauelementen | |
DE3444699C2 (de) | ||
DE102004018471B4 (de) | Leistungshalbleiterschaltung und Verfahren zum Herstellen einer Leistungshalbleiterschaltung | |
EP1309998B1 (de) | Verfahren zur elektrischen verbindung eines halbleiterbauelements mit einer elektrischen baugruppe | |
WO2007045112A1 (de) | Leistungsgehäuse für halbleiterchips und deren anordnung zur wärmeabfuhr | |
DE10134187B4 (de) | Kühleinrichtung für Halbleitermodule | |
DE19609929A1 (de) | Leistungshalbleitermodul | |
WO2007080027A1 (de) | Anordnung zur kühlung von leistungsbauelementen auf leiterplatten und verfahren zur herstellung derselben | |
DE19735074A1 (de) | Leistungsmodul | |
DE4103486A1 (de) | Anordnung zur kuehlung waermeerzeugender bauelemente | |
DE19721935C1 (de) | Chipträgeranordnung | |
DD248907A1 (de) | Bauelementetraegerplatte zur montage von halbleiterchips im scheibenverband |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8110 | Request for examination paragraph 44 | ||
8139 | Disposal/non-payment of the annual fee |