DE2217392B2 - Detektor zum erkennen eines bestimmten binaeren wortes in einer signalfolge - Google Patents
Detektor zum erkennen eines bestimmten binaeren wortes in einer signalfolgeInfo
- Publication number
- DE2217392B2 DE2217392B2 DE19722217392 DE2217392A DE2217392B2 DE 2217392 B2 DE2217392 B2 DE 2217392B2 DE 19722217392 DE19722217392 DE 19722217392 DE 2217392 A DE2217392 A DE 2217392A DE 2217392 B2 DE2217392 B2 DE 2217392B2
- Authority
- DE
- Germany
- Prior art keywords
- shift register
- word
- clock pulses
- signal
- binary
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 108010076504 Protein Sorting Signals Proteins 0.000 title claims description 27
- 238000001514 detection method Methods 0.000 description 7
- 230000001360 synchronised effect Effects 0.000 description 7
- 238000005070 sampling Methods 0.000 description 6
- 125000004122 cyclic group Chemical group 0.000 description 5
- 230000007704 transition Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 230000001960 triggered effect Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- 238000005562 fading Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W88/00—Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
- H04W88/02—Terminal devices
- H04W88/022—Selective call receivers
- H04W88/025—Selective call decoders
- H04W88/026—Selective call decoders using digital address codes
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F17/00—Digital computing or data processing equipment or methods, specially adapted for specific functions
- G06F17/10—Complex mathematical operations
- G06F17/15—Correlation function computation including computation of convolution operations
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/041—Speed or phase control by synchronisation signals using special codes as synchronising signal
- H04L7/042—Detectors therefor, e.g. correlators, state machines
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Optimization (AREA)
- Mathematical Physics (AREA)
- Theoretical Computer Science (AREA)
- Signal Processing (AREA)
- Mathematical Analysis (AREA)
- Computer Networks & Wireless Communication (AREA)
- Pure & Applied Mathematics (AREA)
- Computational Mathematics (AREA)
- Data Mining & Analysis (AREA)
- Algebra (AREA)
- Databases & Information Systems (AREA)
- Software Systems (AREA)
- General Engineering & Computer Science (AREA)
- Computing Systems (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Mobile Radio Communication Systems (AREA)
Description
Die Erfindung betrifft einen Detektor gemäß dem Oberbegriff des Patentanspruchs 1.
Ein solcher Detektor ist aus der CH-PS 439 391
bekannt. Der bekannte Detektor dient dazu, in einer Signalfolge ein bestimmtes, aus fünf Bit gleichen binären
Zustands bestehendes Wort zu erkennen, das den Anfang oder das Ende einer Nachricht darstellt und
eine Synchronisation der die Nachricht empfangenden Einrichtung auslösen soll. Zu diesem Zweck wird jeweils
ein aus fünf Bit bestehendes Wort der empfangenen Signalfolge unter der Steuerung eines mit ihr
synchronisierten Taktimpulses sequentiell in ein Schieberegister eingegeben.
Die synchronisierten Taktimpulse werden von einem mit der Signalfolge nichtsynchronisierten Taktgenerator
unter Verarbeitung ebenfalls übertragener Synchronimpulse abgeleitet. Das Schieberegister enthält
entsprechend der Wortlänge fünf Stufen, die alle mit einer Koinzidenzschaltung verbunden sind. Diese
untersucht die im Schieberegister enthaltenen Bits und liefert einen Impuls, wenn das aus fünf binären
»Einsen« bestehende zu erkennende Wort im Schieberegister steht. Der bekannte Detektor arbeitet mit
der sogenannten synchronen Abtastung, d.h. die empfangene Signaifolge wird mit synchronisierten
Taktimpulsen abgetastet, die immer in der Mitte der einzelnen empfangenen Bit auftreten. Eine derartige
Anordnung erfordert wegen der dem Detektor zusätzlich zu übertragenden Synchronsignale einen erhöhten
Schaltungsaufwand sowohl auf der Sende- als auch auf der Empfangsseite und ist darüber hinaus
äußersi störungsanfällig, da bereits ein einziges auf Grund eines Störsignals falsches Bit zu einer fehlerhaften
Erkennung führt.
Bei bestimmten Kommunikationssystemen, z.B. bei mobilen, tragbaren oder selektiv rufenden Koinmunikationssystemen,
bei denen binäre Wort zum selektiven Rufen eines Empfängers Verwendung finden,
ict dieser Aufwand häufig nicht tragbar. Bei solchen
Systemen verursacht außerdem das Einfügen von Synchronisationssignalen am Anfang und/oder Ende
eines gewünschten binären Wortes zur Synchronisation von Sender und Empfänger eine lange Verzögerung
für die Übertragung und den Empfang der Nach- *°
rieht, was ebenfalls unerwünscht ist.
Bei einem aus der DT-AS 1252727 bekannten
Verfahren zum störungssicheren Empfang übertragener Daten wird eine Signalfolge mit einer über der
Bitfrequenz dieser Signalfolge liegenden Frequenz *5
abgetastet. Die binären Werte einer bestimmten Anzahl von Abtastungen werden mit den binären Werten
einer anderen Anzahl folgender Abtaclungen verglichen
und ein der Majorität alJer binären Werte entsprechendes binäres Signal abgegeben. Dabei handelt =o
es sich um eine sogenannte Majoritätslogik, mit der verhindert werden kann, daß in der Signalfolge enthaltene
Störimpulse als Nachrichten-Bit mißdeutet werden. Das bekannte Verfahren dient nicht dazu,
festzustellen, ob innerhalb der einlaufenden Signal- »5 folge ein bestimmtes gesuchtes binäres Wort enthalten
ist und ermöglicht auch keine Synchronisation zwischen der empfangenen Nachricht und einer diese
verarbeitenden Schaltung.
Aufgabe der Erfindung ist es, einen Detektor der im Oberbegriff des neuen Anspruchs 1 angegebenen
Art so auszugestalten, daß er ohne übertragene Synchronsignale auskommt.
Diese Aufgabe wird erfindungsgemäß durch die Merkmale des Kennzeichenteils des Patentanspruchs
1 gelöst.
Durch das mehrfache Abtasten innerhalb der Zeitdauer eines EJits kann auf die Synchronisation zwischen
der Signalfolge bzw. der sie erzeugenden und sendenden Einrichtung und dem Detektor verzichtet
werden. Die erfindungsgemäße Lösung ermöglicht weiterhin, daß bei geeigneter Auswahl des gesuchten
binären Worts in einer solchen Weise, daß es sich von anderen Worten in der Signalfolge und von seinen eigenen
zyklischen Vertauschungen um ein bestimmtes Mindestmaß unterscheidet, ohne Notwendigkeit einer
Wortsynchronisation das gesuchte Wort selbst dann mit ausreichender Sicherheit erkannt wird, wenn die
Übereinstimmung zwischen dem Schieberegisterinhalt und dem gespeicherten Wort infolge von Störungscinflüssen
nicht total ist.
Vorteilhafte Weiterbildungen der Erfindung sind in den Unteransprüchen enthalten.
Der Erfindung wird im folgenden an Hand von Ausführungsbeispielen und unter Bezug auf die Figuren
erläutert. Es zeigt
Fig. 1 ein Blockschaltbild des asynchronen Detektors gemäß der Erfindung,
Fig. 2 ein Blockschallbild einer zweiten Ausführungsform
eines asynchronen Detektors gemäß der Erfindung,
Fig. 3 eine binäre Signalfolge sowie die ersten vom Taktgeber erzeugten Taktimpulse,
Fig. 4 das Blockschaltbild einer weiteren Ausführungsform einer Speicherschaltung gemäß Fig. 2. S5
Die in den Fig. 1 und 2 dargestellten Detektoren arbeiten als binäre Detektoren und können ein binäres
Wort in einer Signalfolge feststellen. Ein binäres Wort besteht aus einer bestimmten Folge binärer Ziffern
oder Bits, wobei jedes Bit von einer bestimmten Dauer ist. Die Detektoren können das gewünschte binäre
Wort ohne die Notwendigkeit einer Synchronisation des Empfängers auf das Zeitraster der Bit feststellen.
In Fig. 3a ist eine binäre Signalfolge dargestellt, die von den Detektoren gemäß den Fi g. 1
und 2 abgetastet werden kann. Die Übergänge vom einen zum anderen Niveau lassen die Länge einer Bitperiode
erkennen und kennzeichnen gleichzeitig eine binäre 1 und eine binäre ü. Jeder Übergang kennzeichnet
das Ende einer Bitperiode und den Beginn der nächstfolgenden Bitperiode. Das eine Niveau
kennzeichnet eine binäre 0, wogegen das andere Niveau die binäre 1 kennzeichnet. In Fig. 3 sind drei
Bitperioden ohne Übergänge dargestellt und mit c bezeichnet, um zu zeigen, daß ein Übergang für das
Anfangen und Enden einer Bitperiode nicht unbedingterforderlich
ist. Obwohl Fig. 3a eine Folge von binären 1 und 0 zeigt, die als binäre Signalfolge betrachtet
werden kann, bedeutet dies nicht, daß die Signalfolge ein bestimmtes binäres Wort repräsentiert,
das von den Detektoren 1 und 2 erkannt werden kann. Selbstverständlich kann jedoch die bestimmte in
Fig. 3a dargestellte Folge von Bits auch im speziellen
Fall ein binäres Wort sein.
Gemäß Fig. 1 werden Signale, z.B. die von einem Diskriminator eines Empfängers erzeugten Signale,
die das gewünschte binäre Wort enthalten, über ein Tiefpaßfilter 10 an den Detektor angelegt. Das Tiefpaßfilter
10 dämpft alle Signale über einer bestimmten Frequenz, um unerwünschte hochfrequente Rauschsignale
zu eliminieren, die das Erkennen des bestimmten binären Wortes beeinträchtigen können. Die
Grenzfrequenz des Filters ist derart ausgewählt, daß sie annähernd der halben Abtastfrequenz entspricht.
Auf die Abtastfrequenz wird nachfolgend noch näher eingegangen. Bei einer bevorzugten Ausführungsform
beträgt die Grenzfrequenz des Tiefpaßfilters 10 200 Hz. Die über das Tiefpaßfilter 10 übertragenen Signale
werden einem Begrenzer 11 zugeführt, der von der Amplitude 0 abweichende Signale verstärkt und
begrenzt. Die am Begrenzer ausgangsseitig erscheinenden Signale stellen dann die binären Signale dar,
d. h. daß diese Signale entweder die Amplitude 0 oder ein durch den Begrenzer festgelegtes Signalniveau haben.
Diese ausgangsseitigen Signale des Begrenzers 11 können als eine binäre Signalfolge entsprechend
der Darstellung gemäß Fig. 3a betrachtet werden.
Für die spezielle Ausführungsform des binären Wortes, welches von den Detektoren gemäß den
Fig. 1 und 2 erkannt werden kann, sind 23 Bits vorgesehen. Es sind 178 verschiedene binäre Worte mit einer
23-Bitfolge möglich, wenn jedes der 178 binären Worte und die diesen zugeordnete zyklische Änderung
der Bitfolge um mindestens 7 Bit von jedem anderen der 178 binären Worte, bzw. deren zyklischen
Bitfolge verschieden ist. Diese Gruppe von binären Worten wird auch häufig als Teilnehmergruppe des
zyklischen Kodes bezeichnet. Jedes Wort würde dann innerhalb dieser Tcilnchmergruppe ein Element darstellen.
Wegen des großen Unterschieds zwischen jedem Wort und allen seinen zyklischen Variationen ist
eine Wortsychronisation sowohl am Anfang als auch am Ende des Wortes nicht erforderlich. Ein solches
binäres Wort ermöglicht dem Detekior ein Erkennungssignal bei einer Korrelation zwischen dem empfangenen
Wort und dem gesuchten Wort von weniger
als 100% zu liefern.
Die binäre Signalfolge gemäß Fig. 3a wird vom Begrenzer 11 gemäß Fig. 1 an ein Schieberegister 12
angelegt, das als mehrstufiges Schieberegister ausgebildet ist. Ein im folgenden als »Taktgeber« bezeichneter
Taktgenerator 13 besitzt einen Teil 13a der mit dem Schieberegister 12 gekoppelt ist und eine Vielzahl
von ersten Taktimpulsen gemäß Fig. 3b innerhalb der Dauer einer Bitperiode liefert. Die ersten
Taktimpulse bewirken, daß das binäre Signal einer jeweiligen Stufe des Schieberegisters 12 in die nächste
Stufe verschoben wird, womit es möglich ist, das binäre an die erste Stufe vom Begrenzer aus angelegte
Signal abzutasten. Dabei wird das binäre an die erste Stufe angekoppelte Signal der Signalfolge beim ersten
auftretenden Taktimpuls in die erste Stufe eingespeichert. Bei einer bevorzugten Ausführungsform des
Taktgebers werden von dem Taktgeberteil 13a vier erste Taktimpulse innerhalb der Dauer einer Bitperiode
geliefert. Auf Grund dieser vier ersten Taktimpulse kann das binäre an das Schieberegister 12 angelegte
Signal während der Dauer einer Bitperiode viermal abgetastet werden. Wenn an das Schieberegister
100 Bits pro Sekunde angelegt werden, muß der Taktgeberteil 13a 400 Impulse pro Sekunde erzeugen,
so daß die Abtastung mit einer Abtastfrequenz von 400 Hz erfolgt.
Das Schieberegister 12 muß die vierfache Anzahl von Stufen wie die Anzahl der Bits des gewünschten
Wortes umfassen, um alle abgetasteten Signale in dem Wort aufnehmen zu können. Somit umfaßt das Schieberegister
12 92 Stufen, wenn ein Wort mit 23 Bit Verwendung findet. Mit dem Einspeichern des 93. binären
Signals wird das erste abgetastete binäre Signal aus der letzten Stufe des Schieberegisters 12 verschoben
und geht verloren.
Der Detektor gemäß Fig. 1 umfaßt ferner einen Datenspeicher 14, der so viele Stufen wie das gewünschte
binäre Wort Bits umfaßt. Das binäre in jeder Stufe des Schieberegisters 12 gespeicherte Signal wird
einem Eingang einer Reihe von exklusiven NOR-Gattern 15 gemäß Fig. 1 zugeführt. Die Anzahl der
NOR-Gatter entspricht der Anzahl der Stufen des Schieberegisters 12. Jede Stufe des Datenspeichers 14
ist mit einem zweiten Eingang von jeweils vier der exklusiven NOR-Gatter 15 verbunden. Der Datenspeicher
14 ist mit einem Eingang von vier der exklusiven NOR-Gatter 15 verbunden, da die binären, an
diese vier exklusiven NOR-Gatter vom Schieberegister 12 angekoppelten Signale, den vier binären Signalen
eines Bits in dem gewünschten binären Wort entsprechen sollen.
Der Taktgeber 13 hat einen Taktgeberteil 13 b, der zweite Taktimpulse erzeugt, die zwischen den ersten
Taktimpulsen liegen. Diese zweiten Taktimpulse werden an den Datenspeicher 14 angelegt und bewirken,
daß die Bits der einzelnen Stufen des Datenspeichers 14 an die zugeordneten Eingänge der exklusiven
NOR-Gatter 15 übertragen werden. Wenn die beiden Eingangssignale für die exklusiven NOR-Gatter 15
einander entsprechen, wobei das eine Eingangssignal von einer Stufe des Schieberegisters 12, und das andere
Eingangssignal von einer Stufe des Datenspeichers 14 geliefert wird, dann wird dieses spezielle exklusive
NOR-Gatter 15 wirksam und liefert ein Ausgangssignal. An Stelle der exklusiven NOR-Gatter
kann jegliche logische Schaltung verwendet werden, die ein Ausgangssignal in Abhängigkeit vom
Übereinstimmender beiden an die Eingänge angelegten Signale liefert. Logische Schaltungen, die zur Ausführung
dieser Betriebsfunktion in der Regel Verwendung finden, sind exklusive ODER- und exklusive
NOR-Schaltungen. Das ausgangsseitige Signal der einzelnen exklusiven NOR-Gatter wird einem Zähler
16 zugeführt, an dem ebenfalls die zweiten Taktimpulse vom Taktgeberteil 13b wirksam sind. Diese
Taktimpulse bewirken, daß die Anzahl der von den exklusiven NOR-Gattern aus angelegten Signale gezählt
wird. Wenn die Anzahl dieser Signale einen bestimmten Prozentsatz der gesamten Zahl der möglichen,
von den exklusiven NOR-Gattern aus angelegten Signale übersteigt, erzeugt der Zähler 16 ein
1S Erkennungssignal, das andeutet, daß das gewünschte
binäre Wort empfangen wurde. Bei einer bevorzugten Ausführungsform müssen dem Zähler 16 etwa 80%
der exklusiven NOR-Gattersignale zugeführt werden, damit dieser das Erkennungssignal abgibt. Obwohl
der Datenspeicher 14 gemäß Fig. 1 aus zwei Stufen besteht, und das Schieberegister 12 aus acht Stufen
bestehend dargestellt ist, hat dies keine einschränkende Bedeutung, vielmehr sind für das vorausste-Hend
erwähnte, bevorzugte Ausführungsbeispiel 92 Stufen für das Schieberegister 12 und 23 Stufen für
den Datenspeicher 14 vorgesehen. Obwohl es nicht notwendig ist, können für den Datenspeicher 14
ebenfalls 92 Stufen oder 4 Stufen für jedes Bit des gewünschten binären Wortes vorgesehen sein, wobei
jede Stufe mit einem zweiten Eingang eines exklusiven NOR-Gatters 15 verbunden ist.
Wie bereits vorausstehend erwähnt, können die gewünschten binären Worte aus einer Teilnehmergruppe
eines zyklischen Kodes bestehen. Ein anderes Kennzeichen des gewünschten binären Wortes ist. daß
eine maximale Anzahl von Pegeländerungen oder Pegelsprüngen vom einen binären Niveau zum anderen
binären Niveau für ein bestimmtes Wort auftreten kann. Für den Fall eines 23-Bit-Wortes kann eine maximale
Anzahl von 16 Pegelsprüngen auftreten. Wenn während der Dauer einer Bitperiode vier Abtastungen
vorgenommen werden, ist eine exakte Synchronisation des Sender- und Empfängertaktes nicht notwendig.
Dies ist deshalb der Fall, da die Wahrscheinlichkeit eines Fehlers auf Grund der Abtastung während
der Dauer einer falschen Bitperiode oder beim Intervallsprung zwischen zwei Bits für den Fall des Fehlens
einer exakten Synchronisation sehr klein ist im Vergleich mit der Anzahl der Fehler, die für die Anzeige
eines fehlerhaften Wortes notwendig sind. Wenn z.B. eine Probe am Anfang oder am Ende einer Bitperiode
entnommen wird, was dem ungünstigsten Fall entspricht, wenn nur 16 Intervallsprünge auftreten, dann
können maximal alle 16 Abtastungen falsche Proben enthalten.
Obwohl auf Grund der Wahrscheinlichkeitstheorie nur 50% der abgetasteten Niveausprünge falsch sein
würden, soll für die beispielsweise Betrachtung die ungünstigste Situation zugrunde gelegt werden. Bei
16 fehlerhaften Niveausprüngen ergibt sich für 92 Abtastungen eine Fehlerquote von 17,4%. Da ein
Korrelationsausfall nur bei einer Fehlerquote vor 20% und mehr auftritt, können 2,6% Fehlerquote systembedingt,
z.B. durch Rauschen, zusätzlich auftreten, bevor das richtige binäre Wort nicht erkannt wird.
Die mittlere Niveausprung-Fehlerquote liegt jedoch bei 8,7% wenn 50% der Niveausprünge fehlerhafl
sind, so daß für systemeigene Fehler, wie z. B. System-
rauschen, noch cine Fehlerquote von 11,3% zur Verfugung
steht. Die zuvor erwähnte Fehlerreserve von 2,6% reicht für systemeigene Einflüsse, wie Rauschen
nicht mehr aus, jedoch ist die Fehlerreserve von 11,3% voll ausreichend.
Wenn nur eine einzige Abtastung während der Dauer eines jeden Bits stattfinden würde, ergäbe sich
für den ungünstigsten Fall die Möglichkeit von 16 fehlerhaften
Niveausprüngen aus 23 Abtastungen. Dies entspricht einer Fehlerquote von 69,6%. Wenn man
jedoch die mittlere Niveausprung-Fehlerquote an Stelle des ungünstigsten Falles betrachtet, ergibt sich
eine Fehlerquote von 34,8%. Dies liegt über dem maximalen Korrelationsfehler, der bei einem solchen System
zulässig ist.
Obwohl die mittlere Fehlerquote bei drei Abtastungen pro Bitperiode anzeigen würde, daß drei Abtastungen
pro Bit für ein 23-Bit-Wort ausreichen, um auf eine exakte Synchronisation zwischen dem Sender
und dem Empfänger verzichten zu können, zeigt sich, daß vier Abtastungen pro Bitperiode eine genügend
kleine, mittlere Nivcausprung-Fehlerquote ergibt, so daß weitere Systemfehler, wenn sie sich zu dem Synchronisationsfehler
addieren, das Erkennen eines korrekten oder des gewünschten Wortes nicht verhindern.
Ferner wird durch die Verwendung von vier Abtastungen pro Bitperiode das Auslösen eines Alarms
auf Grund einer Fehlerquote in erwünschter Weise weiter abgesenkt. Diese Alarmfehlerquote ist als das
Verhältnis des Ansprechens auf falsche oder fehlerhafte Wörter durch das System definiert.
In Fig. 2 ist eine weitere Ausführungsform eines asynchronen Detektors gemäß der Erfindung dargestellt.
An das Tiefpaßfilter 10, das mit dem Tiefpaßfilter 10 gemäß Fig. 1 übereinstimmt, wird die Signalfolge
angekoppelt. Ausgangsseitig ist an das Tiefpaßfilter ein entsprechend Fig. 1 ausgeführter Begrenzer
angeschlossen, der eine binäre Signalfolge gemäß Fig. 3 a in Serie dem Gatter 25 zuführt. Ein Taktgeber
26 mit einem ersten Taktgeberteil 26a ist mit dem Gatter 25 verbunden und erzeugt vier erste Taktimpulse
während der Dauer einer Bitperiode entsprechend dem ersten Taktgeberteil 13a gemäß Fig. 1.
Die Taktimpulse sind in Fig. 3b dargestellt.
Jeder an das Gatter 25 angelegte Taktimpuls bewirkt,
daß das binäre Signal der Signalfolge über das Gatter an das Schieberegister 27 angelegt wird. Dieses
Schieberegister 27 ist als mehrstufiges Schieberegister entsprechend der Ausführungsform des Schieberegisters
12 gemäß Fig. 1 aufgebaut. Für die bevorzugte Ausführungsform umfaßt das gewünschte oder bestimmte
binäre Wort 23 binäre Bits, so daß für das Schieberegister 27 92 Stufen vorgesehen sind. Die ersten
Taktimpulse von dem Taktgeberteil 26a werden ebenfalls an das Schieberegister 27 angelegt und bewirken,
daß die binären Signale der einzelnen Stufen jeweils in die nächstfolgende Stufe verschoben werden.
Auf diese Weise kann das binäre, an die erste Stufe des Schieberegisters von dem Gatter 25 aus angelegte
Signal abgetastet werden. Das in Gruppen unterteilte und an die erste Stufe des Schieberegisters
27 angelegte binäre Signal der Signalfolge wird in Abhängigkeit von den ersten Taktimpulsen, wie erwähnt,
in Serie in das Schieberegister 27 eingespeist. Geht man davon aus, daß aüe 23 binären Bits in einem bestimmten
binären Wort in das Schieberegister 27 eingespeist sind, dann enthält jede Gruppe aus vier Stufen
im Schieberegister 27 vier binäre Signale, die einem binären Bit in dem bestimmten binären Wort
entsprechen.
Der Taktgeber 26 besitzt ferner einen Taktgeberteil 26b, der eine zweite Vielzahl von zweiten Taktimpulsen
erzeugt, die jeweils zwischen zwei ersten Taktimpulsen auftreten. Entsprechend der bevorzugten Ausführungsform
werden 92 zweite Taktimpulse erzeugt, die jeweils zwischen zwei Taktimpulsen auftreten.
Diese zweiten Taktimpulse werden ebenfalls an das Schieberegister 27 angelegt und bewirken, daß die im
Schieberegister gespeicherten binaren Signale von der letzten Stufe über das Gatter 25 zur ersten Stufe zurückverschoben
werden, bis das gesamte Wort einmal im Kreis durch das Schieberegister 27 verschoben ist.
Jedes binäre Signal, das in der letzten Stufe des Schieberegisters
erscheint, wird über ein Gatter 30, das ebenfalls von den zweiten Taktimpulsen erregt wird,
an den einen Eingang eines exklusiven NOR-Gatters 31 angelegt. Es ist ferner ein zweites Schieberegister
a° 35 vorgesehen, das ebenfalls 92 Stufen umfassen
kann. Dieses Schieberegister 35 enthält binäre Signale, die in der richtigen Folge dem bestimmten binären
Wort entsprechen. Dabei enthält jeweils eine Gruppe aus vier Stufen des Schieberegisters 35 vier
binäre Signale, entsprechend einem Bit des bestimmten bzw. gewünschten binären Wortes.
Die zweiten Taktimpulse des Taktgeberteils 26b
werden ebenfalls an das Schieberegister 35 angelegt und bewirken, daß die binären Signale im Schieberegister
35 einmal im Kreis vom Ausgang zum Eingang entsprechend dem Schieberegister 27 verschoben
werden. Das jeweils in der letzten Stufe des Schieberegisters 35 gespeicherte binäre Signal wird an den
zweiten Eingang des exklusiven NOR-Gatters 31 übertragen. Wenn die beiden Eingänge des exklusiven
NOR-Gatters31.d.h. das binäre Signal vom Schieberegister
35 und das binäre Signal vom Schieberegister 27, einander entsprechen, wird vom exklusiven
NOR-Gatter 31 ein Ausgangssignal an einen Zähler 36 übertragen. Dieser Zähler 36 zählt die Zahl der
Übereinstimmungen zwischen den Signalen der Schieberegister 35 und 27 und liefert ein Zählsignal
bei jeder Zählung. Dieses Zählsignal wird an ein UND-Gatter 37 übertragen. Nach einer bestimmten
Anzahl von Zählungen ist jeder Eingang des UND-Gatters 37 mit einem Zählsignal beaufschlagt, so daß
dann ausgangsseitig am UND-Gatter ein UND-Signal zur Verfügung steht. Wenn entsprechend der bevorzugten
Ausführungsform etwa 80% der binären Sis'5 gnale im Schieberegister 35 und im Schieberegister
27 einander entsprechen, wird dieses UND-Signal von den an das UND-Gatter 37 vom Zähler 36 aus angelegten
Zählsignalen ausgelöst. Dieses UND-Signal wird an einen Flip-Flop 38 angelegt, der seinen Zustand
entsprechend umschaltet und ein Ausgangssignal an den einen Eingang eines weiteren UND-Gatters
39 liefert. Dieses weitere UND-Gatter 39 wird am zweiten Eingang mit einem ersten Taktimpuls vom
Taktgeberteil 26a derart beaufschlagt, daß beim Vorhandensein eines ersten Taktimpulses, sowie des vom
Flip-Flop 39 gelieferten Signals das UND-Gatter 39 ein UND-Signal abgibt. Der erste an das UND-Gattei
39 angelegte Taktimpuls wird auch an den Zähler 3C und den Flip-Flop 38 angelegt, um diese für die nächste
Zählung vorzubereiten.
Das UND-Signal vom UND-Gatter 39 wird an einen zurückstellbaren Zeitgeber 40 angelegt, der al:
rückstellbarer monostabiler Multivibrator aufgebaui
sein kann. Dieser monostabile Multivibrator 40 kann vom ersten in den zweiten Schaltzustand umgeschaltet
werden und verbleibt für eine bestimmte Zeitdauer im zweiten Schaltzustand, bevor er selbsttätig zurückschaltet.
Im zweiten Schaltzustand erzeugt der Multivibrator 40 ein Erkennungssignal, das an der Ausgangsklemme
41 zur Verfugung steht. Dieses Erkennungssignal gibt an, daß das richtige binäre
Wort empfangen wurde. Nach einer bestimmten Zeitdauer fällt der Multivibrator wieder in seinen ersten
Schaltzustand zurück und schaltet damit auch das Erkennungssignal ab. Die Zeitdauer, für welche der monostabile
Multivibrator 40 im zweiten Schaltzustand verharrt, ist geringfügig größer als diejenige Zeitdauer,
welche notwendig ist, um ein nachfolgend ausgesandtes binäres Wort mit 23 Bit zu empfangen.
Wenn das nachfolgende binäre Wort mit 23 Bit wiederum dem bestimmten binären Wort entspricht, wird
der monostabile Multivibrator 40 erneut erregt, so daß das Erkennungssignal am Ausgang 41 aufrechterhalten
wird. Die Zeitkonstante des monostabilen Multivibrators 40 kann auch so eingestellt sein, daß er in
dem zweiten Schaltzustand für eine Zeitdauer verharrt, die etwas größer als diejenige Zeit ist, die zum
Empfang von zwei oder drei aufeinanderfolgenden binären Worten mit 23 Bit benötigt wird. Bei dieser
Einstellung der Zeitkonstante ist es möglich, daß das Erkennungssignal sogar dann aufrechterhalten wird,
wenn ein Schwund im HF-Signal auftritt und dadurch das nächstfolgende Wort nicht erkannt werden kann.
Bei dieser Anwendung wird von dem Detektor ein Ausgleich vorgenommen, der auch als Schwundausgleich
bezeichnet werden kann.
Der Detektor gemäß Fig. 2 umfaßt ferner ein weiteres zweites Schieberegister 140, das in gleicher
Weise wie das Schieberegister 35 aufgebaut sein kann und zur Speicherung weiterer zu erkennender Worte
dient. Der Taktgeberteil 26b ist mit dem Schieberegister 140 verbunden und betätigt dieses in derselben
Weise wie das Schieberegister 35 in Abhängigkeit von den zweiten Taktimpulsen. Ein exklusives NOR-Gatter
141 spricht auf die vom Schieberegister 140, sowie vom exklusiven NOR-Gatter 30 aus angelegten Signale
entsprechend dem exklusiven NOR-Gatter 31 an, um ein Ausgangssignal zu erzeugen, das einem
Zähler 42 zugeführt wird. Dieser Zähler 42 zählt die Anzahl der NOR-Signale, bzw. die Übereinstimmungen
am Gattereingang und löst Zählsignale aus, die einem UND-Gatter 43 zugeführt werden. Wenn die
gewünschte Anzahl von Übereinstimmungen auftritt, was z.B. eine Korrelation von 80% ist, erzeugt das
UND-Gatter 43 ein UND-Signal, das einen nachgeschalteten Flip-Flop 44 in einen anderen Schaltzustand
umschaltet und das vom Flip-Flop abgegebene Ausgangssignal einem UND-Gatter 45 zuführt. Das
UND-Gatter 45 arbeitet in derselben Weise wie das UND-Gatter 39 und liefert beim nächsten zweiten
Taktimpuls vom Taktgeber 26 ein UND-Signal an seinem Ausgang. Dieses UND-Signal triggert einen monostabilen
Multivibrator 46, der über seine Ausgangsklemme 47 ein Erkennungssignal abgibt.
Bei einer bevorzugten Ausführungsform kann das zweite Schieberegister 40 12 Stufen umfassen, die
entweder alle eine binäre 0 oder eine binäre 1 enthalten. Der Detektor spricht entweder auf den Empfang
aller binärer 0 oder aller binärer 1 an, je nachdem, was in dem Schieberegister gespeichert ist, um ein positives
Abschaltmerkmal durch das Zurückschalten
des monostabilen Multivibrators 40 zu liefern. Damil
kann die übertragene Nachricht zu einem bestimmter Zeitpunkt beendet werden, so daß das von dem monostabilen
Multivibrator 40 gelieferte Erkennungssignal nicht für die gesamte Zeitdauer beibehalten werden
muß. Wenn dieses Signal dazu verwendet wird, um in einem Empfänger die Übertragung von NF-Signalen
zu ermöglichen, ist dieses positive Abschaltmerkmal besonders wünschenswert.
Die Anzahl der Schieberegister, z.B. der Schieberegister 35 und 140, kann entsprechend der Anzahl der verschiedenen festzustellenden Worte gewählt werden. Diese Schieberegister können jedoch auch von Vorteil sein, um eine Mehrfacherkennung dessel- »5 ben Wortes vorzusehen. Zu diesem Zweck kann dasselbe Wort, nachdem es um einige Bits in seiner Position verschoben ist, in ein zweites oder drittes Schieberegister eingespeist werden. Das Erkennen dieser verschobenen Form des gewünschten Wortes »° erfolgt zwischen dem ersten und zweiten Empfang des gewünschten Wortes. Damit es es möglich, während einer gegebenen Zeitdauer eine größere Anzahl von Erkennungen zu erhalten, womit die Zeitkonstante der monostabilen Multivibratoren 40 und 46 verringert werden kann.
Die Anzahl der Schieberegister, z.B. der Schieberegister 35 und 140, kann entsprechend der Anzahl der verschiedenen festzustellenden Worte gewählt werden. Diese Schieberegister können jedoch auch von Vorteil sein, um eine Mehrfacherkennung dessel- »5 ben Wortes vorzusehen. Zu diesem Zweck kann dasselbe Wort, nachdem es um einige Bits in seiner Position verschoben ist, in ein zweites oder drittes Schieberegister eingespeist werden. Das Erkennen dieser verschobenen Form des gewünschten Wortes »° erfolgt zwischen dem ersten und zweiten Empfang des gewünschten Wortes. Damit es es möglich, während einer gegebenen Zeitdauer eine größere Anzahl von Erkennungen zu erhalten, womit die Zeitkonstante der monostabilen Multivibratoren 40 und 46 verringert werden kann.
Obwohl die Ausführungsform gemäß Fig. 2 exklusive
NOR-Gatter 31 verwendet, können an deren Stelle auch exklusive ODER-Gatter Verwendung finden.
Ein exklusives ODER-Gatter liefert ein Ausgangssignal beim Fehlen entsprechender Signale von
der letzten Stufe der Schieberegister 35 und 27. Der Zahler 36 liefert dann ebenfalls Zählsignale in Abhängigkeit
vom Fehlen einer Korrelation zwischen den binären Signalen im Schieberegister 35 und im
Schieberegister 27. Das UND-Gatter 37 liefert in diesem Fall ein UND-Signal, wenn die Zahl der Zählsignale
eine Korrelation zwischen den binären Signalen in den Schieberegistern 35 und 27 von weniger als
20% anzeigen. In diesem Fall deutet das Erkennungs-
signal an der Klemme 41 an, daß ein falsches Wort, im Gegensatz zu einem richtigen Wort, empfangen
und erkannt wurde.
Die Schaltung gemäß Fig. 2 kann eine weitere Modifikation erfahren, indem das Schieberegister 35 mit
einer Anzahl von Stufen versehen wird, die der Anzahl von Bits in dem bestimmten binären Wort entspricht.
Bei einer bevorzugten Ausführungsform wurden dies 23 Stufen sein. Zwischen das Schieberegister 35 und
rfn Taktgeberteil 266 wird eine Teilerstufe mit dem
Verhältnis 4:1 geschaltet, so daß die Zahl der zweiten,
an das Schieberegister 35 angelegten Taktimpulse um den Teilungsfaktor 4 verringert ist. Damit würde jeder
?ft[te der ^'te" Taktimpulse vom Taktgeberteil
jbb an das Schieberegister 35 angelegt werden. Als
holge davon verschiebt sich der Inhalt des Schieberegisters
35 auch nur einmal bei jeweils vier Verschiebungen des Inhalts im Schieberegister 27. Damit wird
jedes binäre, im Schieberegister 35 gespeicherte Bit viermal mit vier abgetasteten binären Signalen im
Schieberegister 27 verglichen.
Eine andere Charakteristik des gewünschten binären Wortes mit 23 Bits und irgendeiner zyklischen Vanation
besteht darin, daß die letzten 11 Bits des Wortes von den ersten 12 Bits und deren Folge be-
"5 stimmt werden. Mit anderen Wort heißt das, wenn
aie ersten 12 Bits bestimmt sind, können die nachfol-
\t -11C1U- BkS davon ^geleitet werden. In Fig. 4
ist ein Schieberegister dargestellt, das entsprechend
diesem Prinzip arbeitet und an Stelle der Schieberegister 35 und 40 Verwendung finden kann. Das Schieberegister 50 besteht aus 12 Stufen und einer Paritätsschaltung 51, die mit bestimmten Stufen des
Schieberegisters 50 verbunden ist und zur Erzeugung; der letzten 11 Bits dient. Die Impulse von dem Taktgeberteil
16b werden an das Schieberegister 50 in derselben Weise angelegt, wie sie dem Schieberegister
35 zugeführt wurden und bewirken ein Verschieben der Bits von einer Stufe in die nächste Stufe, unter
gleichzeitiger Erzeugung des nächsten Bit. Das Bit der letzten Stufe kann über das exklusive NOR-Gatter
31, wie vorausstehend erläutert, angelegt werden.
Durch das Abtasten mit mehreren Proben wird die
Durch das Abtasten mit mehreren Proben wird die
Empfindlichkeit des Detektors erhöht, wogegen die Alarm-Fehlerquote verringert wird. Dies ergibt sich
auf Grund der Tatsache, daß Fehler beim Empfang eines binären Bits, wie sie durch Rauschimpulse oder
auf Grund verringerter Signalstärke ausgelöst werden können, nur die Anzahl der Übereinstimmungen verringern,
im Gegensatz zu dem Erkennen eines falschen Bits. Obwohl das Abnehmen der Anzahl dei
Übereinstimmungen zwischen einem bestimmten oder gewünschten Wort und dem abgetasteten Signal
das Erkennen eines Wortes verhindern kann, tritt dies in der Regel nur dann auf, wenn das Signal so schwach
ist, daß die nachfolgend empfangene Nachricht nichi mehr eindeutig verstanden werden könnte.
Hierzu 1 Blatt Zeichnungen
Claims (1)
- Pate n tansprüche:1. Detektor zum Erkennen eines bestimmten Wortes innerhalb einer Bits bestimmter Länge enthaltenden Signalfolge mit einem gegenüber dei Signaifolge unsychronisierten Taktgeber zur Erzeugung von Taktimpulsen einer gegenüber der Bitfrequenz der Signalfolge großen Frequenz, mit einem Schieberegister, das unter Steuerung von Taktimpulsen Bits der Signalfolge aufnimmt und weiterschiebt, und mit einer Vergleichseinrichtung zur Feststellung einer Übereinstimmung des Schieberegisterinhalts mit dem zu erkennenden Wort, dadurch gekennzeichnet, daß das X5 Schieberegister (12,27) unmittebar von nicht synchronisierten Taktimpulsen des Taktgenerators (13,13a; 26,26a) gesteuert wird, daß die Anzahl der Stufen des Schieberegisters gleich dem Produkt aus der Anzahl von Bits des zu erkennenden a° Wortes und der Anzahl erster Taktimpulsc pro Bitdauer ist. daß die Vergleichseinrichtung aus wenigstens einem Verknüpfungsglied (15, 31, 141) und einem diesem nachgeschalteten Zähler (16. 36, 42) besteht, daß das Verknüpfungsglied vom Schieberegister einerseits und von einem Datenspeicher (14, 35, 140) der ein dem zu erkennenden Wort entsprechendes Wort enthält, andererseits beaufschlagt wird, so daß der Zählerstand ein Maß für die Übereinstimmung zwischen dem Schieberegisterinhalt und dem gespeicherten Wort ist, und daß der Zähier bei Erreichen eines vorgegebenen Übereinstimmungsgrades ein Signal abgibt.2. Detektor nach Anspruch 1, dadurch gekennieichnet, daß der Datenspeicher (14, 35, 140) aus einer der Anzahl von Bits des dem zu erkennenden Wort entsprechenden Wortes entsprechenden Anzahl von Speicherstufen zusammengesetzt ist.3. Detektor nach Anspruch 2, dadurch gekennieichnet, daß die Vergleichseinrichtung eine der Anzahl von Schieberegisterstufen entsprechende Anzahl von Verknüpfungsglieder (15) enthält, deren Eingänge jeweils mit einer Stufe des Schieberegisters (12) einerseits und einer Stufe des Dalenspeichers (14) andererseits verbunden sind und bei Übereinstimmung der Inhalte dieser beiden Stufen ein Ausgangssignal abgeben, und daß der den Verknüpfungsgliedern nachgeschaltetc Zähler (16) die Ausgangssignalc zählt und bei Übertchreiten einer bestimmten Anzahl von Ausgangssignalen ein Signal abgibt.4. Detektor nach einem der Ansprüche 1 bis3, dadurch gekennzeichnet, daß der Taktgeneratoi (13, 13b; 26, 26h) zweite Taktimpulse zwischen den ersten Taktimpulsen liefert und daß die Zählung des Zählers (16, 36, 42) von den zweiten Taktimpulsen steuerbar ist.5. Detektor nach einem der Ansprüche 1 bis4. dadurch gekennzeichnet, daß der Taktgenerator (13. 26) vier erste Taktimpulse pro Bitdauer liefert.ft. Detektor nach Anspruch 1, dadurch gekennzeichnet, daß der Datenspeicher ein zweites Schieberegister (35, 140) mit einer dem ersten Schieberegister (27) entsprechenden Anzahl von Stufen ist. daß beide Schieberegister jeweils derart zu einem Kreis geschaltet und von zweiten Taktimpulsen steuerbar sind, daß ihr Inhalt zwischen zwei ersten Taktimpulsen wenigstens einmal vollständig im Kreis herum schiebbar ist, daß die Vergleichseinrichtung ein Verknüpfungsglied (31, 41) enthält, dessen Eingänge mit der letzten Stufe des ersten Schieberegisters einerseits und der letzten Stufe des zweiten Schieberegisters andererseits verbunden sind und das bei übereinstimmenden Eingängen ein Ausgangssignal abgibt, und daß der Zähler (36, 37; 42, 43) ein Signal abgibt, wenn die Anzahl von Ausgangsimpulsen des Verknüpfungsgliedes zwischen zwei ersten Taktimpulsen einen vorgegebenen Wert übersteigt.7. Detektor nach Anspruch 6, dadurch gekennzeichnet, daß der Taktgenerator (26,26a) vier erste Taktimpulse pro Bitdauer liefert, daß das zweite Schieberegister (35, 140) eine der Anzahl der Bits des zu erkennenden Wortes gleiche Anzahl von Stufen enthält und sein Inhalt mit jedem vierten der zweiten Taktimpulse weiterschiebbar ist, wobei jedes Bit im zweiten Schieberegister mit vier binären Signalen im ersten Schieberegister (27) verglichen wird.8. Detektor nach einem der Ansprüche 1 bis 7, dadurch gekennzeichnet, daß der Zähler (16; 36, 37; 42, 43) ein Signal abgibt, wenn die Übereinstimmung zwischen den in der Signalfolge enthaltenen Bits und dem zu erkennenden Wort mehr als 80% beträgt.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13493271A | 1971-04-19 | 1971-04-19 | |
US13493271 | 1971-04-19 |
Publications (3)
Publication Number | Publication Date |
---|---|
DE2217392A1 DE2217392A1 (de) | 1972-11-09 |
DE2217392B2 true DE2217392B2 (de) | 1976-04-15 |
DE2217392C3 DE2217392C3 (de) | 1978-02-09 |
Family
ID=
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2815669A1 (de) * | 1977-04-29 | 1978-11-09 | Motorola Inc | Schaltungsanordnung zum ermitteln, abtasten und dekodieren in einem asynchronen binaeren adressendekodierer |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2815669A1 (de) * | 1977-04-29 | 1978-11-09 | Motorola Inc | Schaltungsanordnung zum ermitteln, abtasten und dekodieren in einem asynchronen binaeren adressendekodierer |
Also Published As
Publication number | Publication date |
---|---|
NL7204978A (de) | 1972-10-23 |
CA971277A (en) | 1975-07-15 |
DK143628B (da) | 1981-09-14 |
SE382145B (sv) | 1976-01-12 |
JPS5718379B1 (de) | 1982-04-16 |
AU444051B2 (en) | 1973-12-20 |
GB1345486A (en) | 1974-01-30 |
DE2217392A1 (de) | 1972-11-09 |
IL39207A (en) | 1975-06-25 |
DK143628C (da) | 1982-02-08 |
AU4123272A (en) | 1973-10-25 |
BE782330A (fr) | 1972-10-19 |
NL158681B (nl) | 1978-11-15 |
IL39207A0 (en) | 1972-11-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2426179C3 (de) | Dekodierschaltung zum Erkennen digitaler Worte innerhalb einer Signalfolge mittels einer Abtastimpulsfolge | |
DE2702959C3 (de) | Schaltungsanordnung zum Herstellen des Gleichlaufs zwischen einer örtlich erzeugten Impulsfolge und einer ankommenden Datenfolge | |
DE2811851C2 (de) | Verfahren zur Rahmensynchronisierung eines Zeitmultiplexsystems | |
DE1437187B2 (de) | Verfahren und Schaltungsanordnung zum Decodieren von binären Impulssignalen | |
DE2529995A1 (de) | System zur bestimmung der burstsendezeitsteuerung im tdma-system | |
DE69121952T2 (de) | Stabilisierer für die Rahmensynchronisation von Empfangsdaten | |
DE3780406T2 (de) | Verfahren und anordnung zur kodierung und dekodierung binaerer information. | |
DE2803424C3 (de) | Verfahren und Schaltungsanordnung zum Adressieren wenigstens einer Empfangsstation von einer Sendestation aus | |
DE2719309C3 (de) | Serielle Datenempfangsvorrichtung | |
DE1252727B (de) | Verfahren zum störungsfreien Empfang übertragener Daten | |
DE2217392C3 (de) | Detektor zum Erkennen eines bestimmten binären Wortes in einer Signalfolge | |
DE2134021C3 (de) | Übertragungssystem für Informationsübertragung bei sehr niedrigen Signal-Rauschverhältnissen | |
DE2450289A1 (de) | Personenrufanlage | |
DE2217392B2 (de) | Detektor zum erkennen eines bestimmten binaeren wortes in einer signalfolge | |
DE1803093A1 (de) | Schaltungsanordnung zur Erkennung eines Identifizierungssignals in einem Zeitzeichen | |
DE2728773A1 (de) | Funk-fernsteuereinrichtung | |
DE1931963C (de) | Naherungswarn Transponder fur Flugzeuge, insbesondere fur Hub schrauber | |
CH653505A5 (de) | Telegrafie-empfaenger fuer serielle impulstelegramme. | |
DE1441779C (de) | Nachweisschaltung fur Synchroni sierimpulse | |
DE1762573A1 (de) | Vorausschau-Torschaltung fuer den Empfang pulsmodulierter Signale | |
DE2844556C3 (de) | Schaltungsanordnung zur Signalüberwachung und Störunterdrückung | |
DE2517480C3 (de) | Verfahren zur Verkürzung der Synchronisierzeit in Zeitmultiplexsystemen, insbesondere Datenmultiplexsystemen | |
DE2141445A1 (de) | Taktaussiebungseinrichtung fuer regenerativverstaerker | |
DE1953255A1 (de) | Schaltung zur Ausschaltung von Fehlsignalen | |
DE1283885B (de) | Synchronisierkodeempfaenger fuer Zeitmultiplex-UEbertragungssysteme nach dem Puls-Kode-Modulationsverfahren |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C3 | Grant after two publication steps (3rd publication) |