[go: up one dir, main page]

DE1814618C - Circuit arrangement for keeping the conversations secret in a time division multiplex telephone transmission system - Google Patents

Circuit arrangement for keeping the conversations secret in a time division multiplex telephone transmission system

Info

Publication number
DE1814618C
DE1814618C DE1814618C DE 1814618 C DE1814618 C DE 1814618C DE 1814618 C DE1814618 C DE 1814618C
Authority
DE
Germany
Prior art keywords
signal
input
output
pulses
bistable
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
Other languages
German (de)
Inventor
Isidoro Castighone Olona Varese Costa Gianmano Cornaredo MiIa no Poretti, (Italien)
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Italtel SpA
Original Assignee
Societa Italiana Telecomunicazioni Siemens SpA
Publication date

Links

Description

Die Brlindung helrill't ciiio Schaltungsanordnung zur Güholmhfiltung der Gesprüche in einem Zeit· muItiplex-Fernsprechllberlragungssyslem mit Abtastwertintorpolatlon, in welchem die Übertragung der Abtastwerte einer Gosprliehsmformatioii vom Sendeteil zu einem Kodiergllecl bzw. von einem Dekodierglied zum Empfungsteil durch ein Kodiersteuersignal steuerbar ist.The bridge helrill't ciiio circuit arrangement to filter the claims in one time multiplex telephony transmission system with sampling value input, in which the transmission of the samples of a Gosprliehsmformatioii from the transmitting part to a coding element or from a decoding element to the receiving part by means of a coding control signal is controllable.

Es wurde eine Zeitmultiplox-Fernsprechlibertragungstinordnung mit Abtastwertinterpolation vorgesehlagcn (deutsche Patentanmeldung P 15 12 781.8), bei welcher die Übertragung der Abtastwerte einer Gespräehsinformation vom Sendeteil zu einem Kodierglied bzw. von einem Dekouierglied zum Empfangste'il durch ein Taktsignal steuerbar ist. In dieser *S vorgeschlagenen Anordnung ist insofern eine gewisse Geheimhaltung der übertragenen Gespräche gewUhrleistet, als sieh die Lage der einem bestimmten Gespräch zugeordneten Abiastwerte in den Abtastzyklen unregelmäßig je nach dem zufälligen Betriebs- so zustand des Systems ändert. Normalerweise ist also das Abfangen der übertragenen Informationen sehr schwierig. Die Gesprächsproben ändern aber ihre Lage in den Abtastzyklen dann nicht mehr, wenn auf der Übertragungsleitung nur ein einziges Gespräch »5 gefiihrt wird. Wenn der Verkehr sehr schwach ist, wenn also beispielsweise die Zahl der geführten Gespräche geringer ist als ein Viertel der im System möglichen Gespräche, so nähert sich der zwischen zwei aufeinanderfolgenden Abtastwerlen einer bestimmten Gespriichsinformation liegende veränderliehe Zeitabstand der konstanten Zeitdauer des Ab· tastzyklus.It became a time division multiplox telephony transmission order vorgesehlagcn with sample interpolation (German patent application P 15 12 781.8), in which the transmission of the samples of a Call information from the transmitting part to a coding element or from a decoupling element to the receiving part can be controlled by a clock signal. In this respect, the proposed arrangement is a certain one Secrecy of the transferred calls is guaranteed, as seeing the position of the sampling values assigned to a specific conversation in the sampling cycles changes irregularly depending on the random operating state of the system. So usually is intercepting the transmitted information is very difficult. The samples of the conversation change theirs This is no longer the case in the sampling cycles if there is only one call on the transmission line »5 is performed. When the traffic is very light, for example when the number of calls made is less than a quarter of the calls possible in the system, the between two consecutive samples of a certain conversation information lying variable Time interval between the constant duration of the sampling cycle.

Die Erfindung hat sich die Aufgabe gestellt, eine Schaltungsanordnung zur Geheimhaltung anzugeben, die auch bei schwachem Verkehr einen die ganze Kapazität des Systems ausnutzenden starken Verkehr simuliert. Die Anordnung soll sowohl auf der Sendeseite wie auch auf der Fmpfangsseite des Übertragungssystems einschalthar sein.The invention has set itself the task of a Specify circuit arrangement for secrecy, which is the whole even in light traffic Capacity of the system utilizing heavy traffic is simulated. The arrangement should be on both the transmitting side as well as on the receiving side of the transmission system be switched on.

Aus der französischen Patentschrift 987 599 ist bereits die /citliche Verschiebung von durch Nachrichtensignale modulierten Impulsen und die Einblendung von Störimpulsen zwischen die Signalimpulsc zum Zweck der Geheimhaltung bekannt. Die bekannte Geheimhaltungsanordnung, die mit einer Röhre mit rotierendem Elektronenstrahl arbeitet, ist aber für ein System mit nur einem Kanal bestimmt. Außerdem erfolg» die zeitliche Verschiebung der Impulse nach einem bestimmten Schlüssel, so daß die Geheimhaltiing nicht immer gewährleistet ist. Eine Femmeldeanlage mit mehreren Übertragungsleitungen, bei denen jeweils nichr belegten Leitungen künstliche Störgeräusche aufgedrückt werden, ist auch schon aus der deutschen Patentschrift 538 837 bekannt, hier allerdings zu dem Zweck, das Nebensprechcn auf diesen I.eilungen unverständlich zu machen.From the French patent specification 987 599 the / citliche shift of by message signals modulated pulses and the insertion of interference pulses between the signal pulsesc known for the purpose of secrecy. The well-known confidentiality arrangement that comes with a Rotating electron beam tube works, but is intended for a system with only one channel. In addition, »the time shifting of the impulses takes place according to a certain key, so that the Secrecy is not always guaranteed. A telecommunications system with several transmission lines, artificial lines for which lines are not in use Interfering noises are also known from German patent specification 538 837, here, however, for the purpose of making the crosstalk on these lines incomprehensible do.

Aus der schweizerischen Patentschrift 427922 ist ein Zcitmulliplex-Femsprechühertragiuigssystem mit einer Kodiereinrichtung für den Übertragungskanälen zugeordnete Abtastwerte bekannt, bei welchem die Anzahl der vorhandenen Übertragungskanäle kleiner ist als diejenige der Sprcchleiumgen, auf denen die Fcrnsprechsignale übertragen werden. Den einzelnen Sprechleitungen winl daher nur während ihrer Belegung ein Übcrtragungskana.. zugeordnet. Hierfür wird eine Pulskodemodulationseinrichtung verwendot, bei der die Kodierung dor aus don einzelnen Spreohleitimgen ankommenden Signale unterbrochen wird, wenn die betretende Leitung unbelegt bleibt. Da die während eines Zyklus abgetasteten Leitungen nicht notwendigerweise dieselben sind wie beim vorangehenden Zyklus, muß eine Zusatzinformation mit Übertragen werden, die es der empfangenden Gegcnstelle ermöglicht, die kodierte Information richtig auf die angeschlossenen abgehenden Leitungen zu verteilen. Diese Information wird als »Verteilungsinformatton« bezeichnet.From the Swiss patent specification 427922 is a Zcitmulliplex telephony support system with a coding device for the transmission channels associated samples known, in which the Number of existing transmission channels is smaller than that of the Sprcchleiumgen on which the Telephone signals are transmitted. The individual speech lines therefore only winl while they are in use a transmission channel .. assigned. A pulse code modulation device is used for this, in which the coding dor from don individual Spreohleitimgen incoming signals interrupted when the incoming line remains unoccupied. As the lines scanned during a cycle are not necessarily the same as in the previous cycle, additional information must be included Be transmitted, which enables the receiving remote terminal to correctly access the encoded information distribute the connected outgoing lines. This information is called "distribution information" designated.

Die Erfindung besieht darin, daß bei einer Schaltungsanordnung der eingangs genannten Art zum Veriindern des Zeitubstands zwischen den Abtastwerten einer Gesprächsinformalion ein Zählglied, welches bis zu einer Zahl zu zählen vermag, die gleich der halben Kanalzahl des Ühertragungssystems ist, und während eines Abtastzyklus dem Belegungszustand der Leitungen entsprechende Signale zählt, und ein Schieberegister vorgesehen sind, in dessen Stufen sowohl das ZHhlergebnis des Zählgliedes als auch Signale eines Signalgenerators, welcher eine unregelmäßige, sich zufällig ergebende Folge von Impulsen liefert, eingeschrieben werden, daß das Schieberegister vom Kodiersteuersignal weiterschaltbar ist und eine an Stelle des Kodiersteuersignals die Übertragung der Abtastwerte steuernde Impulsfolge erzeugt, und daß im Sendeteil ein Generator digitaler Geräuschsignale vorgesehen ist, welcher an die Sendeleitung anschließbar ist und einen starken Informationsverkehr simuliert, wenn keine Nutzsignale einer Gesprächsinformalion übertragen werden.The invention provides that in a circuit arrangement of the type mentioned at the beginning for reducing the time lapse between the sampled values a conversation information a counting element which is able to count up to a number that is equal to half the number of channels of the transmission system, and the occupancy state during a scan cycle the lines corresponding signals counts, and a shift register are provided in whose Stages both the counting result of the counter and signals from a signal generator, which is a provides an irregular, random sequence of impulses, that the Shift register can be switched from the coding control signal and one instead of the coding control signal Transmission of the sampled values controlling pulse train generated, and that in the transmitting part a generator digital Noise signals is provided, which can be connected to the transmission line and a strong information traffic simulated when no useful signals of call information are transmitted.

Um jeweils den Zeitabstand zwischen den Abtastwerten einer bestimmten Gesprächsinformation zu ändern und in einige oder alle Kanäle, die keine Nutzsignale führen, ein Geräuschsignal einzuspeisen, schlägt die Erfindung also im wesentlichen folgende Maßnahmen vor: Zunächst werden während des jeweiligen Abtastzyklus die belegten Leitungen gezählt. Sodann wird eine zufällige Verteilung für die Abtastwerte steuernden Impulse eingeführt. Die sich jeweils zufällig ergebende Verteilung wird der Empfangsendstelle mitgeteilt. Die hierfür erforderliche Schaltungsanordnung liefert Signale, die ihrerseits eine unregelmäßige Folge von Steuerimpulsen zur Steuerung der Übertragung der Abtastwerte zum Kudierglicd bewirken. Die Zahl dieser Impulse muß mindestens gleich der Zahl der im betrachteten Abtastzyklus belegten Leitungen sein, damit die volle Systemkapazitat erhalten bleibt. Schließlich wird ein digitales Geräuschsigna! erzeugt, welches dann der Übertragungsleitung zugeführt wird, wenn auf dieser keine Nutzsignale einer Gesprächsinformation übertragen werden. By the time interval between the samples to change a certain call information and in some or all channels that do not have any Lead useful signals to feed in a noise signal, so the invention proposes essentially the following Measures before: First of all, the occupied lines are counted during the respective scanning cycle. A random distribution is then introduced for the pulses controlling the samples. Which each random distribution is communicated to the receiving terminal. The circuit arrangement required for this supplies signals, which in turn are an irregular sequence of control pulses for the control system cause the transfer of the samples to the Kudierglicd. The number of these pulses must be at least must be equal to the number of lines occupied in the scan cycle under consideration, so that the full system capacity is available preserved. Finally a digital sound signal! generated which then the transmission line is supplied when no useful signals of call information are transmitted on this.

Ein wesentlicher Vorteil der Erfindung besteht darin, daß die zeitliche Verschiebung der Signalimpulse rein zufällig ist. Die zufällige Verteilung der Abtastimpulse wird, wie erwähnt, durch einen Signalgenerator bewirkt. Das Schieberegister, in dessen Stufen sowohl das Zählergebnis als auch die zufällige Impulsfolge eingeschrieben werden, wird mittels der periodischen Impulsfolge zur Steuerung der Übertragung der Abtastwerte der Gesprächsinformationen zum Kodierglied bei der Sendestelle oder vom Dekodierglied zum Empfangstcil bei der Empfangsendstelle abgetastet. Dadurch liefert das Schieberegister die erwähnte geänderte Impulsfolge. Der Geräuschsignalgenerator in der Sendestelle wird jedesmalA major advantage of the invention is that the time shift of the signal pulses is purely coincidental. As mentioned, the random distribution of the sampling pulses is carried out by a signal generator causes. The shift register, in its stages both the counting result and the random one The pulse train is written in using the periodic pulse train to control the transmission of the sampled values of the call information to the coding element at the transmitting station or from the decoding element scanned to the receiving piece at the receiving end point. As a result, the shift register delivers the mentioned changed pulse train. The noise signal generator in the transmitting station is activated every time

3 43 4

dann eingeschaltet, wenn die Steuerung dor Über- Ein »ich in zufälliger Weise Wilderndes Signal, das iragung der Abuistwerio durch die gilinderto Impuls- zu der au betrachtenden Endstelle gelangt, ohne einen folge aufhört. bestimmten Überirugungskanal /u benutzen, knnnthen switched on when the control is over- A signal that is randomly poaching Iragung the Abuistwerio by the Gilinderto impulse arrives at the au viewing terminal without one follow stops. use certain overirection channel / u, can

Das Zllhlglied kann bis zur halben Knnnlzahl des ?,. B. aus dem in Bits ausgedrückten, während eim··» Systems ztihlen, bei einem System mit 48 Kanülen 5 bestimmten Abtastzyklus in den drei ersten Ubeialso bis 24. Bei einer besonderen AusfUhrungsl'orm iragungskanlücn dos Systems Übertragenen Informacler liriindung für Übertragungssysteme mit 48 Ka- lionsinhalt gewonnen werden. Im Laufe eines AMuM-nlilen is' dem Hingang des Zlihlglicdes ein UNID- zyklus weiden diese Hits in eine beispielsweise ims Glied mit zwei Eingängen vorgeschaltet, von denen bistabilen Kippschaltungen bestehende Speiehcrder eine an die Übertragungsleitung angeschlossen io schaltung eingespeichert, welche daraufhin abgelesen und der zweite mit einem Generator verbunden ist, und im nächstfolgenden Ablustzyklus wieder gelöscht welcher wllhrend der Zeit, in der an die entgegen- wird.The counter can be up to half the number of the?,. B. from the expressed in bits, while eim ·· » Systems count, in the case of a system with 48 cannulas, 5 determined scanning cycles in the first three periods to 24. In the case of a special implementation standard, information channels are transmitted to the system connection for transmission systems with 48 kalion content can be obtained. In the course of an AMuM-nlilen If the success of the count is a UNID cycle, these hits graze in an ims, for example Upstream element with two inputs, of which bistable flip-flops exist an IO circuit connected to the transmission line is stored, which is then read and the second is connected to a generator, and is deleted again in the next loss cycle which during the time in which the counter is received.

gesetzte Lindstelle ein Zuteilungssignal gesendet wird, Ein bevorzugtes Ausfiihrungsbcispiel der ErIm-an allocation signal is sent.

ein ÖH'nungssigniil erzeugt. Dadurch ist es dem Zähl- dung ist in der Zeichnung dargestellt. Hs zeigt glied müglieh, die dem Belegungszustand der Leitun- 15 F i g. I eine Einrichtung gcmiiß der Erfindung, die gen entsprechenden logischen Bits zu zUhlen. Das in den Sendeteil eines Übertragungssystems gem.il· Zählglied besitzt 24 Ausgänge, die den Zühlergeb- der erwähnten vorgeschlagenen Anordnung eingenissen 1 bis 24 entsprechen und in eine logische setzt .st,an ÖH'nungssigniil generated. This makes it the counting is shown in the drawing. Hs shows member müglieh, which corresponds to the occupancy of the line 15 F i g. I a device gcmiiß of the invention that corresponding logical bits are to be counted. The in the transmission part of a transmission system according to il The counter has 24 outputs, which include the Zühlergeb- the mentioned proposed arrangement 1 to 24 and put in a logical .st,

Kombination- oder Verknüpfungsschaltung führen. Fig. 2 eine Einrichtung gemäß der Erfindung, dieLead combination or link circuit. Fig. 2 shows a device according to the invention, the

welche ebenfalls 24 Ausgange aufweist, von denen ao sich im Empfangsteil des Übertragungssystem* beso viele ein Ausgangssignal führen, wie das Zahlglied findet,which also has 24 outputs, of which ao is located in the receiving part of the transmission system * beso many have an output signal, as the numerator finds,

Impulse gezählt hat. Wurden z. B. k Impulse gezählt, F i g. 3 eine besondere Aiislulmingsform der Lr-Counted pulses. Were z. B. k pulses counted, F i g. 3 a special Aiislulmingsform the Lr-

so führen der Ausgang Nummer Λ des Zählgliedes findung für Übertragungssysteme mit 4S Kanälen, und k aufeinanderfolgende Ausgänge der Kombi- F i g. 4 eine Ausführungsform einer logischen Kom-the output number Λ of the counter element finding for transmission systems with 4S channels, and k successive outputs of the combi-F i g. 4 an embodiment of a logical com-

nationsschaltung ein Signal. Jeder der 24 Ausgänge 25 binalionsschaltung, wie sie in der Einrichtung nach der Verknüpfungsschaltung ist mit einem ersten Hin- Fig. 3 verwendet wird, .national circuit a signal. Each of the 24 outputs 25 binalion circuit as shown in the device according to the logic circuit is used with a first hint- Fig. 3,.

gang je eines UND-Gliedes gekoppelt, dem ..n einem F i g. 5 den zeitlichen Verlauf von Signalen, die ingear of an AND element coupled to the ..n a F i g. 5 shows the temporal course of signals that are shown in

zweiten Eingang ein Olinungsimpuls zugeführt wird, der Einrichtung nach F i μ. 3 an den wesentlichen welcher in jedem Abtastzyklus einmal am Ende der Stellen des Übertragungssystem erscheinen, und Verteilimgs-bzw. Zuweisiingszeit erscheint. Die Aus- 30 Fig. fi den schemalischen Zusammenhang zwigänge dieser UND-Glieder sind mit dem ersten Ein- sehen den Einrichtungen nach Fig. I und 2. gang je eines ODER-Gliedes gekoppelt, welches an Die gemäß Fig. I in den Sendeleil geschaltetean Olinungsimpuls is fed to the second input, the device according to F i μ. 3 to the essentials which appear once in each sampling cycle at the end of the positions of the transmission system, and Distribution or Allocation time appears. The schematic connection between the 30 fig These AND gates are the first to see the devices according to FIGS. gang each coupled to an OR element, which is connected to the transmission part according to FIG

einem zweiten Eingang ein Signal, das in jedem Ab- Geheimhaltungseinrichtung enthält eine Schaltung laslzyklus einmal in der ersten Hälfte der Zuwei- CM zur Änderung der Kodierung, die das Sleuersungszeil erscheint, und an einem dritten Eingang ein 35 signal b zur Steuerung der Kodierung empfangt und weiteres, sich nur einmal alle zehn Abtastzyklen am es in ein Signal />' verändert.a second input a signal that contains a circuit lasl cycle once in the first half of the allocation CM for changing the coding, which the Sleuersungszeil appears, and at a third input a signal b for controlling the coding and receives further, it changes to a signal />'only once every ten sampling cycles.

Ende der Zuweisungszeit wiederholendes Signal zu- Da die Schaltung CM mindestens so viele Kodier-End of the assignment time, repeating signal to- Since the circuit CM has at least as many coding

gelührt sind. Die Ausgänge dieser ODER-Glieder impulse liefern soll, wie die Anzahl der belegten sind mit den Tasteingängen bislabiler Kippstufen Leitungen beträgt, werden die Signale aus der Ubereines Schieberegisters verbunden. 40 tragungsleitung c' während der Zuteilungszcit ent-are led. The outputs of these OR gates should deliver pulses, as the number of occupied lines is with the key inputs of the unstable multivibrator lines, the signals from the shift register are connected. 40 transmission line c ' during the allocation time

Vor die Löscheingänge dei Kippstufen des Schiebe- nntnmen. Zu diesem Zweck wird während der Zuregislers ist je ein UND-Glied geschaltet, an dessen teilungsdauer ein Signal As erzeugt, welches bewirkt, ersten Eingang ein I.öschsignal angelegt wird und an daß nur während dieser Dauer die Signale der Ubcrdessen zweiten Eingang ein Ölfnungssignal erscheint, tragungsleitung zur Schaltung C M gelangen, das mittels des schon erwähnten Generators einer 45 Die Veränderung der KodienmpuWolge wird sich zufällig ergebenden Impulsfolge erzeugt wird. durch die Schaltung Mec bewirkt, welche den lnlor-Dadureh wird erreicht, daß das Löschsignal jeweils mationsinhalt der drei eisten Kanäle des Uoertra-IHir zu einem sich willkürlich ändernden Teil der gungssystems während eines bestimmten Abtastzyklus Stufen des Schieberegisters gelangt. Ein Steuersignal, prüft, wobei sie durch Taktimpiilse CK 1 bis C K-M welches in der eingangs erwähnten vorgeschlagenen 50 gesteuert wird und während des nächstfolgenden_ AnAnordnung /ur übertragung der Abtastwerte /um tastzyklus diesen Informationsinhalt in die Schaltung ' Kodier- bzw. Dekodierglied und zur Weiterschaltung CM einführt.In front of the extinguishing inputs of the tilting stages of the sliding doorway. For this purpose, an AND element is connected during the regulator, at the duration of which a signal As is generated, which causes an alarm signal to be applied to the first input and an oil opening signal to appear only during this period of the signals from the second input , transmission line to the circuit CM, which is generated by means of the aforementioned generator of a random pulse sequence. caused by the circuit Mec , which the Inlor-Dadureh is achieved that the erase signal arrives at each mation content of the three first channels of the Uoertra-IHir to an arbitrarily changing part of the transmission system during a certain sampling cycle stages of the shift register. A control signal checks, being controlled by clock pulses CK 1 to C KM which is controlled in the proposed 50 mentioned at the beginning, and during the next following arrangement / transmission of the sampling values / scanning cycle this information content in the coding or decoding circuit and for further switching CM introduces.

der Verteilungskette verwendet wurde, wird an die Cher eine Schaltungsanordnung In werden die Ver-the distribution chain was used, a circuit arrangement will be in the encryption to the Cher

Ve. Schiebungseingänge der Kippstufe des Schiebe- teilungsinformation Xh und die Fernsprechsignalregisters angelegt und verschiebt den Informations- 55 kritcrien Sn auf die Übertragungsleitung r übertragen. inhalt jeder'Kippstufe in einer bestimmten Richtung Dieser Schaltungsanordnung sind außerdem die Ani„ die eweils benachbarte Stufe. tastwerte der durch die KodjcrungsschaltungCod inVe. Shift inputs of the flip-flop of the shift division information Xh and the telephone signal register are applied and shifts the information criteria Sn transmitted to the transmission line r. The content of each flip-flop stage in a specific direction of this circuit arrangement is also the ani, the respectively neighboring stage. samples of the by the coding circuit Cod in

Der binäre Zustand der am Ende des Schiebe- digitale Form umgesetzten Gesprachs.nformattoncn registers liegenden Kippstufe, zu welcher der Infor- zugeführt. , . ,. . ·.„„„ ,..The binary state of the conversation converted at the end of the sliding digital form register lying flip-flop to which the information is supplied. ,. ,. . ·. "" ", ..

mationsinhalt der einzelnen Stufen verschoben wird, 60 Das Geräuschsigiia das dann in die: Lulu^-. wird an ein UND-Glied angelegt, das an einem zwei- eingespeist werden soll, wenn kerne Nutz gna c de ten Eingang das ursprüngliche Steuersignal empfängt. Fernsprechverkehrs übertragen werden, wird m dig Am Ausgang des UND Gliedes entsteht somit ein taler Form von einem Generator Ng erzeugt, welcher geänderte" steuersignal, dessen einzelne Impulse die durch ein zur allgemeinen Synchron^icrung des gleiche Länge haben wie die des ursprünglichen 65 Systems; dienendes I akts.gnal C * gesieuL «'d· ^j-Steucrsignals-, jedoch in veränderlichen, vom Aus- sehen den Generator /V1, und d.e Sch, ""S^" Rancssipnal des Generators der zufälligen Impuls- nung/;« «st ein logisches UND-Gatter -1.«; gesehaltct Bh? abh ngii'cn Zeitabständen auftreten. welches dann die Geräuschs.gnalc zur h.nspe.smig uimation content of the individual levels is shifted, 60 The sound sigia that then into the: Lulu ^ -. is applied to an AND gate, which is to be fed in at a second when kerne useful gna c de th input receives the original control signal. Telephony traffic is transmitted, is m dig At the output of the AND element, a generator Ng generates a valley form, which changes the control signal, the individual pulses of which have the same length as those of the original 6 5 system due to a general synchronization ; Serving I acts.gnal C * gesieuL «' d · ^ j control signals-, but in variable, from the appearance of the generator / V 1 , and de Sch,""S^" Rancssipnal of the generator of the random impulse /; «« St a logical AND gate -1. «; held bh? occur depending on time intervals. which then the noise.gnalc to the h.nspe.smig ui

;iic Schaltungsanordnung In und somil in die Lei- :ung c' durchläßt, wenn sich die seinen übrigen beiden Umgängen /iigeführten zusätzlichen Signale in Koinzidenz befinden. Bei diesen zusätzlichen Signalen handelt es sieh um das Komplement As des schon erwähnten Zuteilungssignals As und um das Ausgangssignal einer ODER-Schaltung Og, in welcher zwei weitere Signale 7> 1 und bit verknüpft sind. Das Signal h 1 stammt aus der Schaltung CM und erteilt die Zustimmung zur Einspeisung der Geräuschsignalc, wenn kein Befehl zur Übertragung von Informationen auf die Leitung ergeht. Das Signal bn ist das Ausgangssignal einer bestibilcn Stufe Bn. welche getastet wird, sobald die Verteilung der Informationsabtasuverte an das Kodierglied auf Grund eines Signals jcl beendet wird. Das Signal /</ wird aus der Verleilungsschalhmg des Übertragungssystems TS geliefert. Am Knde des Ablastzvklus wird die bislabile Stufe Bn durch ein Synchronisiersignal Si wieder gelöscht.; iic circuitry lets through In and somil into line c 'when the additional signals carried out on its other two circuits are in coincidence. These additional signals are the complement As of the aforementioned allocation signal As and the output signal of an OR circuit Og, in which two further signals 7> 1 and bit are linked. The signal h 1 comes from the circuit CM and gives consent to the feeding of the noise signals if no command for the transmission of information is given on the line. The signal bn is the output signal of a definable stage Bn. which is scanned as soon as the distribution of the information samples to the coding element is ended on the basis of a signal jcl. The signal / </ is supplied from the distribution circuit of the transmission system TS . At the end of the load cycle, the unstable stage Bn is deleted again by a synchronization signal Si.

Die in der in F i g. 2 dargestellten Weise in den l-'mpfangsteil eingesetzte Einrichtung gemäß der Erfindung enthält ebenfalls eine Anderungsschaltung CM. die derjenigen des Sendetcils gleich ist und ein Dekodierungssteuersignal e in ein Signal e' ändert. Während der durch das Zutcilungssignal As bestimmten Zeitdauer wird der Schaltung CM aus der Übertragungsleitung /' die Vcrteilungsinformalion zugeführt. Die Kriterien zur Änderung der Reihenfolge der die Dekodierung steuernden Impulse stammen aus der Schaltung Mcc. welche durch die Taktsignalc CK 1 bis CK24 gesteuert wird, den Informationsinhalt von drei, beispielsweise den drei ersten Kanälen prüft und die Art der Veränderung der Dekodierung bestimmt.The in the in F i g. In the manner shown in FIG. 2, the device according to the invention inserted into the receiving part also includes a modification circuit CM. to that of the Sendetcils is the same and a decoding control signal e changes in a signal e '. During the period of time determined by the allocation signal As , the circuit CM is supplied with the distribution information from the transmission line / '. The criteria for changing the order of the pulses controlling the decoding come from the circuit Mcc. which is controlled by the clock signals CK 1 to CK24, checks the information content of three, for example the first three channels and determines the type of change in the decoding.

Ein Ausschaltungskrcis Dis bewirkt die Trennung der Fernspreehsignalkriterien Sn und der Verteilungsinformation JWs für den Empfnngsspc-icher von dem Signal, welches die an die Dckodierschaltung Dec zu sendenden digitalen Informationen enthält, die dort in das aus analogen Abiastwerten bestehende Signal / umgewandelt werden.A deactivation circuit Dis causes the separation of the Fernspreehsignalkriterien Sn and the distribution information JWs for the receiver from the signal, which contains the digital information to be sent to the decoding circuit Dec , which is there converted into the signal / consisting of analog Abiastwerte.

In Fig. 3 ist eine Sonderausführung der Schaltung CM zur Änderung der Kodierung und der Schaltung Mcc. welche die Art der Änderung bestimmt, dargestellt, die für ein System mit 48 Kanälen geeignet ist. Die Schaltung CM ist mit der Sendcleitung c' (oder ■dor Fnipfangslcitung /') über den ersten Eingang eines logischen l'ND-Gatters At gekoppelt, dessen zweitem Eingang das während der Zeitdauer, in der die Verteilungsinformation gesendet (bzw. empfangen) wird, vorhandene Zuteilungssignal As zugeführt ist. Der Ausgang des Galters At ist an den Eingang eines Zählgliedes O > angeschlossen, welches die Bits der Verteilungsinformation zählt.In Fig. 3 is a special version of the circuit CM for changing the coding and the circuit Mcc. which determines the type of change that is appropriate for a 48 channel system. The circuit CM is coupled to the transmission line c ' (or ■ dor Fnipfangslcitung /') via the first input of a logic 1'ND gate At , the second input of which is during the period in which the distribution information is sent (or received) , existing allocation signal As is supplied. The output of the gate At is connected to the input of a counter O>, which counts the bits of the distribution information.

Das Za'hlglied bcsitzi 24 Ausgänge 1 ... A ... 24. von denen derjenige ein Ausgangssignal führt, welcher der Anzahl der gezählten Bils entspricht. Würden z. B. sieben Bit gezählt, so führt der siebte Ausgang ein Signal. Die Ausgänge des Zählgliedes sind entsprechend den Eingängen einer logischen Kombinationsschaltüng RC zugeführt, die ebenfalls 24 Ausgange U\ ... (J 24 aufweist, an denen die Eingangssignal derarl zusammengeführt sind, daß am Ausgang i/24 die Signale aller Eingänge erscheinen, am Ausgang//23 die Signale aller Eingänge mit Ausnahme des ersten, am Ausgang VZ lediglich die Signale des 2 V und des 24 Eingangs und am Ausgang U\ allein die Signale des 24. Eingangs, wie an Hand von Fig. 4 noch gezeigt werden wird. Durch diese Zusammenführung wird erreicht, daß so viele Ausgänge der Kombinationsschaltung ein Ausgangssignal führen, wie durch das Zählglied Bits gezählt wurden. Jeder Ausgang der Kombinalionsschaltung ist mit einem Eingang je eines logischen UND-Gatters A 1 ... A 24 verbunden, und zwar führt der Ausgang U24 zum UND-Gatter A 24, der Ausgang i/23 zum ίο UND-Gatter A 23 usw. Einem zweiten Eingang dieser UND-Gatter wird ein Signal P zugeführt, das in jedem Abtastzyklus einmal am Ende der Zuteilungszeit erscheint. Die Ausgänge der UND-Gatter sind an einen ersten Eingang je einer logischen ODER-Schaltung OI24 ... OI1 angeschlossen. Zwei weitere Eingänge jeder dieser ODER-Schaltungen empfangen ein Signal 5, das in jedem Abtastzyklus einmal in der ersten Hälfte der Zuteilungszeit erscheint, bzw. ein Signal P10, welches nur einmal je zehn Signalen P wiederkehrt. Die Ausgänge der ODER-Schaltungen sind mit dem Tasteingang je einer bistabilen Stufe öl ... B24 gekoppelt, und zwar der Ausgang der Schaltung Oll mit dem Tasteingang der Stufe Bl, der Ausgang der Schaltung OI2 mit dem Tasteingang der Stufe B 2 usw. Diese vierundzwanzig bistabilen Stufen bilden ein Schieberegister. Die Löscheingänge der bistabilen Stufen sind mit dem Ausgang je eines logischen UND-Gatters A11 ... A 124 verbunden, und zwar der Löscheingang der Stufe B1 mit dem Ausgang des Gatters All, der Löschcingang der Stufe B 2 mit dem Ausgang des Gatters A 12 usw.The counter element has 24 outputs 1 ... A ... 24, of which the one carries an output signal which corresponds to the number of Bils counted. Would z. B. counting seven bits, the seventh output carries a signal. The outputs of the counter are fed to the inputs of a logical combination circuit RC , which also has 24 outputs U \ ... (J 24 , at which the input signals are brought together so that the signals of all inputs appear at output i / 24, at the output // 23 the signals of all inputs with the exception of the first, at the output VZ only the signals of the 2 V and the 24 input and at the output U \ only the signals of the 24th input, as will be shown with reference to FIG. 4. through the integration is achieved that as many outputs of the combining circuit lead an output signal were as counted by the counting member bits. Each output of the Kombinalionsschaltung is connected to an input of a logic aND gate a 1 ... a 24, namely leads the output U 24 to the AND gate A 24, the output i / 23 to the ίο AND gate A 23 etc. A signal P is fed to a second input of this AND gate, which is sent once at the end of each sampling cycle the allocation time appears. The outputs of the AND gates are each connected to a first input of a logical OR circuit OI24 ... OI1. Two further inputs of each of these OR circuits receive a signal 5 which appears once in each sampling cycle in the first half of the allocation time, or a signal P 10 which only occurs once for every ten signals P. The outputs of the OR circuits are coupled to the key input of a bistable stage oil ... B 24, namely the output of circuit Oll with the key input of stage Bl, the output of circuit OI2 with the key input of stage B 2 , etc. These twenty-four bistable stages form a shift register. The clear inputs of the bistables are connected to the output of a logic AND gate A 11 ... A 124, namely, the clear input of the step B 1 with the output of the gate All, the Löschcingang the step B 2 with the output of gate A 12 etc.

Die UND-Gatter A 11 ... A 124 besitzen je zweiThe AND gates A 11 ... A 124 each have two

Eingänge. Die ersten Eingänge aller UND-Gatter sind zusammengcschaltet und empfangen ein Signa! R, Entrances. The first inputs of all AND gates are connected together and receive a signal! R,

während die zweiten Eingänge jeweils mit Ausgängenwhile the second inputs each have outputs

der Schallung Mcc verbunden sind.connected to the circuit Mcc .

Die Schaltung Mcc enthält vicrundzwanzig bislabile Kippschaltungen BIl .. .5124, deren Tasteingänge an den Ausgang je einer logischen UND-Schaltung AcI ... Ac 24 angeschlossen sind. Der erste Eingang jeder dieser UND-Schaltungen ist mit der Sendelcitungt' (bzw. der Empfangsleitung/') gekoppelt, während ein zweiter Eingang jeweils mit entsprechenden Ausgängen einer gesonderten Takt-IS schaltung verbunden ist und jeweils eines der Taktsignal CTH ... CK 24 empfängt, welche die ersten 24 Bits der Taktschaltung darstellen.The circuit Mcc contains around twenty unstable trigger circuits BIl .. .5124, the key inputs of which are each connected to the output of a logical AND circuit AcI ... Ac 24. The first input of each of these AND circuits is coupled to the transmission line (or the receiving line / '), while a second input is connected to the corresponding outputs of a separate clock IS circuit and one of the clock signals CTH ... CK 24 which represent the first 24 bits of the clock circuit.

Das Kodicrungssteuersignal b (bzw. empfangsscitig das Signal c) dient als Verschiebungssigna] für das durch die bistabilen Stufen B 1 ... β 24 gebildete Schieberegister.The coding control signal b (or the signal c at the receiving end) serves as a shift signal for the shift register formed by the bistable stages B 1 ... β 24.

Das Ausgangssignal fei der bistabilen Stufe Bl wird einem Eingang eines logischen UND-Gatters Au zugeführt, an dessen zweitem Eingang das Signal b (I)ZW. empfangsscitig das Signal e) anliegt. Am Ausgang dieses UND-Gatters erscheint ein ähnliches, jedoch entsprechend dem Zustand der bistabilen Stufe B1 geändertes Signal b' (bzw. empfangsscitig c·'), das zur Steuerung der Kodierung (bzw. Dekodierung) dient. Das inverse Ausgangssignal 5T der Stufe Bl steuert in der Sendcstclle die Einspeisung des Gcräuschsignals in die Leitung c', wie in F i α. 1 rcmgtist. B *The output signal fei the bistable stage Bl is fed to an input of a logic AND gate Au , at the second input of which the signal b (I) ZW. The signal e) is present at the receiving end. At the output of this AND gate there appears a similar signal b ' (or receive-sensitive c ·') which has been modified according to the state of the bistable stage B 1 and which is used to control the coding (or decoding). The inverse output signal 5T of the stage B1 controls the feeding of the noise signal into the line c ' in the transmission stage, as in F i α. 1 rcmgtist. B *

Eine AusfüTirungsform einer logischen Kombina-An embodiment of a logical combination

tionsschaltung RC ist in F i g. 4 dargestellt. Diesetion circuit RC is in FIG. 4 shown. This

Schaltung enthalt drciundzwanztg logische ODER-Circuit contains twenty-three times logical OR

Krcise Ol ... O 23, deren Eingangszahl je nach derKrcise Ol ... O 23, whose input number depends on the

Stellung des jeweiligen Kreises in der Kombinations-Position of the respective circle in the combination

Claims (3)

QI/QI / Λ 1 QΛ 1 Q schaltung verschieden ist. Beispielsweise besitzt der ODER-Kreis Ol 24 Eingänge, die mit allen 24 Ausgängen 1 ... 24 des Zählgliedes zusamtnengeschaltet sind, so daß sich die logische Funktion am Ausgang i/24 dieses Kreises durch die Formelcircuit is different. For example, the OR circuit Ol 24 inputs which are connected together with all 24 outputs 1 ... 24 of the counter are, so that the logical function at the output i / 24 of this circle is given by the formula 2424 beschreiben läßt. Dem ODER-Kreis (92 sind an seinen 23 Eingängen die Signale der Ausgänge 2 bis 24 des Zählgliedes zugeführt, wobei sich folgende logische Funktion ergibtlets describe. The OR circle (92 are at its 23 inputs are supplied with the signals from outputs 2 to 24 of the counter element, whereby the following logical function results U23 -213· · · ■ ■< 24U23 -213 · · · ■ ■ < 24 usw. bis zum ODER-Kreis O 23, welcher nur zwei Eingänge besitzt, die mit den Ausgängen 23 und 24 des Zählgliedes verbunden sind, so daß sich die logische Funktionetc. up to the OR circuit O 23, which has only two inputs which are connected to the outputs 23 and 24 of the counter, so that the logical function i/2 23 · 24i / 2 23 24 ergibt. Schließlich ist der Ausgang U1 der Kombinationsschaltung einfach mit dem Ausgang 24 des Zählgliedes zusammengeschaltet. was der logischen Funktion l/l — 24 entspricht.results. Finally, the output U 1 of the combination circuit is simply connected to the output 24 of the counter. which corresponds to the logical function l / l - 24. Zur weiteren Erläuterung der Erfindung sei auf Fig. 5 verwiesen, in welcher der zeilliche Verlauf von Impulsen dargestellt ist, die an verschiedenen, für die Erfindung als wesentlich erscheinenden Stellen (tes Obertragungssystems auftreten.For a further explanation of the invention, reference is made to FIG. 5, in which the linear course is represented by pulses at various points that appear to be essential for the invention (tes transmission system occur. Während eines jeden Abtastzyklus FR erscheinen 240 Taktimpulse CA', die den Synchronbctrieb aller Teile des Systems gewährleisten. Das Signal As ist nur während der Yerleilungszeit vorhanden und bewirkt, daß das in Fig. 3 dargestellte Zählglicd Co nur die Bits der Verleilungsinformation zählt.During each sampling cycle FR , 240 clock pulses CA 'appear, which ensure the synchronous operation of all parts of the system. The signal As is only present during the distribution time and has the effect that the counter element Co shown in FIG. 3 only counts the bits of the distribution information. Das Signal b (bzw. empfangsseitig das Signal <·) besteht aus einer Folge von 24 Impulsen, die während der Verteilungszeil unterbrochen ist und dazu dient, in der Ser.destelle die Abtastwerte der Gespräehsinforniationen vom Sendeteil TS zur Kodiersehaluing Coil bzw. in der Enipfangsstelle von der ! >ekodierschaltung Dec zum Empfangsteil RS zu iibertiagen.The signal b (or the signal <· on the receiving side) consists of a sequence of 24 pulses, which are interrupted during the distribution line and are used to receive the sampled values of the conversation information from the transmitter part TS to the coding waiting coil or in the receiving station of the ! > decoding circuit Dec to be transmitted to the receiving part RS. Das Signal S schreibt in die bistabilen Stufen B 1 . . . Λ24 des Schieberegisters den logischen Zustand »1« ein. Das Signal/?, das unmittelbar nach dem Signal 5 erscheint, löscht alle jene bistabilen Stufen Bl... B 24 wieder, die es erreichen kann. Dieses Signal R wird jedoch nur von denjenigen UND-Gattern A 11 ... .4 124. an denn erste fingünge *-s angelegt wird, durchgelassen, an tit ι en zweitem F.ingaug jeweils ein OITnungssignal hegt. Der Zustand dieser /weilen lingänge hiingt von den Ausganussigiiiilcn dei bistabilen Kippschaltungen /ill... BI 24 ab, und /war erscheint am je« eiligen /weilen Ausgang ein OITnungssignal. wenn die entsprechend!.-Kippschaltung getastet ist.The signal S writes to the bistable stages B 1. . . Λ24 of the shift register the logic state »1«. The signal /? Which appears immediately after the signal 5, cancels all those bistable stages Bl ... B 24 again that it can reach. This signal R , however, is only allowed to pass through those AND gates A 11 ... .4 124. to which the first input * -s is applied, and an opening signal is entertained at the second input signal. The state of these temporary inputs depends on the output signals of the bistable multivibrators / ill ... B I 24, and / was an opening signal appears at the respective urgent / temporary output. if the corresponding! .- toggle switch is keyed. Nach dem Auftreten des Signals/? sind nur die jenigen bistabilen Stufen Bk im Zustand »1 λ geblieben, denen eine nicht getastete Kippschaltung P \k zugcotlinct war. In der Zwischenzeit sind vom /ahlglied Co nie Bits der Verleilungsinformation geiahlt worden, und dem Zahlergebnis entsprechend viele Ausgange f'l... (/24 (ausgehend von t/24) der logischen Kombinationssthnltung WC führen ein Ausgungssignui. Wurde also /. H nur ein Hit gekühlt, m> führt nur der Ausgang U 24 ein Signal. Wurden zwei Bits ge/iihlt. so bleiben die Ausgänge i/24 und ί'23 bclctti.After the signal /? only those bistable stages Bk remained in the state »1 λ to which a non-keyed flip-flop switch P \ k was drawn. In the meantime, the / never ahlglied Co bits of Verleilungsinformation been geiahlt, and the number of results corresponding number of outputs f'l ... (/ 24 (starting from t / 24) of the logical Kombinationssthnltung WC lead a Ausgungssignui. Was so /. H only one hit is cooled, only output U 24 carries a signal. If two bits were received, outputs i / 24 and ί'23 remain bclctti. Über die UND-Gatter Ai ... A 24 wird der Zustand »;« wieder in so viele der Stufen B\ .. .B 24 (ausgehend von B 24) eingeschrieben, wie Ausgänge der logischen Kombinaüonsschaltung RC belegt sind, d. h. ein Signal führen. Der Impuls PlO. welcher alle zehn Impulse Γ erscheint, hat die Aufgabe, in alle bistabilen Stufen des Schieberegisters den Zustand »]* zu schreiben, beispielsweise einmal alle zehn Abtastzyklen, um möglicherweise in der Empfangs-ίο stelle durch Leitungsstörungen verursachten Adressierfehlern entgegenzuwirken.The status ";" is rewritten into as many of the stages B \ ... B 24 (starting from B 24) as outputs of the logic combination circuit RC are occupied, ie a signal, via the AND gates Ai ... A 24 to lead. The impulse PlO. which appears every ten pulses Γ, has the task of writing the state »] * in all bistable stages of the shift register, for example once every ten scanning cycles, in order to counteract addressing errors possibly caused by line disturbances in the receiving point. Nach der Voreinstellung des Schieberegisters bewirken die Impulse des Signals b (bzw. empfangsseitig des Signals e) die Weiterschaltung des Registers. Das den Informationsinhalt der bistabilen Stufe Bl enthaltende Signal b\ wird an den ersten Eingang des UND-Gatters Au angelegt, an dessen Ausgang als Signal // (bzw. c') diejenigen Impulse des Signals b (bzw. e) erscheinen, die mit dem Zustand »1« no der Stufe B\ logisch übereinstimmen.After the presetting of the shift register, the pulses of signal b (or signal e on the receiving side) cause the register to be advanced. The signal b \ containing the information content of the bistable stage Bl is applied to the first input of the AND gate Au , at the output of which as signal // (or c ') those pulses of the signal b (or e) appear that with logically match the state "1" no of level B \. Die Darstellung der Fig. 5 gilt für den Fall, daß die Stufen BT. B12 und BIO getastet sind, während die Kippschaltungen B17. BI12 und ΒΠ9 gelöscht sind, und daß drei Bits in der Verteilungsinformation gezählt worden sind. Infolgedessen enthält das Signa! b' (bzw. c') den 7.. 12. und Τλ Impuls sowie die letzten drei Impulse des Signals b (bzw rl. Es werden also mittels der ersten drei Impulse des Signals />' (bzw t'') die Abtastwerte der Gesprächsinformationen gesendet, während die letzten drei Impulse für die Sendung des Geräuschsignals zur Verfügung stehen.The illustration of FIG. 5 applies to the case that the stages BT. B12 and BIO are keyed while the flip-flops B 17. BI12 and ΒΠ9 are cleared and that three bits in the distribution information have been counted. As a result, the Signa! b ' (or c') the 7th .. 12th and Τλ pulse as well as the last three pulses of the signal b (or rl of the call information is sent while the last three pulses are available for the transmission of the sound signal. Die Sendung des Geräuschsignals wird durch das Signal t bewirkt, das nach dem Ende der Verteilungsinformation, also beim Zustand .4 s - »0«, immer dann vorhanden sein muß, wenn sich die bistabile Stufe B J im Zustand »0« befindet, also beim Zustand 7Π - »1«, oder aber in dei Zeit zwischen dein Yertciiungbonde und dem Ende des Abtastzyklus. Die logische Funktion für den Zustand des Signals / läßt sich folgendermaßen schreiben:The transmission of the noise signal is caused by the signal t , which must always be present after the end of the distribution information, ie in the state .4 s - "0", when the bistable stage B J is in the state "0", ie at state 7Π - "1", or in the time between your Yertciiungbonde and the end of the scanning cycle. The logical function for the state of the signal / can be written as follows: f -- (51 J- Im) Al. f - (51 J- Im) Al. Das Synchronisiersignal &" fFig. 1) hat die Auf gäbe, die bistabile Stufe Bn zu löschen, aus weichet das Signal bn stammt.The synchronization signal &"fFig. 1) has the task of deleting the bistable stage Bn , from which the signal bn originates. Obwohl nur ein Ausführur.gsbcispiel fur eir Systcir. :iit 48 Kanälen erläutert >vji<Jc. ist die l-.rfin dung s:-li'st\ et stündlich nicht .1111 diese Kanal^ah beschianki.Although only one implementation example for a Systcir. : iit 48 channels explained > vji <Jc. is the l-.rfin dung s: -li'st \ et not every hour .1111 this channel ^ ah beschianki. l'aientanspi ,i.cl'aientanspi, i.c !. Schaliungsanori'nune ;mii (ichcimhnMuni dei Ciespr.khe in einem /eiinniltipiev 1 em sprcchiibttiragungssystem r;i! Ab' astwet linier poiation. in welchem die Ulvtrapunp der Ablast· uiTic einer ocspriichsinforinution vom Sendetet zu ivu·ir. Kodierclied Ivw von einem IHkodier glied ?■ .n 1 mpfanpstcil durch ein Kodimieuer signal ..u'uerbar ist, d a «i u r t h r c k>.. :; u zeichn !. daK /um Veiilndern des Zeit abstand·, /wischen ilen Abtastweiten ein»·· Gc sriiclisiiilormatiή ein Zählglied (f,i), Mulche: bis /11 einer /aiii /u /nhlcn vermag, die plcicl! Schali anori'nune; mii (ichcimhnMuni dei Ciespr.khe in a / eiinniltipiev 1 em admission system r; i! From 'astwet linier poiation. in which the ulvtrapunp of the ablast uiTic an ocspriichsinforinution from the sent to ivu · ir. Codingclied Ivw from an IHcodier member? ■ .n 1 mpfanpstcil by a Codimieuer signal .. is audible that a «i u r t h r c k> ..:; u sign !. daK / um changing of time distance ·, / between scanning distances a »·· Gc sriiclisiiilormatiή a counting element (f, i), mulch: to / 11 one / aiii / u / nhlcn is able to plcicl di. ι halben Kanal/ul.! des (-bctirupunpssVsicrmdi. ι half a channel / ul.! des (-bctirupunpssVsicrm ist, und wahrend eines VMasi/vkhis dem Bc lepungsrustund der Leitungen einsprechende Si gnale 7ühlt und cm SihielH-repi.iei vorceschciis, and during a VMasi / vkhis the Bc lepungsrustund the lines corresponding Si gnale 7ühlt and cm SihielH-repi.iei vorceschci I 8)4I 8) 4 sind, in dessen Stufen (31... Bk) sowohl das Zählergebnis des Zählgliedes als auch Signale eines Signaigenerators (Mec), welcher eine unregelmäßige, sich zufällig ergebende Folge von Impulsen liefert, eingeschrieben werden, daß das Schieberegister vom Kodiersteuersignal (b, e) weiterschaltbar ist und eine an Stelle des Kodiersteuersigiials die Übertragung der Abtastwerte steuernde Impulsfolge (b\ e') erzeugt und daß im Sendeteil ein Generator (Ng) digitaler Geräuschsignale vorgesehen ist, welcher an die Sendeleitung (c') anschließbar ist und einen starken Informationsverkehr simuliert, wenn keine Nutzsignale einer Ges>prächsinformation übertragen werden.are, in whose stages (31 ... Bk) both the counting result of the counter and signals of a signal generator (Mec), which supplies an irregular, randomly resulting sequence of pulses, are written that the shift register from the coding control signal (b, e ) is switchable and a pulse sequence (b \ e ') which controls the transmission of the sampled values is generated instead of the coding control signal and that a generator (Ng) of digital noise signals is provided in the transmitting section, which can be connected to the transmission line (c') and a strong information traffic simulated if no useful signals of call information are transmitted. 2. Schaltungsanordnung nach Anspruch 1 für ein System mit 48 Kanälen, dadurch gekennzeichnet, daß das Zählglied (Co) mit der Sendeleitung (c') über ein UND-Glied (At) gekoppelt ist, an dessen einem Eingang ein Signal mit den ao dem Belegungszustand der Fernsprechleitungen entsprechenden Bits und an dessen zweitem Eingang ein nur während einer Zeitdauer, in welcher der entsprechenden Endstelle eine Verteilungsinformation zugewiesen ist, erscheinendes öff- nungssignal (As) anliegt, so daß das Zählglied nur die dem Belegungszustand der Fernsprechleitungen entsprechenden Bits zählt; daß das Zählglied 24 Ausgänge aufweist, von denen der, welcher der Anzahl der gezählten Bits entspricht, ein Ausgangssignal führt, und die mit einer logischen Verknüpfungsschaltung (RC) gekoppelt sind, welche ebenfalls 24 Ausgänge (Ul ... i/24) besitzt, von denen eine dt:r gezählten Bitzahl entsprechende Anzahl ein Aasgangssignal führt; daß jeder Ausgang der Verknüpfungsschaltung mit einem Eingang je eines von 24 UND-Gliedern (A I... A 24) verbunden ist, an deren zweitem Eingang ein in jedem AbtastzykJus einmal am Ende der Zuweisungszeit erscheinendes öffnungssignal anliegt, und deren Ausgänge mit je einem ODER-Glied (O II... 0124) gekoppelt sind, welchem an einem zweilcn Eingang ein Signal (5), das in jedem Abtastzyklus einmal in der ersten Hälfte der Zuweisungszeit erscheint, und an einem dritten Eingang ein weiteres, nur einmal während mehrerer (z. B. zehn) Abtastzyklen am Ende der Zuweisungszeit erscheinendes Signal (PlO) zugeführt sind, und welches mit seinem Ausgang mit dem Setzeingang je einer von vierundzwanzig ein Schieberegister bildenden bistabilen Stufen (ßl . .. ß24) verbunden ist; daß die Löscheingänge der bistabilen Stufen mit dem Ausgang je eines UND-Gliedes (A 11... A 124) verbunden sind, dessen einem Eingang ein in jedem Abtastzyklus einmal erscheinender Rückätelümpuls zugeführt ist und dessen zweiter Eingang mit dem Ausgang je einer von vierundzwanzig bistabilen Kippschaltungen (ßll ... flI24) gekoppelt ist, die ein Speicherglied bilden und ein Teil des Generators (Mec) unregelmäßiger, zufälliger Impulse sind, und deren Eingang jeweils ein UND-Glied (AcI... Ac 24) vorgeschaltet ist, welches mil einem ersten Eingang mit der Sendeleitung (c') gekoppelt ist und an einem zweiten Eingang Taktsignale (CK I... Cä: 24) empfängt, so daß die sich zufällig ergebende Impulsfolge des Generators den Bits von drei aufeinanderfolgenden Kanälen der Sendelcitung entspricht; daß an die Schiebeeingänge des Registers eine periodische Folge von Impulsen (b, e) angelegt ist; und daß der Informationsinhalt (b I) der ersten bistabilen Stufe (Bl) des Registers einem UND-Glied (Au) zugeführt ist, an dessen zweitem Eingang die periodische Folge von Impulsen (b, e) liegt und dessen Ausgangssignal eine entsprechend geänderte Impulsfolge (b\ e') und das Signal ist, welches die Übertragung der Abtastwerte vom Sendeteil zum Kodierglied bzw, vom Dekodierglied zum Empfangsteil steuert.2. Circuit arrangement according to claim 1 for a system with 48 channels, characterized in that the counting element (Co) is coupled to the transmission line (c ') via an AND element (At) , at one input of which a signal with the ao dem Occupancy state of the telephone lines corresponding bits and at the second input an opening signal (As) which appears only during a period of time in which the corresponding terminal is assigned, so that the counter only counts the bits corresponding to the occupancy state of the telephone lines; that the counter has 24 outputs, of which the one corresponding to the number of bits counted carries an output signal, and which are coupled to a logic combination circuit (RC) which also has 24 outputs (Ul ... i / 24), of which a number corresponding to dt: r counted number of bits carries an output signal; that each output of the logic circuit is connected to an input of one of 24 AND gates (A I ... A 24), at the second input of which there is an opening signal that appears once in each scanning cycle at the end of the assignment time, and their outputs with one each OR gate (O II ... 0 124) are coupled, which at a two input a signal (5) that appears in each sampling cycle once in the first half of the allocation time, and at a third input a further one, only once during several (z. B. ten) sampling cycles appearing at the end of the assignment time signal (PIO) are supplied, and which is connected with its output to the set input of one of twenty-four bistable stages forming a shift register (ßl. .. ß24); that the clearing inputs of the bistable stages are connected to the output of an AND element (A 11 ... A 124), one input of which is supplied with a return pulse that appears once in each scanning cycle and the second input of which is fed to the output of one of twenty-four bistable Flip-flops (ßll ... flI24) is coupled, which form a memory element and are part of the generator (Mec) of irregular, random pulses, and whose input is preceded by an AND element (AcI ... Ac 24), which mil a first input is coupled to the transmission line (c ') and receives clock signals (CK I ... Cä: 24) at a second input so that the randomly resulting pulse sequence of the generator corresponds to the bits of three successive channels of the transmission line; that a periodic sequence of pulses (b, e) is applied to the shift inputs of the register; and that the information content (b I) of the first bistable stage (Bl) of the register is fed to an AND element (Au) , at whose second input the periodic sequence of pulses (b, e) is present and whose output signal is a correspondingly changed pulse sequence ( b \ e ') and is the signal which controls the transmission of the samples from the transmitter to the encoder or from the decoder to the receiver. 3. Schaltungsanordnung nach den Ansprüchen 1 und 2, dadurch gekennzeichnet, daß der Generator (.Vg) digitaler Geräuschsignale ein UND-Glied (Ag) ansteuert, an dessen zweitem Eingang während der Zeit, in welcher eine Verteilungsinformation vorhanden ist, ein Sperrsignal (Al) anliegt, und dessen drittem Eingang ein ODER-Glied (Og) vorgeschaltet ist, dessen einem Eingang das Komplement (SI) der Ausgangsinformation (bl) des Schieberegisters (B 1 .. .ß24) zugeführt ist und dessen anderer Eingang mit dem Ausgang einer bistabilen Speicherstufe (Bn) gekoppelt ist, die durch ein die Verteilung der Abtastwerte beendendes Signal (jd) gesetzt und durch ein am Ende eines jeden Abtastzyklus erscheinendes Synchronisiersignal (Si) gelöscht wird.3. Circuit arrangement according to claims 1 and 2, characterized in that the generator (.Vg) of digital noise signals controls an AND element (Ag) , at the second input of which a blocking signal (Al ) is applied, and its third input is preceded by an OR gate (Og) , one input of which is the complement (SI) of the output information (bl) of the shift register (B 1 .. .ß24) and the other input to the output of a bistable storage stage (Bn) is coupled, which is set by a signal (jd) ending the distribution of the samples and cleared by a synchronization signal (Si) appearing at the end of each sampling cycle. Hierzu 2 Blatt ZeichnungenFor this purpose 2 sheets of drawings

Family

ID=

Similar Documents

Publication Publication Date Title
DE1281488B (en) Digital phase lock loop to find the bit synchronization
DE2642977A1 (en) REMOTE CONTROL SYSTEM FOR THE SELECTIVE DRIVING OF CONSUMERS, IN PARTICULAR IN A MOTOR VEHICLE
DE2351013A1 (en) Signal blocks transmission method - between several stations operating on same channel involves asynchronous staggering in time
DE2461091B2 (en) Device for the acquisition and transmission of the number of signals representing a certain event
DE1813465A1 (en) Signaling system for dialing keys via telephone lines
DE1814618A1 (en) Time division multiplex telephone transmission system
DE1814618C (en) Circuit arrangement for keeping the conversations secret in a time division multiplex telephone transmission system
DE2240218B2 (en) MONITORING DEVICE FOR A PULSE CODE MODULATION SYSTEM
DE1908759A1 (en) Method for synchronizing a PCM receiver and a transmitter
DE1240136B (en) Circuit arrangement for telephone exchanges with connection sets
DE1221267B (en) Circuit arrangement for the preferential sending of messages of different urgency in telecommunication systems, in particular teleprinter systems
DE3128796A1 (en) Fire or intrusion detection system
DE1188147B (en) Method for monitoring and detecting signal pulses occurring in random sequence on signal lines with or without interposed connection devices, in particular of charge pulses in telephone systems
DE1928995B2 (en) CONTROL CIRCUIT FOR ON / CENTRAL DICTATION DEVICE
DE2261905A1 (en) VOICE INTERPOLATION ARRANGEMENT FOR A TIME MULTIPLEX REMOTE SIGNING SYSTEM
DE1165687B (en) Method and circuit arrangement for the central detection of signal pulses occurring on telecommunication lines in a random sequence, in particular charge pulses in telephone systems
DE2511056B1 (en) CIRCUIT ARRANGEMENT FOR RECEIVING SIDE STEP EXTENSION IN CHARACTER FRAME-BOND TIME-MULTIPLEX DATA TRANSFER
DE2756613C2 (en) Method for the transmission of pulse telegrams each provided with an address on a single high-frequency carrier frequency
DE2340435C3 (en) Method and circuit arrangement for the transmission-side insertion of binary signaling characters assigned to message channels into a sequence of time-division multiplex signals
DE3215448A1 (en) Time-division multiplex system
DE2201856C3 (en) Method for transferring information in a PCM switching system
DE1251385C2 (en) CIRCUIT ARRANGEMENT FOR REMOTE SIGNALING, IN PARTICULAR TELEPHONE SWITCHING SYSTEMS WITH A CENTRAL EVALUATION DEVICE
DE1540676A1 (en) Method and device for the electronic remote control of electromechanical and electronic switches
DE1931925C (en) Circuit arrangement for controlling the individual outputs of a hunt group in telecommunications, in particular Fernsprechan were
DE2051660B2 (en) CIRCUIT ARRANGEMENT FOR DIALING INTO TIME MULTIPLEX EXTENSION SYSTEMS