DD206596A1 - ARRANGEMENT FOR PROCESS-ORIENTED PROGRAM CHECK IN REAL-TIME OPERATION - Google Patents
ARRANGEMENT FOR PROCESS-ORIENTED PROGRAM CHECK IN REAL-TIME OPERATION Download PDFInfo
- Publication number
- DD206596A1 DD206596A1 DD23589681A DD23589681A DD206596A1 DD 206596 A1 DD206596 A1 DD 206596A1 DD 23589681 A DD23589681 A DD 23589681A DD 23589681 A DD23589681 A DD 23589681A DD 206596 A1 DD206596 A1 DD 206596A1
- Authority
- DD
- German Democratic Republic
- Prior art keywords
- data
- input
- control
- output
- address
- Prior art date
Links
Landscapes
- Debugging And Monitoring (AREA)
Abstract
DIE ERFINDUNG BEZIEHT SICH AUCH EINE PROZESSORIENTIERTE PROGRAMMABLAUFKONTROLLE IM ECHTZEITBETRIEB BEI DER UEBERWACHUNG UND ABSPEICHERUNG AUSGEWAEHLTER DATEN. ZIEL UND AUFGABE DER ERFINDUNG IST ES, DIE BEI DER PROZESSORIENTIERTEN DATENERFASSUNG UND- AUSWERTUNG IM ECHTZEITBETRIEB DURCH SELEKTION AUS EINEM DATENSTROM PROZESSSPEZIEFISCHER DATEN ERFASST UND AUSWERTET. DAS KERNSTUECK DER ANORDNUNG WIRD DURCH EINEN MAKIERUNGSSPEICHER UND ZWEI WEITERE RAM- SPEICHER GEBILDET, DIE AN EINEN MIKRORECHNER ANGESCHLOSSEN SIND. DER MAKIERUNGSSPEICHER WIRD PARALLEL ZUM PROGRAMMSPEICHER DES MIKRORECHNERS BETRIEBEN. SO WIRD DIE MARKIERUNG EINES JEDEN BELIEBIGEN BYTE IM PROGRAMM ERMOEGLICHT. IM MARKIERUNGSSPEICHERWIRD DIE ART DER AUSZULOESENDEN ABSPEICHERUNGSAKTIVITAET ABGESPEICHERT. IM ECHTZEITBETRIEB WERDEN DIE INTERESSIERENDEN DATEN UND DIE MARKEN IN DEN ERSTEN BZW. ZWEITEN RAM- SPEICHER GESCHRIEBEN. MOEGLICHE ANWENDUNGSGEBIETE DER ERFINDUNG SIND DIE PROGRAMMERSTELLUNG FUER MIKRORECHNER IM ALLGEMEINEN UND DIE PROZESSRECHENTECHNIK IM BESONDEREN.THE INVENTION ALSO RELATES TO A PROCESS-ORIENTED PROGRAM CHECKS IN REAL-TIME OPERATION IN THE MONITORING AND STORAGE OF SELECTED DATA. OBJECT AND OBJECT OF THE INVENTION IS TO DETECT AND EVALUATE IN PROCESS-ORIENTED DATA ACQUISITION AND EVALUATION IN REAL-TIME OPERATION BY SELECTION FROM A DATA STREAM OF PROCESS-SPECIFIC DATA. THE CORE PIECE OF THE ARRANGEMENT IS MADE BY A MAKING MEMORY AND TWO MORE RAM STORES CONNECTED TO A MICRO-COMPUTER. THE MAKING MEMORY IS PARALLELLY OPERATED TO THE PROGRAM MEMORY OF THE MICRO-COMPUTER. THE MARKING OF ANY BYTE IS PROGRAMMED IN THE PROGRAM. IN STORAGE STORAGE THE TYPE OF EXHAUSTIVE STORAGE ACTIVITY IS STORED. IN REAL-TIME OPERATION THE INTERESTING DATA AND THE BRANDS WILL BE IN THE FIRST OR CENTURY. SECOND RAM MEMORY WRITTEN. POSSIBLE APPLICATIONS OF THE INVENTION ARE THE PROGRAM REQUIREMENTS FOR MICRORECHNERS IN GENERAL AND THE PROCESSING TECHNOLOGY IN PARTICULAR.
Description
235896 2235896 2
Anordnung zur prozeßorientierten Programmablaufkontrolle im EchtzeitbetriebArrangement for process-oriented program sequence control in real-time operation
Anwendungsgebiet der ErfindungField of application of the invention
Die Erfindung betrifft eine Anordnung zur prozeßorientierten Programmablaufkontrolle im Echtzeitbetrieb bei der Überwachung und Abspeicherung ausgewählter Daten. Sie findet Anwendung bei der Prozeßanalyse und der Vornahme von Programmkorrekturen in Verbindung mit einem Mikrorechner-Entw i cklung s sys t em·The invention relates to an arrangement for process-oriented program flow control in real-time operation in the monitoring and storage of selected data. It is used in process analysis and program corrections in conjunction with a microcomputer design system.
Charakteristik der bekannten technischen LösungenCharacteristic of the known technical solutions
Die bisher bekannte Lösung basiert auf dem Einsatz von Logikanalysator en bei der Durchführung von Programmkorrekturen, wobei die Logikanalysatoren an den Systembus eines Mikrorechners angeschlossen sind und in Abhängigkeit von bestimmten Steuersignalen den Datenstrom ohne eine weitere Selektion abspeichern. Hierbei sind die Möglichkeiten der Datenauswahl eingeschränkt, so daß in der Regel durch die Abspeicherung redundanter Daten die Speicherkapazität so stark reduziert wird, daß nicht genügend Nutzinformationen abgespeichert werden können. Dieser Nachteil beruht darauf, daß Logikanalysatoren nicht für eine prozeßorientierte Programmablaufkontrolle konzipiert sind (Döring, H.: Logikanalysatoren - Geräte der digitalen Prüftechnik. Nachrichtentechnik Elektronik H. 1/81, Verlag Technik, Berlin).The hitherto known solution is based on the use of logic analyzer in the implementation of program corrections, wherein the logic analyzers are connected to the system bus of a microcomputer and store in dependence of certain control signals, the data stream without further selection. In this case, the possibilities of data selection are limited, so that the storage capacity is usually reduced so much by the storage of redundant data that not enough payload can be stored. This disadvantage is due to the fact that logic analyzers are not designed for a process-oriented program sequence control (Döring, H .: Logic Analyzers - Devices of the Digital Testing Technology, Telecommunications Electronics H. 1/81, Verlag Technik, Berlin).
17.DELt981*97859617.DELt981 * 978596
235896 2235896 2
Ziel der ErfindungObject of the invention
Ziel der Erfindung ist, eine Anordnung vorzuschlagen, die die Kontrolle eines Programmablaufs im Echtzeitbetrieb er-.möglicht»The aim of the invention is to propose an arrangement which allows the control of a program sequence in real-time operation. "
Darlegung des Wesens der ErfindungExplanation of the essence of the invention
Der Erfindung liegt die Aufgabe zugrunde, eine Anordnung zu entwickeln, die bei der prozeßorientierten Datenerfassung und -auswertung im Echtzeitbetrieb durch Selektion aus einem Datenstrom prozeßspezifische Daten erfaßt und auswertet©The invention has for its object to develop an arrangement that detects and evaluates process-specific data in the process-oriented data acquisition and evaluation in real-time operation by selection from a data stream ©
Erfindungsgemäß wird die Aufgabe unter Verwendung eines Mikrorechners und DA-Wandlers zur Datendarstellung dadurch gelöst, daß ein Adreßbus des Mikrorechners sowohl mit dem Adreßeingang eines Markierungsspeichers, mit einem Eingang einer Steuerlogik als auch mit einem Eingang eines Adreßmultiplexers verbunden ist· Ein zweiter Eingang des Adreßmultiplexers ist mit dem Ausgang eines Adreßzählers zusammengeschaltet·According to the invention, the object is achieved by using a microcomputer and DA converter for data representation in that an address bus of the microcomputer is connected both to the address input of a tag memory, to an input of a control logic as well as to an input of an address multiplexer · A second input of the address multiplexer connected to the output of an address counter ·
Ausgangsseitig ist der Adreßmultiplexer mit beiden Adreßeingängen eines ersten und zweiten RAM-Speichers verbunden«On the output side, the address multiplexer is connected to both address inputs of a first and second RAM memory. «
Ein Datenbus des Mikrorechners ist mit einem Dateneingang des MarkierungsSpeichers, des zweiten RAM-Speichers, des DA-Wandlers, einem zweiten Eingang der Steuerlogik sowie mit einem Datenausgang des ersten und zweiten RAM-Speichers, des Adreßzählers und einem Dateneingang eines ResetZählers verknüpft, während ein Eingang eines Datenmultiplexers mit einem Datenausgang des Markierungsspeichers zusammengeschaltet ist.A data bus of the microcomputer is associated with a data input of the tag memory, the second RAM memory, the DA converter, a second input of the control logic and with a data output of the first and second RAM memory, the address counter and a data input of a reset counter, while a Input of a data multiplexer is connected to a data output of the tag memory.
Ausgangsseitig ist der Datenmultiplexer mit einem Dateneingang des ersten RAM-Speichers und ein zweiter Eingang des Datenmultiplexers mit dem Datenbus des Mikrorechners verbunden«On the output side, the data multiplexer is connected to a data input of the first RAM memory and a second input of the data multiplexer is connected to the data bus of the microcomputer. «
235896 2235896 2
Der Markierungsspeicher und die beiden RAM-Speicher bilden das Kernstück der Anordnung· Der Markierungsspeicher wird durch die Mikrorechneradressen adressiert und parallel zum Programmspeicher des Mikrorechners betrieben« So wird die Markierung eines Jeden beliebigen Byte im Progamra ermöglicht.The tag memory and the two RAMs form the core of the array. The tag memory is addressed by the microcomputer addresses and operated in parallel with the program memory of the microcomputer. Thus, marking of any byte in the progamra is enabled.
Im Markierungsspeicher werden die Art der auszulösenden Abspeicherungsaktivität und eine dazugehörige Marke abgespeichert· Diese Markierungen werden in einer Vorbereitungsphase in den Markierungsspeicher eingeschrieben. Während des Echtzeitlaufs wird die interessierende Information in den zweiten RAM-Speicher und die dazugehörende Marke in den ersten RAM-Speicher abgespeichert, wenn vom Markierungaspeicher eine entsprechende Markierung erkannt worden ist.The type of storage activity to be triggered and a corresponding mark are stored in the marker memory. These markers are written into the marker memory in a preparation phase. During the real-time run, the information of interest is stored in the second RAM memory and the associated mark in the first RAM memory when the Markeraspeicher a corresponding marker has been detected.
Im Echtzeitlauf werden beide RAM-Speicher durch den Adreßzähler adressiert· Der DA-Wandler ermöglicht die analoge Darstellung von Daten sowohl im Echtzeitbetrieb als auch in der Auswertephase des zweiten RAM-Speichers· Der gesamte Ablauf wird durch die Steuerlogik koordiniert·In the real-time run, both RAM memories are addressed by the address counter. The DA converter enables the analog representation of data both in real-time operation and in the evaluation phase of the second RAM memory. The entire process is coordinated by the control logic.
Ausführungsbeispielembodiment
Die Erfindung soll anhand eines Beispiels in Verbindung mit einem Entwicklungssystem für den 8-Bit-Prozessor U 880 dargestellt werden·The invention will be illustrated by way of example in connection with a development system for the 8-bit processor U 880 ·
Die Figur neigt das Schaltungsbeispiel·The figure tends the circuit example ·
Entsprechend der Figur besteht die Anordnung aus dem Mikrorechner (1), Markierungsspeicher (2), den RAM-Speichern (3; 4), der Steuerlogik (5)» dem DA-Wandler (6), Adreßzähler (7), Adreßmultiplexer (8), Resetzähler (9) und dem Datenmultiplexer (10)·According to the figure, the arrangement consists of the microcomputer (1), marker memory (2), the RAM memories (3; 4), the control logic (5) »the DA converter (6), address counter (7), address multiplexer (8 ), Reset counter (9) and the data multiplexer (10) ·
Der Adreßbus (AB1) des Mikrorechners (1) ist sowohl mit dem Adreßeingang (AE2) des Markierungsspeichere (2), mit einem Eingang (SE53) einer Steuerlogik (5) als auch mit einemThe address bus (AB1) of the microcomputer (1) is connected both to the address input (AE2) of the marker memory (2), to an input (SE53) of a control logic (5) and to a
235 89 6 2235 89 6 2
Eingang (AE81) des Adreßmultiplexers (8) verbunden. Der zweite Eingang (AE82) des Adreßmultiplexers (8) ist mit dem Adreßausgang (AA7) des Adreßzählers (7) zusammengeschaltet, während der Adreßmultiplexer (8) ausgangsseitlg mit den beiden Adreßeingängen (AE3; AE4) des ersten und zweiten RAM-Speichers (3; 4) verknüpft ist«Input (AE81) of the address multiplexer (8). The second input (AE82) of the address multiplexer (8) is connected to the address output (AA7) of the address counter (7), while the address multiplexer (8) output side with the two address inputs (AE3, AE4) of the first and second RAM memory (3 ; 4) is linked «
Der Datenbus (DB1) des Mikrorechners (1) ist mit dem Dateneingang (DE2) des Markierungsspeichers (2), dem Dateneingang (DE4) des zweiten RAM-Speichers (4)ι dem Dateneingang (DE6) des DA-Wandlers (6), einem zweiten Eingang (SE51) der Steuerlogik (5) sowie den Datenausgängen (DA3; DA4) des ersten und zweiten RAM-Speichers (3; 4) t dem Datenausgang (DA7) des Adreßzählers (7) und dem Dateneingang (DE9) des Resetzählers (9) verknüpft. Ein Dateneingang (DE1O1) des Datenmultiplexers (10) ist mit dem Datenausgang (DA2) des Markierungsspeichers (2) zusammengeschaltet, während der Datenausgang (DA10) des Datenmultiplexers (10) mit dem Dateneingang (DE3) des ersten RAM-Speichers (3) und der andere Dateneingang (DE102) des Datenmultiplexers (10) mit dem Datenbus (DB1) des Mikrorechners (1) verknüpft ist«The data bus (DB1) of the microcomputer (1) is connected to the data input (DE2) of the marker memory (2), the data input (DE4) of the second RAM memory (4) ι the data input (DE6) of the DA converter (6), a second input (SE51) of the control logic (5) and the data outputs (DA3, DA4) of the first and second RAM memories (3; 4) t the data output (DA7) of the address counter (7) and the data input (DE9) of the reset counter (9) linked. A data input (DE1O1) of the data multiplexer (10) is connected to the data output (DA2) of the tag memory (2), while the data output (DA10) of the data multiplexer (10) to the data input (DE3) of the first RAM memory (3) and the other data input (DE102) of the data multiplexer (10) is linked to the data bus (DB1) of the microcomputer (1) «
Die Steuerausgänge (SB1) des Mikrorechners (1) sind mit den Steuereingängen (SE54) der Steuerlogik (5) zusammengeschaltet, während der Steuerausgang (SA51) der Steuerlogik (5) mit dem Eingang (SE2) des Markierungsspeichers (2), ihr Steuerausgang (SA52) mit dem Steuereingang (SE8) des Adreßmultiplexers (8), ihr Steuerausgang (SA53) mit dem Steuereingang (SE3) des RAM-Speichers (3) und ihr Steuerausgang (SA54) mit dem Steuereingang (SE10) des Datenmultiplexers (10) verbunden ist«The control outputs (SB1) of the microcomputer (1) are connected to the control inputs (SE54) of the control logic (5), while the control output (SA51) of the control logic (5) to the input (SE2) of the marker memory (2), their control output ( SA52) is connected to the control input (SE8) of the address multiplexer (8), its control output (SA53) to the control input (SE3) of the RAM memory (3) and its control output (SA54) to the control input (SE10) of the data multiplexer (10) is "
Weiterhin ist der Steuerausgang (SA55) der Steuerlogik (5) mit dem Steuereingang (SE4) des RAM-Speichers (4), ihr Steuerausgang (SA56) mit dem Steuereingang (SE6) des DA-Wandlers (6) und ihr Steuerausgang (SA57) sowohl mit dem Steuereingang (TE9) des Resetzählers (9) als auch mit demFurthermore, the control output (SA55) of the control logic (5) to the control input (SE4) of the RAM memory (4), its control output (SA56) to the control input (SE6) of the DA converter (6) and its control output (SA57) both with the control input (TE9) of the reset counter (9) and with the
235896 2 -*-235896 2 - * -
Steuereingang (TE7) des Adreßzählers (7) zusammengeschaltet. Der Rückwärtsübertragausgang (RA9) des ResetZählers (9) ist mit dem Steuereingang (SE52) der Steuerlogik (5) verknüpft«Control input (TE7) of the address counter (7) interconnected. The reverse carry output (RA9) of the reset counter (9) is linked to the control input (SE52) of the control logic (5) «
Im dargelegten Beispiel werden drei 4 K-tiefe RAM-Speicher verwendet. Dabei ist der Markierungsspeicher (2) 5 Bit breit, der RAM-Speicher (3) 3 Bit und der RAM-Speicher (4) 8 Bit breit ausgelegt© Um trotz des Markierungsspeichers (2) von 4 K Tiefe jeden möglichen Adreßbereich auswählen zu können» wurde, eine softwaremäßig programmierbare Adreßumschaltung der 4 höchstwertigen Adreßbits vorgesehen,,In the example given, three 4K-deep RAMs are used. The marker memory (2) is 5 bits wide, the RAM memory (3) 3 bits and the RAM memory (4) 8 bits wide © To select despite the marker memory (2) of 4 K depth every possible address range »Provided a software-programmable address switchover of the 4 most significant address bits,
Im Markierungsspeicher (2) können außer der Marke verschiedene Aktivitäten programmiert werden, wie z. B. Zeitmessung zwischen zwei Programmstellen, Häufigkeitszählung von Befehlsund Schleifenaufrufen sowie Start des Analyse-Modus (zyklusweise Abspeicherung des Datenbus ab einer bestimmten Adresse).The tag memory (2) can be used to program various activities other than the tag, such as: B. Time measurement between two program locations, frequency count of command and loop calls and start of the analysis mode (cyclic storage of the data bus from a specific address).
Mit Hilfe einer Kommandierung in der Vorbereitungsphase kann festgelegt werden, ob nach Ende des Echtzeitverlaufs in den RAM-Speichern (3) und (4) die ersten 4 K oder die letzten 4 K Datenaktivitäten aufgezeichnet sind«With the help of a command in the preparation phase, it can be determined whether the first 4 K or the last 4 K data activities are recorded in the RAM memories (3) and (4) after the end of the real-time history «
Eine weitere Kommandierungsmöglichkeit gestattet mit hoher Wahrscheinlichkeit die Aufzeichnung von Ereignissen in unmittelbarer zeitlicher Umgebung des Auftretens eines zufälligen Fehlers» Hierzu ist eine spezielle Markierungsart vorgesehen, die einen Ereigniszähler (Reaetzähler, 9) auf einen vorwählbaren Wert setzt. Zwischen zwei derartigen Markierungen wird der Datenbus des Mikrorechners (DB1) zu jedem Maschinenzyklus abgespeichert. Diese Markierungen werden so im Programm verteilt, daß bei ungestörtem Ablauf ein Überlauf des Resetzählers (9) nicht erfolgen kann· Wird der Befehlsablauf durch einen zufälligen Fehler gestört, wird in der Regel der vorgesehene Programmablauf verlassen und es kommt zum Überlauf des Resetzählers (9)ι der wiederum zum Abbruch des Echtzeitlaufs benutzt wird. Eine zusätzliche Kommandierung bewirkt die Einblendung von äquidistanten Zeitmarken in den RAM-Speicher (4).Another possibility of commanding allows with high probability the recording of events in the immediate time environment of the occurrence of a random error »For this purpose, a special type of marking is provided, which sets an event counter (React counter, 9) to a preselectable value. Between two such markings, the data bus of the microcomputer (DB1) is stored for each machine cycle. These markings are distributed in the program so that an overflow of the reset counter (9) can not take place in an undisturbed sequence. If the instruction sequence is disturbed by a random error, the intended program sequence is generally left and overflow of the reset counter (9) occurs. which in turn is used to abort the real-time run. An additional command causes the display of equidistant time stamps in the RAM memory (4).
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DD23589681A DD206596A1 (en) | 1981-12-17 | 1981-12-17 | ARRANGEMENT FOR PROCESS-ORIENTED PROGRAM CHECK IN REAL-TIME OPERATION |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DD23589681A DD206596A1 (en) | 1981-12-17 | 1981-12-17 | ARRANGEMENT FOR PROCESS-ORIENTED PROGRAM CHECK IN REAL-TIME OPERATION |
Publications (1)
Publication Number | Publication Date |
---|---|
DD206596A1 true DD206596A1 (en) | 1984-02-01 |
Family
ID=5535530
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DD23589681A DD206596A1 (en) | 1981-12-17 | 1981-12-17 | ARRANGEMENT FOR PROCESS-ORIENTED PROGRAM CHECK IN REAL-TIME OPERATION |
Country Status (1)
Country | Link |
---|---|
DD (1) | DD206596A1 (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3513834A1 (en) * | 1984-05-14 | 1985-11-14 | Mitsubishi Denki K.K., Tokio/Tokyo | STORAGE UNIT FOR LOGGING DATA |
DE19708008A1 (en) * | 1996-09-04 | 1998-03-12 | Mitsubishi Elec Semiconductor | Single-chip microcomputer with watchdog circuit |
-
1981
- 1981-12-17 DD DD23589681A patent/DD206596A1/en not_active IP Right Cessation
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3513834A1 (en) * | 1984-05-14 | 1985-11-14 | Mitsubishi Denki K.K., Tokio/Tokyo | STORAGE UNIT FOR LOGGING DATA |
DE19708008A1 (en) * | 1996-09-04 | 1998-03-12 | Mitsubishi Elec Semiconductor | Single-chip microcomputer with watchdog circuit |
DE19708008C2 (en) * | 1996-09-04 | 1999-11-18 | Mitsubishi Elec Semiconductor | Microcomputer |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2119063C2 (en) | Data processing device with a device for controlling program interruption requests | |
DE2614000C2 (en) | Diagnostic device for testing functional units | |
EP0228480B1 (en) | Process and apparatus for analysing control programmes | |
DE2360505A1 (en) | DATA PROCESSING SYSTEM WITH AN ARRANGEMENT FOR THE TRANSFER OF DATA BETWEEN TWO FUNCTIONAL UNITS | |
DE3424962C2 (en) | ||
DE2145709A1 (en) | Data processing system | |
DE2515099A1 (en) | CIRCUIT FOR THE CONTINUOUS GENERATION OF A LONGITUDINAL PARITY WORD FOR THE MAIN MEMORY OF A DIGITAL COMPUTER | |
DE2749888A1 (en) | DEVICE FOR REPORTING ERRORS | |
DE2522343C3 (en) | Arrangement for the control of process flows | |
DE2912073A1 (en) | STACKED STORAGE ARRANGEMENT FOR THE SHORT-TERM STORAGE OF INFORMATION IN THE EVENT OF NON-SEGPARABLE INFORMATION IN A DATA PROCESSING SYSTEM | |
DE2946119A1 (en) | DATA PROCESSING DEVICE | |
DE2222462B2 (en) | ||
DE4417594A1 (en) | Serial access integrated circuit memory device for e.g. voice recorder system | |
DE2723706A1 (en) | DEVICE FOR ADDRESS COMPARISON | |
DE69122001T2 (en) | Integrated circuit with a standard cell, an application cell and a test cell | |
EP0009600B1 (en) | Method and interface device for carrying out maintenance operations over an interface between a maintenance processor and a plurality of individually testable functional units of a data processing system | |
DD206596A1 (en) | ARRANGEMENT FOR PROCESS-ORIENTED PROGRAM CHECK IN REAL-TIME OPERATION | |
DD145972A5 (en) | DEVICE FOR DETERMINING THE LONG ANOTHER SHIFT REGISTER | |
DE1499286B2 (en) | DATA PROCESSING SYSTEM | |
DE2328025A1 (en) | METHOD OF MAGNETIC RECORDING OF DIGITAL INFORMATION | |
DE2737350C2 (en) | Device for error handling in a microprogram-controlled data processing system | |
DE3039306A1 (en) | Serial data bit receiving circuit - includes gate elements and flip=flop to separate data into address and information strings for storage in buffers | |
DE2801517A1 (en) | PROCEDURES AND CIRCUIT ARRANGEMENT TO PREVENT PREMATURE PROGRAM CHANGE-OVER | |
DE2527236C3 (en) | Arrangement for inserting data in a register | |
DE1549582B1 (en) | ARRANGEMENT FOR DETERMINING THE LOWEST VALUE BIT POSITION |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ENJ | Ceased due to non-payment of renewal fee |