CN204496890U - 显示驱动电路及显示装置 - Google Patents
显示驱动电路及显示装置 Download PDFInfo
- Publication number
- CN204496890U CN204496890U CN201520218125.1U CN201520218125U CN204496890U CN 204496890 U CN204496890 U CN 204496890U CN 201520218125 U CN201520218125 U CN 201520218125U CN 204496890 U CN204496890 U CN 204496890U
- Authority
- CN
- China
- Prior art keywords
- module
- timing
- timing module
- display
- driving chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G3/2096—Details of the interface to the display terminal specific for a flat panel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本实用新型提供了一种显示驱动电路及显示装置,其包括时间控制器和驱动芯片,所述时间控制器包括第一产生模块和第一计时模块;其中,第一产生模块,分别与第一计时模块和驱动芯片相连,用于产生行开始信号触发第一计时模块开始计时和空闲的驱动芯片开启;第一计时模块,与驱动芯片相连,用于在其当前计时时长等于有效像素显示时长时触发在非有效像素显示时长内空闲的驱动芯片关闭。本实用新型提供的显示驱动电路,可以避免空闲的驱动芯片处于开启状态而产生功耗,从而可以满足目前对显示装置的节能性的要求,提高显示装置的品质。
Description
技术领域
本实用新型属于液晶显示技术领域,具体涉及一种显示驱动电路及显示装置。
背景技术
Gate-driver On Array(以下简称GOA)技术是目前液晶显示领域的一种广泛使用的技术,具体是将栅极驱动芯片安装在阵列基板上,以节约栅极驱动芯片成本和降低栅极侧的显示像素区到边框的距离。但是,GOA需要电压变化的压差远远大于一般数字电压范围的驱动信号来驱动,为此,需要在时间控制器(Timing Controller,以下简称Tcon)和GOA之间连接电平转换芯片(Level Shift IC),借助电平转换芯片将时间控制器产生的驱动GOA的驱动信号转换成所需的电压变化压差较大的GOA信号。
然而,采用上述具有电平转换芯片的显示驱动电路在实际应用中发现仍然存在以下问题:由于在每一帧图像显示的过程中,系统设定的显示像素(称之为“设定像素”或者v-total)的个数比实际显示的像素(称之为“有效像素”)的个数多,设定像素显示时长为一个帧周期,有效像素显示时长少于一个帧周期,因此,在一帧图像的有效像素显示完成之后且下一帧开始之前存在一定的时间空闲(即,帧周期减去有效像素显示时长),该时间空闲称之为非有效像素显示时长(或者,称之为Blanking时长),由于在该Blanking时长内,显示驱动不需要对像素单元充电,但是电平转换芯片仍然出于开启状态,也就是说,电平转换闲篇仍然会产生一定功耗,从而不满足目前对显示装置的节能性的要求,造成显示装置的品质差。
因此,目前亟需一种节能性较好的显示驱动器和显示装置。
实用新型内容
本实用新型旨在至少解决现有技术中存在的技术问题之一,提出了一种显示驱动电路及显示装置,可以避免空闲的驱动芯片处于开启状态而产生功耗,从而可以满足目前对显示装置的节能性的要求,提高显示装置的品质。
为解决上述问题之一,本实用新型提供了一种显示驱动电路,其包括时间控制器和驱动芯片,所述时间控制器包括第一产生模块和第一计时模块;其中,所述第一产生模块,分别与所述第一计时模块和所述驱动芯片相连,用于产生行开始信号触发所述第一计时模块开始计时和空闲的所述驱动芯片开启;所述第一计时模块,与驱动芯片相连,用于在其当前计时时长等于有效像素显示时长时触发在非有效像素显示时长内空闲的所述驱动芯片关闭。
优选地,所述时间控制器还包括第二产生模块和第二计时模块,其中,所述第二产生模块,与所述第二计时模块相连,用于接收数据使能启动跳变信号触发所述第二计时模块开始计时,以及接收所述数据使能关闭跳变信号触发所述第二计时模块停止计时;所述第二计时模块,与所述第一计时模块相连,用于记录在所述第二产生模块触发下的当前计时时长为第一计时模块的当前有效像素显示时长。
其中,所述时间控制器还包括用于输出预设周期的时钟信号的时钟模块;所述时钟模块,分别与所述第一计时模块和所述第二计时模块相连,第一计时模块和所述第二计时模块分别用于在其计时时累积所述时钟信号的周期数作为计时时长。
其中,空闲的所述驱动芯片包括栅极驱动芯片和/或源极驱动芯片和/或电平转换芯片和/或电源管理芯片。
本实用新型还提供一种显示驱动电路,包括时间控制器和驱动芯片,所述时间控制器包括第三产生模块和第三计时模块,其中所述第三产生模块,分别与所述第三计时模块和所述驱动芯片相连,用于产生行开始跳变信号时触发所述第三计时模块开始计时和空闲的所述驱动芯片开启,以及产生行结束跳变信号触发在非有效像素显示时长内空闲的所述驱动芯片关闭;所述第三计时模块,与所述第三产生模块相连,用于在其当前计时时长等于所述有效像素显示时长时触发所述第三产生模块产生所述行结束跳变信号。
优选地,所述时间控制器还包括第四产生模块和第四计时模块,其中,所述第四产生模块,与所述第四计时模块相连,用于接收数据使能启动跳变信号触发所述第四计时模块开始计时,以及接收所述数据使能关闭跳变信号触发所述第四计时模块停止计时;第四计时模块,与所述第三计时模块相连,用于记录在所述第四产生模块触发下的当前计时时长为所述第三计时模块的当前有效像素显示时长。
其中,所述时间控制器还包括用于输出预设周期的时钟信号的时钟模块;所述时钟模块,分别与所述第三计时模块和第四计时模块相连,第三计时模块和所述第四计时模块分别用于在其计时时累积所述时钟信号的周期数作为计时时长。
其中,空闲的所述驱动芯片包括栅极驱动芯片和/或源极驱动芯片和/或电平转换芯片和/或电源管理芯片。
本实用新型还提供一种显示装置,包括显示驱动电路,所述显示驱动电路采用上述第一种显示驱动电路。
本实用新型还提供一种显示装置,包括显示驱动电路,所述显示驱动电路采用上述第二种显示驱动电路。
本实用新型具有以下有益效果:
本实用新型提供的第一种显示驱动电路,其借助第一产生模块分别与第一计时模块和驱动芯片相连,第一产生模块产生行开始信号会触发第一计时模块开始计时和触发空闲的驱动芯片开启,所谓行开始信号是指表示一帧图像开始的触发信号,所谓空闲的驱动芯片是指在非有效像素显示时长内不需要工作的驱动芯片;另外,还借助第一计时模块与驱动芯片相连,第一计时模块在其当前计时时长等于有效像素显示时长时触发在非有效像素显示时长内空闲的驱动芯片关闭。由上可知,采用该显示驱动电路不仅可以在有效像素显示时长内开启空闲的驱动芯片,以保证有效像素正常输出;而且还可以在非有效像素显示时长内关闭空闲的驱动芯片,以避免空闲的驱动芯片处于开启状态而产生功耗,从而可以满足目前对显示装置的节能性的要求,提高显示装置的品质。
本实用新型提供的第二种显示驱动电路,其借助第三产生模块分别与第三计时模块和驱动芯片相连,第三产生模块产生行开始跳变信号触发第三计时模块开始计时和空闲的驱动芯片开启,以及产生行结束跳变信号时触发在非有效像素显示时长内空闲的驱动芯片关闭,所谓行开始跳变信号是指表示一帧图像开始的跳变信号,所谓行结束跳变信号是指表示一帧图像的有效像素显示结束的跳变信号,所谓空闲的驱动芯片是指在非有效像素显示时长内不需要工作的驱动芯片;另外,借助第三计时模块与驱动芯片相连,第三计时模块在其当前计时时长等于有效像素显示时长时触发第三产生模块产生行结束跳变信号。由上可知,采用该显示驱动电路不仅可以在有效像素显示时长内开启驱动芯片,以保证有效像素正常输出;而且还可以在非有效像素显示时长内关闭空闲的驱动芯片,以避免空闲的驱动芯片处于开启状态而产生功耗,从而可以满足目前对显示装置的节能性的要求,提高显示装置的品质。
本实用新型提供第一种显示装置,其采用本实用新型提供的第一种显示驱动电路,可以避免空闲的驱动芯片处于开启状态而产生功耗,从而可以满足目前对显示装置的节能性的要求,提高显示装置的品质。
本实用新型提供第二种显示装置,其采用本实用新型提供的第二种显示驱动电路,可以避免空闲的驱动芯片处于开启状态而产生功耗,从而可以满足目前对显示装置的节能性的要求,提高显示装置的品质。
附图说明
图1为本实用新型第一实施例提供的显示驱动电路的原理框图;
图2为应用图1所示的显示驱动电路的示意图;
图3为图2的时序图;
图4为本实用新型第二实施例提供的显示驱动电路的原理框图;
图5为应用图1所示的显示驱动电路的示意图;以及
图6为图5的时序图。
具体实施方式
为使本领域的技术人员更好地理解本实用新型的技术方案,下面结合附图来对本实用新型提供的显示驱动电路及显示装置进行详细描述。
图1为本实用新型第一实施例提供的显示驱动电路的原理框图;图2为应用图1所示的显示驱动电路的示意图;图3为图2的时序图。请一并参阅图1、图2和图3,本实施例提供的显示驱动电路用于向阵列基板10上的栅极线101和数据线102对应输出扫描电压信号和数据电压信号(如图3中的Data输出信号)。具体地,显示驱动电路包括时间控制器(Tcon)和驱动芯片。其中,驱动芯片包括设置在阵列基板10上的栅极驱动芯片(Gate On Array,以下简称GOA)、设置在柔性线路板上的源极驱动芯片(Source COF)、连接在时间控制器和源极驱动芯片之间的电平转换芯片(level shift IC)和电源管理芯片(PMIC)等;电平转换芯片借助源极驱动芯片和栅极驱动芯片相连,实现将时间控制器产生的驱动GOA的驱动信号转换成所需的电压变化压差较大的GOA信号。
时间控制器包括第一产生模块和第一计时模块。其中,第一产生模块,分别与第一计时模块和驱动芯片相连,用于产生行开始信号触发第一计时模块开始计时和空闲的驱动芯片开启,所谓行开始信号是指表示一帧图像开始的触发信号,又称之为“帧开始信号”。所谓空闲的驱动芯片是指在非有效像素显示时长T2内不需要工作的驱动芯片,在本实施例中,具体地,空闲的驱动芯片包括栅极驱动芯片、源极驱动芯片、电平转换芯片和电源管理芯片,为此,第一计时模块触发栅极驱动芯片和/或源极驱动芯片和/或电平转换芯片和/或电源管理芯片开启或关闭。可以理解,第一计时模块可以根据实际显示驱动电路中各个空闲的驱动芯片的供电线路的连接关系,来实现开启或关闭所有或部分空闲的驱动芯片。例如,若电源管理芯片用于向其他所有的空闲的驱动芯片供电,则仅需要第一计时模块开启或关闭该电源管理芯片即可实现开启或关闭所有空闲的驱动芯片。
第一计时模块,与驱动芯片相连,用于在其当前计时时长等于有效像素显示时长T1时触发在非有效像素显示时长T2内空闲的驱动芯片关闭,其中,T1+T2=T,T为帧周期。在这种情况下,称第一计时模块触发空闲的驱动芯片关闭的信号为非有效像素显示开始信号,如图3中的SBlankingStart信号。
本实用新型并不限定第一计时模块触发空闲的驱动芯片开启或关闭的方式,不仅可以采用直接触发方式,还可以通过间接触发方式,所谓间接触发方式是指通过其他器件触发。
由上可知,采用该显示驱动电路不仅可以在有效像素显示时长T1内开启空闲的驱动芯片,以保证有效像素正常输出;而且还可以在非有效像素显示时长T2内关闭空闲的驱动芯片,以避免空闲的驱动芯片处于开启状态而产生功耗,从而可以满足目前对显示装置的节能性的要求,提高显示装置的品质。
优选地,在本实施例中,显示驱动电路还包括第二产生模块和第二计时模块。其中,第二产生模块,与第二计时模块相连,用于接收数据使能启动跳变信号触发第二计时模块开始计时,接收数据使能关闭跳变信号触发第二计时模块停止计时。所谓数据使能启动跳变信号是指表示一帧图像的有效像素显示的开始信号,具体为低电平跳变为高电平的信号;所谓数据使能关闭跳变信号是指表示一帧图像的有效像素显示的关闭信号,具体为高电平跳变为低电平的信号。当然,在实际应用中,数据使能启动跳变信号还可以为高电平跳变为低电平的信号,对应地,数据使能关闭跳变信号为低电平跳变为高电平的信号。
第二计时模块,与第一计时模块相连,用于记录在第二产生模块触发下的当前计时时长为第一计时模块的当前有效像素显示时长。由于第二计时模块自接收数据使能启动跳变信号开始计时直至接收数据使能关闭跳变信号停止计时,因此,在一个帧周期中,当前有效像素显示时长自初始值逐渐累积至有效像素显示时长T1。
可以理解,第一产生模块产生的行开始信号相对第二产生模块产生的数据使能启动关闭跳变信号延迟一定时间(该时间可以为至少一个时钟周期或一个帧周期),以便于先获知当前有效像素显示时长,再第一计时模块开始计时和判断其当前计时时长和有效像素显示时长T1是否相等。
由上可知,借助第二产生模块和第二计时模块可以自动获得有效像素显示时长T1,因此,本实施例提供的显示驱动电路可以应用在有效像素显示时长T1未知的显示装置中,从而可以提高显示驱动电路的适用性和实用性。当然,在实际应用中,还可以不需要借助第二产生模块和第二计时模块自动获得有效像素显示时长T1,而预先直接在第一计时模块内设置已知的有效像素显示时长T1。
另外,为实现第一定时模块和第二定时模块定时,本实施例提供显示驱动电路还包括用于输出预设周期的时钟信号的时钟模块。其中,时钟模块,分别与第一计时模块和第二计时模块相连,第一计时模块和第二计时模块分别用于在其计时时累积时钟信号的周期数作为计时时长。
需要说明的是,尽管在本实施例中第一计时模块用于在非有效像素显示时长T2内触发空闲的驱动芯片关闭;但是,本实用新型并不局限于此,在实际应用中,第一计时模块还可以在非有效像素显示时长T2内触发背光源模组的光源等其他不需要工作的器件关闭。
图4为本实用新型第二实施例提供的显示驱动电路的原理框图;图5为应用图1所示的显示驱动电路的示意图;图6为图5的时序图。请一并参阅图4、图5和图6,本实施例提供的显示驱动电路用于向阵列基板10上的栅极线101和数据线102对应输出扫描电压信号和数据电压信号(如图3中的Data输出信号)。具体地,显示驱动电路包括时间控制器(Tcon)和驱动芯片。其中,驱动芯片包括设置在阵列基板10上的栅极驱动芯片(Gate On Array,以下简称GOA)、设置在柔性线路板上的源极驱动芯片(Source COF)、连接在时间控制器和源极驱动芯片之间的电平转换芯片(level shift IC)和电源管理芯片(PMIC)等;电平转换芯片借助源极驱动芯片和栅极驱动芯片相连,实现将时间控制器产生的驱动GOA的驱动信号转换成所需的电压变化压差较大的GOA信号。
时间控制器包括第三产生模块和第三计时模块。其中,第三产生模块,分别与第三计时模块和驱动芯片相连,用于产生行开始跳变信号时触发第三计时模块开始计时和空闲的驱动芯片开启,以及产生行结束跳变信号触发在非有效像素显示时长T2内空闲的驱动芯片关闭。所谓行开始跳变信号是指表示一帧图像开始的跳变信号;行结束跳变信号是指表示一帧图像的有效像素显示结束的跳变信号;具体地,称第三产生模块触发驱动芯片开启或关闭的信号为“行开始结束跳变信号”,如图3所示,行开始跳变信号具体为低电平跳变为高电平的信号,行结束跳变信号具体为高电平跳变为低电平的信号。当然,在实际应用中,行开始跳变信号还可以为高电平跳变为低电平的信号,对应的,行结束跳变信号为低电平跳变为高电平的信号。
所谓空闲的驱动芯片是指在非有效像素显示时长T2内不需要工作的芯片,包括栅极驱动芯片、源极驱动芯片、电平转换芯片和电源管理芯片,为此,第三产生模块触发栅极驱动芯片和/或源极驱动芯片和/或电平转换芯片和/或电源管理芯片开启或关闭。可以理解,第一计时模块可以根据实际显示驱动电路中各个空闲的驱动芯片的供电线路的连接关系,来实现开启或关闭所有或部分空闲的驱动芯片。例如,若电源管理芯片用于向其他所有的空闲的驱动芯片供电,则仅需要第一计时模块开启或关闭该电源管理芯片即可实现开启或关闭所有空闲的驱动芯片。
第三计时模块,与第三产生模块相连,用于在其当前计时时长等于有效像素显示时长T1时触发第三产生模块产生行结束跳变信号,其中,T1+T2=T,T为帧周期。
本实用新型并不限定第三产生模块触发空闲的驱动芯片开启或关闭的方式,不仅可以采用直接触发方式,还可以通过间接触发方式,所谓间接触发方式是指通过其他器件触发。
由上可知,采用该显示驱动电路不仅可以在有效像素显示时长T1内开启空闲的驱动芯片,以保证有效像素正常输出;而且还可以在非有效像素显示时长T2内关闭空闲的驱动芯片,以避免空闲的驱动芯片处于开启状态而产生功耗,从而可以满足目前对显示装置的节能性的要求,提高显示装置的品质。
优选地,在本实施例中,显示驱动电路还包括第四产生模块和第四计时模块。其中,第四产生模块,与第四计时模块相连,用于接收数据使能启动跳变信号触发第四计时模块开始计时,以及接收数据使能关闭跳变信号触发第四计时模块停止计时。所谓数据使能启动跳变信号是指表示一帧图像的有效像素显示的开始信号,具体为低电平跳变为高电平的信号;所谓数据使能关闭跳变信号是指表示一帧图像的有效像素显示的关闭信号,具体为高电平跳变为低电平的信号。当然,在实际应用中,数据使能启动跳变信号还可以为高电平跳变为低电平的信号,对应地,数据使能关闭跳变信号为低电平跳变为高电平的信号。
第四计时模块,与第三计时模块相连,用于记录在第四产生模块触发下的当前计时时长为第三计时模块的当前有效像素显示时长。由于第四计时模块自接收数据使能启动跳变信号开始计时直至接收数据使能关闭跳变信号停止计时,因此,在一个帧周期中,当前有效像素显示时长自初始值逐渐累积至有效像素显示时长T1。
可以理解,第三产生模块产生的行开始结束跳变信号相对第四产生模块产生的数据使能启动关闭跳变信号延迟一定时间(该时间可以为至少一个时钟周期),以便于先获知当前有效像素显示时长,再第三计时模块开始计时和判断其当前计时时长和有效像素显示时长T1是否相等。
由上可知,借助第四产生模块和第四计时模块可以自动获得有效像素显示时长T1,因此,本实施例提供的显示驱动电路可以应用在有效像素显示时长T1未知的显示装置中,从而可以提高显示驱动电路的适用性和实用性。当然,在实际应用中,还可以不需要第四产生模块和第四计时模块自动获取有效像素显示时长T1,而预先直接在第三计时模块内设置已知的有效像素显示时长T1。
另外,为实现第三定时模块和第四定时模块定时,本实施例提供显示驱动电路还包括用于输出预设周期的时钟信号的时钟模块。其中,时钟模块,分别与第一计时模块和第二计时模块相连,第一计时模块和第二计时模块分别用于在其计时时累积时钟信号的周期数作为计时时长。
需要说明的是,尽管在本实施例中第三产生模块用于在非有效像素显示时长T2内触发空闲的驱动芯片关闭;但是,本实用新型并不局限于此,在实际应用中,第三产生模块还可以在非有效像素显示时长T2内触发背光源模组的光源等其他不需要工作的器件关闭。
作为另外一个技术方案,本实用新型还提供一种显示装置,包括显示驱动电路,该显示驱动电路采用上述第一实施例提供的显示驱动电路。
本实施例提供的显示装置,其采用本实用新型第一实施例提供的显示驱动电路,可以避免空闲的驱动芯片处于开启状态而产生功耗,从而可以满足目前对显示装置的节能性的要求,提高显示装置的品质。
再作为另外一个技术方案,本实用新型还提供一种显示装置,包括显示驱动电路,该显示驱动电路采用上述第二实施例提供的显示驱动电路。
本实施例提供的显示装置,其采用本实用新型第二实施例提供的显示驱动电路,可以避免空闲的驱动芯片处于开启状态而产生功耗,从而可以满足目前对显示装置的节能性的要求,提高显示装置的品质。
可以理解的是,以上实施方式仅仅是为了说明本实用新型的原理而采用的示例性实施方式,然而本实用新型并不局限于此。对于本领域内的普通技术人员而言,在不脱离本实用新型的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本实用新型的保护范围。
Claims (10)
1.一种显示驱动电路,其包括时间控制器和驱动芯片,其特征在于,所述时间控制器包括第一产生模块和第一计时模块;其中,
所述第一产生模块,分别与所述第一计时模块和所述驱动芯片相连,用于产生行开始信号触发所述第一计时模块开始计时和空闲的所述驱动芯片开启;
所述第一计时模块,与驱动芯片相连,用于在其当前计时时长等于有效像素显示时长时触发在非有效像素显示时长内空闲的所述驱动芯片关闭。
2.根据权利要求1所述的显示驱动电路,其特征在于,所述时间控制器还包括第二产生模块和第二计时模块,其中
所述第二产生模块,与所述第二计时模块相连,用于接收数据使能启动跳变信号触发所述第二计时模块开始计时,以及接收所述数据使能关闭跳变信号触发所述第二计时模块停止计时;
所述第二计时模块,与所述第一计时模块相连,用于记录在所述第二产生模块触发下的当前计时时长为所述第一计时模块的当前有效像素显示时长。
3.根据权利要求1或2所述的显示驱动电路,其特征在于,所述时间控制器还包括用于输出预设周期的时钟信号的时钟模块;
所述时钟模块,分别与所述第一计时模块和所述第二计时模块相连,第一计时模块和所述第二计时模块分别用于在其计时时累积所述时钟信号的周期数作为计时时长。
4.根据权利要求1所述的显示驱动电路,其特征在于,空闲的所述驱动芯片包括栅极驱动芯片和/或源极驱动芯片和/或电平转换芯片和/或电源管理芯片。
5.一种显示驱动电路,包括时间控制器和驱动芯片,其特征在于,所述时间控制器包括第三产生模块和第三计时模块,其中
所述第三产生模块,分别与所述第三计时模块和所述驱动芯片相连,用于产生行开始跳变信号时触发所述第三计时模块开始计时和空闲的所述驱动芯片开启,以及产生行结束跳变信号触发在非有效像素显示时长内空闲的所述驱动芯片关闭;
所述第三计时模块,与所述第三产生模块相连,用于在其当前计时时长等于所述有效像素显示时长时触发所述第三产生模块产生所述行结束跳变信号。
6.根据权利要求5所述的显示驱动电路,其特征在于,所述时间控制器还包括第四产生模块和第四计时模块,其中
所述第四产生模块,与所述第四计时模块相连,用于接收数据使能启动跳变信号触发所述第四计时模块开始计时,以及接收所述数据使能关闭跳变信号触发所述第四计时模块停止计时;
第四计时模块,与所述第三计时模块相连,用于记录在所述第四产生模块触发下的当前计时时长为所述第三计时模块的当前有效像素显示时长。
7.根据权利要求5或6所述的显示驱动电路,其特征在于,所述时间控制器还包括用于输出预设周期的时钟信号的时钟模块;
所述时钟模块,分别与所述第三计时模块和第四计时模块相连,第三计时模块和所述第四计时模块分别用于在其计时时累积所述时钟信号的周期数作为计时时长。
8.根据权利要求5所述的显示驱动电路,其特征在于,空闲的所述驱动芯片包括栅极驱动芯片和/或源极驱动芯片和/或电平转换芯片和/或电源管理芯片。
9.一种显示装置,包括显示驱动电路,其特征在于,所述显示驱动电路采用权利要求1-4任意一项所述的显示驱动电路。
10.一种显示装置,包括显示驱动电路,其特征在于,所述显示驱动电路采用权利要求5-8任意一项所述的显示驱动电路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201520218125.1U CN204496890U (zh) | 2015-04-10 | 2015-04-10 | 显示驱动电路及显示装置 |
US14/913,320 US9922606B2 (en) | 2015-04-10 | 2015-08-20 | Display driving circuit and display device |
PCT/CN2015/087695 WO2016161744A1 (zh) | 2015-04-10 | 2015-08-20 | 显示驱动电路及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201520218125.1U CN204496890U (zh) | 2015-04-10 | 2015-04-10 | 显示驱动电路及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN204496890U true CN204496890U (zh) | 2015-07-22 |
Family
ID=53576186
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201520218125.1U Active CN204496890U (zh) | 2015-04-10 | 2015-04-10 | 显示驱动电路及显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9922606B2 (zh) |
CN (1) | CN204496890U (zh) |
WO (1) | WO2016161744A1 (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2016161744A1 (zh) * | 2015-04-10 | 2016-10-13 | 京东方科技集团股份有限公司 | 显示驱动电路及显示装置 |
CN107481695A (zh) * | 2017-10-09 | 2017-12-15 | 京东方科技集团股份有限公司 | 时序控制器、显示驱动电路及其控制方法、显示装置 |
CN109920369A (zh) * | 2019-04-12 | 2019-06-21 | 深圳市德普微电子有限公司 | 一种led显示屏黑屏节能芯片及方法 |
CN112542120A (zh) * | 2020-11-24 | 2021-03-23 | 惠科股份有限公司 | 一种显示面板的驱动电路及其控制方法 |
WO2023039950A1 (zh) * | 2021-09-16 | 2023-03-23 | Tcl华星光电技术有限公司 | 驱动电路及显示装置 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022032494A1 (zh) * | 2020-08-11 | 2022-02-17 | 深圳市汇顶科技股份有限公司 | 传输触控驱动信号的方法、触控芯片和电子设备 |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4466058A (en) * | 1981-10-02 | 1984-08-14 | Ncr Corporation | Method and apparatus for establishing priority between processing units having a common communication channel |
US4710871A (en) * | 1982-11-01 | 1987-12-01 | Ncr Corporation | Data transmitting and receiving apparatus |
TWI221595B (en) * | 2000-09-29 | 2004-10-01 | Sanyo Electric Co | Driving apparatus for display device |
US20050216791A1 (en) * | 2004-03-12 | 2005-09-29 | Win-Harn Liu | System and method for accessing to PCI bus data via a debug card |
US20060112197A1 (en) * | 2004-11-24 | 2006-05-25 | Li-Ho Yao | Dual-interface-plug memory card |
KR101076442B1 (ko) * | 2004-12-31 | 2011-10-25 | 엘지디스플레이 주식회사 | 액정 표시 장치 및 그의 구동 방법 |
JP2007004720A (ja) * | 2005-06-27 | 2007-01-11 | Fujitsu Ltd | ストレージ装置およびストレージ装置のデータ転送方法 |
US7446579B2 (en) * | 2005-09-28 | 2008-11-04 | Hynix Semiconductor Inc. | Semiconductor memory device having delay locked loop |
DE102007004555A1 (de) * | 2007-01-30 | 2008-07-31 | Qimonda Ag | Verfahren und System zum Testen einer integrierten Schaltung |
TWI365408B (en) * | 2008-05-08 | 2012-06-01 | Ind Tech Res Inst | Apparatus and method of signal transmitting for servo motor in embedded system |
KR101059899B1 (ko) * | 2009-04-23 | 2011-08-29 | 광주과학기술원 | 마이크로 프로세서 |
US8264184B2 (en) * | 2009-07-01 | 2012-09-11 | Grenergy Opto, Inc. | Low-pin count fan speed control system and a method thereof |
KR101630336B1 (ko) * | 2009-12-31 | 2016-06-14 | 엘지디스플레이 주식회사 | 액정표시장치 |
CN104244468A (zh) * | 2013-06-19 | 2014-12-24 | 鸿富锦精密工业(深圳)有限公司 | 便携式无线路由器 |
CN103345094B (zh) | 2013-07-09 | 2016-06-29 | 深圳市华星光电技术有限公司 | 一种液晶面板、驱动方法和液晶显示装置 |
CN103531170B (zh) * | 2013-10-30 | 2016-09-07 | 京东方科技集团股份有限公司 | 一种显示控制系统及控制方法、显示装置 |
CN103680439B (zh) | 2013-11-27 | 2016-03-16 | 合肥京东方光电科技有限公司 | 一种栅极驱动电路和显示装置 |
CN103680443B (zh) * | 2013-12-06 | 2016-03-30 | 合肥京东方光电科技有限公司 | 一种选通驱动电路、栅极驱动电路及显示装置 |
TWI533273B (zh) * | 2014-10-24 | 2016-05-11 | 友達光電股份有限公司 | 電力管理方法與電力管理裝置 |
CN104496890A (zh) | 2014-12-22 | 2015-04-08 | 江苏扬农化工集团有限公司 | 2-氯-5-三氯甲基吡啶的制备方法 |
CN104538000B (zh) * | 2015-01-08 | 2018-03-02 | 北京集创北方科技股份有限公司 | 一种面板显示系统的视频流数据传输方法 |
CN204496890U (zh) * | 2015-04-10 | 2015-07-22 | 京东方科技集团股份有限公司 | 显示驱动电路及显示装置 |
-
2015
- 2015-04-10 CN CN201520218125.1U patent/CN204496890U/zh active Active
- 2015-08-20 US US14/913,320 patent/US9922606B2/en active Active
- 2015-08-20 WO PCT/CN2015/087695 patent/WO2016161744A1/zh active Application Filing
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2016161744A1 (zh) * | 2015-04-10 | 2016-10-13 | 京东方科技集团股份有限公司 | 显示驱动电路及显示装置 |
US9922606B2 (en) | 2015-04-10 | 2018-03-20 | Boe Technology Group Co., Ltd. | Display driving circuit and display device |
CN107481695A (zh) * | 2017-10-09 | 2017-12-15 | 京东方科技集团股份有限公司 | 时序控制器、显示驱动电路及其控制方法、显示装置 |
US10871819B2 (en) | 2017-10-09 | 2020-12-22 | Boe Technology Group Co., Ltd. | Timing controller, display driving circuit and control method as well as electronic component thereof, and display device |
CN107481695B (zh) * | 2017-10-09 | 2021-01-26 | 京东方科技集团股份有限公司 | 时序控制器、显示驱动电路及其控制方法、显示装置 |
CN109920369A (zh) * | 2019-04-12 | 2019-06-21 | 深圳市德普微电子有限公司 | 一种led显示屏黑屏节能芯片及方法 |
CN112542120A (zh) * | 2020-11-24 | 2021-03-23 | 惠科股份有限公司 | 一种显示面板的驱动电路及其控制方法 |
WO2023039950A1 (zh) * | 2021-09-16 | 2023-03-23 | Tcl华星光电技术有限公司 | 驱动电路及显示装置 |
US12131677B2 (en) | 2021-09-16 | 2024-10-29 | Tcl China Star Optoelectronics Technology Co., Ltd. | Driving circuit and display device |
Also Published As
Publication number | Publication date |
---|---|
US9922606B2 (en) | 2018-03-20 |
WO2016161744A1 (zh) | 2016-10-13 |
US20170039964A1 (en) | 2017-02-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN204496890U (zh) | 显示驱动电路及显示装置 | |
CN108492791B (zh) | 一种显示驱动电路及其控制方法、显示装置 | |
CN104658493B (zh) | 显示设备的驱动装置 | |
CN103325353B (zh) | 用于液晶显示器的电平移位器 | |
US10872549B2 (en) | Gate driving circuit, shift register and driving control method thereof | |
US6388432B2 (en) | CPU core voltage switching circuit | |
US10115335B2 (en) | Shift register unit and driving method thereof, gate driving circuit and display device | |
US20160133337A1 (en) | Shift register unit, shift register, gate drive circuit and display device | |
WO2015051609A1 (zh) | 一种栅极驱动电路及其阵列基板和显示面板 | |
US9886923B2 (en) | Driving circuit for source driving chips and liquid crystal display panel | |
CN103489392A (zh) | 一种时序控制方法、时序控制器及显示装置 | |
CN101561601B (zh) | 液晶显示器的驱动方法及驱动装置 | |
JP2006189767A (ja) | 液晶表示素子 | |
US20100177068A1 (en) | High-reliability gate driving circuit | |
US20080042965A1 (en) | Stressless shift register | |
CN102426817B (zh) | 移位寄存器电路 | |
CN107481695A (zh) | 时序控制器、显示驱动电路及其控制方法、显示装置 | |
TWI541814B (zh) | 移位暫存裝置 | |
US9047845B2 (en) | Drive circuit and liquid crystal display device | |
KR102126549B1 (ko) | 평판 표시 장치 및 그의 구동 방법 | |
CN100449591C (zh) | 时钟信号的产生方法与时钟控制器 | |
US12014664B2 (en) | Shift register, display panel, and display apparatus | |
JP2004272208A (ja) | 液晶表示装置の駆動装置 | |
CN114863856A (zh) | 显示面板的驱动方法、显示装置 | |
CN103268758B (zh) | 显示面板及其驱动电路和驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |