[go: up one dir, main page]

CN203813760U - 移位分频器电路 - Google Patents

移位分频器电路 Download PDF

Info

Publication number
CN203813760U
CN203813760U CN201420143546.8U CN201420143546U CN203813760U CN 203813760 U CN203813760 U CN 203813760U CN 201420143546 U CN201420143546 U CN 201420143546U CN 203813760 U CN203813760 U CN 203813760U
Authority
CN
China
Prior art keywords
register
frequency divider
output
input
shift frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201420143546.8U
Other languages
English (en)
Inventor
张国
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
IPGoal Microelectronics Sichuan Co Ltd
Original Assignee
IPGoal Microelectronics Sichuan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by IPGoal Microelectronics Sichuan Co Ltd filed Critical IPGoal Microelectronics Sichuan Co Ltd
Priority to CN201420143546.8U priority Critical patent/CN203813760U/zh
Application granted granted Critical
Publication of CN203813760U publication Critical patent/CN203813760U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

本实用新型公开了一种移位分频器电路,且为N分频的移位分频器电路,其中,N为大于或等于2的正整数,移位分频器电路包括反相器、N-1个寄存器及N-2个逻辑门器件;第N-1寄存器的输出端与反相器的输入端连接,反相器的输出端分别与第1寄存器的输入端及各个逻辑门器件的一输入端连接;各个逻辑门器件连接于第1寄存器至第N-1寄存器的输出端与输入端之间,且第1寄存器的输出端与第1逻辑门器件的另一输入端连接,第1逻辑门器件的输出端与第2寄存器的输入端连接,第N-2逻辑门器件的输出端与第N-1寄存器的输入端连接。本实用新型的移位分频器电路结构简单,在相同的分频需求下,所需的寄存器和逻辑门器件更少,而且在干扰过后可正常恢复分频。

Description

移位分频器电路
技术领域
本实用新型涉及数字IC技术领域,更具体地涉及一种移位分频器电路。
背景技术
常见的分频器一般有两种:移位分频器和计数分频器。
计数分频器由于相位比移位分频器控制逻辑更加复杂,在高频设计中经常无法满足时序要求,因此常用于中低频时钟的分频器设计。而移位分频器逻辑比较简单,即使在高频设计中也能够满足时序要求,因此常用于高频时钟的分频器设计。但是,传统的移位分频器,分频后时钟的质量完全取决于寄存器组的初始状态和运行过程中的状态转换,一旦由于一些无法预料的原因导致状态错误,就会直接导致分频出现问题,甚至完全错误。
因此,针对上述问题有必要提供一种改进的移位分频器电路来克服上述缺陷。
实用新型内容
本实用新型的目的是提供一种移位分频器电路,本实用新型的移位分频器电路结构简单,在相同的分频需求下,所需的寄存器和逻辑门器件更少,而且在干扰过后可正常恢复分频。
为实现上述目的,本实用新型提供一种移位分频器电路,且为N分频的移位分频器电路,其中,N为大于或等于2的正整数,所述移位分频器电路包括反相器、N-1个寄存器及N-2个逻辑门器件;每个所述寄存器的复位端均与系统复位信号端连接,每个所述寄存器的时钟端与外部高频时钟输出端连接;所述第N-1寄存器的输出端与所述反相器的输入端连接,所述反相器的输出端分别与所述第1寄存器的输入端及各个逻辑门器件的一输入端连接;各个所述逻辑门器件连接于第1寄存器至第N-1寄存器的输出端与输入端之间,且第1寄存器的输出端与第1逻辑门器件的另一输入端连接,第1逻辑门器件的输出端与第2寄存器的输入端连接,第N-2寄存器的输出端与第N-1逻辑门器件的另一输入端连接,第N-2逻辑门器件的输出端与第N-1寄存器的输入端连接。
较佳地,当N等于2时,所述移位分频器包括反相器及1个寄存器,所述寄存器的输出端与所述反相器的输入端连接,所述反相器的输出端与所述寄存器的输入端连接。
较佳地,所述逻辑门器件为与门。
较佳地,所述逻辑门器件为或门。
与现有技术相比,本实用新型的移位分频器电路,由于包括反相器及N-2个逻辑门器件,使得实现N分频只需N-1个寄存器,简化了移位分频器的结构,便于实现;而且本实用新型的移位分频器电路的反相器在每一个时钟周期内均对第N-1个寄存器的输出进行反转,并输入给第1寄存器及各个逻辑门器件,从而当所述移位分频器的中间状态出错误后,可在一定时间内恢复到正常,并在恢复后可保证分频比不变,提高了移位分频器电路的适用范围,减少了外部干扰对分频的影响。
通过以下的描述并结合附图,本实用新型将变得更加清晰,这些附图用于解释本实用新型。
附图说明
图1为本实用新型移位分频器电路的结构框图。
图2为本实用新型移位分频器电路的第一实施例的电路结构图。
图3为图2所示移位分频器电路进行6分频的电路结构图。
图4为图3所示电路正常工作的时序图。
图5为图3所示电路受到干扰时工作的时序图。
图6为本实用新型移位分频器电路的第二实施例的电路结构图。
图7为图6所示移位分频器电路进行6分频的电路结构图。
图8为图7所示电路正常工作的时序图。
图9为图7所示电路受到干扰时工作的时序图。
图10为本实用新型移位分频器电路的第三实施例的电路结构图。
具体实施方式
现在参考附图描述本实用新型的实施例,附图中类似的元件标号代表类似的元件。如上所述,本实用新型提供了一种移位分频器电路,本实用新型的移位分频器电路结构简单,在相同的分频需求下,所需的寄存器和逻辑门器件更少,而且在干扰过后可正常恢复分频。
请参考图1,如图所示,本实用新型移位分频器电路的移位分频器为N分频的移位分频器,N为大于或等于2的正整数;所述移位分频器包括反相器、N-1个寄存器及N-2个逻辑门器件;每个所述寄存器的复位端均与系统复位信号端连接,每个所述寄存器的时钟端与外部高频时钟输出端连接;所述第N-1寄存器的输出端与所述反相器的输入端连接,所述反相器的输出端分别与所述第1寄存器的输入端及各个逻辑门器件的一输入端连接;各个所述逻辑门器件连接于第1寄存器至第N-1寄存器的输出端与输入端之间,且第1寄存器的输出端与第1逻辑门器件的另一输入端连接,第1逻辑门器件的输出端与第2寄存器的输入端连接,第N-2逻辑门器件的输出端与第N-1寄存器的输入端连接;从而所述第N-1寄存器的输出取反后直接作为第1寄存器的输入,且第2寄存器至第N-1寄存器的输入均为前一寄存器的输出与第N-1寄存器输出取反后经逻辑门器件进行逻辑运算的结果,如此,经历了N个时钟脉冲后,第N-1寄存器总是能够让其它N-2个寄存器进入复位状态,完全恢复成初始状态。然后,再进行下一次N个状态的循环,使得即使有抖动发生,本实用新型的移位分频器电路也能恢复正常工作。
具体地,请参考图2至图5,描述本实用新型第一个实施例。如图2所示,本实施例的移位分频器电路的逻辑门器件为与门,其包括反相器INV、N-1个寄存器(第1寄存器RE1、第2寄存器RE2……第N-1寄存器REN-1)及N-2个与门(第1与门AND1、第2与门AND2……第N-2与门ANDN-2),N为所述移位分频器的分频比,且为大于或等于2的正整数;且D为各个所述寄存器的输入端,Q为各个所述寄存器的输出端,后续各图中也相同。其中,每个所述寄存器的复位端RN均与系统复位信号端连接,系统复位信号端向每个寄存器的复位端的RN输入系统复位信号RSTN,以在初始阶段对移位分频器进行整体复位,即使各个寄存器全部置为“1”或“0”;每个所述寄存器的时钟端CK与外部高频时钟输出端连接,外部高频时钟输出端输出高频时钟CLK至每个寄存器的时钟端CK,以控制各个寄存器的运行。所述第N-1寄存器REN-1的输出端与所述反相器INV的输入端连接,所述反相器INV的输出端分别与所述第1寄存器RE1的输入端及各个与门的一输入端连接,从而所述反相器INV将所述第N-1寄存器REN-1的输出端输出取反后输入至所述第1寄存器RE1及各个与门。各个与门连接于第1寄存器至第N-1寄存器的输入端与输出端之间,且第1寄存器RE1的输出端与第1与门AND1的另一输入端连接,第N-2寄存器REN-2的输出端与第N-2与门ANDN-2的另一输入端连接,第1与门AND1的输出端与第2寄存器RE2的输入端连接,第N-2与门ANDN-2的输出端与第N-1寄存器REN-1的输入端连接。
当本实施例的移位寄存器电路工作时,每一个寄存器的初始状态都被置为“0”。每一个所述寄存器依次进行移位,且每个所述寄存器的输出与第N-1寄存器REN-1的输出取反并相与后输入下一个寄存器;即第N-1寄存器REN-1的输出取反后直接输入第一寄存器RE1的输入端,第1寄存器RE1的输出与第N-1寄存器REN-1的输出取反并经第1与门AND1后输入第2寄存器RE2,第2寄存器RE2的输出与第N-1寄存器REN-1的输出取反并经第2与门AND2后输入第3寄存器RE3,以此类推。这样,经历了N个时钟脉冲后,第N-1寄存器REN-1总是能够让其它N-2个寄存器进入复位状态,完全恢复成初始状态。然后,再进行下一次N个状态的循环。这样,即使所述移位分频器的中间工作状态出现问题,也能在一段时间后恢复正常,从而保证分频器正常工作。其中,见图3,图3为本实施例的移位分频器电路进行6分频的电路结构图,其正常工作时,输出的波形如图4所示,每个寄存器都是6分频时钟输出,占空比不一样,其中最中间寄存器(cyc[2])输出时钟占空比为1:1,从波形图中可以看出,寄存器值的状态分别为00000、00001、00011、00111、01111、1111,一直循环,从而产生分频时钟;而当移位分频器电路受到干扰时,如图5示标线M1处,寄存器状态值本应为111,但因异常情况被修改为110,使得分频器进入错误状态,但几个时钟后,即在标线M2处,寄存器被复位,其状态值全恢复到0的正常状态,分频从此进入正常的分频状态,从异常状态下恢复回来。因此,即使发生了异常抖动,本实施例的分频器电路在几个时钟(最长需要N-2个时钟)后又可恢复到正常状态,保证了分频的正常进行。
请再参考图6-8描述本实用新型的第二实施例,如图6所示,本实施例的移位分频器电路与实施例1的差别仅在于,本实施例中的逻辑门器件为或门(OR1、OR2……ORN-2),具体见图6。且,本实施例的移位寄器电路的工作过程与实施例1的差别仅在于,在本实施例中,所述系统复位信号RSTN将各个寄存器全部置为“0”每个所述寄存器的输出与第N-1寄存器REN-1的输出取反并相或后作为下一个寄存器的输入,同时,第N-1寄存器REN-1的输出取反后直接作为第一寄存器RE1的输入;这样,经历了N个时钟脉冲后,第N-1寄存器REN-1总是能够让其它N-2个寄存器进入复位状态,完全恢复成初始状态;然后,再进行下一次N个状态的循环。这样,即使所述移位分频器的中间工作状态出现问题,也能在一段时间后恢复正常,从而保证分频器正常工作。具体,图7为本实施例的移位分频器进行6分频的电路结构图,其正常工作时输出的波形如图8所示,从波形图中可以看出,寄存器值的状态分别为11111、11110、11100、11000、10000、00000,一直循环,从而产生分频时钟;而当移位分频器电路受到干扰时,如图9示标线M1处,寄存器状态值本应为11100,但因异常情况被修改为10111,使得分频器进入错误状态,但几个时钟后,即在标线M2处,寄存器被复位,其状态值全恢复到1的正常状态,分频从此进入正常的分频状态,从异常状态下恢复回来。
请再结合参考图10,图10所示为本实用新型移位分频器电路的一个特殊实施例,本实施例的移位分频器电路实现对高频时钟CLK的2分频,且本实施例与其它实施例的区别仅在于本实施例的移位分频器电路不包括逻辑门器件,其它均相同。具体地,本实施例的移位分频器电路包括反相器INV及寄存器RE1,各器件的具体连接关系见图10,不再细述。本实施例的移位分频器电路由于只一个寄存器,使得整个寄存器只存在两个状态,即为“0”、“1”;从而即使所述移位分频器电路的中间状态出现问题,也不会超出于这2个状态之外;因此本实施例的移位分频器电路不仅可正常地对高频时钟CLK进行2分频,而且其工作过程不会因中间状态的变化而发生异常。
以上结合最佳实施例对本实用新型进行了描述,但本实用新型并不局限于以上揭示的实施例,而应当涵盖各种根据本实用新型的本质进行的修改、等效组合。

Claims (4)

1.一种移位分频器电路,且为N分频的移位分频器电路,其特征在于,N为大于或等于2的正整数,所述移位分频器电路包括反相器、N-1个寄存器及N-2个逻辑门器件;每个所述寄存器的复位端均与系统复位信号端连接,每个所述寄存器的时钟端与外部高频时钟输出端连接;所述第N-1寄存器的输出端与所述反相器的输入端连接,所述反相器的输出端分别与所述第1寄存器的输入端及各个逻辑门器件的一输入端连接;各个所述逻辑门器件连接于第1寄存器至第N-1寄存器的输出端与输入端之间,且第1寄存器的输出端与第1逻辑门器件的另一输入端连接,第1逻辑门器件的输出端与第2寄存器的输入端连接,第N-2寄存器的输出端与第N-1逻辑门器件的另一输入端连接,第N-2逻辑门器件的输出端与第N-1寄存器的输入端连接。
2.如权利要求1所述的移位分频器电路,其特征在于,当N等于2时,所述移位分频器包括反相器及1个寄存器,所述寄存器的输出端与所述反相器的输入端连接,所述反相器的输出端与所述寄存器的输入端连接。
3.如权利要求2所述的移位分频器电路,其特征在于,所述逻辑门器件为与门。
4.如权利要求2所述的移位分频器电路,其特征在于,所述逻辑门器件为或门。
CN201420143546.8U 2014-03-27 2014-03-27 移位分频器电路 Expired - Fee Related CN203813760U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201420143546.8U CN203813760U (zh) 2014-03-27 2014-03-27 移位分频器电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201420143546.8U CN203813760U (zh) 2014-03-27 2014-03-27 移位分频器电路

Publications (1)

Publication Number Publication Date
CN203813760U true CN203813760U (zh) 2014-09-03

Family

ID=51452456

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201420143546.8U Expired - Fee Related CN203813760U (zh) 2014-03-27 2014-03-27 移位分频器电路

Country Status (1)

Country Link
CN (1) CN203813760U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103905034A (zh) * 2014-03-27 2014-07-02 四川和芯微电子股份有限公司 移位分频器电路
CN103905035A (zh) * 2014-03-27 2014-07-02 四川和芯微电子股份有限公司 移位分频器电路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103905034A (zh) * 2014-03-27 2014-07-02 四川和芯微电子股份有限公司 移位分频器电路
CN103905035A (zh) * 2014-03-27 2014-07-02 四川和芯微电子股份有限公司 移位分频器电路

Similar Documents

Publication Publication Date Title
US5459855A (en) Frequency ratio detector for determining fixed frequency ratios in a computer system
CN105405383A (zh) 移位寄存单元、移位寄存器及其驱动方法、显示装置
EP3125430A2 (en) Double sampling state retention flip-flop
US5526391A (en) N+1 frequency divider counter and method therefor
US7680238B2 (en) Frequency divider circuit
CN107562163B (zh) 一种具有稳定复位控制的数字逻辑电路
TWI515707B (zh) 影像顯示系統、移位暫存器與移位暫存器控制方法
CN203813760U (zh) 移位分频器电路
US8447008B2 (en) Shift frequency demultiplier with automatic reset function
CN103532545B (zh) 移位分频器
CN103905035A (zh) 移位分频器电路
JP7364667B2 (ja) 同期リセット信号生成回路及びデジタル処理装置
CN102355235B (zh) 一种多输入-多时钟维持阻塞型d触发器
US20120033772A1 (en) Synchroniser circuit and method
CN203813761U (zh) 移位分频器电路
CN203554413U (zh) 移位分频器
CN103905034A (zh) 移位分频器电路
US11238910B2 (en) Control signal generator and driving method thereof
CN201656954U (zh) 移位分频器
CN101150314A (zh) 具50%工作周期的可编程分频器
CN101409542B (zh) 数字电路的重置方法及相关信号产生装置
CN105718402B (zh) 可编程时序发生器
CN118118010B (zh) 时钟检测电路、检测方法、芯片及通信系统
JP4542020B2 (ja) 分周回路
KR200155054Y1 (ko) 카운터 회로

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20140903

Termination date: 20190327