CN1365211A - 用于在移动通信系统中搜索信号的装置和方法 - Google Patents
用于在移动通信系统中搜索信号的装置和方法 Download PDFInfo
- Publication number
- CN1365211A CN1365211A CN01144726A CN01144726A CN1365211A CN 1365211 A CN1365211 A CN 1365211A CN 01144726 A CN01144726 A CN 01144726A CN 01144726 A CN01144726 A CN 01144726A CN 1365211 A CN1365211 A CN 1365211A
- Authority
- CN
- China
- Prior art keywords
- signal
- input signal
- despreading
- code
- cumulative
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/69—Spread spectrum techniques
- H04B1/707—Spread spectrum techniques using direct sequence modulation
- H04B1/7073—Synchronisation aspects
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/69—Spread spectrum techniques
- H04B1/707—Spread spectrum techniques using direct sequence modulation
- H04B1/7073—Synchronisation aspects
- H04B1/7075—Synchronisation aspects with code phase acquisition
- H04B1/708—Parallel implementation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Mobile Radio Communication Systems (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
本发明的在移动通信系统中进行信号搜索的装置和方法能够以并行的方式处理输入信号。通信系统中的信号搜索器装置可包括一个第一顺序存储装置和一个第二顺序存储装置,它们分别用于保存PN代码和输入信号。信号搜索器可包括多个解扩装置,它们能够利用PN代码以并行的方式对含有I和Q分量的输入信号进行解扩。在相干累加的长度是解扩装置数目的多倍的情况下,附加的缓冲器将保存(例如,临时地)累加出来的其数目与搜索到的PN偏移的数目相等的含有I和Q分量的解扩信号。根据本发明的优选实施例,可以提高导频信号搜索的速度,并且/或者可以增加PN偏移及相干计算的长度。
Description
发明领域
本发明涉及一种CDMA移动通信系统。更具体地说,本发明涉及用于搜索PN偏移的装置和方法。
背景技术
码分多址(CDMA)移动通信系统一般至少由一个移动台和一个基站组成。移动通信系统的信号在移动台上调制和发射,然后被基站接收和解调,并且被还原成原始信号。此时,移动通信信号含有一个导频信号,它用于时间同步和电功率控制。导频信号被扩展以一个PN(伪噪声)代码,各个用户的移动终端都有一个特殊的PN代码,然后导频信号被发送至基站。基站能够通过特定的PN偏移对接收到的信号进行解调,此PN偏移是多路径组件的延时偏移,可通过搜索操作找到它。
可以通过对每个可能的偏移执行逆扩展以搜索PN偏移。当对每个可能的偏移进行解扩之后,就可估计出各个偏移的能量。对接收信号的解调就通过在多个能量值中能量值高于特定阈值的PN偏移而得到实现。执行上述操作的设备一般被称作“搜索器”。
图1的框图显示了一个有关的导频信号搜索器。如图1所示,搜索器100包括:PN(伪噪声)代码发生器1,解扩设备2,相干累加器3,能量计算器5,非相干累加器6以及排序装置8。通过天线(未示出)接收到的输入信号在被分成I(同相)分量和Q(正交)分量之后,被输入至解扩设备2。当I和Q分量输入信号都被输入到解扩设备2中时,PN代码发生器1将产生相应的I和Q PN代码以输入至解扩设备2。PN代码发生器1产生对应于一个PN偏移的多个PN代码。I和Q分量输入信号以在相干累加器3和非相干累加器6上所确定的次数被输入到解扩设备2中。解扩设备2利用输入的PN代码对接收到的输入信号进行解扩,并将输出信号发送到相干累加器3中。在解扩设备2的输出信号中有I和Q分量。就是说,解扩设备2先利用多个PN代码中相关的第一个PN代码对第一输入信号进行解扩,然后再利用下一个相关的PN代码对第一输入信号之后输入的第二输入信号进行解扩。上述操作根据由相干累加器3和非相干累加器6确定的输入信号的数目而被重复执行。
相干累加器3对各个输入分量(I和Q)进行累加。通过用能量计算器5对各个分量取平方再将两个平方结果相加,被累加的I和Q分量就能产生一个能量值。为了更加精确地估计能量值,非相干累加器6在一段给定的时间内对能量计算器5的能量值取平均。这里的能量值指的是一个PN偏移的能量值。
为了估计不同PN偏移的能量,再次执行与上述过程相同的步骤,但PN代码改变了,该PN代码由PN发生器1利用不同的PN偏移生成。非相干累加器6为多个能量值(可能的PN偏移的能量值)确定平均能量值。该过程可由以下数学公式来表达,其中一个偏移的能量值为:
上式中,I(.)和Q(.)分别是I和Q分量的输入信号,而PNj和PNq则分别代表I和Q的PN代码。该数学公式举例说明了M次相干累加和N次非相干累加。
排序装置8按照降序对来自非相干累加器6的用于各个可能的PN偏移的多个平均能量值进行排序。按照这种方式,如果排序是根据一个为每个可能的PN偏移而产生的能量平均值来执行的,则接收机指管理器(未示出)将给各个接收机指分配以其能量平均值大于一特定能量平均值阈值的PN偏移。然后,接收机指通过所分配的PN偏移对接收到的信号进行解调。
图2显示对于一个PN偏移的相干计算为32个PN码片以及非相干计算为4。如图2所示,用于前32个PN代码的32个输入信号分别得到解扩,它们的输出值被累加起来,然后确定一个能量值,输出能量值的相干计算可被再次执行。对接下来的32个PN代码,随后的32个输入信号将分别得到解扩,并且再次进行输出一个能量值的相干计算。通过重复同一过程(例如,如图2所示,两次以上)就可计算出各个能量值,然后,通过非相干计算(计算出这些能量值(例如4个)的平均值),就可以计算出对于一个PN偏移的能量值。
但是,如上所述,现有技术的CDMA移动通信系统具有多种缺陷。在CDMA移动通信系统中,基站的搜索器应对每个多路径以及许多用户的移动终端的信号而搜索各个延时。利用现有技术的搜索器,在对导频信号进行高速搜索时会受到限制。因此,存在减少搜索PN偏移的时间的需要。
在此结合上述的参考内容,以适当地说明附加或其它的细节、特征和/或技术背景。
发明概述
本发明的一个目的是至少解决上述问题和/或缺点并且至少提供以下所述的优点。
本发明的另一个目的是提供一种装置和方法,它们能够通过利用多个解扩电路处理输入信号以对导频信号进行高速搜索。
本发明还有一个目的是提供一种装置和方法,它们能够增加每单位时钟周期内可检索PN偏移的数目。
本发明的另外一个目的是提供一种装置和方法,它们利用加法器和缓冲器提供以可选择的PN码片单位的相干计算。
本发明的另外一个目的是提供一种具有能够利用多个并联的解扩装置对多路径的PN偏移进行搜索的装置和方法的移动通信系统。
为了完全或部分地实现上述各个目的,本发明提供了一种用于在CDMA移动通信系统中对通过多路径而接收到的导频信号进行搜索的装置,该装置包括:顺序保存PN代码的第一移位寄存器组;顺序保存输入信号的第二移位寄存器组;多个利用PN代码对输入信号进行解扩的解扩装置,它们并行地对输入信号进行解扩以输出解扩信号;累加解扩信号的相干累加器;能量计算装置,利用从相干累加器输出的累加信号而生成能量值;以及非相干累加器,确定能量值在一段预定时间上的平均值。
为了进一步完全或部分地实现上述各个目的,相干累加器可以含有多个用于累加当前解扩信号的第一加法器以及多个第二加法器,第二加法器将第一累加信号与已经累加了解扩信号并且预先保存的第二累加信号相加。
为了进一步完全或部分地实现上述各个目的,本发明提供了一种在通信系统中对利用多路径而接收到的导频信号进行搜索的方法,该方法包括:顺序保存PN代码;按照第一输入信号至最后一个输入信号的顺序保存一组输入信号;利用PN代码并行地对输入信号组进行解扩;对解扩信号进行累加而输出累加信号;生成累加信号的能量值和能量值的平均能量值,该平均能量值是在一段预定时间上确定的;以及在移动输入信号组并且重复解扩步骤至生成步骤之后确定与PN偏移相对应的平均值。
为了进一步完全或部分地实现上述各个目的,上述方法还可包括:在缓冲器中保存超过一个的第一累加信号,这些累加信号是在相干累加的长度是多个相干累加单位长度的情况下,当输入信号被顺序移动时而产生的;以及将至少一个第一累加信号与至少一个第二累加信号相加,第二累加信号是在当新输入的不同输入信号以另一个PN代码解扩时而产生的。
本发明的其它优点、目的和特征有一部分将在下文中得到说明,有一部分则对于本领域技术人员来说,通过对下文的研读会变得明了,或通过对本发明的实践而体会到。本发明的目的和优点可按照所附的权利要求书具体指出的方式实现。
附图简要说明
以下将参考附图对本发明进行详细说明,在附图中,相同的标号指示相同的部分:
图1的框图显示了现有技术中用于导频信号搜索的装置;
图2显示了用于现有技术中的偏移的能量计算周期;
图3的框图显示了根据本发明一个优选实施例的用于搜索导频信号的装置;
图4是一个如图3所示的解扩电路的框图;
图5显示了根据本发明一个优选实施例的能量计算周期。
优选实施例详细说明
图3的框图显示了根据本发明的一种用于信号搜索的装置的一个优选实施例。如图3所示,该装置的这个优选实施例将被用于导频信号搜索,它以32个PN码片为单位执行相干累加并且以1/2个PN码片的分辨率进行搜索。但是,本发明并不受此实施例的限制。如图3所示,导频信号搜索器300包括:第一移位寄存器组32,它用于顺序保存PN代码;第二移位寄存器组33,它用于顺序保存输入信号;解扩装置,它可以包括多个解扩电路地利用PN代码并行地对输入信号进行解扩;相干累加器34,它用于对从解扩电路50输出的解扩信号进行累加;以及缓冲器35,它用于在相干累加器34的累加长度为多个相干累加单位时,临时保存相干累加器34的累加信号,在信号搜索装置的这个优选实施例的例子中,相干累加单位为32个PN码片。
信号搜索器300还包括:PN代码发生器31,能量计算器36,非相干累加器37以及排序装置39。PN代码发生器31利用一些可能的PN偏移来产生PN代码,并为第一移位寄存器组32提供PN代码。能量计算器36根据各个分量(例如,I和Q分量)的累加信号对各个分量的累加信号取平方再相加,从而产生一个能量值,这些分量是通过在相干累加器34中的累加而被计算出来的。这里的能量值指的是一个PN偏移的能量值。优选地,非相干累加器37通过在基于此能量值的一段预定时间周期上对各个能量值取平均,从而生成一个能量平均值。在导频信号搜索器300中,可以为可能的PN偏移产生至少一个以上的能量平均值。排序装置39最好能够按照降序对至少一个以上的能量平均值(它们是由一些可能的PN偏移计算出来的)进行排序。
以下将对第一移位寄存器组32,第二移位寄存器组33,解扩电路50以及相干累加器43进行更为详细的说明。图4的框图显示了包括图3所示解扩电路50和相干累加器34在内的结构。
如图4所示,在导频信号搜索装置的这个优选实施例中,第一移位寄存器组32和第二移位寄存器组分别能够保存(例如)32个数据。就是说,第一移位寄存器组32能够通过使从PN代码发生器31接收到的两比特PN代码按照输入顺序向右移动,从而保存32个两比特PN代码。第二移位寄存器组33也能够通过使输入信号(它以例如16比特的形式输入)按照输入顺序向右移动,从而保存32个输入信号。两比特PN代码最好使其中的I分量占据一比特并且Q分量也占据一比特。还有,在已保存的16比特输入信号中,偶数路径占据8比特,奇数路径也占据8比特,并且这8比特中可由I分量和Q分量分别占据4比特。偶数路径和奇数路径是这样一些信号,它们在被输入解扩电路50之前以1/2个PN码片(半码片)为单位得到采样。对第一移位寄存器组32和第二移位寄存器组33来说,最好应该小心注意,在PN代码和输入信号分别以32为单位被保存时,不要将PN代码和输入信号发送到解扩电路50。就是说,在第一移位寄存器组32和第二移位寄存器组33已经分别装满32个PN代码和32个输入数据或输入信号之前,不要开始解扩电路50的解扩操作。
解扩电路50含有一个第一解扩单元52和一个第二解扩单元53,前者用于对偶数路径上的输入信号进行解扩,后者则用于对奇数路径上的输入信号进行解扩。如图4所示,解扩电路50包括第一解扩单元52和第二解扩单元53。但是,如果通信系统以高于1/2个PN码片的分辨率来搜索导频信号,则解扩电路50也可包括第三解扩单元、第四解扩单元,以及更多的解扩单元。在导频信号搜索器300的这个优选实施例中,第一解扩单元52和第二解扩单元53都可含有32个解扩装置。如上所述,PN代码和输入信号以32个为单位或一组被分别保存在第一移位寄存器组32和第二移位寄存器组33中。相同的PN代码最好被输入至第一解扩单元52和第二解扩单元53。因此,由于需一个解扩单元来利用I/Q PN代码对输入信号进行解扩,所以为了对分别具有32个的PN代码和输入信号进行解扩,则最好将32个解扩装置配置成并联的形式。第一解扩单元52和第二解扩单元53分别输出32个I分量类型的解扩结果和Q分量类型的解扩结果,这两种结果分别被相干累加器34接收。
因此,如图4所示,相干累加器34共接收到64对具有I和Q分量的解扩信号(32对用于偶数路径,32对用于奇数路径),这些信号以并行的方式被同时执行解扩。相干累加器34最好对这64对解扩信号分别进行累加,并且输出具有分别用于偶数路径和奇数路径的I和Q分量的累加信号。相干累加器34最好是一个加法器或者加法电路或类似电路。如图4所示,该加法器含有第一加法器55a,55b,55c和55d。具有I和Q分量的累加信号被输入到能量计算器36中, 能量计算器36则能够将通过对各分量取平方而确定的值相加起来以获得能量值并输出此能量值。
如上所述,相干累加器34能够输出I和Q分量的累加结果(例如,用于偶数路径和奇数路径),它们分别都是32个解扩结果的累加值。如果相干累加的长度(在图4中为32)大于相干累加的单位,则可采用其它的方法。例如,如果相干累加的长度是相干累加单位的许多倍(如,图4中为32),则相干累加器34就可进一步含有第二加法器55e,55f,55g和55h。具有I和Q分量的解扩和相干累加结果随后被第一加法器55a,55b,55c和55d累加并被临时保存在(例如)缓冲器35中(即,第一累加信号)。此时,当输入信号(它包含在第二移位寄存器组33中)被顺序移位时,将有超过一个的第一累加信号从相干累加器34输出,并且有超过一个的累加结果(即,其它累加结果)被顺序地保存在缓冲器35中,而这些结果将用于其它的PN偏移。
如果输入信号终止移位操作,则随后的32个PN代码将被顺序地保存入第一移位寄存器组32,并且随后的输入信号也被保存入第二移位寄存器组33中,然后,与上述步骤相同的相干累加过程将从第一加法器55a,55b,55c和55d中输出第二累加信号(或至少一个以上的累加信号)。第二加法器55e,55f,55g和55h可将第二累加信号(或一个以上的第二累加信号)与已经保存的(超过一个的)第一累加信号相加起来。此时,应仔细安排加法操作,以确保使至少一个以上的第一累加信号在缓冲器中的保存顺序对应于至少一个以上的第二累加信号的确定顺序。
如图4所示,第一加法器55a,55b,55c和55d和第二加法器55e,55f,55g和55h可被安排成能够兼有地分别对偶数路径(I分量和Q分量)和奇数路径(I分量和Q分量)进行累加。在导频信号搜索器300的优选实施例中,第一加法器55a,55b,55c和55d和第二加法器55e,55f,55g和55h都被配置成分别具有四组,但是通过各种改进可使第一加法器和第二加法器包含四个以上的组,而且本发明也并不仅限于此。
以下对利用根据本发明优选实施例的搜索器搜索PN偏移或最佳PN偏移的操作进行说明。有两对具有I和Q分量的采样输入信号被以半个码片为单位输入至第二移位寄存器组33,并且有一对从PN代码发生器31输出的I和Q PN代码被输入至第一移位寄存器组32。如图4所示,输入信号具有偶数路径(8比特)和奇数路径(8比特)的I和Q分量,并且I和Q PN代码是一对(总共2比特)。输入信号和PN代码被保存入各个移位寄存器组32,33(最好在非操作时间内),直至(例如)32个输入信号和PN代码全部被保存入移位寄存器组32和33。当32个输入信号和32个PN代码被同时输入到解扩电路50中时,解扩操作开始。如图4所示,解扩电路50包括用于在偶数路径中解扩的第一解扩单元52以及用于在奇数路径中解扩的第二解扩单元53。
首先,在半码片中,先前偶数路径中的8比特输入信号被输入至第一解扩单元52。1/2 PN码片之后的奇数路径中的8比特输入信号被输入至第二解扩单元53。另外,来自第一寄存器组32的I和Q PN代码被分别输入至第一解扩单元52和解扩单元53。此时,偶数路径中的8比特输入信号和奇数路径中的8比特输入信号被分成含有I和Q分量输入信号的4比特,并且被分别输入至第一解扩单元52和第二解扩单元53。如上所述,第一解扩单元52和解扩单元53可以分别包括32个解扩装置。这样,保存在第一移位寄存器组32和第二移位寄存器组33之中的32个PN代码和输入信号被输入到第一解扩单元52和第二解扩单元53当中。
另外,第一解扩单元52和第二解扩单元53利用32个PN代码对含有I和Q分量的32个输入信号进行解扩。
例如,如果保存在第一寄存器列32中的PN代码被指定为第一PN代码、第二PN代码,等等,并且保存在第二移位寄存器组33中的输入信号(I和Q)被指定为第一输入信号、第二输入信号,等等。另外,第一解扩单元52包括32个解扩装置,它们被指定为第一偶数路径解扩装置、第二偶数路径解扩装置,等等。在这种结构中,第一解扩单元52可被描述为从第一偶数路径解扩装置到第32个偶数路径解扩装置。而第二解扩单元53则可被描述为从第一奇数路径解扩装置到第32个奇数路径解扩装置。
在第一寄存器组32中,从第一个PN代码至第32个PN代码都可被保存。同样,在第二移位寄存器组33中,从第一个输入信号至第32个输入信号也都可被保存。解扩单元52对第一偶数路径的解扩操作可被描述为第一PN代码和第一输入信号在第一偶数路径解扩装置上被解扩,第二PN代码和第二输入信号在第二偶数路径解扩装置上被解扩,等等,最后为第32个PN代码和第32个输入信号在第32个偶数路径解扩装置上被解扩。第二解扩单元53能够利用与第一解扩单元52相同的过程对奇数路径的输入信号进行解扩。第一解扩单元52含有32个偶数路径解扩装置,并能向相干累加器34输出含有I和Q分量的32个解扩结果。
含有I和Q分量的32个解扩结果被分别输入至多个第一加法器55a和55b中,并在其中进行累加。另外,累加出来的两个累加信号(它们都含有I和Q分量)被从相干累加器34传送至能量计算器36当中并生成一个能量值。该能量值只用于一个PN偏移。为了计算下一个PN偏移的能量值,新的输入信号最好被输入至第二移位寄存器组33中,并且在保持第一移位寄存器组32的内容的同时,第二移位寄存器组33中的全部内容都向右移位。当为所有可能的PN偏移计算完能量值之后,就应执行非相干累加过程。除了保存在第一移位寄存器组32之中的PN代码是上述过程中使用的32个PN代码之后的另外32个PN代码以外,用于非相干累加的能量值可通过与上述步骤相同的过程而计算。相干累加过程被重复执行直到用于非相干累加的能量值的所需数目被再次生成或达到为止。非相干累加出来的用于所有可能的PN偏移的能量值被从非相干累加器37输出至排序装置39,并且在排序装置39中按照降序进行排序。
以下将对相干累加的长度是相干累加单位的许多倍的情况(在图4中为32)进行说明。在这种情况下,第二加法器55e和55f以及缓冲器35就可被使用。例如,相干累加的长度为64并且被称为第一解扩信号和第二解扩信号。第一解扩单元52和第二解扩单元53的解扩结果可以分别包括32个含有I和Q分量的解扩结果。但是,从第一解扩单元52和第二解扩单元53输出的第一解扩结果将被第一加法器55a,55b,55c和55d分别进行累加,而且输出的累加信号被临时保存在缓冲器35中。通过在保持第一移位寄存器组32的内容同时对第二移位寄存器组33进行移位,就可对其它的PN偏移进行临时相干累加结果的保存。当为所有可能的PN偏移保存完临时相干累加结果之后,上述过程所使用的PN代码之后的32个PN代码被调入第一移位寄存器组32,并且与上述步骤相同的过程被再次执行。此时,第二加法器55e,55f,55g和55h被用于将当前相干累加结果与缓冲器35中所保存的临时相干累加结果相加。同一过程被应用到所有可能的PN偏移上。当为所有可能的PN偏移完成相干累加之后,用于所有可能的PN偏移的能量计算和非相干累加将被执行。本例中,这种操作过程可由图5所示。因此,可以采用信号搜索器的优选实施例来增加相干计算的长度。
图5显示了根据导频信号搜索器300的优选实施例的能量计算周期,其中,相干累加长度为64个PN码片,并且非相干累加数为1。如图5所示,总共存在64个PN代码,可将它们分成两组。首先,优选地,对32个PN代码1的相干计算结果值被保存在缓冲器35中,并且通过在保持第一移位寄存器组32的内容同时对第二移位寄存器组33的内容进行移位,对所有可能的PN偏移执行相同的操作。将32个PN代码2的相干计算结果值与所保存的值相加,相加后的值可被输出。输出值被能量计算器36作为一个能量值输出给非相干累加器37。如图5所示,能量计算周期表明,最好对PN偏移重复相同的操作过程。
与此同时,从相干累加器34输出的具有I和Q分量的累加信号被输入至能量计算器36,在能量计算器36中,具有I和Q分量的累加信号被取平方并被相加以产生一个能量值。所产生的能量值被输入到非相干累加器37中并作为一个能量平均值再次存储。
当为所有可能的PN偏移计算完能量平均值之后,排序装置39将对这些能量平均值进行排序。另外,与一个能量平均值(它超过了一个预先指定的能量平均值)相对应的PN偏移可被接收机指管理器(未示出)根据能量排序装置39对能量平均值的排序结果而分配给一个接收机指。
如上所述,根据本发明的用于在移动通信系统中搜索信号的装置和方法的优选实施例具有多种优点。在用于在移动通信系统中搜索信号的装置和方法的优选实施例中,由于输入信号是以并行的方式被多个PN解扩装置处理的,所以导频信号可得到高速搜索。另外,在用于在移动通信系统中搜索信号的装置和方法的优选实施例中,用于一个PN偏移的能量值可平均地在各个时钟单位内进行检索。另外,由于利用加法器和缓冲器来执行超过32个的相干累加,所以在根据本发明的用于在移动通信系统中搜索信号的装置和方法的优选实施例中,PN偏移的搜索以及相干计算的长度可以得到提高。
上述各实施例和优点仅仅是示例性的,它们并不构成对本发明的限制。本发明的内容可以容易地应用在其它类型的设备中。本发明的说明书是说明性的,并不限制权利要求的范围。许多替代、修改和变换对本领域技术人员来说都是显而易见的。在权利要求书中,装置加功能的语句旨在覆盖可实现所述功能的各种结构,不仅包括结构的等同,也包括等同的结构。
Claims (15)
1.一种用于在CDMA移动通信系统中对通过多路径接收到的导频信号进行搜索的装置,该装置包括:
第一移位寄存器组,其顺序保存PN代码;
第二移位寄存器组,其顺序保存输入信号;
多个解扩装置,其利用PN代码对输入信号进行解扩,这些解扩装置以并行的方式对输入信号进行解扩以输出解扩信号;
相干累加器,其累加解扩信号;
能量计算装置,利用来自相干累加器的累加信号而生成能量值;以及
非相干累加器,确定能量值在一段预定时间上的平均值。
2.如权利要求1所述的装置,其特征在于包括排序装置,该排序装置用于对输入信号被顺序移位时所输出的多于一个的能量值的平均值进行排序。
3.如权利要求1所述的装置,其特征在于PN代码和输入信号分别作为单独的I分量和Q分量而保存。
4.如权利要求1所述的装置,其特征在于上述多个解扩装置包括:
第一解扩装置,利用PN代码对输入信号中的第一输入信号进行解扩;以及
第二解扩装置,利用PN代码对输入信号中的第二输入信号进行解扩;
其中,上述第一输入信号与第二输入信号之间的差异为1/2个码片。
5.如权利要求4所述的装置,其特征在于上述第一解扩装置和第二解扩装置都含有多个解扩装置,它们的数目与各个PN代码和输入信号的数目相等。
6.如权利要求5所述的装置,其特征在于上述多个解扩装置中的每一个都被连接而分别接收一个PN代码和一个输入信号。
7.如权利要求1所述的装置,其特征在于上述相干累加器包括多个用于对解扩信号进行累加的第一加法器;以及
多个第二加法器,用于将第一累加信号与第二累加信号相加,其中第一累加信号是一个由用于PN代码的第一部分相干累加而确定并被保存的信号,而第二累加信号是当相应的后面的输入信号被输入时由后面的PN代码的部分相干累加而确定的。
8.如权利要求1所述的装置,其特征在于上述第二移位寄存器一次移动一个保存的输入信号,并输出与PN偏移相对应的信号。
9.一种用于在CDMA移动通信系统中对利用多路径接收到的导频信号进行搜索的方法,该方法包括:
顺序保存PN代码;
按照第一输入信号至最后一个输入信号的顺序保存一组输入信号;
利用PN代码以并行的方式对输入信号组进行解扩;
通过对解扩信号进行累加而输出累加信号;
生成累加信号的能量值和能量值的平均能量值,该平均能量值是在一段预定时间上确定的;以及
在将输入信号组移位,并重复解扩步骤至生成步骤之后,确定与PN偏移相对应的平均值。
10.如权利要求9所述的方法,其特征在于上述移位步骤将输入信号组移动一位,从而使倒数第二个输入信号变成最后一个输入信号,并且新增的输入信号变成第一个输入信号,该步骤还包括对与PN偏移相对应的能量平均值进行排序的步骤。
11.如权利要求9所述的方法,其特征在于它还包括:
在缓冲器中保存多于一个的第一累加信号,这些累加信号是在相干累加的长度是多个相干累加单位长度的情况下当输入信号被顺序移位时而产生的;以及
将相应的至少一个第一累加信号与相应的至少一个第二累加信号相加,其中第二累加信号是在生成新的部分相干累加结果的时候生成的。
12.如权利要求11所述的方法,其特征在于上述相加操作是按照上述多于一个的第一累加信号在缓冲器中的保存顺序以及产生上述多于一个的第二累加信号的顺序而进行的。
13.如权利要求9所述的方法,其特征在于解扩操作是在预定数目的PN代码和输入信号被排序之后才进行的。
14.如权利要求9所述的方法,其特征在于解扩信号的数目由相干累加单位长度决定。
15.如权利要求8所述的方法,其特征在于输入信号被分成第一输入信号和第二输入信号,各个信号都具有1/2 PN码片的间隔。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR79553/2000 | 2000-12-21 | ||
KR10-2000-0079553A KR100488078B1 (ko) | 2000-12-21 | 2000-12-21 | 이동 통신 시스템 수신단의 파일럿 신호 검색기 및 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN1365211A true CN1365211A (zh) | 2002-08-21 |
Family
ID=19703379
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN01144726A Pending CN1365211A (zh) | 2000-12-21 | 2001-12-21 | 用于在移动通信系统中搜索信号的装置和方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7257097B2 (zh) |
KR (1) | KR100488078B1 (zh) |
CN (1) | CN1365211A (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7903722B2 (en) | 2005-01-14 | 2011-03-08 | Thomson Licensing | Hardware-efficient searcher architecture for code division multiple access (CDMA) cellular receivers |
US8059776B2 (en) | 2005-01-14 | 2011-11-15 | Thomson Licensing | Method and system for sub-chip resolution for secondary cell search |
US8442094B2 (en) | 2005-01-14 | 2013-05-14 | Thomson Licensing | Cell search using rake searcher to perform scrambling code determination |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100790124B1 (ko) * | 2001-10-13 | 2008-01-02 | 삼성전자주식회사 | 패킷 데이터 전송을 위한 이동 통신시스템의 수신기 및그에 의한 신호 수신 방법 |
KR100608109B1 (ko) * | 2004-06-28 | 2006-08-02 | 삼성전자주식회사 | 이동통신 시스템에서 도플러 주파수 및 단말기의 이동속도 계산 장치 및 방법 |
JP4543846B2 (ja) * | 2004-09-14 | 2010-09-15 | ソニー株式会社 | 無線通信装置、並びに伝送路測定装置 |
JP2008527912A (ja) * | 2005-01-14 | 2008-07-24 | トムソン ライセンシング | Cdma用のramベーススクランブル符号生成装置 |
WO2006078231A1 (en) * | 2005-01-14 | 2006-07-27 | Thomson Licensing | Efficient maximal ratio combiner for cdma systems |
US8228971B2 (en) | 2008-07-29 | 2012-07-24 | Agere Systems Inc. | Technique for searching for a preamble signal in a spread spectrum signal using a fast Hadamard transform |
US10367595B1 (en) * | 2018-04-18 | 2019-07-30 | Huawei Technologies Co., Ltd. | Apparatus and receiver for receiving RF analog signals |
CN115296696B (zh) * | 2022-06-29 | 2023-12-12 | 西安空间无线电技术研究所 | 一种适用于卫星测控突发扩频信号的捕获方法及装置 |
Family Cites Families (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5590160A (en) * | 1992-12-30 | 1996-12-31 | Nokia Mobile Phones Ltd. | Symbol and frame synchronization in both a TDMA system and a CDMA |
ATE277458T1 (de) * | 1994-07-29 | 2004-10-15 | Qualcomm Inc | Verfahren und gerät zum ausführen der kodeerfassung in einem cdma übertragungssystem |
JP2728034B2 (ja) * | 1995-06-15 | 1998-03-18 | 日本電気株式会社 | スペクトラム拡散信号受信装置 |
US5577025A (en) * | 1995-06-30 | 1996-11-19 | Qualcomm Incorporated | Signal acquisition in a multi-user communication system using multiple walsh channels |
DE69634974D1 (de) * | 1995-12-26 | 2005-09-01 | Sharp Kk | Spreizspektrumnachrichtenübertragungssystem |
JP2751959B2 (ja) * | 1996-07-15 | 1998-05-18 | 日本電気株式会社 | Cdma受信装置の受信タイミング検出回路 |
US5790589A (en) * | 1996-08-14 | 1998-08-04 | Qualcomm Incorporated | System and method for rapidly reacquiring a pilot channel |
US5781543A (en) * | 1996-08-29 | 1998-07-14 | Qualcomm Incorporated | Power-efficient acquisition of a CDMA pilot signal |
US6069880A (en) * | 1997-05-19 | 2000-05-30 | Qualcomm Incorporated | Method and apparatus for scanning other frequency pilot signals in a code division multiple access communication system |
JPH1141141A (ja) * | 1997-05-21 | 1999-02-12 | Mitsubishi Electric Corp | スペクトル拡散信号受信方法及びスペクトル拡散信号受信装置 |
JPH11298374A (ja) * | 1998-04-13 | 1999-10-29 | Sony Corp | 疑似雑音符号発生回路及びその初期化方法 |
US6370397B1 (en) * | 1998-05-01 | 2002-04-09 | Telefonaktiebolaget Lm Ericsson (Publ) | Search window delay tracking in code division multiple access communication systems |
US6333926B1 (en) * | 1998-08-11 | 2001-12-25 | Nortel Networks Limited | Multiple user CDMA basestation modem |
US6445714B1 (en) * | 1998-08-19 | 2002-09-03 | Nortel Networks Limited | Code generator for multiple correlators |
US6618430B1 (en) * | 1998-12-14 | 2003-09-09 | Nortel Networks Limited | Methods and apparatus for receiving N-chip resistant codes |
JP3320667B2 (ja) * | 1998-12-21 | 2002-09-03 | 株式会社東芝 | スペクトラム拡散無線通信装置 |
US6636553B1 (en) * | 1998-12-29 | 2003-10-21 | Texas Instruments Incorporated | Pseudorandom noise generator for WCDMA |
US6363108B1 (en) | 1999-03-31 | 2002-03-26 | Qualcomm Inc. | Programmable matched filter searcher |
US7085246B1 (en) * | 1999-05-19 | 2006-08-01 | Motorola, Inc. | Method and apparatus for acquisition of a spread-spectrum signal |
KR100513710B1 (ko) * | 1999-05-25 | 2005-09-07 | 삼성전자주식회사 | Cdma 통신시스템의 코드동기 취득방법 및 그 장치 |
JP2000349681A (ja) * | 1999-06-09 | 2000-12-15 | Nec Corp | スペクトラム拡散通信用受信機 |
JP3399420B2 (ja) * | 1999-11-01 | 2003-04-21 | 日本電気株式会社 | 固定パターン検出装置 |
US6873664B1 (en) * | 1999-11-12 | 2005-03-29 | Itt Manufacturing Enterprises, Inc. | Method and apparatus for detecting an interleaved code |
US6480529B1 (en) * | 1999-12-21 | 2002-11-12 | Qualcomm, Incorporated | Programmable matched filter searcher for multiple pilot searching |
US6466606B1 (en) * | 1999-12-22 | 2002-10-15 | Qualcomm, Incorporated | Method and apparatus for performing search acquisition in a multi-carrier communication system |
US6724807B1 (en) * | 2000-12-04 | 2004-04-20 | Snaptrack Inc. | Methods and apparatuses for processing of global positioning system signals with a matched filter |
US6922432B2 (en) * | 2001-03-09 | 2005-07-26 | Motorola, Inc. | System for spread spectrum communication |
US7130331B2 (en) * | 2001-06-01 | 2006-10-31 | Qualcomm Incorporated | Method and apparatus for searching time-division multiplexed synchronization sequences |
-
2000
- 2000-12-21 KR KR10-2000-0079553A patent/KR100488078B1/ko not_active IP Right Cessation
-
2001
- 2001-12-19 US US10/020,871 patent/US7257097B2/en not_active Expired - Lifetime
- 2001-12-21 CN CN01144726A patent/CN1365211A/zh active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7903722B2 (en) | 2005-01-14 | 2011-03-08 | Thomson Licensing | Hardware-efficient searcher architecture for code division multiple access (CDMA) cellular receivers |
US8059776B2 (en) | 2005-01-14 | 2011-11-15 | Thomson Licensing | Method and system for sub-chip resolution for secondary cell search |
US8442094B2 (en) | 2005-01-14 | 2013-05-14 | Thomson Licensing | Cell search using rake searcher to perform scrambling code determination |
Also Published As
Publication number | Publication date |
---|---|
US20020110103A1 (en) | 2002-08-15 |
KR20020050405A (ko) | 2002-06-27 |
KR100488078B1 (ko) | 2005-05-09 |
US7257097B2 (en) | 2007-08-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4369019B2 (ja) | 擬似雑音コード獲得装置及びこれを具備した直接シーケンスコード分割多重接続受信器 | |
CN1073764C (zh) | 接收机和在接收机中产生扩展码的方法 | |
CN1115801C (zh) | 对cdma信号进行多码片并行解调的方法和系统 | |
US7072384B2 (en) | Fixed pattern detection apparatus and fixed pattern detection method | |
KR20000029073A (ko) | 시디엠에이 복조기에서의 다중 정합 필터 의사 노이즈벡터 발생 방법 및 장치 | |
CN1190017C (zh) | 多导频搜寻用的可编程匹配滤波搜寻器 | |
CN1365211A (zh) | 用于在移动通信系统中搜索信号的装置和方法 | |
CN1262824A (zh) | 在cdma通信系统中产生pn序列的装置和方法 | |
CN1279569A (zh) | 包含并行干扰消除处理器的基站系统 | |
CN1114118A (zh) | 滑动相关器 | |
CN1093707C (zh) | 用于减少硬件成本和改善搜索性能的瑞克接收机 | |
CN1085451C (zh) | 在码分多址通信中的同步捕捉电路 | |
CN1147067C (zh) | 异步通信系统中的小区搜索装置和方法 | |
CN1619981A (zh) | 移动通信系统中用于搜索小区和多径的装置和方法 | |
CN1391408A (zh) | 移动通信同步系统的同步码选择方法 | |
CN1287721A (zh) | 在移动通信系统中产生短pn码的装置和方法 | |
CN1223104C (zh) | 加罗依斯线性反馈移位寄存器的零时延屏蔽 | |
KR100786105B1 (ko) | 이동 통신 시스템의 신호 탐색 장치 및 방법 | |
CN1225209A (zh) | 一种延时估算方法与接收机 | |
CN1356800A (zh) | 扩频接收机的路径检索器 | |
CN1398460A (zh) | 基于相关性的信号搜索方法和设备 | |
KR100313924B1 (ko) | 이동통신 시스템의 신호 검색 장치 및 방법 | |
EP2512039A1 (en) | Method and device for realizing chip correlation of multipath search | |
JP2902380B2 (ja) | 並列相関処理回路 | |
KR0171010B1 (ko) | Cdma pcs 시스템의 동기장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C06 | Publication | ||
PB01 | Publication | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |