CN117917726A - 显示面板及其制造方法、显示面板的缺陷修正方法 - Google Patents
显示面板及其制造方法、显示面板的缺陷修正方法 Download PDFInfo
- Publication number
- CN117917726A CN117917726A CN202311280220.XA CN202311280220A CN117917726A CN 117917726 A CN117917726 A CN 117917726A CN 202311280220 A CN202311280220 A CN 202311280220A CN 117917726 A CN117917726 A CN 117917726A
- Authority
- CN
- China
- Prior art keywords
- capacitor
- display panel
- capacitor electrode
- electrode
- elements
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136259—Repairing; Defects
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/006—Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/481—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs integrated with passive devices, e.g. auxiliary capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13454—Drivers integrated on the active matrix substrate
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2203/00—Function characteristic
- G02F2203/69—Arrangements or methods for testing or calibrating a device
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0413—Details of dummy pixels or dummy lines in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/027—Arrangements or methods related to powering off a display
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
提供一种制造成品率的降低得到抑制的显示面板、这样的显示面板的缺陷修正方法、以及使用了缺陷修正方法的显示面板的制造方法。显示面板(1000a)具有由多个像素(P)划定的显示区域(AA)和显示区域以外的周边区域(NA)。显示面板在周边区域具有包括移位寄存器(110)的栅极驱动电路和虚拟电容部(CA)。虚拟电容部包含与虚拟级连接且并联连接的多个电容元件(40)。多个电容元件各自包括第一电容电极(CE1s)、第二电容电极(CE2g)、以及位于第一电容电极与第二电容电极之间的电介质层。虚拟电容部进一步具有至少一个第一连接部,该第一连接部的各自的两端与多个电容元件中的任意一个第一电容电极和多个电容元件中的另一个第一电容电极连接。
Description
技术领域
本发明涉及显示面板、显示面板的缺陷修正方法以及显示面板的制造方法。
背景技术
具备薄膜晶体管(Thin Film Transistor:TFT)的有源矩阵型的显示面板被用于移动终端用、电视用途等各种用途的显示装置。
从削减制造成本的观点、设计性以及功能性的观点来看,要求有源矩阵型的显示面板的窄边框化。通过使用在TFT基板上一体形成栅极驱动电路(有时也称为“栅极驱动器”。)的栅极驱动器单片(GDM)技术,与使用COF(芯片上膜)或COG(芯片上镜)等将栅极驱动电路安装在TFT基板上的情况相比,能够削减驱动器安装所涉及的成本,并且实现窄边框化。GDM技术有时也被称为GOA(Gateon Array)。例如,专利文献1中公开了应用了GDM技术的显示装置。
栅极驱动电路包含具有与显示装置所具有的多个像素行对应的多个级的移位寄存器。移位寄存器的各级的输出与分别关联于像素行的栅极总线(扫描布线)连接,扫描信号被供给至栅极总线。为了提高移位寄存器的动作稳定性,有时还设置有对显示没有贡献的虚拟级,具有与栅极总线同样的布线电阻的虚拟扫描线与虚拟级连接(例如专利文献2和3)。
现有技术文献
专利文献
专利文献1:国际公开第2011/104945号
专利文献2:日本特开2002-214643号公报
专利文献3:美国专利申请公开第2007/001987号说明书
发明内容
本发明所要解决的技术问题
要求提高应用了GDM技术的显示装置的制造成品率。本发明的目的在于提供能够抑制制造成品率降低的显示面板、这样的显示面板的缺陷修正方法和使用缺陷修正方法的显示面板的制造方法。
用于解决技术问题的技术方案
根据本发明的实施方式,提供以下的项目中记载的解决手段。
[项目1]
一种显示面板,其具有多个像素行和多个像素列排列成矩阵状的多个像素,具有由所述多个像素划定的显示区域和所述显示区域以外的周边区域,还具有:栅极驱动电路,其设置于所述周边区域,所述栅极驱动电路包括移位寄存器,所述移位寄存器具有分别与所述多个像素行对应的多个级、以及虚拟级;以及虚拟电容部,其设于所述周边区域,所述虚拟电容部包括与所述虚拟级连接且并联连接的多个电容元件,所述多个电容元件各自包括第一电容电极、第二电容电极以及位于所述第一电容电极与所述第二电容电极之间的电介质层,所述虚拟电容部还包括至少一个第一连接部,所述至少一个第一连接部各自的两端与所述多个电容元件中的任一个所述第一电容电极和所述多个电容元件中的另一个所述第一电容电极连接。
[项目2]
根据项目1所述的显示面板,对于所述多个电容元件的所述第一电容电极的每一个,所述虚拟电容部具有从输入端到所述多个电容元件的所述第一电容电极的每一个的电导通的两个以上路径,所述输入端输入向所述第一电容电极提供电位的信号。
[项目3]
根据项目1或2所述的显示面板,所述至少一个第一连接部包括多个第一连接部,所述多个电容元件各自的所述第一电容电极与所述多个第一连接部中的任意两个以上的各自的一端连接,所述多个第一连接部的所述任意两个以上的另一端分别与所述多个电容元件中的不同的电容元件的所述第一电容电极连接,所述多个电容元件包括两个以上的电容元件,所述两个以上的电容元件分别具有不经由所述多个电容元件中的任一个所述第一电容电极而与输入端连接的所述第一电容电极,所述输入端输入向所述第一电容电极提供电位的信号。
[项目4]
根据项目1~3中任一项所述的显示面板,所述第二电容电极在所述多个电容元件中共用地设置,且具有至少一个第一开口部,所述至少一个第一开口部与所述至少一个第一连接部重叠。
[项目5]
根据项目1~3中任一项所述的显示面板,所述虚拟电容部还具有至少一个第二连接部,所述至少一个第二连接部各自的两端与所述多个电容元件中的任一个所述第二电容电极、和所述多个电容元件中的另一个所述第二电容电极连接。
[项目6]
根据项目5所述的显示面板,所述至少一个第二连接部以与所述至少一个第一连接部不重叠的方式设置。
[项目7]
根据项目5或6所述的显示面板,对于所述多个电容元件的所述第二电容电极的每一个,所述虚拟电容部具有从输入端到所述多个电容元件的所述第二电容电极的每一个的电导通的两个以上路径,所述输入端输入向所述第二电容电极提供电位的信号。
[项目8]
根据项目5~7中任一项所述的显示面板,所述至少一个第二连接部包括多个第二连接部,所述多个电容元件各自的所述第二电容电极与所述多个第二连接部的任意两个以上的各自的一端连接,所述多个第二连接部的所述任意两个以上的另一端分别与所述多个电容元件中的不同的电容元件的所述第二电容电极连接,所述多个电容元件包括两个以上的电容元件,所述两个以上的电容元件分别具有不经由所述多个电容元件中的任一个所述第二电容电极而与输入端连接的所述第二电容电极,所述输入端输入向所述第二电容电极提供电位的信号。
[项目9]
根据项目5~8中任一项所述的显示面板,所述虚拟电容部还包括导电层,所述导电层隔着绝缘层与所述多个电容元件的所述第一电容电极相对地形成,位于所述第一电容电极的与所述第二电容电极相反的一侧,并与所述第一电容电极电连接,所述导电层具有与所述至少一个第一连接部和所述至少一个第二连接部重叠的至少一个第二开口部。
[项目10]
根据项目9所述的显示面板,所述导电层由透明导电材料形成。
[项目11]
根据项目9或10所述的显示面板,所述导电层由与设置在所述多个像素的每一个像素的像素电极相同的导电膜来形成。
[项目12]
根据项目1~11中任一项所述的显示面板,向所述第一电容电极供给提供低电平电位的信号和选择所述多个像素行中的任一行的扫描信号中的一个信号,向所述第二电容电极供给提供低电平电位的信号和选择所述多个像素行中的任一行的扫描信号中的另一个信号。
[项目13]
根据项目1~12中任一项所述的显示面板,具有:基板;栅极金属层,其由所述基板支承;所述电介质层,其覆盖所述栅极金属层;以及源极金属层,其形成在所述电介质层上,所述第一电容电极包含在所述栅极金属层以及所述源极金属层中的一个层中,所述第二电容电极包含在所述栅极金属层以及所述源极金属层的另一个层中。
[项目14]
一种缺陷修正方法,其是根据项目1~13中任一项所述的显示面板的缺陷修正方法,在所述多个电容元件的任一电容元件发生绝缘破坏时,切断一端与发生了绝缘破坏的电容元件的所述第一电容电极连接的所述第一连接部。
[项目15]
一种缺陷修正方法,其是项目4所述的显示面板的缺陷修正方法,当所述多个电容元件中的任一电容元件发生了绝缘破坏时,切断一端与发生了绝缘破坏的电容元件的所述第一电容电极连接的所述第一连接部中的与所述第一开口部重叠的部分。
[项目16]
一种缺陷修正方法,其是项目5~8中任一项所述的显示面板的缺陷修正方法,在所述多个电容元件的任一个电容元件发生了绝缘破坏时,切断一端与发生了绝缘破坏的电容元件的所述第一电容电极连接的所述第一连接部,或者切断一端与发生了绝缘破坏的电容元件的所述第二电容电极连接的所述第二连接部。
[项目17]
一种缺陷修正方法,其是项目5~8中任一项所述的显示面板的缺陷修正方法,在所述多个电容元件的任意两个电容元件发生了绝缘破坏时,切断一端与发生了绝缘破坏的两个电容元件中的一个的所述第一电容电极连接的所述第一连接部,切断一端与发生了所述绝缘破坏的两个电容元件中的另一个的所述第二电容电极连接的所述第二连接部。
[项目18]
一种缺陷修正方法,其是项目9~11中任一项所述的显示面板的缺陷修正方法,在所述多个电容元件的任一个电容元件发生了绝缘破坏时,切断一端与发生了绝缘破坏的电容元件的所述第一电容电极连接的所述第一连接部。
[项目19]
一种显示面板的制造方法,包括利用项目14~18任一项所述的缺陷修正方法修正所述显示面板的缺陷的工序。
有益效果
根据本发明的实施方式,提供一种制造成品率的降低得到抑制的显示面板、这样的显示面板的缺陷修正方法、以及使用了缺陷修正方法的显示面板的制造方法。
附图说明
图1是表示具有基于本发明的第一实施方式的显示面板1000a的显示装置1100a的构成的示意性的图。
图2是显示装置1100a的示意性平面图。
图3是显示面板1000a的示意平面图,且是示意性地表示显示面板1000a的周边区域NA的平面图。
图4A是显示面板1000a的示意性平面图,且是示意性地表示显示面板1000a的周边区域NA的一部分的平面图。
图4B是用于说明显示面板1000a的缺陷修正方法的一个示例的示意性的平面图,且是示意性地表示显示面板1000a的周边区域NA的一部分的平面图。
图5A是本发明的第二实施方式的显示面板1000b的示意性平面图,且是示意性地表示显示面板1000b的周边区域NA的一部分的平面图。
图5B是用于说明显示面板1000b的缺陷修正方法的一个示例的示意性的平面图,且是示意性地表示显示面板1000b的周边区域NA的一部分的平面图。
图5C是用于说明显示面板1000b的缺陷修正方法的另一个示例的示意性平面图,且是示意性地表示显示面板1000b的周边区域NA的一部分的平面图。
图5D是用于说明显示面板1000b的缺陷修正方法的又一个示例的示意性平面图,且是示意性地表示显示面板1000b的周边区域NA的一部分的平面图。
图6A是本发明第二实施方式的变形例的显示面板1000b1的示意性平面图,且是示意性地表示显示面板1000b1的周边区域NA的一部分的平面图。
图6B是用于说明显示面板1000b1的缺陷修正方法的一个示例的示意性的平面图,且是示意性地表示显示面板1000b1的周边区域NA的一部分的平面图。
图7A是本发明的第三实施方式的显示面板1000c的示意性平面图,且是示意性地表示显示面板1000c的周边区域NA的一部分的平面图。
图7B是用于说明显示面板1000c的虚拟电容部CA的示意性截面图。
图7C是用于说明显示面板1000c的缺陷修正方法的一个示例的示意性平面图,且是示意性地表示显示面板1000c的周边区域NA的一部分的平面图。
图7D是用于说明显示面板1000c的缺陷修正方法的一个示例的显示面板1000c的虚拟电容部CA的示意性截面图。
具体实施方式
下面,参照附图说明本发明的实施方式。另外,下面作为本发明的实施方式中的显示面板的例子表示了液晶显示面板,但本发明不限定于下面的实施方式,可以适用于例如有机EL显示装置等有源矩阵型显示面板。在以下的附图中,具有实质上相同功能的构成要素用共用的参照标号表示,有时省略其说明。
(第一实施方式)
参照图1、图2及图4A,对本实施方式的液晶显示面板1000a及具有液晶显示面板1000a的液晶显示装置1100a(以下,有时称为“显示面板1000a”及“显示装置1100a”。)进行说明。图1是表示显示装置1100a的构成的示意图。图2是显示装置1100a的示意性平面图。图3是表示显示面板1000a的一部分的示意性平面图。图4A是表示显示面板1000a的周边区域NA的一部分的示意性平面图。
如图1和图2所示,显示面板1000a具有排列成具有多个像素行和多个像素列的矩阵状的多个像素P。在各像素P上设置有TFT(薄膜晶体管)1和与TFT1电连接的像素电极5。像素行是沿行方向(图2的X方向)排列的多个像素P,像素列是沿列方向(图2的Y方向)排列的多个像素P。显示面板1000a具有彼此相对的TFT基板101和相对基板201、以及设置在这些基板之间的液晶层。显示面板1000a具有由多个像素P划定的显示区域AA和显示区域AA以外的周边区域NA。周边区域NA包括在行方向上比显示区域AA更靠外侧的第一周边区域NA1和在列方向上比显示区域AA更靠外侧的第二周边区域NA2。显示装置1100a具有显示面板1000a和与显示面板1000a连接的电路基板510。
在该例子中,栅极总线GL与多个像素行分别相关联,源极总线SL与多个像素列分别相关联。各像素P的TFT1从对应的栅极总线GL提供栅极信号,从对应的源极总线SL提供源极信号。将像素行从上起依次设为第一行、第二行、…、第rx行,将与第r行(1≤r≤rx)的像素行相关联的栅极总线表示为栅极总线GL(r)(参照图1)。在此,rx是显示面板1000a具有的像素行的数量。第r行的像素行的像素通过被供给栅极总线GL(r)的扫描信号电压被选择。与第r行的像素行相关联的栅极总线GL(r)连接到与第r行的像素行所包含的像素连接的TFT的栅极。关于像素列,从左开始依次设为第一列、第二列、……、第qy列,有时将与第q列的像素列相关联的源极总线SL表示为源极总线SL(q)。在此,qy是显示面板1000a具有的像素列的数量。从源极总线SL(q)向第q列(1≤q≤qy)的像素列的像素提供显示信号电压。与第q列的像素列相关联的源极总线SL(q)连接于与第q列的像素列所包含的像素连接的TFT的源极。
显示面板1000a具有栅极驱动电路GD。这里,栅极驱动电路GD一体地形成在TFT基板101上(栅极驱动器单片)。栅极驱动电路GD设置于显示面板1000a的第一周边区域NA1,包括具有与多个像素行分别对应的多个级(有时称为“驱动级”。)的移位寄存器110。移位寄存器110的各驱动级的输出与多个像素行分别相关联的栅极总线GL连接。典型地,移位寄存器110具有rx个驱动级,若从上依次设为第一级、第二级、……、第rx级,则第r级(1≤r≤rx)的输出与栅极总线GL(r)连接。移位寄存器110除了rx个驱动级之外,还具有在列方向上与rx个驱动级相邻的、对显示没有贡献的1个或多个虚拟级。在该例子中,在rx个驱动级的上下两侧分别设置有多个虚拟级。将设置于驱动级的上侧(即驱动级的最初级的前级)的虚拟级从上起依次设为第u1级、第u2级,将设置于驱动级的下侧(即驱动级的最终级的下一级)的虚拟级从上起依次设为第d1级、第d2级。移位寄存器110通过多个单位电路QC被级联连接(cascade连接)而构成。移位寄存器110的各级(驱动级和虚级各自)由各单位电路QC构成。构成移位寄存器110的各级的单位电路QC具有至少一个TFT。第r级(1≤r≤rx)的驱动级由单位电路QC(r)构成,第u1级、第u2级、第d1级、第d2级的虚拟级分别由单位电路QC(u1)、QC(u2)、QC(d1)、QC(d2)构成。移位寄存器110具有的虚拟级的个数不限于图示的例子,可适当地变更为在驱动级的上侧(驱动级的最初级的前级)和/或下侧(驱动级的最终级的下一级)设有至少一个虚拟级的方式。
移位寄存器110的虚拟级中,设置于驱动级的上侧的虚拟级分别连接有设置于周边区域NA的虚拟电容部CA所具有的并联连接的多个电容元件40。此外,在此,在移位寄存器110的虚拟级中的设置于驱动级的下侧的虚拟级分别连接有虚拟总线dL。虚拟总线dL例如具有与栅极总线GL同等的布线电阻。通过将虚拟电容部CA或虚拟总线dL与虚拟级的每一个连接,从而在虚拟级的每一个上连接与栅极总线GL所形成的寄生电容同等的电容。设计成虚拟级的单位电路QC的负载与驱动级的单位电路QC的负载为相同程度。移位寄存器110的各级的单位电路QC的负载由与单位电路QC连接的布线的电容、电阻决定。
如图4A所示,有时虚拟电容部CA具有并联连接的四个电容元件40a、40b、40c以及40d(有时统称为“电容元件40”。)。这里,四个电容元件40a~40d分别包括:第一电容电极CE1s、第二电容电极CE2g、以及位于第一电容电极CE1s和第二电容电极CE2g之间的电介质层。向四个电容元件40的第一电容电极CE1s供给相互相同的电位,向四个电容元件40的第二电容电极CE2g供给相互相同的电位。对第一电容电极CE1s和第二电容电极CE2g供给相互不同的电位。向第一电容电极CE1s供给例如提供低电平电位VSS的信号。向第二电容电极CE2g供给例如提供给栅极总线GL的扫描信号Gout。
虚拟电容部CA还具有多个第一连接部46(在此为四个第一连接部46)。各第一连接部46的两端连接于四个电容元件40中的任一个第一电容电极CE1s和四个电容元件40中的其它任一个第一电容电极CE1s。这里,各第一连接部46的两端连接于相邻的两个电容元件40的第一电容电极CE1s。第一电容电极CE1s和第一连接部46例如由与源极总线SL相同的导电膜形成(即,包含在源极金属层中)。第二电容电极CE2g在多个电容元件40中共用地设置。例如,第二电容电极CE2g设置为与多个电容元件40的第一电容电极CE1s分别至少部分重叠。第二电容电极CE2g在从显示面板1000a的法线方向观看时(图4A),分别具有与四个第一连接部46的任一个重叠的多个开口部CHa(这里是3个开口部CHa)。四个第一连接部46中,两端与电容元件40a的第一电容电极CE1s和电容元件40d的第一电容电极CE1s连接的第一连接部46具有与第二电容电极CE2g不重叠的部分,因此不需要在与第二电容电极CE2g重叠的部分设置开口部。第二电容电极CE2g例如由与栅极总线GL相同的导电膜形成(即,包含在栅极金属层中)。第一连接部46例如优选具有通过照射激光而容易切断的形状。各个电容元件40的第一电容电极CE1s和第二电容电极CE2g优选至少部分重叠。在从法线方向观察显示面板1000a(或TFT基板101)时,第一连接部46具有比例如为了在与第二电容电极CE2g之间形成电容而设置的第一电容电极CE1s小的面积。第一连接部46例如是从大致矩形状的第一电容电极CE1s延伸设置的部分,也可以称为从大致矩形状的第一电容电极CE1s的外缘突出地设置的部分。第一连接部46例如设为布线状,换言之是连结两个第一电容电极CE1s之间的细的线,是相对于线的长度具有小的宽度的形状。第一连接部46的两端例如位于两个第一电容电极CE1s的外缘上。
参照图4B来说明显示面板1000a的缺陷修正方法。在并联连接的多个(在此为四个)电容元件40中的1个电容元件40b中发生了绝缘破坏Lx时,切断一端与发生了绝缘破坏的电容元件40b的第一电容电极CE1s连接的第一连接部46。典型地,将一端与发生了绝缘破坏的电容元件40b的第一电容电极CE1s连接的第一连接部46全部切断。具体而言,例如如图4B所示,切断两端与发生了绝缘破坏的电容元件40b的第一电容电极CE1s和其它电容元件40a的第一电容电极CE1s连接的第一连接部46(切断部位CPa),切断两端与发生了绝缘破坏的电容元件40b的第一电容电极CE1s和其它电容元件40c的第一电容电极CE1s连接的第一连接部46(切断部位CPb)。例如利用激光照射第一连接部46,从而在切断部位CPa及CPb进行切断。此时,将第一连接部46中的与第二电容电极CE2g的开口部CHa重叠的部分切断,因此抑制对第二电容电极CE2g的影响。这样,在显示面板1000a的制造工序中,在电容元件40中的任一个发生了绝缘破坏时,通过使发生了绝缘破坏的电容元件40b的第一电容电极CE1s与其它电容元件40a、40c以及40d的第一电容电极CE1s电独立,能够修正显示面板1000a的缺陷。如果使用显示面板1000a和显示面板1000a的缺陷修正方法,则能够抑制显示面板1000a的制造成品率的降低。电容元件40的绝缘破坏例如包括:由于异物的混入、绝缘膜(电介质层)的形成不良,在第一电容电极CE1s与第二电容电极CE2g之间产生短路(漏电)的情况、基于来自外部的静电等的静电放电(Electro-Static Discharge:ESD)的静电破坏等。
显示面板1000a不需要在周边区域设置用于与移位寄存器110的虚拟级的至少一部分连接的虚拟总线,因此能够有助于窄边框化。
在此,源极金属层配置于栅极金属层上。即,显示面板1000a的TFT基板101具有基板、由基板支承的栅极金属层、覆盖栅极金属层的电介质层(栅极绝缘层)、以及形成于电介质层上的源极金属层。这里,说明了在源极金属层包含第一电容电极CE1s以及第一连接部46、在栅极金属层包含第二电容电极CE2g的例子,但是本发明的实施方式不限于该例子。第一电容电极CE1s和第一连接部46可以包含在栅极金属层中,第二电容电极CE2g可以包含在源极金属层中。在这种情况下,向第一电容电极CE1s供给例如向栅极总线GL供给的扫描信号Gout,向第二电容电极CE2g供给例如提供低电平电位VSS的信号。此外,在这样的显示面板的缺陷修正方法中,能够将第一连接部46(栅极金属层)中的与第二电容电极CE2g(源极金属层)的开口部CHa重叠的部分从栅极绝缘层之上切断。从削减制造成本的观点出发,优选第一电容电极CE1s包含于栅极金属层和源极金属层中的一方,第二电容电极CE2g包含于栅极金属层和源极金属层中的另一方。
进一步详细地说明显示面板1000a和显示装置1100a的结构。
如图2所示,电路基板510具有向栅极驱动电路GD供给控制信号的控制电路CNTL。例如,控制电路CNTL安装于电路基板510。电路基板510经由源极基板520与形成于显示面板1000a的第二周边区域NA2的端子部TP连接。电路基板510经由柔性电路基板(FPC:Flexibleprinted circuits)512与源极基板520连接。在端子部TP设置有与用于向栅极驱动电路GD供给信号的干线分别电连接的端子。电路基板510经由源极基板520,从显示面板1000a的端子部TP向用于给栅极驱动电路GD供给信号的干线分别提供信号。在该例子中,电路基板510经由多个源极基板520与显示面板1000a连接。源极基板520(印刷布线基板)分别经由多个柔性电路基板522与显示面板1000a连接,向源极总线SL提供显示信号电压的源极驱动电路SD被安装在柔性电路基板522。另外,在图2中,为了容易观察,省略了源极总线SL的图示。控制电路CNTL例如也向源极驱动电路SD供给控制信号。控制电路CNTL向栅极驱动电路GD供给的控制信号例如包括栅极起始脉冲信号GSP、栅极时钟信号GCK、栅极结束脉冲信号GEP。控制电路CNTL向源极驱动电路SD供给的控制信号例如包括源极起始脉冲信号SSP、源极时钟信号SCK。另外,源极驱动电路SD以及控制电路CNTL的配置、连接方法不限于图示的方式。另外,在图2中,在显示区域AA的左右两侧设置有用于向栅极驱动电路GD以及栅极驱动电路GD供给信号的布线,但也可以仅在显示区域AA的左右任意一方设置用于向栅极驱动电路GD以及栅极驱动电路GD供给信号的布线。
在图3中,更详细地表示用于向移位寄存器110输入信号的布线。显示面板1000a还具有为了向栅极驱动电路GD供给信号而设置在第一周边区域NA1中的以下的布线。具体而言,显示面板1000a具有:n条时钟干线CKL1~CKLn,各自在列方向上延伸,向移位寄存器110的多个级供给相位互不相同的n种(n为2以上的整数)时钟信号;外侧干线122以及内侧干线124,各自在列方向上延伸,向移位寄存器110的多个级供给共用的信号;以及多条支线140,分别将外侧干线122和内侧干线124电连接。在显示面板1000a的第二周边区域NA2的端子部TP,设有分别与n条时钟干线CKL1~CKLn及外侧干线122电连接的端子(n个时钟干线用端子及外侧干线用端子)。有时将n条时钟干线CKL1~CKLn统称为时钟干线CKL。
作为n条时钟干线CKL1~CKLn,在图3的例子中,设置有8条时钟干线CKL1~CKL8(n=8)。当将从时钟干线CKL1~CKL8供给的栅极时钟信号GCK设为GCK1~GCK8时,栅极时钟信号GCK1~GCK8例如是周期为8H(1H为1水平扫描期间)、占空比为1∶1(1周期的8H中的4H为高电平、4H为低电平)的振动电压,相位各相差1H。例如,低电平电位Vg1=-7V,高电平电位Vgh=35V。显示面板1000a的第二周边区域NA2的端子部TP中设置有与各时钟干线CKL1~CKL8电连接的端子(8个时钟干线用端子),向从控制电路CNTL经由时钟干线用端子连接的时钟干线CKL1~CKL8分别供给栅极时钟信号GCK1~GCK8。各时钟干线CKL1~CKL8和移位寄存器110的各级的输入(输入端子)经由在行方向上延伸的布线154电连接,因此,向移位寄存器110的各级的输入供给栅极时钟信号GCK1~GCK8。移位寄存器110的各级的输入和n条时钟干线CKL1~CKLn的连接关系的例子如下所述。例如,从时钟干线CKL1~CKL8向第一级~第八级的输入分别供给栅极时钟信号GCK1~GCK8,从时钟干线CKL1~CKL8向第九级~第十六级的输入分别供给栅极时钟信号GCK1~GCK8,从时钟干线CKL1~CKL8向第十七级~第二十四级的输入分别供给栅极时钟信号GCK1~GCK8,……同样地反复进行第一级~第八级的输入。即,从时钟干线CKLk向移位寄存器110的第{(a×n)+k}级的输入供给栅极时钟信号GCKk(这里,a是0以上的整数,k是0以上且n-1以下的整数)。
外侧干线122以及内侧干线124例如用于向移位寄存器110的多个级供给提供低电平电位(例如VSS=-7V)的信号。向从控制电路CNTL经由外侧干线用端子而连接的外侧干线122供给提供固定电位的信号(例如提供低电平电位VSS的信号)。外侧干线122与内侧干线124经由支线140电连接,内侧干线124与移位寄存器110的各级的输入(输入端子)经由布线152电连接,因此,向移位寄存器110的各级的输入供给提供低电平电位VSS的信号。
显示面板1000a也可以进一步具有设置在第一周边区域NA1、在列方向上延伸、且向移位寄存器110的多级提供共用的其它信号的其它干线121。在该情况下,从控制电路CNTL供给提供两种低电平电位(例如VSS1=-12V、VSS2=-7V)的信号。外侧干线122以及内侧干线124向移位寄存器110的多个级供给提供低电平电位VSS2的信号,干线121向移位寄存器110的多个级供给提供低电平电位VSS1的信号。
另外,外侧干线122以及内侧干线124例如也可以用于向移位寄存器110的多个级供给提供高电平电位(也可以与Vgh不同)的信号VD。也可以对从控制电路CNTL经由外侧干线用端子而连接的外侧干线122供给提供高电平电位的信号VD。
在该例子中,内侧干线124配置为比移位寄存器110更远离显示区域AA,外侧干线122配置为比内侧干线124更远离显示区域AA。8条时钟干线CKL1~CKL8设置在外侧干线122与内侧干线124之间。外侧干线122的行方向的宽度典型地比内侧干线124的行方向的宽度更大。
显示面板1000a还具有用于向移位寄存器110的多个级分别供给信号的第一干线132和第二干线134。第一干线132以及第二干线134例如用于向移位寄存器110的各级供给清除信号(复位信号)。作为清除信号,也可以使用栅极起始脉冲信号GSP和/或栅极结束脉冲信号GEP。第一干线132设置于第一周边区域NA1,向多个级中包含的1个或者多个第一种的级提供共用的信号。第二干线134设置在第一干线132与显示区域AA之间,向多个级中包含的1个或多个第二种的级提供共用的其它信号。第一干线132和第二干线134在列方向上延伸。由于第一干线132和第二干线134电独立,因此能够向第一种的级和第二种的级供给相互不同的信号。
(第二实施方式)
图5A、图5B、图5C以及图5D说明本实施方式的显示面板1000b以及其缺陷修正方法。图5A是显示面板1000b的示意性平面图,并且是示意性表示周边区域NA的一部分的平面图。图5B、图5C以及图5D是用于说明显示面板1000b的缺陷修正方法的示意性平面图。以下,主要说明与先前的实施方式不同的点。
在显示面板1000a中,第二电容电极CE2g在多个电容元件40上共用地设置,但在显示面板1000b中,以分别与四个电容元件40对应的方式设置四个第二电容电极CE2g。在显示面板1000b中,虚拟电容部CA还具有多个第二连接部42(在此为四个第二连接部42)。各第二连接部42的两端连接于四个电容元件40中的任一个第二电容电极CE2g、以及四个电容元件40中的其它任一个第二电容电极CE2g。这里,各第二连接部42的两端连接于相邻的两个电容元件40的第二电容电极CE2g。各第二连接部42设置成在从显示面板1000b的法线方向观看时(图5A),与第一连接部46的任一个都不重叠。关于第二连接部42的形状、第二连接部42与第二电容电极CE2g的关系,可以说与第一连接部46及第一电容电极CE1s相同。
参照图5B及图5C,说明显示面板1000b的缺陷修正方法的一个示例。在并联连接的多个电容元件40中的一个电容元件40d中发生了绝缘破坏Lx时,通过切断一端与发生了绝缘破坏的电容元件40d的第一电容电极CE1s连接的第一连接部46,或者通过切断一端与发生了绝缘破坏的电容元件40d的第二电容电极CE2g连接的第二连接部42,能够修正缺陷。典型地,切断一端与发生了绝缘破坏的电容元件40d的第一电容电极CE1s连接的第一连接部46的全部,或者切断一端与发生了绝缘破坏的电容元件40d的第二电容电极CE2g连接的第二连接部42的全部。具体而言,例如,如图5B所示,切断两端连接于发生了绝缘破坏的电容元件40d的第一电容电极CE1s和其它电容元件40c的第一电容电极CE1s的第一连接部46(切断部位CPa),切断两端连接于发生了绝缘破坏的电容元件40d的第一电容电极CE1s和其它电容元件40a的第一电容电极CE1s的第一连接部46(切断部位CPb)。或者,如图5C所示,切断两端连接于发生了绝缘破坏的电容元件40d的第二电容电极CE2g和其它电容元件40c的第二电容电极CE2g(切断部位CPa),切断两端连接于发生了绝缘破坏的电容元件40d的第二电容电极CE2g和其它电容元件40a的第二电容电极CE2g(切断部位CPb)的第二连接部42。能够通过图5B或者图5C的缺陷修正方法的任一个来修正显示面板1000b的缺陷。显示面板1000b能够抑制制造成品率的下降。此外,显示面板1000b能够选择如图5B的缺陷修正方法那样是切断第一连接部46还是如图5C的缺陷修正方法那样切断第二连接部42。显示面板1000b与显示面板1000a相比能够进一步抑制制造成品率的下降。
参照图5D,说明显示面板1000b的缺陷修正方法的其它例。显示面板1000b在多个电容元件40中的两个电容元件40发生了绝缘破坏的情况下,也能够修正缺陷,因此与显示面板1000a相比能够有效地抑制制造成品率的降低。在并联连接的多个电容元件40中的任意两个(这里为电容元件40d和40b)发生了绝缘破坏时,将一端连接于发生了绝缘破坏的两个电容元件中的一个第一电容电极CE1s的第一连接部46(典型地全部)切断,将一端连接于发生了绝缘破坏的两个电容元件中的另一个第二电容电极CE2g的第二连接部42(典型地全部)切断。具体而言,例如切断以下四个部位。
·切断两端与发生了绝缘破坏的两个电容元件中的一个电容元件40d的第一电容电极CE1s、和四个电容元件40中的除发生了绝缘破坏的两个电容元件以外的任一个电容元件40c的第一电容电极CE1s连接的第一连接部46(切断部位CPa)。
·切断两端与发生了绝缘破坏的两个电容元件中的一个电容元件40d的第一电容电极CE1s、和四个电容元件40中的除发生了绝缘破坏的两个电容元件以外的任一个电容元件40a的第一电容电极CE1s连接的第一连接部46(切断部位CPb)。
·切断两端与发生了绝缘破坏的两个电容元件中的另一个电容元件40b的第二电容电极CE2g、和四个电容元件40中的除发生了绝缘破坏的两个电容元件以外的任一个电容元件40a的第二电容电极CE2g连接的第二连接部42(切断部位CPc)。
·切断两端与发生了绝缘破坏的两个电容元件中的另一个电容元件40b的第二电容电极CE2g、和四个电容元件40中的除发生了绝缘破坏的两个电容元件以外的另一个电容元件40c的第二电容电极CE2g连接的第二连接部42(切断部位CPd)。
由于显示面板1000b满足以下的(1)和(2),因此在多个(在此为四个)电容元件40中的任意两个电容元件40发生了绝缘破坏的情况下,能够修正缺陷。
(1)关于四个第一电容电极CE1s的每一个,存在两个以上从输入向第一电容电极CE1s提供电位的信号的输入端(图的“VSS”的箭头的前端)到四个第一电容电极CE1s的每一个的电导通的路径。这里,“路径”除了一个或多个第一连接部46之外,还可以包括其它第一电容电极CE1s。
(2)关于四个第二电容电极CE2g的每一个,存在两个以上从输入向第二电容电极CE2g提供电位的信号的输入端(图的“Gout”的箭头的前端)到四个第二电容电极CE2g的每一个的电导通的路径。这里,“路径”除了可以包括一个或多个第二连接部42之外,还可以包括其它第二电容电极CE2g。
优选满足上述(1)和(2)两者,但也可以仅满足任意一方。为了满足上述(1),优选满足以下的(3a)及(3b),为了满足上述(2),优选满足以下的(4a)及(4b)。
(3a)四个电容元件40各自的第一电容电极CE1s与四个第一连接部46中的任意两个以上的各自的一端连接,四个第一连接部46的上述任意两个以上的另一端分别与四个电容元件40中的不同电容元件的第一电容电极CE1s连接。换言之,四个电容元件40各自的第一电容电极CE1s与两个以上的第一连接部46的一端连接,该两个以上的第一连接部46的另一端与相互不同的电容元件40的第一电容电极CE1s连接。
(3b)四个电容元件40包括两个以上的电容元件,该两个以上的电容元件分别具有不经由其它电容元件的第一电容电极CE1s而与输入端(图的“VSS”的箭头的前端)连接的第一电容电极CE1s,该输入端输入向第一电容电极CE1s提供电位的信号。在图5A至图5D的例子中,电容元件40a及40d不经由其它电容元件而与输入向第一电容电极CE1s提供电位的信号的输入端连接。
(4a)四个电容元件40各自的第二电容电极CE2g与四个第二连接部42中的任意两个以上的各自的一端连接,四个第二连接部42的所述任意两个以上的另一端分别与四个电容元件40中的不同电容元件的第二电容电极CE2g连接。换言之,四个电容元件40各自的第二电容电极CE2g与两个以上的第二连接部42的一端连接,该两个以上的第二连接部42的另一端与相互不同的电容元件40的第二电容电极CE2g连接。
(4b)四个电容元件40包括两个以上的电容元件,该两个以上的电容元件分别具有不经由其它电容元件的第二电容电极CE2g而与输入端(图的“Gout”的箭头的前端)连接的第二电容电极CE2g,该输入端输入向第二电容电极CE2g提供电位的信号。在图5A至图5D的例子中,电容元件40c和40d不经由其它电容元件而与输入向第二电容电极CE2g提供电位的信号的输入端连接。
(变形例)
参照图6A及图6B,说明本实施方式的变形例的显示面板1000b1及其缺陷修正方法。图6A是显示面板1000b1的示意性平面图,并且是示意性表示周边区域NA的一部分的平面图。图6B是用于说明显示面板1000b1的缺陷修正方法的示意性平面图。
显示面板1000b1在虚拟电容部CA具有并联连接的六个电容元件40这一点上与显示面板1000b不同。由于显示面板1000b1满足上述(1)以及(2)双方,因此在六个电容元件40中的任意两个电容元件40发生了绝缘破坏的情况下,能够通过与参照图5A以及图5B说明的缺陷修正方法同样的方法,修正缺陷。可以说虚拟电容部CA具有的并联连接的电容元件40的个数在5或7以上也是同样的。具体而言,例如,如图6B所示,切断以下四个部位。·切断两端与发生了绝缘破坏的两个电容元件40c和40f的一个电容元件40c的第一电容电极CE1s、和四个电容元件40中除发生了绝缘破坏的两个电容元件以外的任一个电容元件40b的第一电容电极CE1s连接的第一连接部46(切断部位CPc)。
·切断两端与发生了绝缘破坏的两个电容元件40c和40f的一个电容元件40c的第一电容电极CE1s、和四个电容元件40中除发生了绝缘破坏的两个电容元件以外的另一个电容元件40d的第一电容电极CE1s连接的第一连接部46(切断部位CPd)。
·切断两端与发生了绝缘破坏的两个电容元件40c和40f的另一个电容元件40f的第二电容电极CE2g、和四个电容元件40中的除发生了绝缘破坏的两个电容元件以外的任一个电容元件40e的第二电容电极CE2g连接的第二连接部42(切断部位CPa)。
·切断两端与发生了绝缘破坏的两个电容元件40c和40f的另一个电容元件40f的第二电容电极CE2g、和四个电容元件40中除发生了绝缘破坏的两个电容元件以外的另一个电容元件40a的第二电容电极CE2g连接的第二连接部42(切断部位CPb)。
(第三实施方式)
参照图7A、图7B、图7C以及图7D说明本实施方式的显示面板1000c以及其缺陷修正方法。图7是显示面板1000c的示意性平面图,并且是示意性表示周边区域NA的一部分的平面图。图7B是用于说明显示面板1000c的虚拟电容部CA的示意性截面图。图7C是用于说明显示面板1000c的缺陷修正方法的一个示例的示意平面图,且是示意性地表示显示面板1000c的周边区域NA的一部分的平面图。图7D是用于说明显示面板1000c的缺陷修正方法的一个示例的显示面板1000c的虚拟电容部CA的示意性截面图。以下,主要说明与先前的实施方式不同的点。
显示面板1000c在虚拟电容部CA还具有覆盖多个电容元件40的层间绝缘层15、和形成于层间绝缘层15上的透明导电层16这一点上与显示面板1000b不同。透明导电层16在接触部CHc中与第一电容电极CE1s电连接。透明导电层16具有从显示面板1000c的法线方向观看时(图7A),与第一连接部46及第二连接部42重叠的开口部CHb。透明导电层16例如为ITO层,例如由与设置在各像素P上的像素电极5相同的透明导电膜形成。透明导电层16不限于由透明导电材料形成的导电层,也可以是其它导电层。如图7B所示,透明导电层16隔着层间绝缘层15,设置在包含第二电容电极CE2g的栅极金属层12、包含第一电容电极CE1s的源极金属层14、以及它们之间的电介质层13(例如栅极绝缘层)上。
参照图7C以及图7D,对显示面板1000c的缺陷修正方法的一个示例进行说明。在并联连接的多个电容元件40中的1个电容元件40b发生了绝缘破坏Lx时,切断一端与发生了绝缘破坏的电容元件40b的第一电容电极CE1s连接的第一连接部46。典型地,将一端与发生了绝缘破坏的电容元件40b的第一电容电极CE1s连接的第一连接部46全部切断。具体而言,例如,如图7C所示,切断两端与发生了绝缘破坏的电容元件40b的第一电容电极CE1s和其它电容元件40a的第一电容电极CE1s的第一连接部46(切断部位CPa),切断两端与发生了绝缘破坏的电容元件40b的第一电容电极CE1s和其它电容元件40c的第一电容电极CE1s的第一连接部46(切断部位CPb)。显示面板1000c能够抑制制造成品率的降低。此时,在发生了绝缘破坏的电容元件40b中,由于第一电容电极CE1s与第二电容电极CE2g导通,因此,第一连接部46被切断之后,电容元件40b的第一电容电极CE1s的电位与第二电容电极CE2g的电位(例如Gout)相等。另一方面,透明导电层16由于与第一电容电极CE1s电连接,因此透明导电层16的电位与第一电容电极CE1s的电位(例如VSS)相等。因此,由发生了绝缘破坏的电容元件40b的第一电容电极CE1s、透明导电层16以及它们之间的层间绝缘层15形成电容50。通过形成电容50,能够降低发生了绝缘破坏的电容元件40b分离的影响。
这里,对第一电容电极CE1s以及第一连接部46包含在源极金属层、第二电容电极CE2g包含在栅极金属层的例子,即第一电容电极CE1s配置在第二电容电极CE2g上的例子进行了说明,但也可以将第二电容电极CE2g配置在第一电容电极CE1s上。在该情况下,与第一电容电极CE1s电连接的导电层隔着绝缘层与第一电容电极CE1s相对,位于第一电容电极CE1s的与第二电容电极CE2g相反侧。即,导电层隔着绝缘层位于第一电容电极CE1s之下。即使在这样的情况下,也能够得到与显示面板1000c同样的效果。
产业上的可利用性
本发明的实施方式的显示面板广泛应用于液晶显示面板和有机EL显示面板等的有源矩阵型显示面板。若应用本发明的实施方式的显示面板,则能够提高有源矩阵型显示面板的制造成品率。本发明的实施方式的显示面板的缺陷修正方法能够用于显示面板的制造方法。
附图标记说明
40、40a、40b、40c、40d:电容元件;42:第二连接部;46:第一连接部;CE1s:第一电容电极;CE2g:第二电容电极;101:TFT基板;110:移位寄存器;201:相对基板;510:电路基板;1000a、1000b、1000b1、1000c:显示面板;1100a:显示装置。
Claims (19)
1.一种显示面板,其具有多个像素行和多个像素列排列成矩阵状的多个像素,
具有由所述多个像素划定的显示区域和所述显示区域以外的周边区域,
还具有:
栅极驱动电路,其设置于所述周边区域,所述栅极驱动电路包括移位寄存器,所述移位寄存器具有分别与所述多个像素行对应的多个级、以及虚拟级;以及
虚拟电容部,其设于所述周边区域,
所述虚拟电容部包括与所述虚拟级连接且并联连接的多个电容元件,
所述多个电容元件各自包括第一电容电极、第二电容电极以及位于所述第一电容电极与所述第二电容电极之间的电介质层,
所述虚拟电容部还包括至少一个第一连接部,所述至少一个第一连接部各自的两端与所述多个电容元件中的任一个所述第一电容电极和所述多个电容元件中的另一个所述第一电容电极连接。
2.根据权利要求1所述的显示面板,其特征在于,
对于所述多个电容元件的所述第一电容电极的每一个,所述虚拟电容部具有从输入端到所述多个电容元件的所述第一电容电极的每一个的电导通的两个以上路径,所述输入端输入向所述第一电容电极提供电位的信号。
3.根据权利要求1所述的显示面板,其特征在于,
所述至少一个第一连接部包括多个第一连接部,
所述多个电容元件各自的所述第一电容电极与所述多个第一连接部中的任意两个以上的各自的一端连接,所述多个第一连接部的所述任意两个以上的另一端分别与所述多个电容元件中的不同的电容元件的所述第一电容电极连接,
所述多个电容元件包括两个以上的电容元件,所述两个以上的电容元件分别具有不经由所述多个电容元件中的任一个所述第一电容电极而与输入端连接的所述第一电容电极,所述输入端输入向所述第一电容电极提供电位的信号。
4.根据权利要求1~3中任一项所述的显示面板,其特征在于,所述第二电容电极在所述多个电容元件中共用地设置,且具有至少一个第一开口部,所述至少一个第一开口部与所述至少一个第一连接部重叠。
5.根据权利要求1~3中任一项所述的显示面板,其特征在于,
所述虚拟电容部还具有至少一个第二连接部,所述至少一个第二连接部各自的两端与所述多个电容元件中的任一个所述第二电容电极和所述多个电容元件中的另一个所述第二电容电极连接。
6.根据权利要求5所述的显示面板,其特征在于,
所述至少一个第二连接部以与所述至少一个第一连接部不重叠的方式设置。
7.根据权利要求5所述的显示面板,其特征在于,
对于所述多个电容元件的所述第二电容电极的每一个,所述虚拟电容部具有从输入端到所述多个电容元件的所述第二电容电极的每一个的电导通的两个以上路径,所述输入端输入向所述第二电容电极提供电位的信号。
8.根据权利要求5所述的显示面板,其特征在于,
所述至少一个第二连接部包括多个第二连接部,
所述多个电容元件各自的所述第二电容电极与所述多个第二连接部的任意两个以上的各自的一端连接,所述多个第二连接部的所述任意两个以上的另一端分别与所述多个电容元件中的不同的电容元件的所述第二电容电极连接,
所述多个电容元件包括两个以上的电容元件,所述两个以上的电容元件分别具有不经由所述多个电容元件中的任一个所述第二电容电极而与输入端连接的所述第二电容电极,所述输入端输入向所述第二电容电极提供电位的信号。
9.根据权利要求5所述的显示面板,其特征在于,
所述虚拟电容部还包括导电层,所述导电层隔着绝缘层与所述多个电容元件的所述第一电容电极相对地形成,位于所述第一电容电极的与所述第二电容电极相反的一侧,并与所述第一电容电极电连接,
所述导电层具有与所述至少一个第一连接部和所述至少一个第二连接部重叠的至少一个第二开口部。
10.根据权利要求9所述的显示面板,其特征在于,
所述导电层由透明导电材料形成。
11.根据权利要求9所述的显示面板,其特征在于,
所述导电层由与设置在所述多个像素的每一个像素的像素电极相同的导电膜来形成。
12.根据权利要求1~3中任一项所述的显示面板,其特征在于,
向所述第一电容电极供给提供低电平电位的信号和选择所述多个像素行中的任一行的扫描信号中的一个信号,
向所述第二电容电极供给提供低电平电位的信号和选择所述多个像素行中的任一行的扫描信号中的另一个信号。
13.根据权利要求1~3中任一项所述的显示面板,其特征在于,具有:
基板;
栅极金属层,其由所述基板支承;
所述电介质层,其覆盖所述栅极金属层;以及
源极金属层,其形成在所述电介质层上,
所述第一电容电极包含在所述栅极金属层以及所述源极金属层中的一个层中,
所述第二电容电极包含在所述栅极金属层以及所述源极金属层的另一个层中。
14.一种缺陷修正方法,其是根据权利要求1~3中任一项所述的显示面板的缺陷修正方法,其特征在于,
在所述多个电容元件的任一电容元件发生绝缘破坏时,切断一端与发生了绝缘破坏的电容元件的所述第一电容电极连接的所述第一连接部。
15.一种缺陷修正方法,其是权利要求4所述的显示面板的缺陷修正方法,其特征在于,
当所述多个电容元件中的任一电容元件发生了绝缘破坏时,切断一端与发生了绝缘破坏的电容元件的所述第一电容电极连接的所述第一连接部中的与所述第一开口部重叠的部分。
16.一种缺陷修正方法,其是权利要求5所述的显示面板的缺陷修正方法,其特征在于,
在所述多个电容元件的任一个电容元件发生了绝缘破坏时,
切断一端与发生了绝缘破坏的电容元件的所述第一电容电极连接的所述第一连接部,或者切断一端与发生了绝缘破坏的电容元件的所述第二电容电极连接的所述第二连接部。
17.一种缺陷修正方法,其是权利要求5所述的显示面板的缺陷修正方法,其特征在于,
在所述多个电容元件的任意两个电容元件发生了绝缘破坏时,
切断一端与发生了绝缘破坏的两个电容元件中的一个的所述第一电容电极连接的所述第一连接部,
切断一端与发生了所述绝缘破坏的两个电容元件中的另一个的所述第二电容电极连接的所述第二连接部。
18.一种缺陷修正方法,其是权利要求9所述的显示面板的缺陷修正方法,其特征在于,
在所述多个电容元件的任一个电容元件发生了绝缘破坏时,
切断一端与发生了绝缘破坏的电容元件的所述第一电容电极连接的所述第一连接部。
19.一种显示面板的制造方法,其特征在于,包括利用权利要求14所述的缺陷修正方法修正所述显示面板的缺陷的工序。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2022168440A JP7503111B2 (ja) | 2022-10-20 | 2022-10-20 | 表示パネル、表示パネルの欠陥修正方法および表示パネルの製造方法 |
JP2022-168440 | 2022-10-20 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117917726A true CN117917726A (zh) | 2024-04-23 |
Family
ID=90729948
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311280220.XA Pending CN117917726A (zh) | 2022-10-20 | 2023-09-28 | 显示面板及其制造方法、显示面板的缺陷修正方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20240234447A9 (zh) |
JP (1) | JP7503111B2 (zh) |
CN (1) | CN117917726A (zh) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7675501B2 (en) | 2003-12-17 | 2010-03-09 | Samsung Electronics Co., Ltd. | Liquid crystal display apparatus with light sensor |
CN102301408B (zh) | 2009-02-13 | 2013-09-25 | 夏普株式会社 | 显示装置及其制造方法、以及有源矩阵基板 |
KR101825127B1 (ko) | 2011-07-27 | 2018-02-06 | 에스케이하이닉스 주식회사 | 안정한 전원을 공급할 수 있는 대용량 캐패시터를 포함하는 반도체 집적 회로 장치 및 그 제조방법 |
JP6244967B2 (ja) | 2014-02-19 | 2017-12-13 | 株式会社ソシオネクスト | キャパシタアレイおよびad変換器 |
CN108761929B (zh) | 2018-05-18 | 2020-05-19 | 京东方科技集团股份有限公司 | 一种显示基板、显示装置、制作方法及其修复方法 |
-
2022
- 2022-10-20 JP JP2022168440A patent/JP7503111B2/ja active Active
-
2023
- 2023-09-27 US US18/373,893 patent/US20240234447A9/en active Pending
- 2023-09-28 CN CN202311280220.XA patent/CN117917726A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
US20240136369A1 (en) | 2024-04-25 |
JP7503111B2 (ja) | 2024-06-19 |
US20240234447A9 (en) | 2024-07-11 |
JP2024060879A (ja) | 2024-05-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7724314B2 (en) | Method for repairing a short in a substrate for a display and display repaired according to that method | |
CN103034003B (zh) | 显示装置 | |
KR100316491B1 (ko) | 액티브매트릭스형 액정표시장치 및 그것에 사용하는 기판 | |
CN100422806C (zh) | 液晶显示装置 | |
JP5518898B2 (ja) | 液晶表示装置 | |
CN107077035B (zh) | 有源矩阵基板及显示面板 | |
KR20140147932A (ko) | 액정 디스플레이 장치와 이의 구동방법 | |
US20080180372A1 (en) | Display device | |
US10852591B2 (en) | Image display device | |
CN103149758B (zh) | 显示装置 | |
CN101750809B (zh) | 液晶显示面板 | |
JPH0996839A (ja) | トランジスタマトリクス装置及びその駆動方法 | |
US20150002497A1 (en) | Liquid crystal display panel and liquid crystal display device | |
US6873378B2 (en) | Liquid crystal display panel | |
US9208741B2 (en) | Display panel | |
US20120007843A1 (en) | Tft substrate and liquid crystal display apparatus using the same | |
JP4163611B2 (ja) | 液晶表示装置 | |
US11605359B2 (en) | Display apparatus and display panel | |
JP6602136B2 (ja) | 表示装置 | |
JPH11352520A (ja) | アクティブ駆動装置 | |
JP7503111B2 (ja) | 表示パネル、表示パネルの欠陥修正方法および表示パネルの製造方法 | |
JP2019144324A (ja) | 表示デバイス、ドライバ | |
JPH11194365A (ja) | 液晶表示素子及び液晶表示装置 | |
JP7560521B2 (ja) | 表示パネル | |
KR20040050918A (ko) | 액티브 매트릭스 디스플레이 디바이스 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |