CN1163434A - 装有电源控制系统的计算机 - Google Patents
装有电源控制系统的计算机 Download PDFInfo
- Publication number
- CN1163434A CN1163434A CN 96120851 CN96120851A CN1163434A CN 1163434 A CN1163434 A CN 1163434A CN 96120851 CN96120851 CN 96120851 CN 96120851 A CN96120851 A CN 96120851A CN 1163434 A CN1163434 A CN 1163434A
- Authority
- CN
- China
- Prior art keywords
- signal
- computing machine
- control signal
- power
- logic state
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims abstract description 44
- 230000004044 response Effects 0.000 claims abstract description 31
- 239000002131 composite material Substances 0.000 claims description 9
- 238000004364 calculation method Methods 0.000 claims description 2
- 238000004891 communication Methods 0.000 claims description 2
- 101150071172 PCS2 gene Proteins 0.000 description 16
- 230000006870 function Effects 0.000 description 11
- 101150003196 PCS1 gene Proteins 0.000 description 7
- 101100493726 Phalaenopsis sp. BIBSY212 gene Proteins 0.000 description 7
- 101100030895 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) RPT4 gene Proteins 0.000 description 7
- 101100232079 Arabidopsis thaliana HSR4 gene Proteins 0.000 description 6
- 101150007734 BCS1 gene Proteins 0.000 description 6
- 101100004264 Homo sapiens BCS1L gene Proteins 0.000 description 6
- 102100027891 Mitochondrial chaperone BCS1 Human genes 0.000 description 6
- 101100219120 Theobroma cacao BTS1 gene Proteins 0.000 description 6
- 230000014509 gene expression Effects 0.000 description 6
- 102100039298 Phosphatidylserine synthase 1 Human genes 0.000 description 5
- 101710138331 Somatostatin-1 Proteins 0.000 description 5
- 102100039300 Phosphatidylserine synthase 2 Human genes 0.000 description 4
- 101710138332 Somatostatin-2 Proteins 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- WABPQHHGFIMREM-VENIDDJXSA-N lead-201 Chemical compound [201Pb] WABPQHHGFIMREM-VENIDDJXSA-N 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- WABPQHHGFIMREM-FTXFMUIASA-N lead-202 Chemical compound [202Pb] WABPQHHGFIMREM-FTXFMUIASA-N 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 101100508906 Arabidopsis thaliana IPCS2 gene Proteins 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000008676 import Effects 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 238000007634 remodeling Methods 0.000 description 1
Images
Landscapes
- Power Sources (AREA)
Abstract
一种装有电源控制系统的计算机,在该控制系统中,当致动一电源开关键时根据生成的电源选择信号首先在信号检测器导出一电源检测信号。然后,在第一生成器获得第一电源控制信号和一选择控制信号,接着,在第二生成器导出第二电源控制信号。最后,在一第二逻辑电路逻辑地组合第一和第二电源控制信号以生成并提供一最后的电源控制信号给电源,从而选择地提供DC输出电压给计算机指定的元件以控制计算机的开—关操作。
Description
本发明涉及一种装有电源控制系统的计算机,且更具体地,涉及一种用于有效地开关电源从而控制计算机开关操作的控制系统。
众所周知,在包括计算机在内的各种电力/电子设备中广泛地采用普通的电源,其中执行计算机内一系列过程所需的多个DC电压被从连接至一AC输入电源的电源提供给该计算机内指定的元件。当所有所需的DC电压被提供给计算机内指定的元件时,其可通过跟随现有技术中众所周知的几种引导算法之一的一用户指令而开始工作。
然而,在这样一计算机内具有的普通的电源中,当电源被关断时,该计算机将不能从例如其它的通讯终端被访问。而且,如果在计算机正运行时,电源被偶然关断,计算机内的数据和正运行的程序可能被丢失或中断。
因此,本发明的主要目的是提供一种其内装有一有效地开关电源从而控制计算机的开关操作的控制系统的计算机。
根据本发明的一个方面,提供有一种其内装有一控制系统的计算机,该控制系统用于控制提供多个DC输出电压给该计算机的指定元件的一电源的操作以控制该计算机的开关操作,其中该控制系统包括:
装置,用于检测当致动该计算机的一电源开/关键以控制计算机的开关操作时所生成的一电源选择信号,以提供一被检测的电源选择信号作为一电源检测信号;
装置,用于当计算机用户分别给出对应于这些信号的预定指令时,产生一第一、一第二和一第三方式控制信号;
第一生成装置,响应于第一方式控制信号,用于通过使用该电源检测信号生成一第一电源控制信号和一选择控制信号;
第二生成装置,响应于该选择控制信号和第二及第三方式控制信号,用于通过采用该电源检测信号生成一第二电源控制信号;及
组合装置,用于逻辑地组合第一和第二电源控制信号以生成一最后的电源控制信号并将其提供给电源,从而有选择地提供DC输出电压给计算机的指定的元件以控制计算机的开关操作。
根据本发明的另一个方面,提供有一种其内装有一控制系统的计算机,该控制系统用于控制提供多个DC输出电压给该计算机的指定元件的一电源的操作以控制该计算机的开关操作,其中该控制系统包括:
第一检测装置,用于检测当致动该计算机的一电源开/关键以控制计算机的开关操作时所生成的一第一电源选择信号,以提供第一被检测的电源选择信号;
第二检测装置,用于检测当任一远程通信终端的用户呼叫与该计算机耦合的一接收通信终端以起动该计算机的操作时所生成的一振铃信号,以产生一被检测的振铃信号;
装置,用于当该计算机用户分别给出对应于这些信号的预定指令时,产生一第一、一第二、一第三及一第四方式控制信号;
第一生成装置,响应于第一方式控制信号,用于通过使用该被检测的振铃信号生成一第二电源选择信号;
第一组合装置,用于逻辑地组合第一被检测的电源选择信号和第二生成的电源选择信号以产生一电源检测信号;
第二生成装置,响应于第二方式控制信号,用于通过采用该电源检测信号生成一第一电源控制信号和一选择控制信号;
第三生成装置,响应于该选择控制信号和第三及第四方式控制信号,用于通过使用该电源检测信号生成一第二电源控制信号;及
第二组合装置,用于逻辑地组合第一及第二电源控制信号以生成并提供一最后的电源控制信号给该电源,从而有选择地提供DC输出电压给该计算机的指定的元件以控制该计算机的开关操作。
通过以下参照附图对优选实施例的描述,本发明的上述及其它目的和特征将变得明显,附图中:
图1示出了说明根据本发明的一新的控制系统的方框图;
图2给出了图1中所示的振铃信号选择单元的详细方框图;及
图3给出了图1中所示的第一电源控制信号生成器的详细方框图。
参照图1,提供有根据本发明的用于一计算机(未示出)中一电源200的新的控制系统100。本发明的控制系统100包括一电源检测信号生成器(PDSG)130,一振铃信号选择单元(RSSU)140,一第一及一第二电源控制信号生成器(PCSG′S)150及160,一最后的电源控制信号生成器(DPCSG)170和一控制单元180。
当连接电源200的电源线201和202与一供电源(未示出)相连时,不管计算机的当前操作状态,一AC输入电能经过这些电源线被提供给电源200内包括的一第一及第二电源210和220。该第一电源210通过采用一普通的电整流方法对来自电源线201和202的AC输入电能进行整流以生成一例如+5V的DC电压Vs以作为本发明的控制系统100内的一备用电压待被使用。该这样生成的DC电压然后经一线110被提供给控制系统100内所包括的指定的元件(尽管为了方便起见在图1至3中未被示出)以便它们可以一备用方式被操作。该第二电源220通过采用本发明的电源控制方案,使用通过线201和202提供的AC输入电能,选择地输出多个DC电压例如V1至V4,该电源控制方案将参照图1至3进行详细描述。
同时,第一电源选择信号PSS1经线120被提供给PDSG130,其中通过致动该计算机中的一电源开/关键(未示出)生成该第一电源选择信号并使用该信号以选择地控制该计算机的开关操作。例如,如果按该电源开/关键以起始计算机操作,该电源选择信号变为逻辑低;且如果相反,则该电源选择信号变为逻辑高。应当注意到可以使用该计算机的一远程控制器上的一电源开/关键以提供该第一电源选择信号。
由RSSU140自各振铃信号生成的一第二电源选择信号PSS2也经线141被输入至PDSG130,其中各振铃信号是通过电话线122和123及它们之间所耦合的光耦合器自一电子开关系统(ESS)被发送的。具体地,当一远程电话或传真机用户呼叫一与该计算机相关联的例如一电话及一传真机装置(未示出)的接收机以传送语音信息或数据时,自与该接收机相连的ESS序列地生成各振铃信号并经线122和123发送给光耦合器126及接收机。
该由一发光二极管和一光电晶体管构成的光耦合器126对提供至其的各振铃信号进行检测以提供一逻辑高及低状态的脉冲信号,其中一具有非常小电阻值的电阻器127被连接在光电晶体管的收集极与线111之间以提供线111上的DC电压给该收集极。在本发明的一优选实施例中,设计成每当由发光二极管检测到各振铃信号时,自该光电晶体管输出的是一逻辑低脉冲信号。该输出的脉冲信号然后经线128被提供给控制单无180,并给RSSU140,该RSSU140选择地输出逻辑高及一逻辑低的第二电源选择信号PSS2经线141给PDSG130。
图1中所示的RSSU140包括一第一三态缓冲器144、一反相器145和一振铃信号选择电路(RSSC)146,该振铃信号选择电路(RSSC)146的详细方框图在图2中被示出。
仅在从光电晶体管提供一表示相应的振铃信号已被检测到的首先生成的逻辑低脉冲信号给第一三态缓冲器144时,该第一三态缓冲器144被启动,否则,即如果输入给其的是表示检测到跟随该第一信号的相应振铃信号的任何逻辑低脉冲信号,则该第一三态缓冲器144不能被启动。具体地,来自光电晶体管的该脉冲信号被首先经线128输入给第一三态缓冲器144的一输入端,该第一三态缓冲器144根据来自反相器145的一第一缓冲器控制信号BCS1选择地将输入的脉冲信号中继给第二三态缓冲器146C的一输入端。
通过将来自图1中所示的第二PCSG160在线161上的第二电源控制信号PCS2反相可导出第一缓冲器控制信号BCS1。换句话说,线161上的第二电源控制信号通过反相器145被反相以提供一被反相的第二电源控制信号IPCS2给第一三态缓冲器144的一门作为第一缓冲器控制信号BCS1。
在本发明的一优选实施例中,当计算机未被打开或处于断电状态中,在PCSG160将第二电源控制信号PCS2的一缺省值或电平设定至+5V或逻辑高。根据一系统地址总线101和一系统数据总线102上的控制单元180发出的两个电源选择信号PSS1和PSS2、一第一地址信号ADDS1和一第一数据信号DATAS1,该第二电源控制信号PCS2的缺省电平被自适应地改变为一适于控制该计算机操作的逻辑电平。在后将参照图1中所示的第二PCSG160和控制单元180给出第二电源控制信号PCS2的细节。应该注意到在后将被讨论的第一地址信号、第一数据信号、第二地址信号、第二数据信号、第三地址信号和第三数据信号的所有位长可根据要求的计算机的性能而被确定。
第一三态缓冲器144响应于来自反相器145的第一缓冲器控制信号BCS1而被启动或不被启动,从而选择地将来自线128的脉冲信号转送到RSSC146。包括有一第一可编程的数组逻辑(PAL)146a和一第一D型触发器(DF/F)146b及一第二三态缓冲器146C的RSSC146根据计算机用户的选择,选择地输出来自第一三态缓冲器144的脉冲信号。
特别地,由系统地址总线101上的控制单元180发出的一第二地址信号ADDS2被提供给第一PAL146a,而由系统数据总线102上的控制单元180发出的一第二数据信号DATAS2被提供给第一DF/F146b的一输入端(D)。是多个可编程只读存储器(PROM′S)中的一个可由一或门阵列及一与门阵列的矩阵(未示出)构成的第一PAL146a在响应第二地址信号ADDS2而选择其多个输入端中的一个,例如103时,产生一逻辑高信号,其中该生成的逻辑高信号然后被提供给第一DF/F146b的另一输入端作为一时钟(CLK)信号。
该第一DF/F146b仅在该CLK信号的各正向转换(PGT′S)上触发,如其CLK输入端上的一小三角形所示。来自第一DF/F146b的输出(/Q)可预先通过计算机用户的选择而与计算机的当前操作状态无关地被设置成一逻辑低或高电平。可通过按例如该计算机的键盘(未示出)上的一预定键取得这样一用户的选择以将给第一DF/F146b的输入端(D)的第二数据信号DATAS2的一电平设置为在各PGT′S上的逻辑高或低。在本发明的一优选实施例中,例如,如果根据检测的振铃信号RSSC146设置成待被操作,来自第一DF/F146b的输出为逻辑低;否则,为逻辑高。来自第一DF/F146b的该输出然后被馈至第二三态缓冲器146c的一门作为第二缓冲器控制信号BCS2。
如果输入给第二三态缓冲器146c的门的是第二逻辑低缓冲器控制信号BCS2,它被启动;否则,即如果输入给第二三态缓冲器146c的门的是第二逻辑高缓冲器控制信号BCS2,它不能被启动。如果第二三态缓冲器146c被启动,来自第一三态缓冲器144的脉冲信号经线141被传送给图1中所示的PDSG130作为第二电源选择信号PCS2;否则,没有信号传送给PDSG130。如图2中所示,为在不管检测的振铃信号而将RSSC146设置为被操作的情况下将线111上的DC电压Vs经线141提供给PDSG130,在线111和141之间连接一具有很小电阻值的电阻器147。
返回参照图1,输入至PDSG130的是第一和第二电源选择信号PSS1和PSS2。是一与门的PDSG130仅在两电源选择信号都为表示电源断开状态的逻辑高时,产生一逻辑高信号;否则产生一具有非常小间隔的逻辑低信号。接着,来自PDSG130的输出经线131被传送给第三三态缓冲器142和第一PCSG150作为电源检测信号PDS。
在第一PCSG150,在选择地执行电源开/关意图确认功能中将被使用的第三缓冲器控制信号BCS3和第一电源控制信号PCS1被如在后面叙述地那样被导出。在此所用的电源开/关意图确认功能表示在当第一电源选择信号PSS1突然变成逻辑低时由控制单元180所处理的功能,其中所述的第一电源选择信号PSS1突然变成逻辑低是由于在计算机运行时一所不期望的按了该计算机的电源开/关键使其操作被中止所导致的。后面将参照第二PCSG160及控制单元180详细叙述该电源开/关意图确认功能。
现参照图3,提供有图1中所示的第一PCSG150的示例性方框图。该第一PCSG150包括一第二PAL152、一第二DF/F153和一电源控制信号生成电路(PCSGC)157。
具体地,可由一或门阵列及一与门阵列的矩阵(未示出)构成的第二PAL152在响应由系统地址总线101上的控制单元180发出的第三地址信号ADDS3而选择其多个输出端中的一个,例如104时,产生一逻辑高信号并提供该信号作为一CLK信号给第二DF/F153的另一输入端,如在其CLK输入端上的一小三角形所示。众所周知,如果输入给其预置(/PR)及清除(/CLR)端口的都是逻辑高,则来自第二DF/F153的一输出依一被计时的操作确定。否则其根据输入给该/PR和/CLR端的信号而被确定。如图3中所示,两个电阻器154和155分别被连接在/PR端口与线111之间和/CLR端口与地之间,而电阻器156被连接在一用于输出DC电压V1的第二电源220的输出线与该/CLR端口之间。所有该三个电阻器被用于分别稳定地提供耦合至线111和第二电源220的输出线的DC电压Vs和V1给第二DF/F的/PR和/CLR端口。
当计算机处于断电状态时,随着来自第二电源220的DC电压将为0,第二DF/F153将被清零;且因此,在这种情况下,自其的输出(Q)将为逻辑低,其中由系统数据总线102上的控制单元180发出的第三数据信号DATAS3为无关紧要并被提供给第二DF/F153的一输入端(D)。另一方面,通过适当地改变第三数据信号DATAS3的一位值,当计算机正被操作或处于通电状态时,可选择地实现电源开/关意图确认功能。也就是说,在本发明的一优选实施例中,如果由计算机用户设定3该电源开/关意图确认功能,第三数据信号DATAS3被设成一逻辑低,阻止如上所述的突然断电操作,其中来自第二DF/F153的输出(Q)将为逻辑低;否则,第三数据信号DATAS3被设成逻辑高,其中自其的输出(Q)将为逻辑高。然后来自第二DF/F153的输出(Q)被传送给PCSGC157,并作为第三缓冲器控制器信号BCS3提供给图1中所示的三态缓冲器142。
当计算机用户未设置电源开/关意图确认功能时,包括有两个反相器157a和157d及一第四三态缓冲器157b的PCSGC157被有利地应用,其中输入给该PCSGC157的反相器157a的是一逻辑高信号。具体地,反相器157a将来自第二DF/F153的逻辑高信号进行反相以提供一逻辑低信号给第四三态缓冲器157b的一门作为第四缓冲器控制信号BCS4。响应该第四逻辑低缓冲器控制信号BCS4,第四三态缓冲器157b被启动,且因此,来自线131上的图1中所示的PDSG130的电源检测信号PDS经电阻器157c被传送给反相器157d。在计算机用户设置了电源开/关意图确认功能并当第四三态缓冲器157b响应第四逻辑高缓冲器控制信号BCS4时,采用电阻器157c将OV或连至地的逻辑低信号提供给反相器157d。
在反相器157d,来自第四三态缓冲器157b的电源检测信号PDS或来自电阻器157c的逻辑低信号被反相成一被反相的电源检测信号IPDS或一逻辑高信号,并将该信号作为第一电源控制信号PCS1经线151提供给图1中所示的DPCSG170,为稳定地将来自反相器157d的输出经线151提供给DPCSG170,在两线111和151之间连接一具有很大电阻值的电阻器157e。
如从上面可以看到的,如果计算机处于断电状态或计算机用户设定了电源开/关意图确认功能,线151上的第一电源控制信号CS1为逻辑高;否则该第一电源控制信号根据来自线131上的电源检测信号而被确定。
返回参照图1,第三三态缓冲器142响应来自图3中所示的第二DF/F153的第三缓冲器控制信号BCS3,选择地将来自线131的电源检测信号PDS传送给第二PCSG160。具体地,当计算机处于断电状态时,第三三态缓冲器142响应来自第二DF/F153的第三逻辑低缓冲器控制信号BCS3而被启动;且因此,来自线131的电源检测信号PDS被传送给第二PCSG160。然而,当计算机正运行时,第三三态缓冲器142响应来自第二DF/F153的第三缓冲器控制信号BCS3而被启动或不被启动,从而选择地将电源检测信号PDS传送给第二PCSG160。正如从上面可以看到的,根据计算机用户是否设置了电源开/关意图确认功能来执行这样一选择的传送操作。
可以包括有几个在现有技术中被广泛使用的寄存器(未示出)的第二PCSG160根据来自第三三态缓冲器142的电源检测信号PDS,总线101和102上的第一地址信号ADDS1和第一数据信号DATAS1,生成一第二电源控制信号PCS2。如上所述,第二电源控制信号的缺省电平为+5V或逻辑高。
如果当计算机处于断电状态时,从第三三态缓冲器142提供给第二PCSG160该带有一逻辑值的表示已致动了电源开/关键或已检测到一振铃信号的电源检测信号PDS,以实现计算机操作,该第二电源控制信号PCS2的缺省电平被立即转变成逻辑低。该第二逻辑低电源控制信号PCS2经线161被提供给DPCSG170和RSSU140。为稳定地将来自第二PCSG160的输出通过线161传送给DPCSG170,在线111和161之间连接一具有很大电阻值的电阻器162。然后,通过线151来自第一PCSG150的第一逻辑低电源控制信号PCS1和经过线161来自第二PCSG160的第二逻辑低电源控制信号被同步地提供给DPCSG170。
该DPCSG,即一与门,自提供给其的两个输入产生一逻辑低信号并提供该逻辑低信号作为一逻辑低值的最后的电源控制信号DPCS,经线171给第二电源220。响应该逻辑低的最后的电源控制信号DPCS,第二电源220通过使用经电源线201及202提供的AC输入电能,生成多个DC电压,例如V1至V4,并将它们提供给计算机内指定的元件,从而使计算机可以操作。是现有技术中熟知的多个电源之一的一开关方式的电源可在第二电源220上被有利地使用。
当DC电压V1至V4被提供给计算机内指定的元件时,安装在控制单元180内的一中央处理单元(CPU)(未示出)立即开始根据现有技术中众所周知的几种引导算法之一执行计算机的引导处理,其中写在第二PCSG160中的寄存器起始值为逻辑高。应该注意到寄存器起始值的位长可根据要求的计算机的性能而被预先确定。在执行保护处理后,控制单元180输出并经总线101和102提供一第四地址信号ADDS4和一第四数据信号DATAS4给第二PCSG160,从而将写在第二PCSG160中的寄存器状态值重新设置成逻辑低。
当计算机正运行时,自其它远程通讯终端,例如电话线122和123,或一通信线124上的电话、传真机及计算机发送的语音信息或数据通过该控制单元180可被接收。该控制单元180可以包括一随机存取存储器(RAM)、一只读存储器(ROM)、CPU、一音调信号检测器和一调制解调器(未示出)。应该注意到安装在计算机内的CPU、RAM、ROM和调制解调器(未示出)可在控制单元180上被有利地采用。
当接收到语音信息或数据时,该接收到的语音信息或数据被存储在RAM的一第一区域或一第二区域,其中通过使用一普通的振铃信号处理算法实现一振铃信号处理操作以有效地接收发送的语音信息或数据。
另一方面,返回参照图2,通过反相器145对来自线161上的图1中所示的第二PCSG160的第二逻辑低电源控制信号PCS2进行反相以提供一逻辑高值的第二电源控制信号PCS2,作为一逻辑高值的第一缓冲器控制信号BCS1给第一三态缓冲器144的门。响应于该第一逻辑高缓冲器控制信号BCS1,第一三态缓冲器144不被启动,且因此,表示来自线128的各跟随的被检测的振铃信号的脉冲信号不再被传送给第二三态缓冲器146c且只有来自线111上的第一电源210的+5V或逻辑高的DC电压Vs通过电阻器147和线141被传给图1中所示的PDSG130。
返回参照图1,如果通过线120提供给PCSG130的第一电源选择信号PCS1突然变为逻辑低,即如果用户按下了计算机上的电源开/关键而在计算机运行时中止了其操作,它输出一具有非常小间隔的逻辑低信号并将该信号作为一逻辑低值的电源检测信号PDS,经过131传送给第一PCSG和第三三态缓冲器142。在这样的情况下,如果计算机用户设置了电源开/关意图确认功能,第三三态缓冲器142响应来自图3中所示的第二DF/F153的第三逻辑低缓冲器控制信号BCS3而被启动;且因此,来自线131的逻辑低电源检测信号PDS被传送给第二PCSG160,其中第二PCSG160的寄存器状态值被转变成一逻辑高。在本发明的一优选实施例中,设计成在一预定时间的基础上,通过控制单元180可监视通过总线101和102来自第二PCSG160的寄存器状态值。
如果被监视的寄存器状态值为逻辑高,控制单元180立即输出预存在其ROM中的预定的引导信息以用于电源开/关意图确认功能,从而提供该引导信息到该计算机的一监视器上(未示出),从而在该监示器上显示。在这种情况下,在本发明的一优选实施例中,示例性的引导信息可读为以下这样:“请输入或按计算机键盘上的一预定键以中止或继续使用计算机”。
在本发明的一实施例中,如果从键盘提供给控制单元180一表示计算机用户希望中止其操作的信号,控制单元180输出并经线101和102提供一第五地址信号ADDS5和第五数据信号DATAS5给第二PCSG160。响应于该第五地址信号ADDS5和第五数据信号DATAS5,第二PCSG160将写在其中的寄存器状态值重设成一逻辑低并输出一带有逻辑高值的第二电源控制信号PCS2。然后,这样输出的第二逻辑高电源控制信号PCS2经线161被提供给DPCSG170,而从第一PCSG提供给DPCSG170的第一电源控制信号PCS1为逻辑高。DPCSG170的根据提供给其的两个输入信号,生成一逻辑高值的最后的电源控制信号DPCS并将该信号提供给第二电源220。响应于该逻辑高的最后的电源控制信号DPCS,电源220被关断,且因此,没有电压从其提供给计算机。结果,在计算机中无操作被执行。
如果从键盘提供给控制单元180一个表示计算机用户希望继续其操作的信号,它向第二PCSG发出一第六地址信号ADDS6和一第六数据信号DATAS6以将写在其中的寄存器状态值置位成一逻辑低。然而,在这种情况下,第二PCSG160再又输出第二逻辑低控制信号PCS2;当然,第二电源220继续将DC电压V1至V4提供给计算机内指定的元件以使它能继续操作。
在本发明的另一优选实施例中,如果没有对某一时间周期的引导信息作出答复,本发明的控制系统100被设计成可根据如上所述的两方案中的任一个进行处理。
另一方面,当计算机正运行时,控制单元180在一预定的时间基础上对存储在RAM中的语音信息或数据进行监视,以核查是否定期地收到语音信息或数据并存储在RAM中,如果核查结果是否定的,即某一时间周期未收到语音信息或数据,控制单元180产生一第七地址信号ADDS7和一第七数据信号DATAS7,从而分别经总线101和102将它们提供给第二PCSG160。响应于第七地址信号ADDS7和第七数据信号DATAS7,第二PCSG160将写在其中的寄存器状态值置位成一逻辑低并输出带有一逻辑高值的第二电源控制信号PCS2经线161给DPCSG170。DPCSG170通过采用第二逻辑高电源控制信号PCS2生成带逻辑高有最后的电源控制信号DPCS,以将其提供给第二电源220,其中第一电源控制信号PCS1还是逻辑高。响应于该逻辑高最后的电源控制信号DPCS,电源220被关断;且因此,无电压从其提供给计算机。当然,该计算机也就被关断。
当计算机正运行时,如果接收到一通过线124从远程其它计算机发出的对应于例如CLOSE等类似预定指令的数据,或接收到一通过线122和123从远程电话发出的对应于一音调信号的数据并存储在RAM中以中断计算机操作,控制单元180发出一第八地址信号ADDS8和一第八数据信号DATAS8给第二PCSG160。在这种情况下,第二PCSG160也将写在其上的寄存器状态值置位成一逻辑低并输出带有逻辑高值的第二电源控制信号PCS2经线161给DPCSG170。该DPCSG170自该第一逻辑高电源控制信号PCS1产生带有逻辑高值的最后的电源控制信号DPCS,并将其提供给第二电源220,其中第一电源控制信号也是逻辑高。响应于该逻辑高最后的电源控制信号DPCS,电源220被关断;且因此,无电压从其提供给计算机,从而计算机也被关断。如上所示,本发明的控制系统通过采用本发明的一新颖的电源控制方案,可有效地开/关计算机电源,从而控制计算机操作的开关。
虽然已相对具体实施例对本发明进行图示和描述,但对熟悉本领域的技术人员而言,在不脱离由所附权利要求定义的本发明的精神和范围的前提下显然可作出许多变化和改型。
Claims (24)
1、一种其内装有一控制系统的计算机,该控制系统用于控制其内一向计算机的指定元件提供多个DC输出电压的电源的操作以控制计算机的开关操作,其中该控制系统包括:
用于检测致动计算机的电源开/关键以控制计算机的开-关操作时生成的电源选择信号,以提供一被检测的电源选择信号作为一电源检测信号的装置;
用于当由计算机用户分别给出对应于一第一、一第二和一第三方式信号的预定指令时,产生这些信号的装置;
第一生成装置,响应于第一方式控制信号,用于通过使用电源检测信号生成一第一电源控制信号和一选择控制信号;
第二生成装置,响应该选择控制信号和第二及第三方式控制信号,用于通过使用该电源检测信号生成一第二电源控制信号;及
组合装置,用于逻辑地组合第一及第二电源控制信号以生成一最后的电源控制信号并将其提供给电源,从而选择地提供DC输出电压给计算机的指定元件以控制计算机的开-关操作。
2、权利要求1所述的计算机,其中第二生成装置包括:
第一核查装置,用于核查电源检测信号是否处于第一逻辑状态,其中该第一逻辑状态表示电源开/关键已被致动以在计算机被关断时起始其操作;并用于如果该电源检测信号是处于第一逻辑状态,生成第一逻辑状态的第二电源控制信号;
第二核查装置,用于核查电源检测信号是否处于第二逻辑状态,其中该第二逻辑状态表示电源开/关键已被致动以在计算机正运行时中止其操作,并用于如果该电源检测信号是处于第二逻辑状态,响应选择控制信号及第二和第三方式控制信号,选择地产生第一逻辑或第二逻辑状态的第二电源控制信号;及
用于当计算机关断时,将电源检测信号耦合至第一核查装置,并响应选择控制信号,用于计算机工作时,选择地将电源检测信号耦合至第二核查装置的装置。
3、权利要求2所述的计算机,其中第二核查装置包括:
用于如果电源检测信号处于第二逻辑状态,从计算机的一存储器抽取预定的引导信息以显示被抽取的预定的引导信息的装置;
响应在该预定的引导信息的显示后提供的第二方式控制信号,用于生成第一逻辑状态的第二电源控制信号以中止计算机的操作的装置;及
响应在该预定的引导信息的显示后提供的第三方式控制信号,用于生成第二逻辑状态的第二电源控制信号以继续计算机的操作。
4、权利要求2所述的计算机,其中各第一、第二和第三方式控制信号包括一地址和一数据信号。
5、权利要求3所述的计算机,其中第一生成装置包括:
一锁存装置,响应第一方式控制信号的地址信号,用于锁存其数据信号以产生选择控制信号;及
响应选择控制信号,用于通过使用电源检测信号选择地生成第一或第二逻辑状态的第一电源控制信号的装置。
6、权利要求2所述的计算机,其中组合装置是通过采用D型触发器而被操作。
7、权利要求5所述的计算机,其中锁存装置是通过采用一D型触发器而被操作的。
8、权利要求7所述的计算机,其中第一生成装置还包括用于通过使用地址信号生成并提供一时钟信号给该D型触发器的一时钟输入端。
9、权利要求8所述的计算机,其中所述生成并提供时钟信号的装置是通过采用一可编程阵列逻辑而被操作的。
10、权利要求1所述的计算机,其中是当致动该计算机的一远程控制器上的一电源开/关键以控制计算机的开-关操作时生成该电源选择信号。
11、一种其内装有一控制系统的计算机,该控制系统用于控制其内一向计算机的指定元件提供多个DC输出电压的电源的操作以控制计算机的开关操作,其中该控制系统包括:
第一检测装置,用于检测当致动计算机的一电源开/关键以控制计算机的开-关操作时生成的第一电源选择信号,以提供一第一被检测的电源选择信号;
第二检测装置,用于检测当任何一个远程通信终端的用户呼叫与该计算机相连的一接收通信终端以起始计算机操作时生成的一振铃信号,以产生一被检测的振铃信号;
用于当由计算机用户分别给出相应的预定指令时产生一第一、一第二、一第三和一第四方式控制信号的装置;
第一生成装置,响应于第一方式控制信号,用于通过使用被检则的振铃信号生成一第二电源选择信号;
第一组合装置,用于逻辑地组合第一被检测的电源选择信号和第二生成的电源选择信号以产生一电源检测信号;
第二生成装置,响应于第二方式控制信号,用于通过采用该电源检测信号生成第一电源控制信号和一选择控制信号;
第三生成装置,响应于该选择控制信号和第三及第四方式控制信号,用于通过使用该电源检测信号生成一第二电源控制信号;及
第二组合装置,用于逻辑地组合第一及第二电源控制信号以生成并提供一最后的电源控制信号给电源,从而选择地提供DC输出电压给计算机的指定元件以控制计算机的开-关操作。
12、权利要求11所述的计算机,其中第一生成装置包括:
用于如果当计算机关断时检测到一振铃信号,响应第一方式控制信号生成第一逻辑状态的第三电源选择信号的装置;及
用于如果当计算机开启时检测到跟随第一个的振铃信号,响应第二电源控制信号生成第二逻辑状态的第三电源选择信号。
13、权利要求12所述的计算机,其中第三生成装置包括:
第一核查装置,用于核查电源检测信号是否处于第一逻辑状态,该第一逻辑状态表示已致动电源开/关键或已检测到一振铃信号以当计算机关断时起始其操作;并用于如果电源检测信号处于第一逻辑状态,生成第一逻辑状态的第二电源控制信号;
第二核查装置,用于核查电源检测信号是否处于第二逻辑状态,该第二逻辑状态表示已致动电源开/关键以当计算机开启时中止其操作,并用于如果电源检测信号处于第二逻辑状态,响应选择控制信号及第三和第四方式控制信号选择地产生第一或第二逻辑状态的第二电源控制信号;及
用于当计算机关断时将电源检测信号耦合至第一核查装置,并响应选择控制信号,用于当计算机开启时选择地将电源检测信号耦合至第二核查装置。
14、权利要求13所述的计算机,其中第二核查装置包括:
用于如果电源检测信号处于第二逻辑状态,从计算机的存储抽取预定的引导信息以显示被抽取的预定的引导信息的装置;
响应在预定的引导信息的显示后提供的第三方式控制信号,用于生成第一逻辑状态的第二电源控制信号以中断计算机的操作的装置;及
响应在预定的引导信息的显示后提供的第四方式控制信号,用于生成第二逻辑状态的第二电源控制信号以继续计算机的操作的装置。
15、权利要求14所述的计算机,其中所述第二核查装置还包括:
用于如果当计算机开启时从任何一个远程通讯终端输入任何语音信息和数据,生成第一逻辑状态的第二电源控制信号以继续计算机的操作;及
用于如果在一预定的时间周期内无信息从任何一个远程通讯终端被输入,生成第二逻辑状态的第二电源控制信号以中止计算机的操作。
16、权利要求12所述的计算机,其中各第一、第二、第三和第四方式控制信号包括一地址和一数据信号。
17、权利要求16所述的计算机,其中第二生成装置包括:
一锁存装置,用于响应第二方式控制信号的地址信号,锁存其数据信号以产生选择控制信号;及
响应选择控制信号,用于通过采用电源检测信号生成第一电源控制信号。
18、权利要求17所述的计算机,其中锁存装置是通过采用一D型触发器而被操作。
19、权利要求17所述的计算机,其中第二生成装置还包括用于通过使用地址信号生成一时钟信号并将其提供给该D型触发器的一时钟输入端的装置。
20、权利要求19所述的计算机,其中所述用于生成并提供时钟信号的装置是通过采用一可编程阵列逻辑而被操作的。
21、权利要求12所述的计算机,其中第二检测装置是通过采用一光耦合器而被操作的。
22、权利要求12所述的计算机,其中第一组合装置是通过使用一与门而被操作的。
23、权利要求12所述的计算机,其中第二组合装置是通过采用一与门而被操作的。
24、权利要求11所述的计算机,其中是当致动计算机的远程控制器上的一电源开/关键以控制计算机的开-关操作时生成第一电源选择信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 96120851 CN1163434A (zh) | 1996-04-24 | 1996-11-26 | 装有电源控制系统的计算机 |
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR12601/96 | 1996-04-24 | ||
KR19673/96 | 1996-06-03 | ||
KR40722/96 | 1996-09-18 | ||
CN 96120851 CN1163434A (zh) | 1996-04-24 | 1996-11-26 | 装有电源控制系统的计算机 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN1163434A true CN1163434A (zh) | 1997-10-29 |
Family
ID=5126622
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 96120851 Pending CN1163434A (zh) | 1996-04-24 | 1996-11-26 | 装有电源控制系统的计算机 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN1163434A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106793928A (zh) * | 2014-12-25 | 2017-05-31 | 奥林巴斯株式会社 | 通信系统 |
-
1996
- 1996-11-26 CN CN 96120851 patent/CN1163434A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106793928A (zh) * | 2014-12-25 | 2017-05-31 | 奥林巴斯株式会社 | 通信系统 |
CN106793928B (zh) * | 2014-12-25 | 2018-06-29 | 奥林巴斯株式会社 | 通信系统 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920001538B1 (ko) | 데이터 및 전력의 동시 송 · 수신 시스템 | |
CN1077350C (zh) | 逆变器装置 | |
GB2242318A (en) | A programmable controller with input/output signal converting circuits | |
CN110022093A (zh) | 电机控制方法及系统 | |
JPS6239580B2 (zh) | ||
US5787293A (en) | Computer incorporating a power supply control system therein | |
CN1163434A (zh) | 装有电源控制系统的计算机 | |
JP2004139557A (ja) | キーパッド装置およびその動作方法 | |
JPH1069339A (ja) | 外部機器接続用インタフェース機構 | |
KR100770856B1 (ko) | 휴대단말기에서 단일포트를 통해 멀티기능을 수행하는 장치및 방법 | |
CN214895656U (zh) | 一种显示芯片测试设备 | |
KR101650838B1 (ko) | 캔 버스에 연결된 차량용 전장 유니트 및 상기 유니트를 웨이크-업 하는 방법 | |
US6191709B1 (en) | Keyboard with separated keyboard frames and portable computer having the same | |
CN1054106C (zh) | 使用rs-232通讯方式激励脉冲变压器的方法和设备 | |
CN114996196A (zh) | I2c通信驱动电路、微显示芯片和电子设备 | |
JPH11177731A (ja) | コンピュータインタフェース付き通信端末装置 | |
CN1175718A (zh) | 信息处理单元和模拟开关的待机和唤醒状态间的切换系统 | |
CN112881902A (zh) | 一种显示芯片测试设备 | |
JP2003141673A (ja) | サーボシステム | |
JPH0715253Y2 (ja) | パターン設定用端末器 | |
CN212483722U (zh) | 织机的故障保护电路及织机的故障保护装置 | |
JPH09297645A (ja) | 信号処理システム | |
JP2781003B2 (ja) | 遠隔監視制御システムの端末器の機能設定器 | |
JP2001236127A (ja) | 電源回路 | |
JPH10290268A (ja) | 同期式シリアル通信回路と通信方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |