CN115909942A - 时序驱动方法和显示装置 - Google Patents
时序驱动方法和显示装置 Download PDFInfo
- Publication number
- CN115909942A CN115909942A CN202211645152.8A CN202211645152A CN115909942A CN 115909942 A CN115909942 A CN 115909942A CN 202211645152 A CN202211645152 A CN 202211645152A CN 115909942 A CN115909942 A CN 115909942A
- Authority
- CN
- China
- Prior art keywords
- input signal
- clock input
- clock
- signal
- driving method
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 33
- 230000000630 rising effect Effects 0.000 claims abstract description 57
- 238000010586 diagram Methods 0.000 description 8
- 101100269450 Arabidopsis thaliana AHK5 gene Proteins 0.000 description 4
- 101100274513 Arabidopsis thaliana CKL10 gene Proteins 0.000 description 4
- 101100274514 Arabidopsis thaliana CKL11 gene Proteins 0.000 description 4
- 101150064755 CKI1 gene Proteins 0.000 description 4
- 101100397773 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) YCK1 gene Proteins 0.000 description 4
- 101100397775 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) YCK2 gene Proteins 0.000 description 4
- 101100274510 Schizosaccharomyces pombe (strain 972 / ATCC 24843) cki2 gene Proteins 0.000 description 4
- 230000002159 abnormal effect Effects 0.000 description 4
- 230000003287 optical effect Effects 0.000 description 3
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 239000013307 optical fiber Substances 0.000 description 2
- 102100040844 Dual specificity protein kinase CLK2 Human genes 0.000 description 1
- 102100040856 Dual specificity protein kinase CLK3 Human genes 0.000 description 1
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 1
- 101000749291 Homo sapiens Dual specificity protein kinase CLK2 Proteins 0.000 description 1
- 101000749304 Homo sapiens Dual specificity protein kinase CLK3 Proteins 0.000 description 1
- 230000005856 abnormality Effects 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000000644 propagated effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请提供了一种时序驱动方法和显示装置。其中,时序驱动方法包括:获取第一时钟输入信号和第二时钟输入信号;基于第一时钟输入信号和第二时钟输入信号生成时钟信号,并依据第一时钟输入信号确定时钟信号的上升沿,依据第二时钟输入信号确定时钟信号的下降沿。本申请的技术方案能够有效提高时钟信号的准确性,减少显示面板的显示异常。
Description
技术领域
本申请涉及显示驱动技术领域,特别涉及一种时序驱动方法和显示装置。
背景技术
在显示面板的驱动电路板上设置TCON(timing controller,时序控制芯片),TCON芯片产生CKI(CK Input,时钟输入信号)。通过CKI信号生成了时钟信号,时钟信号用来驱动显示面板进行画面显示。但是,CKI信号受到扫描时间的影响,在扫描时间减少的情况下,CKI信号波形会出现尾端信号缺失。而CKI信号波形的尾端信号缺失容易导致生成的时钟信号不准确,导致显示面板的显示异常。
发明内容
本申请的一个目的在于提供一种时序驱动方法和显示装置,能够有效提高时钟信号的准确性,减少显示面板的显示异常。
根据本申请的一个方面,本申请提供一种时序驱动方法,所述时序驱动方法包括:
所述时序驱动方法包括:
获取第一时钟输入信号和第二时钟输入信号;
基于所述第一时钟输入信号和所述第二时钟输入信号生成时钟信号,并依据所述第一时钟输入信号确定时钟信号的上升沿,依据所述第二时钟输入信号确定所述时钟信号的下降沿。
在其中一个方面,所述第一时钟输入信号和所述第二时钟输入信号为脉冲信号;
所述依据所述第一时钟输入信号确定时钟信号的上升沿,依据所述第二时钟输入信号确定所述时钟信号的下降沿的步骤,包括:
依据所述第一时钟输入信号的上升沿确定所述时钟信号的上升沿,依据所述第二时钟输入信号的上升沿确定所述时钟信号的下降沿。
在其中一个方面,所述第一时钟输入信号和所述第二时钟输入信号的脉冲周期相同。
在其中一个方面,所述第一时钟输入信号和所述第二时钟输入信号的脉冲宽度相同。
在其中一个方面,所述获取第一时钟输入信号和第二时钟输入信号的步骤之前,包括:
生成第一时钟输入信号;
对所述第一时钟输入信号进行复制,以生成所述第二时钟输入信号。
在其中一个方面,所述获取第一时钟输入信号和第二时钟输入信号的步骤,包括:
获取所述第一时钟输入信号;
在获取所述第一时钟输入信号预设时间之后,再获取所述第二时钟输入信号。
在其中一个方面,所述预设时间为所述第一时钟输入信号的脉冲周期整数倍。
在其中一个方面,一帧显示画面的显示时间为扫描总时间;
所述生成第一时钟输入信号的步骤,包括:
依据所述扫描总时间时间确定所述第一时钟输入信号。
在其中一个方面,所述依据所述扫描总时间时间确定所述第一时钟输入信号的步骤之前,包括:
获取调节指令,依据所述调节指令选取所述扫描总时间,其中,所述扫描总时间设置多个,每一所述扫描总时间对应一刷新率。
此外,为了解决上述问题,本申请还提供一种显示装置,所述显示装置包括显示面板,所述显示面板具有显示区和非显示区,所述非显示区设于所述显示区的周边,所述显示装置包括:时序控制芯片和电平移位芯片,所述时序控制芯片连接所述电平移位芯片,所述显示面板包括驱动晶体管,所述电平移位芯片连接所述驱动晶体管,所述时序控制芯片用于生成第一时钟输入信号和第二时钟输入信号,所述电平移位芯片用于获取第一时钟输入信号和第二时钟输入信号,依据基于所述第一时钟输入信号和所述第二时钟输入信号生成时钟信号,并依据所述第一时钟输入信号确定时钟信号的上升沿,依据所述第二时钟输入信号确定所述时钟信号的下降沿。
本申请的技术方案中,具有第一时钟输入信号和第二时钟输入信号两个信号,这两个信号共同作用生成时钟信号。通过第一时钟输入信号的上升沿确定时钟信号的上升沿,通过第二时钟输入信号的上升沿确定时钟信号的下降沿。在确定了时钟信号的上升沿和下降沿后,能够得出时钟信号的开始时间点和结束时间点。由此可知,本技术方案都是利用时钟输入信号的上升沿为依据,避免使用尾端的信号,减少尾端信号缺失导致时钟信号不准确的情况,减少显示面板的显示异常。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性的,并不能限制本申请。
附图说明
通过参照附图详细描述其示例实施例,本申请的上述和其它目标、特征及优点将变得更加显而易见。
图1是本申请中第一实施例中时序驱动方法的步骤示意图。
图2是本申请中时序驱动方法的步骤S210示意图。
图3是本申请中时序驱动方法的步骤S01和步骤S02示意图。
图4是本申请中时序驱动方法的步骤S110和步骤S120示意图。
图5是本申请中时序驱动方法的步骤S200示意图。
图6是本申请中时序驱动方法的时序控制示意图。
图7是本申请中时序驱动方法的步骤S201示意图。
图8是本申请中第二实施例中显示面板的结构示意图。
附图标记说明如下:
30、显示装置;310、显示区;320、非显示区。
具体实施方式
尽管本申请可以容易地表现为不同形式的实施方式,但在附图中示出并且在本说明书中将详细说明的仅仅是其中一些具体实施方式,同时可以理解的是本说明书应视为是本申请原理的示范性说明,而并非旨在将本申请限制到在此所说明的那样。
由此,本说明书中所指出的一个特征将用于说明本申请的一个实施方式的其中一个特征,而不是暗示本申请的每个实施方式必须具有所说明的特征。此外,应当注意的是本说明书描述了许多特征。尽管某些特征可以组合在一起以示出可能的系统设计,但是这些特征也可用于其他的未明确说明的组合。由此,除非另有说明,所说明的组合并非旨在限制。
在附图所示的实施方式中,方向的指示(诸如上、下、左、右、前和后)用于解释本申请的各种元件的结构和运动不是绝对的而是相对的。当这些元件处于附图所示的位置时,这些说明是合适的。如果这些元件的位置的说明发生改变时,则这些方向的指示也相应地改变。
现在将参考附图更全面地描述示例实施方式。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些示例实施方式使得本申请的描述将更加全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。附图仅为本申请的示意性图解,并非一定是按比例绘制。图中相同的附图标记表示相同或类似的部分,因而将省略对它们的重复描述。
以下结合本说明书的附图,对本申请的较佳实施方式予以进一步地详尽阐述。
实施例一
本申请公开了一种时序驱动方法,本申请的技术方案可以应用在LCD(LiquidCrystal Display,液晶显示)的显示面板中,也可以用在发光二极管(Light-EmittingDiode,LED)和机发光二极管(Organic Light-Emitting Diode,OLED)的显示面板中。
参阅图1所示,本申请的时序驱动方法包括:
步骤S10,获取第一时钟输入信号和第二时钟输入信号;第一时钟输入信号和第二时钟输入信号都属于CKI信号。通过时序控制芯片产生两个时钟输入信号,再通过两个时钟输入信号生成时钟信号(CLK,CLOCK)。通过时钟信号控制显示面板进行画面显示。例如,通过时钟信号控制对应晶体管的开启或关闭,从而控制画面显示。
步骤S20,基于第一时钟输入信号和第二时钟输入信号生成时钟信号,并依据第一时钟输入信号确定时钟信号的上升沿,依据第二时钟输入信号确定时钟信号的下降沿。时钟信号包括有多个脉冲波形,这些脉冲波形代表的高电平控制晶体管的开启,而低电平控制晶体管的关闭。也可以说,时钟信号中的高电平是控制晶体管的有效信号。
由此可知,本技术方案中,时钟信号的高电平包括有上升沿和下降沿。其中,数字电路中,把电压的高低用逻辑电平来表示。逻辑电平包括高电平和低电平这两种。不同的元器件形成的数字电路,电压对应的逻辑电平也不同。通常把大于3.5伏的电压规定为逻辑高电平,用数字1表示;把电压小于0.3伏的电压规定为逻辑低电平,用数字0表示。数字电平从低电平(数字“0”)变为高电平(数字“1”)的那一瞬间(时刻)叫作上升沿,从高电平(数字“1”)变为低电平(数字“0”)的那一瞬间叫作下降沿。
其中,分别通过两个时钟输入信号确定时钟信号中高电平的上升沿和下降沿,下降沿代表对晶体管结束控制,由此确保时钟信号的完整,提高控制显示面板的显示画面的准确性。
本实施例的技术方案中,具有第一时钟输入信号和第二时钟输入信号两个信号,这两个信号共同作用生成时钟信号。通过第一时钟输入信号的上升沿确定时钟信号的上升沿,通过第二时钟输入信号的上升沿确定时钟信号的下降沿。在确定了时钟信号的上升沿和下降沿后,能够得出时钟信号的开始时间点和结束时间点。由此可知,本技术方案中时钟信号的开始和结束都是利用时钟输入信号的上升沿为依据,避免使用尾端的信号,减少尾端信号缺失导致时钟信号不准确的情况,减少显示面板的显示异常。
参阅图2所示,第一时钟输入信号和第二时钟输入信号为脉冲信号;也就是说,第一时钟输入信号和第二时钟输入信号中也包括有多个脉冲波形,脉冲波形有上升沿,也有下降沿。
依据第一时钟输入信号确定时钟信号的上升沿,依据第二时钟输入信号确定时钟信号的下降沿的步骤,包括:
步骤S210,依据第一时钟输入信号的上升沿确定时钟信号的上升沿,依据第二时钟输入信号的上升沿确定时钟信号的下降沿。
通过步骤S210可知,时钟信号的上升沿是通过第一时钟输入信号的上升沿确定的,而时钟信号的下降沿是通过第二时钟输入信号的上升沿确定的。时钟信号的上升沿和下降沿的确定,均是通过上升沿。没有采用时钟输入信号的下降沿来作为判断依据,即没有采用CKI信号波形的尾端。由此,避免CKI信号波形的尾端信号缺失,从而避免时钟信号的下降沿无法确定的情况。
进一步地,第一时钟输入信号和第二时钟输入信号的脉冲周期相同。由于第一时钟输入信号和第二时钟输入信号中均包括有多个脉冲波形,脉冲周期是指,脉冲波形中相邻的高电平和低电平加在一起组成的时间长度。两者的脉冲周期相同,也就是说,两者的脉冲波形周期变化情况相同,变化规律一致,有利于时钟信号的生成。
简单说,就是知道了第一时钟输入信号和第二时钟输入信号的变化规律,能够提前知晓获取第一时钟输入信号的上升沿和第二时钟输入信号的上升沿的时间点。
进一步地,第一时钟输入信号和第二时钟输入信号的脉冲宽度相同。脉冲宽度是指,高电平的持续时间。在两者的脉冲周期相同的情况下,高电平的持续时间相同,说明两者的低电平持续时间也相同。这样,第一时钟输入信号上升沿的时间点,以及第二时钟输入信号上升沿的时间点都清晰可知。便于进一步提高生成时钟信号的准确性。
参阅图3所示,获取第一时钟输入信号和第二时钟输入信号的步骤之前,包括:
步骤S01,生成第一时钟输入信号;也就是说,第一时钟输入信号先通过时序控制芯片生成,再依据第一时钟输入信号生成第二时钟输入信号。
步骤S02,对第一时钟输入信号进行复制,以生成第二时钟输入信号。具体地,通过复制第一时钟输入信号的方式,获得第二时钟输入信号。这样,生成第二时钟输入信号的过程更加便捷,不需要额外的运算。还能够保证第一时钟输入信号和第二时钟输入信号的脉冲宽度相同,两者的脉冲周期也相同。使生成时钟信号的下降沿的信号来源更加稳定准确。
参阅图4所示,获取第一时钟输入信号和第二时钟输入信号的步骤,包括:
步骤S110,获取第一时钟输入信号;
步骤S120,在获取第一时钟输入信号预设时间之后,再获取第二时钟输入信号。
在生成时钟信号前,先确定第一时钟输入信号和第二时钟输入信号。由于第二时钟输入信号是通过复制第一时钟输入信号的方式获得的,因此第一时钟输入信号和第二时钟输入信号两者的波形相同。但是为了确保时钟信号能够获得一定时间长度的高电平,需要第二时钟输入信号的起始端延迟一定时间。
为此,通过步骤S120,在预设时间之后,获取第二时钟输入信号的上升沿,以此来确定时钟信号结束对晶体管的控制时间,即维持晶体管导通一定时间后关闭晶体管。
进一步地,为了提高控制时钟信号中高电平的维持时间,预设时间为第一时钟输入信号的脉冲周期整数倍。比如,也可以是预设时间和第一时钟输入信号的脉冲周期相等。也就是说,通过预设时间控制时钟信号。还可以是预设时间等于第一时钟输入信号的脉冲周期两倍数。
参阅图5所示,一帧显示画面的显示时间为扫描总时间。生成第一时钟输入信号的步骤,包括:
步骤S200,依据扫描总时间确定第一时钟输入信号。
也就是说,通过扫描总时间确定第一时钟输入信号的脉冲周期,而第一时钟输入信号和第二时钟输入信号的脉冲周期,能够控制时钟信号的高电平持续时间。时钟信号的高电平的持续时间是控制晶体管的有效时间。
在显示面板中通常设置m*n个像素,即m行,n列组成的像素矩阵,m和n为正整数。扫描m行时钟信号后,完成一帧画面的显示。
参阅图6所示,为了提高晶体管的开启时间,预设时间可以等于两个脉冲周期。在第一时钟输入信号CKI1推迟两个脉冲周期后,形成第二时钟输入信号CKI2的起始端。第一时钟输入信号CKI1的第一个脉冲周期的上升沿和第二时钟输入信号CKI2的第一脉冲周期的上升沿共同确定了第一行时钟信号CLK1的高电平。第一时钟输入信号CKI1的第二个脉冲周期的上升沿和第二时钟输入信号CKI2的第二个脉冲周期的上升沿共同确定了第二行时钟信号CLK2的高电平。第一时钟输入信号CKI1的第三个脉冲周期的上升沿和第二时钟输入信号CKI2的第三个脉冲周期的上升沿共同确定了第三行时钟信号CLK3的高电平。依次类推,确定出了m行时钟信号CLKm的高电平。而且m行时钟信号的扫描时间都在规定的扫描总时间内。
参阅图7所示,为了提高显示面板的刷新率,使显示面板在规定时间显示更多的画面,依据扫描总时间时间确定第一时钟输入信号的步骤之前,包括:
步骤S201,获取调节指令,依据调节指令选取扫描总时间,其中,扫描总时间设置多个,每一扫描总时间对应一刷新率。每一扫描总时间的时间长度不同,也就是说可以通过控制选择扫描总时间的方式,改变显示面板的刷新率。其中,扫描总时间的不同,是通过改变第一时钟输入信号的脉冲周期的时间长度来完成。需要说明单是,改变第一时钟输入信号的脉冲周期,也可以是改变了第二时钟输入信号的脉冲周期。除此之外,改变第一时钟信号脉冲周期的方式,可以是维持脉冲波形中高电平的时间不变,减少脉冲波形中低电平的时间。
实施例二
参阅图8所示,本申请还提供一种显示装置30,所述显示装置包括显示面板,显示面板具有显示区310和非显示区320,非显示区320设于显示区310的周边,显示装置包括:时序控制芯片和电平移位芯片,时序控制芯片连接电平移位芯片,显示面板包括驱动晶体管,电平移位芯片连接驱动晶体管,时序控制芯片和电平移位芯片设于非显示区320,电平移位芯片连接驱动晶体管,时序控制芯片用于生成第一时钟输入信号和第二时钟输入信号,电平移位芯片用于获取第一时钟输入信号和第二时钟输入信号,依据基于第一时钟输入信号和第二时钟输入信号生成时钟信号,并依据第一时钟输入信号确定时钟信号的上升沿,依据第二时钟输入信号确定时钟信号的下降沿。显示装置30还包括存储单元,存储单元存储有计算机可读指令,电平移位芯片读取存储单元存储的计算机可读指令,以执行上述的时序驱动方法。
时序控制芯片和电平移位芯片设于非显示区避免影响显示画面的正常显示。
在执行上述的时序驱动方法时,获取第一时钟输入信号和第二时钟输入信号;第一时钟输入信号和第二时钟输入信号都属于CKI信号。通过时序控制芯片产生两个时钟输入信号,再通过两个时钟输入信号生成时钟信号通过时钟信号控制显示面板进行画面显示。例如,通过时钟信号控制对应晶体管的开启或关闭,从而控制画面显示。
基于第一时钟输入信号和第二时钟输入信号生成时钟信号,并依据第一时钟输入信号确定时钟信号的上升沿,依据第二时钟输入信号确定时钟信号的下降沿。时钟信号包括有多个脉冲波形,这些脉冲波形代表的高电平控制晶体管的开启,而低电平控制晶体管的关闭。也可以说,时钟信号中的高电平是控制晶体管的有效信号。
其中,分别通过两个时钟输入信号确定时钟信号中高电平的上升沿和下降沿,下降沿代表对晶体管结束控制,由此确保时钟信号的完整,提高控制显示面板的显示画面的准确性。
本实施例的显示装置中,具有第一时钟输入信号和第二时钟输入信号两个信号,这两个信号共同作用生成时钟信号。通过第一时钟输入信号的上升沿确定时钟信号的上升沿,通过第二时钟输入信号的上升沿确定时钟信号的下降沿。在确定了时钟信号的上升沿和下降沿后,能够得出时钟信号的开始时间点和结束时间点。由此可知,本技术方案中时钟信号的开始和结束都是利用时钟输入信号的上升沿为依据,避免使用尾端的信号,减少尾端信号缺失导致时钟信号不准确的情况,减少显示面板的显示异常。
显示装置的具体实施方式和有益效果参考上述时序驱动方法,在此不再赘述。
在本公开的示例性实施例中,还提供了一种计算机可读存储介质,其上存储有计算机可读指令,当计算机可读指令被计算机的处理单元执行时,使计算机执行上述方法实施例部分描述的方法。
计算机可读存储介质,其可以采用便携式紧凑盘只读存储单元(CD-ROM)并包括程序代码,并可以在终端设备,例如个人电脑上运行。然而,本发明的程序产品不限于此,在本文件中,可读存储介质可以是任何包含或存储程序的有形介质,该程序可以被指令执行系统、装置或者器件使用或者与其结合使用。
所述程序产品可以采用一个或多个可读介质的任意组合。可读介质可以是可读信号介质或者可读存储介质。可读存储介质例如可以为但不限于电、磁、光、电磁、红外线、或半导体的系统、装置或器件,或者任意以上的组合。可读存储介质的更具体的例子(非穷举的列表)包括:具有一个或多个导线的电连接、便携式盘、硬盘、随机存取存储单元(RAM)、只读存储单元(ROM)、可擦式可编程只读存储单元(EPROM或闪存)、光纤、便携式紧凑盘只读存储单元(CD-ROM)、光存储单元件、磁存储单元件、或者上述的任意合适的组合。
计算机可读信号介质可以包括在基带中或者作为载波一部分传播的数据信号,其中承载了可读程序代码。这种传播的数据信号可以采用多种形式,包括但不限于电磁信号、光信号或上述的任意合适的组合。可读信号介质还可以是可读存储介质以外的任何可读介质,该可读介质可以发送、传播或者传输用于由指令执行系统、装置或者器件使用或者与其结合使用的程序。
可读介质上包含的程序代码可以用任何适当的介质传输,包括但不限于无线、有线、光缆、RF等等,或者上述的任意合适的组合。
虽然已参照几个典型实施方式描述了本申请,但应当理解,所用的术语是说明和示例性、而非限制性的术语。由于本申请能够以多种形式具体实施而不脱离发明的精神或实质,所以应当理解,上述实施方式不限于任何前述的细节,而应在随附权利要求所限定的精神和范围内广泛地解释,因此落入权利要求或其等效范围内的全部变化和改型都应为随附权利要求所涵盖。
Claims (10)
1.一种时序驱动方法,其特征在于,所述时序驱动方法包括:
获取第一时钟输入信号和第二时钟输入信号;
基于所述第一时钟输入信号和所述第二时钟输入信号生成时钟信号,并依据所述第一时钟输入信号确定时钟信号的上升沿,依据所述第二时钟输入信号确定所述时钟信号的下降沿。
2.根据权利要求1所述的时序驱动方法,其特征在于,所述第一时钟输入信号和所述第二时钟输入信号为脉冲信号;
所述依据所述第一时钟输入信号确定时钟信号的上升沿,依据所述第二时钟输入信号确定所述时钟信号的下降沿的步骤,包括:
依据所述第一时钟输入信号的上升沿确定所述时钟信号的上升沿,依据所述第二时钟输入信号的上升沿确定所述时钟信号的下降沿。
3.根据权利要求2所述的时序驱动方法,其特征在于,所述第一时钟输入信号和所述第二时钟输入信号的脉冲周期相同。
4.根据权利要求3所述的时序驱动方法,其特征在于,所述第一时钟输入信号和所述第二时钟输入信号的脉冲宽度相同。
5.根据权利要求2所述的时序驱动方法,其特征在于,所述获取第一时钟输入信号和第二时钟输入信号的步骤之前,包括:
生成第一时钟输入信号;
对所述第一时钟输入信号进行复制,以生成所述第二时钟输入信号。
6.根据权利要求5所述的时序驱动方法,其特征在于,所述获取第一时钟输入信号和第二时钟输入信号的步骤,包括:
获取所述第一时钟输入信号;
在获取所述第一时钟输入信号预设时间之后,再获取所述第二时钟输入信号。
7.根据权利要求6所述的时序驱动方法,其特征在于,所述预设时间为所述第一时钟输入信号的脉冲周期整数倍。
8.根据权利要求5所述的时序驱动方法,其特征在于,一帧显示画面的显示时间为扫描总时间;
所述生成第一时钟输入信号的步骤,包括:
依据所述扫描总时间时间确定所述第一时钟输入信号。
9.根据权利要求8所述的时序驱动方法,其特征在于,所述依据所述扫描总时间时间确定所述第一时钟输入信号的步骤之前,包括:
获取调节指令,依据所述调节指令选取所述扫描总时间,其中,所述扫描总时间设置多个,每一所述扫描总时间对应一刷新率。
10.一种显示装置,所述显示装置包括显示面板,所述显示面板具有显示区和非显示区,所述非显示区设于所述显示区的周边,其特征在于,所述显示装置包括:时序控制芯片和电平移位芯片,所述时序控制芯片连接所述电平移位芯片,所述显示面板包括驱动晶体管,所述电平移位芯片连接所述驱动晶体管,所述时序控制芯片用于生成第一时钟输入信号和第二时钟输入信号,所述电平移位芯片用于获取第一时钟输入信号和第二时钟输入信号,依据基于所述第一时钟输入信号和所述第二时钟输入信号生成时钟信号,并依据所述第一时钟输入信号确定时钟信号的上升沿,依据所述第二时钟输入信号确定所述时钟信号的下降沿。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211645152.8A CN115909942A (zh) | 2022-12-19 | 2022-12-19 | 时序驱动方法和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211645152.8A CN115909942A (zh) | 2022-12-19 | 2022-12-19 | 时序驱动方法和显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115909942A true CN115909942A (zh) | 2023-04-04 |
Family
ID=86496164
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211645152.8A Pending CN115909942A (zh) | 2022-12-19 | 2022-12-19 | 时序驱动方法和显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115909942A (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105099435A (zh) * | 2015-08-27 | 2015-11-25 | 深圳市华星光电技术有限公司 | 电平转换电路及其电平转换方法 |
CN111161664A (zh) * | 2020-02-13 | 2020-05-15 | Tcl华星光电技术有限公司 | 显示装置和终端 |
CN112992057A (zh) * | 2019-12-13 | 2021-06-18 | 乐金显示有限公司 | 显示装置 |
-
2022
- 2022-12-19 CN CN202211645152.8A patent/CN115909942A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105099435A (zh) * | 2015-08-27 | 2015-11-25 | 深圳市华星光电技术有限公司 | 电平转换电路及其电平转换方法 |
CN112992057A (zh) * | 2019-12-13 | 2021-06-18 | 乐金显示有限公司 | 显示装置 |
CN111161664A (zh) * | 2020-02-13 | 2020-05-15 | Tcl华星光电技术有限公司 | 显示装置和终端 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100477624B1 (ko) | 액정 표시 제어 회로 | |
CN102237042B (zh) | 电光学装置的驱动方法、电光学装置和电子设备 | |
CN112309298B (zh) | 显示装置、获取其过驱动数据的方法及操作其的方法 | |
JP6436961B2 (ja) | ゲートドライバ、表示装置及びゲートドライバの駆動方法 | |
CN108492763B (zh) | 一种移位寄存器、驱动电路及驱动方法、显示装置 | |
US9941018B2 (en) | Gate driving circuit and display device using the same | |
US11289034B2 (en) | Display device performing local dimming | |
KR20160129216A (ko) | 표시장치 | |
JP7114875B2 (ja) | 電気光学装置、電気光学装置の制御方法および電子機器 | |
JP2006017802A (ja) | 液晶表示装置の表示制御装置及びそれを有する液晶表示装置 | |
CN111653236A (zh) | 一种显示装置 | |
KR102282935B1 (ko) | 게이트 드라이브 ic와 이를 포함한 표시장치 | |
CN108717843B (zh) | 显示装置及其栅极驱动器 | |
CN100583224C (zh) | 电光装置、其驱动方法以及电子设备 | |
CN112735343B (zh) | 发光元器件调光控制方法、装置及显示装置 | |
TWI767286B (zh) | 顯示面板的行驅動方法及利用其之顯示面板和資訊處理裝置 | |
CN115909942A (zh) | 时序驱动方法和显示装置 | |
US20110234653A1 (en) | Liquid crystal display device and method of operating the same | |
CN109754758B (zh) | 显示面板的驱动方法 | |
US10056049B2 (en) | Display apparatus and method of operating the same | |
JP5724243B2 (ja) | 液晶駆動装置、液晶表示装置、電子機器及び液晶駆動方法 | |
JP2001092422A (ja) | 液晶表示装置の駆動方法及びそれを用いた液晶表示装置 | |
US20050110750A1 (en) | Apparatus and method of processing signals | |
JP4633662B2 (ja) | 走査信号線駆動装置、液晶表示装置、ならびに液晶表示方法 | |
CN102103823A (zh) | 电子纸装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |