CN115482780A - 像素电路、像素驱动方法和显示装置 - Google Patents
像素电路、像素驱动方法和显示装置 Download PDFInfo
- Publication number
- CN115482780A CN115482780A CN202211190607.1A CN202211190607A CN115482780A CN 115482780 A CN115482780 A CN 115482780A CN 202211190607 A CN202211190607 A CN 202211190607A CN 115482780 A CN115482780 A CN 115482780A
- Authority
- CN
- China
- Prior art keywords
- circuit
- control
- reset
- electrically connected
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 34
- 238000004891 communication Methods 0.000 claims abstract description 27
- 238000004146 energy storage Methods 0.000 claims description 15
- 239000003990 capacitor Substances 0.000 claims description 12
- 238000010586 diagram Methods 0.000 description 15
- 101000805729 Homo sapiens V-type proton ATPase 116 kDa subunit a 1 Proteins 0.000 description 3
- 101000854879 Homo sapiens V-type proton ATPase 116 kDa subunit a 2 Proteins 0.000 description 3
- 101000854873 Homo sapiens V-type proton ATPase 116 kDa subunit a 4 Proteins 0.000 description 3
- 102100020737 V-type proton ATPase 116 kDa subunit a 4 Human genes 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 230000005669 field effect Effects 0.000 description 2
- 238000004020 luminiscence type Methods 0.000 description 2
- 238000012423 maintenance Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0626—Adjustment of display parameters for control of overall brightness
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0666—Adjustment of display parameters for control of colour parameters, e.g. colour temperature
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明提供一种像素电路、像素驱动方法和显示装置。像素电路包括驱动电路、第一复位电路和第二复位电路;第一复位电路在刷新帧,在第一时间段,将第一复位电压提供至驱动电路的第一端;第二复位电路在刷新帧,在第二时间段,将第二复位电压提供至驱动电路的控制端;第一时间段和第二时间段之间不交叠或部分交叠;第二复位电路包括复位子电路和控制子电路;复位子电路在第二复位控制信号的控制下,将第二复位电压提供至连接节点;控制子电路在第一扫描信号的控制下,控制连接节点与驱动电路的控制端之间连通。本发明能改善VRR(VRR为频率切换闪烁,表现为频率切换前后亮度与色坐标存在差异)。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路、像素驱动方法和显示装置。
背景技术
在相关技术中,在显示刷新频率切换后会出现Vth负偏程度相差较大,而导致的显示刷新频率切换前后亮度和色坐标存在差异的问题。
发明内容
本发明的主要目的在于提供一种像素电路、像素驱动方法和显示装置,解决现有技术中,在显示刷新频率切换后会出现Vth负偏程度相差较大,而导致的显示刷新频率切换前后亮度和色坐标存在差异的问题。
本发明实施例提供一种像素电路,包括驱动电路、第一复位电路和第二复位电路;
所述第一复位电路分别与第一复位电压端和所述驱动电路的第一端电连接,用于在刷新帧,在第一时间段,将所述第一复位电压端提供的第一复位电压提供至所述驱动电路的第一端;
所述第二复位电路分别与第二复位电压端和所述驱动电路的控制端电连接,用于在刷新帧,在第二时间段,将所述第二复位电压端提供的第二复位电压提供至所述驱动电路的控制端;
所述第一时间段和所述第二时间段之间不交叠或部分交叠;
所述第二复位电路包括复位子电路和控制子电路;
所述复位子电路分别与第二复位控制端、第一复位电压端和连接节点电连接,用于在所述第二复位控制端提供的第二复位控制信号的控制下,将所述第二复位电压提供至所述连接节点;
所述控制子电路分别与第一扫描端、所述连接节点和所述驱动电路的控制端电连接,用于在所述第一扫描端提供的第一扫描信号的控制下,控制所述连接节点与所述驱动电路的控制端之间连通。
可选的,所述第一复位电路还与第一复位控制端电连接,用于在所述第一复位控制端提供的第一复位控制信号的控制下,将所述第一复位电压提供至所述驱动电路的第一端。
可选的,在所述刷新帧中,所述第一复位电路将所述第一复位电压提供至所述驱动电路的第一端的次数,大于所述第二复位电路将所述第二复位电压提供至所述驱动电路的控制端的次数。
可选的,所述第一复位电路包括第一晶体管,所述复位子电路包括第二晶体管,所述控制子电路包括第三晶体管;
所述第一晶体管的控制极与所述第一复位控制端电连接,所述第一晶体管的第一极与所述第一复位电压端电连接,所述第一晶体管的第二极与所述驱动电路的第一端电连接;
所述第二晶体管的控制极与所述第二复位控制端电连接,所述第二晶体管的第一极与所述第二复位电压端电连接;
所述第三晶体管的控制极与所述第一扫描端电连接,所述第三晶体管的第一极与所述第二晶体管的第二极电连接,所述第三晶体管的第二极与所述驱动电路的控制端电连接;
所述驱动电路包括驱动晶体管;
所述驱动晶体管的控制极与所述驱动电路的控制端电连接,所述驱动晶体管的第一极与所述驱动电路的第一端电连接,所述驱动晶体管的第二极与所述驱动电路的第二端电连接。
可选的,本发明至少一实施例所述的像素电路还包括补偿控制电路、数据写入电路和储能电路;
所述补偿控制电路分别与第二扫描端、所述连接节点与所述驱动电路的第一端电连接,用于在所述第二扫描端提供的第二扫描信号的控制下,控制所述连接节点与所述驱动电路的第一端之间连通;
所述数据写入电路分别与所述第二扫描端、数据线和所述驱动电路的第二端电连接,用于在所述第二扫描信号的控制下,将所述数据线提供的数据电压写入所述驱动电路的第二端;
所述储能电路与所述驱动电路的控制端电连接,用于储存电能。
可选的,本发明至少一实施例所述的像素电路还包括发光元件、第一发光控制电路、第二发光控制电路和第三复位电路;
所述第一发光控制电路分别与发光控制端、第一电压端和所述驱动电路的第二端电连接,用于在所述发光控制端提供的发光控制信号的控制下,控制所述第一电压端与所述驱动电路的第二端之间连通;
所述第二发光控制电路分别与所述发光控制端、所述驱动电路的第一端和所述发光元件的第一极电连接,用于在所述发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间连通;
所述第三复位电路分别与第一复位控制端、第三复位电压端和所述发光元件的第一极电连接,用于在所述第一复位控制端提供的第一复位控制信号的控制下,将所述第三复位电压端提供的第三复位电压写入所述发光元件的第一极;
所述发光元件的第二极与第二电压端电连接。
可选的,所述补偿控制电路包括第四晶体管,所述数据写入电路包括第五晶体管;
所述第四晶体管的控制极与所述第二扫描端电连接,所述第四晶体管的第一极与所述连接节点电连接,所述第四晶体管的第二极与所述驱动电路的第一端电连接;
所述第五晶体管的控制极与所述第二扫描端电连接,所述第五晶体管的第一极与所述数据线电连接,所述第五晶体管的第二极与所述驱动电路的第二端电连接;
所述储能电路包括第一电容,所述第一发光控制电路包括第六晶体管、所述第二发光控制电路包括第七晶体管,所述第三复位电路包括第八晶体管;
所述第一电容的第一端与所述驱动电路的控制端电连接,所述第一电容的第二端与第一电压端电连接;
所述第六晶体管的控制极与所述发光控制端电连接,所述第六晶体管的第一极与所述第一电压端电连接,所述第六晶体管的第二极与所述驱动电路的第二端电连接;
所述第七晶体管的控制极与所述发光控制端电连接,所述第七晶体管的第一极与所述驱动电路的第一端电连接,所述第七晶体管的第二极与所述发光元件的第一极电连接;
所述第八晶体管的控制极与所述第一复位控制端电连接,所述第八晶体管的第一极与所述第三复位电压端电连接,所述第八晶体管的第二极与所述发光元件的第一极电连接。
本发明实施例还提供一种像素驱动方法,应用于上述的像素电路,刷新帧包括第一时间段和第二时间段;所述像素驱动方法包括:
在第一时间段,第一复位电路将第一复位电压端提供的第一复位电压提供至驱动电路的第一端;
在第二时间段,复位子电路在第二复位控制信号的控制下,将第二复位电压端提供的第二复位电压提供至连接节点,控制子电路在第一扫描信号的控制下,控制所述连接节点与所述驱动电路的控制端之间连通,以将所述第二复位电压提供至所述驱动电路的控制端;
所述第一时间段和所述第二时间段之间不交叠或部分交叠。
可选的,所述第一复位电路还与第一复位控制端电连接;刷新帧包括先后设置的第一复位阶段和第二复位阶段,所述像素驱动方法包括:
在第一复位阶段,第一复位电路在第一复位控制端提供的第一复位控制信号的控制下,将第一复位电压提供至驱动电路的第一端;
所述第一时间段为所述第一复位阶段,所述第二时间段为所述第二复位阶段。
可选的,在所述刷新帧中,所述第一复位电路将所述第一复位电压提供至所述驱动电路的第一端的次数,大于所述第二复位电路将所述第二复位电压提供至所述驱动电路的控制端的次数。
可选的,所述像素电路还包括补偿控制电路、数据写入电路和储能电路;所述刷新帧还包括设置于所述第二复位阶段之后的充电阶段;所述像素驱动方法还包括:
在第一复位阶段,所述补偿控制电路在第二扫描端提供的第二扫描信号的控制下,控制所述连接节点与所述驱动电路的第一端之间连通,控制子电路在所述第一扫描端提供的第一扫描信号的控制下,控制所述连接节点与所述驱动电路的控制端之间连通,以将所述第一复位电压写入所述驱动电路的控制端;
在充电阶段,数据线提供数据电压,数据写入电路在第二扫描信号的控制下,将所述数据电压写入所述驱动电路的第二端,补偿控制电路在所述第二扫描信号的控制下,控制所述连接节点与所述驱动电路的第一端之间连通,控制子电路在第一扫描信号的控制下,控制所述连接节点与所述驱动电路的控制端之间连通;
在充电阶段开始时,所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,以通过所述数据电压为所述储能电路充电,改变所述驱动电路的控制端的电位,直至所述驱动电路控制所述驱动电路的第一端与所述驱动电路的第二端之间断开。
可选的,所述刷新帧还包括设置于所述充电阶段之后的第三复位阶段;所述像素驱动方法包括:
在第三复位阶段,第一复位电路在第一复位控制信号的控制下,将第一复位电压提供至驱动电路的第一端,所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,以将所述第一复位电压提供至所述驱动电路的第二端。
可选的,所述刷新帧还包括设置于所述第三复位阶段之后的刷新发光阶段;所述刷新发光阶段包括至少一个相互独立的刷新发光时间段;所述像素电路还包括发光元件、第一发光控制电路、第二发光控制电路和第三复位电路;所述像素驱动方法包括:
在第一复位阶段和第三复位阶段,第三复位电路在第一复位控制信号的控制下,将第三复位电压端提供的第三复位电压写入所述发光元件的第一极;
在刷新发光时间段,所述第一发光控制电路在发光控制端提供的发光控制信号的控制下,控制第一电压端与驱动电路的第二端之间连通;所述第二发光控制电路在所述发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间连通;所述驱动电路驱动发光元件发光。
可选的,保持帧包括先后设置的第四复位阶段和保持发光阶段;所述保持发光阶段包括至少一个相互独立的保持发光时间段;所述像素驱动方法包括:
在第四复位阶段,第一复位电路在第一复位控制信号的控制下,将第一复位电压提供至驱动电路的第一端,所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,以将所述第一复位电压提供至所述驱动电路的第二端,第三复位电路在第一复位控制信号的控制下,将第三复位电压端提供的第三复位电压写入所述发光元件的第一极;
在保持发光时间段,所述第一发光控制电路在发光控制端提供的发光控制信号的控制下,控制第一电压端与驱动电路的第二端之间连通;所述第二发光控制电路在所述发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间连通;所述驱动电路驱动发光元件发光。
本发明实施例还提供一种显示装置,包括上述的像素电路。
本发明实施例所述的像素电路、像素驱动方法和显示装置使得在刷新帧,所述驱动电路包括的驱动晶体管的阈值电压Vth负偏不会过大,使得在刷新帧和保持帧,驱动晶体管的阈值电压负偏不会相差太大,进而能够改善VRR(VRR为频率切换闪烁,表现为频率切换前后亮度与色坐标存在差异)。
附图说明
图1A是本发明实施例所述的像素电路的结构图;
图1B是在相关技术中,在刷新帧F1,Vth的波形图,以及,在保持帧F2,Vth的波形图;
图2是本发明至少一实施例所述的像素电路的结构图;
图3是本发明至少一实施例所述的像素电路的结构图;
图4是本发明至少一实施例所述的像素电路的结构图;
图5是本发明至少一实施例所述的像素电路的电路图;
图6是本发明如图5所示的像素电路的至少一实施例的工作时序图;
图7是本发明如图5所示的像素电路的至少一实施例的工作时序图;
图8是本发明如图5所示的像素电路的至少一实施例的工作时序图;
图9A是第一输入信号STV1、第一个第一时钟信号CLK11、第一个第二时钟信号CLK12和第一复位控制信号的波形图;
在图9B是第二输入信号STV2、第二个第一时钟信号CLK21,第二个第二时钟信号CLK22、第二个第三时钟信号CLK23、第二个第四时钟信号CLK24和第二扫描信号的波形图;
图9C是的第三输入信号STV3、第三个第一时钟信号CLK31、第三个第二时钟信号CLK32和发光控制信号的波形图;
图9D是第四输入信号STV4、第四个第一时钟信号CLK41、第四个第二时钟信号CLK42和第一扫描信号的波形图;
图9E是的为第五输入信号STV5、五个第一时钟信号CLK51、第五个第二时钟信号CLK52和第二复位控制信号的波形图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除栅极之外的两极,将其中一极称为第一极,另一极称为第二极。
在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述第一极可以为漏极,所述第二极可以为源极;或者,所述第一极可以为源极,所述第二极可以为漏极。
如图1A所示,本发明实施例所述的像素电路包括驱动电路10、第一复位电路11和第二复位电路12;如图2所示,所述第二复位电路12包括复位子电路21和控制子电路22;
如图1A所示,所述第一复位电路11分别与第一复位电压端VR1和所述驱动电路10的第一端电连接,用于在刷新帧,在第一时间段,将所述第一复位电压端VR1提供的第一复位电压Vinit1提供至所述驱动电路10的第一端;
所述第二复位电路12分别与第二复位电压端VR2和所述驱动电路10的控制端电连接,用于在刷新帧,在第二时间段,将所述第二复位电压端VR2提供的第二复位电压Vinit2提供至所述驱动电路10的控制端;
所述第一时间段和所述第二时间段之间不交叠或部分交叠;
如图2所示,所述复位子电路21分别与第二复位控制端NR、第一复位电压端VR2和连接节点J1电连接,用于在所述第二复位控制端NR提供的第二复位控制信号的控制下,将所述第二复位电压Vinit2提供至所述连接节点J1;
所述控制子电路22分别与第一扫描端GN、所述连接节点J1和所述驱动电路10的控制端电连接,用于在所述第一扫描端GN提供的第一扫描信号的控制下,控制所述连接节点J1与所述驱动电路10的控制端之间连通,以将所述第二复位电压Vinit2写入所述驱动电路10的控制端。
本发明所述的像素电路的实施例在工作时,在刷新帧,在第一时间段,第一复位电路11将第一复位电压Vinit1提供至驱动电路10的第一端,在第二时间段,第二复位电路12将第二复位电压Vint2提供至驱动电路10的控制端,第一时间段和第二时间段之间不交叠或部分交叠,以使得在刷新帧,所述驱动电路10包括的驱动晶体管的阈值电压Vth负偏不会过大,使得在刷新帧和保持帧,驱动晶体管的阈值电压负偏不会相差太大,进而能够改善VRR(VRR为频率切换闪烁,表现为频率切换前后亮度与色坐标存在差异)。
在本发明至少一实施例中,Vinit1可以为正值,Vinit2可以为负值,Vinit1的电压值可以大于等于6.5V而小于等于7.4V,Vinit2的电压值可以大于等于-4V而小于等于-3V,但不以此为限。
在本发明至少一实施例中,所述第一时间段与所述第二时间段之间不交叠指的可以是:所述第一时间段与所述第二时间段相互独立,所述第一时间段与所述第二时间段之间不存在交叠时间;
所述第一时间段与所述第二时间段部分交叠指的可以是:所述第一时间段与所述第二时间段之间存在交叠时间,但所述第一时间段与所述第二时间段不为同一时间段,并所述第一时间段不包含于第二时间段,第二时间段不包含于第一时间段。
如图1B所示,在相关技术中,在刷新帧F1,Vth负偏较大,而在保持帧F2,Vth负偏较小,因此在保持帧F2,驱动晶体管的阈值电压Vth会大于在刷新帧F1,驱动晶体管的阈值电压Vth,进而产生频率切换闪烁。
在本发明至少一实施例中,如图2所示,在图1A所示的像素电路的实施例的基础上,所述第一复位电路11还与第一复位控制端PR电连接,用于在所述第一复位控制端PR提供的第一复位控制信号的控制下,将所述第一复位电压Vinit1提供至所述驱动电路10的第一端。
本发明如图2所示的像素电路的至少一实施例在工作时,刷新帧可以包括先后设置的第一复位阶段和第二复位阶段,
在第一复位阶段,第一复位电路11在第一复位控制端PR提供的第一复位控制信号的控制下,将第一复位电压Vinit1提供至驱动电路10的第一端;
在第二复位阶段,所述复位子电路21在第二复位控制端NR提供的第二复位控制信号的控制下,将第二复位电压Vinit2提供至所述连接节点J1,控制子电路22在所述第一扫描端GN提供的第一扫描信号的控制下,控制所述连接节点J1与所述驱动电路10的控制端之间连通;
所述第一时间段可以为所述第一复位阶段,所述第二时间段可以为所述第二复位阶段。
在本发明至少一实施例中,在所述刷新帧中,所述第一复位电路将所述第一复位电压提供至所述驱动电路的第一端的次数,大于所述第二复位电路将所述第二复位电压提供至所述驱动电路的控制端的次数。
在具体实施时,刷新帧可以包括先后设置的第一复位阶段、第二复位阶段和第三复位阶段;
在第一复位阶段,第一复位电路将第一复位电压提供至驱动电路的第一端,配合补偿控制电路和控制子电路,将第一复位电压写入驱动电路的控制端,以能改善驱动电路包括的驱动晶体管的磁滞现象;
在第二复位阶段,第二复位电路将第二复位电压提供至驱动电路的控制端;
在第三复位阶段,第一复位电路将第一复位电压提供至驱动电路的第一端,第一复位电路和驱动电路配合,以将第一复位电压写入驱动电路的第一端和驱动电路的第二端,而在保持帧,保持发光阶段之前,也会执行对驱动电路的第一端的电位和驱动电路的第二端的电位进行复位,以使得在刷新帧,驱动电路包括的驱动晶体管的负偏程度与在保持帧,驱动电路包括的驱动晶体管的负偏程度相差不大,以改善VRR。
可选的,所述第一复位电路包括第一晶体管,所述复位子电路包括第二晶体管,所述控制子电路包括第三晶体管;
所述第一晶体管的控制极与所述第一复位控制端电连接,所述第一晶体管的第一极与所述第一复位电压端电连接,所述第一晶体管的第二极与所述驱动电路的第一端电连接;
所述第二晶体管的控制极与所述第二复位控制端电连接,所述第二晶体管的第一极与所述第二复位电压端电连接;
所述第三晶体管的控制极与所述第一扫描端电连接,所述第三晶体管的第一极与所述第二晶体管的第二极电连接,所述第三晶体管的第二极与所述驱动电路的控制端电连接。
如图3所示,在图2所示的像素电路的至少一实施例的基础上,本发明至少一实施例所述的像素电路还包括补偿控制电路31、数据写入电路32和储能电路33;
所述补偿控制电路31分别与第二扫描端GP、所述连接节点J1与所述驱动电路10的第一端电连接,用于在所述第二扫描端GP提供的第二扫描信号的控制下,控制所述连接节点J1与所述驱动电路10的第一端之间连通;
所述数据写入电路32分别与所述第二扫描端GP、数据线Data和所述驱动电路10的第二端电连接,用于在所述第二扫描信号的控制下,将所述数据线Data提供的数据电压Vdata写入所述驱动电路10的第二端;
所述储能电路33与所述驱动电路10的控制端电连接,用于储存电能。
本发明如图3所示的像素电路的至少一实施例在工作时,所述刷新帧还包括设置于所述第二复位阶段之后的充电阶段;
在第一复位阶段,所述补偿控制电路31在第二扫描端GP提供的第二扫描信号的控制下,控制所述连接节点J1与所述驱动电路10的第一端之间连通,控制子电路22在所述第一扫描端GN提供的第一扫描信号的控制下,控制所述连接节点J1与所述驱动电路10的控制端之间连通,以将所述第一复位电压Vinit1写入所述驱动电路10的控制端,以能消除驱动电路10包括的驱动晶体管的磁滞;
在充电阶段,数据线Data提供数据电压Vdata,数据写入电路32在第二扫描信号的控制下,将所述数据电压Vdata写入所述驱动电路10的第二端,补偿控制电路31在所述第二扫描信号的控制下,控制所述连接节点J1与所述驱动电路10的第一端之间连通,控制子电路22在第一扫描信号的控制下,控制所述连接节点J1与所述驱动电路10的控制端之间连通;
在充电阶段开始时,所述驱动电路10在其控制端的电位的控制下,控制所述驱动电路10的第一端与所述驱动电路10的第二端之间连通,以通过所述数据电压Vdata为所述储能电路33充电,改变所述驱动电路10的控制端的电位,直至所述驱动电路10控制所述驱动电路10的第一端与所述驱动电路10的第二端之间断开,此时所述驱动电路10的控制端的电位为Vdata+Vth,以进行阈值电压补偿,其中,Vth为所述驱动电路10包括的驱动晶体管的阈值电压。
在具体实施时,所述刷新帧还包括设置于所述充电阶段之后的第三复位阶段;
在第三复位阶段,第一复位电路11在第一复位控制信号的控制下,将第一复位电压Vinit1提供至驱动电路10的第一端,所述驱动电路10在其控制端的电位的控制下,控制所述驱动电路10的第一端与所述驱动电路10的第二端之间连通,以将所述第一复位电压Vinit1提供至所述驱动电路10的第二端。
在实际操作时,在刷新帧,在充电阶段之后还包括第三复位阶段,在第三复位阶段,第一复位电路11和驱动电路10配合,以将第一复位电压Vinit1写入驱动电路10的第一端和驱动电路的第二端,而在保持帧,保持发光阶段之前,也会执行对驱动电路10的第一端的电位和驱动电路10的第二端的电位进行复位,以使得在刷新帧,驱动电路10包括的驱动晶体管的负偏程度与在保持帧,驱动电路10包括的驱动晶体管的负偏程度相差不大,以改善VRR。
如图4所示,在图3所示的像素电路的至少一实施例的基础上,本发明至少一实施例所述的像素电路还包括发光元件E0、第一发光控制电路41、第二发光控制电路42和第三复位电路43;
所述第一发光控制电路41分别与发光控制端EM、第一电压端V1和所述驱动电路10的第二端电连接,用于在所述发光控制端EM提供的发光控制信号的控制下,控制所述第一电压端V1与所述驱动电路10的第二端之间连通;
所述第二发光控制电路42分别与所述发光控制端EM、所述驱动电路10的第一端和所述发光元件E0的第一极电连接,用于在所述发光控制信号的控制下,控制所述驱动电路10的第一端与所述发光元件E0的第一极之间连通;
所述第三复位电路43分别与第一复位控制端PR、第三复位电压端VR3和所述发光元件E0的第一极电连接,用于在所述第一复位控制端PR提供的第一复位控制信号的控制下,将所述第三复位电压端VR3提供的第三复位电压Vinit3写入所述发光元件E0的第一极,以控制所述发光元件E0不发光,并清除所述发光元件E0的第一极残留的电荷;
所述发光元件E0的第二极与第二电压端V2电连接。
在本发明至少一实施例中,第一电压端可以为高电压端,第二电压端可以为低电压端,但不以此为限;
所述发光元件可以为有机发光二极管,所述发光元件的第一极可以为阳极,所述发光元件的第二极可以为阴极,但不以此为限。
在本发明至少一实施例中,Vinit3的电压值可以大于等于-3V而小于等于-1.8V,但不以此为限。
本发明如图4所示的像素电路的至少一实施例在工作时,所述刷新帧还包括设置于所述第三复位阶段之后的刷新发光阶段;所述刷新发光阶段包括至少一个相互独立的刷新发光时间段;
在第一复位阶段和第三复位阶段,第三复位电路43在第一复位控制信号的控制下,将第三复位电压端VR3提供的第三复位电压Vinit3写入所述发光元件E0的第一极;
在刷新发光时间段,所述第一发光控制电路41在发光控制端EM提供的发光控制信号的控制下,控制第一电压端V1与驱动电路10的第二端之间连通;所述第二发光控制电路42在所述发光控制信号的控制下,控制所述驱动电路10的第一端与所述发光元件E0的第一极之间连通;所述驱动电路10驱动发光元件E0发光。
本发明如图4所示的像素电路的至少一实施例在工作时,保持帧包括可以先后设置的第四复位阶段和保持发光阶段;所述保持发光阶段包括至少一个相互独立的保持发光时间段;
在第四复位阶段,第一复位电路11在第一复位控制信号的控制下,将第一复位电压Vinit1提供至驱动电路10的第一端,所述驱动电路10在其控制端的电位的控制下,控制所述驱动电路10的第一端与所述驱动电路10的第二端之间连通,以将所述第一复位电压Vinit1提供至所述驱动电路10的第二端,第三复位电路43在第一复位控制信号的控制下,将第三复位电压端VR3提供的第三复位电压Vinit3写入所述发光元件E0的第一极;
在保持发光时间段,所述第一发光控制电路41在发光控制端EM提供的发光控制信号的控制下,控制第一电压端V1与驱动电路10的第二端之间连通;所述第二发光控制电路42在所述发光控制信号的控制下,控制所述驱动电路10的第一端与所述发光元件E0的第一极之间连通;所述驱动电路10驱动发光元件E0发光。
在实际操作时,在保持帧,保持发光阶段之前,会执行对驱动电路10的第一端的电位和驱动电路10的第二端的电位进行复位,在刷新帧,在充电阶段之后还包括第三复位阶段,在第三复位阶段,第一复位电路11和驱动电路10配合,以将第一复位电压Vinit1写入驱动电路10的第一端和驱动电路的第二端,,以使得在刷新帧,驱动电路10包括的驱动晶体管的负偏程度与在保持帧,驱动电路10包括的驱动晶体管的负偏程度相差不大,以改善VRR。
在相关技术中,在显示刷新频率切换后会出现Vth负偏程度相差较大,而导致的显示刷新频率切换前后亮度和色坐标存在差异的问题。以显示刷新频率从120Hz切换到10Hz为例,当显示刷新频率为120Hz时,在每一帧时间都会控制Vth(Vth为驱动晶体管的阈值电压)负偏,而当显示刷新频率为10Hz时,在刷新帧Vth负偏,而在保持帧Vth趋于稳定;基于此,本发明至少一实施例在刷新帧,在充电阶段之后,通过Vinit1(Vinit1为正电压)对第二节点N2和第三节点N3进行复位,在保持帧,在第四复位阶段,也通过Vinit1对第二节点N2和第三节点N3进行复位,从而使得在刷新帧和保持帧,Vth的负偏相差不大,使得在刷新帧和保持帧,显示亮度相差不大,改善VRR。
可选的,所述补偿控制电路包括第四晶体管,所述数据写入电路包括第五晶体管;
所述第四晶体管的控制极与所述第二扫描端电连接,所述第四晶体管的第一极与所述连接节点电连接,所述第四晶体管的第二极与所述驱动电路的第一端电连接;
所述第五晶体管的控制极与所述第二扫描端电连接,所述第五晶体管的第一极与所述数据线电连接,所述第五晶体管的第二极与所述驱动电路的第二端电连接。
可选的,所述储能电路包括第一电容,所述第一发光控制电路包括第六晶体管、所述第二发光控制电路包括第七晶体管,所述第三复位电路包括第八晶体管;
所述第一电容的第一端与所述驱动电路的控制端电连接,所述第一电容的第二端与第一电压端电连接;
所述第六晶体管的控制极与所述发光控制端电连接,所述第六晶体管的第一极与所述第一电压端电连接,所述第六晶体管的第二极与所述驱动电路的第二端电连接;
所述第七晶体管的控制极与所述发光控制端电连接,所述第七晶体管的第一极与所述驱动电路的第一端电连接,所述第七晶体管的第二极与所述发光元件的第一极电连接;
所述第八晶体管的控制极与所述第一复位控制端电连接,所述第八晶体管的第一极与所述第三复位电压端电连接,所述第八晶体管的第二极与所述发光元件的第一极电连接。
可选的,所述驱动电路包括驱动晶体管;
所述驱动晶体管的控制极与所述驱动电路的控制端电连接,所述驱动晶体管的第一极与所述驱动电路的第一端电连接,所述驱动晶体管的第二极与所述驱动电路的第二端电连接。
如图5所示,在图4所示的像素电路的至少一实施例的基础上,所述第一复位电路11包括第一晶体管T1,所述复位子电路21包括第二晶体管T2,所述控制子电路22包括第三晶体管T3;所述驱动电路10包括驱动晶体管T0;发光元件为有机发光二极管O1;
所述第一晶体管T1的栅极与所述第一复位控制端PR电连接,所述第一晶体管T1的源极与所述第一复位电压端VR1电连接,所述第一晶体管T1的漏极与所述驱动晶体管T0的漏极电连接;
所述第二晶体管T2的栅极与所述第二复位控制端NR电连接,所述第二晶体管T2的源极与所述第二复位电压端VR2电连接;
所述第三晶体管T3的栅极与所述第一扫描端GN电连接,所述第三晶体管T3的源极与所述第二晶体管T2的漏极电连接,所述第三晶体管T3的漏极与所述驱动晶体管T0的栅极电连接;
所述补偿控制电路31包括第四晶体管T4,所述数据写入电路32包括第五晶体管T5;
所述第四晶体管T4的栅极与所述第二扫描端GP电连接,所述第四晶体管T4的源极与所述连接节点J1电连接,所述第四晶体管T4的漏极与所述驱动晶体管的源极电连接;
所述第五晶体管T5的栅极与所述第二扫描端GP电连接,所述第五晶体管T5的源极与所述数据线Data电连接,所述第五晶体管T5的漏极与所述驱动晶体管T0的源极电连接;
所述储能电路33包括第一电容C1,所述第一发光控制电路41包括第六晶体管T6、所述第二发光控制电路42包括第七晶体管T7,所述第三复位电路43包括第八晶体管T8;
所述第一电容C1的第一端与所述驱动晶体管T0的栅极电连接,所述第一电容C1的第二端与高电压端VDD电连接;
所述第六晶体管T6的栅极与所述发光控制端EM电连接,所述第六晶体管T6的源极与所述高电压端VDD电连接,所述第六晶体管T6的漏极与所述驱动晶体管T0的源极电连接;
所述第七晶体管T7的栅极与所述发光控制端EM电连接,所述第七晶体管T7的源极与所述驱动晶体管T0的漏极电连接,所述第七晶体管T7的漏极与所述有机发光二极管O1的阳极电连接;
所述第八晶体管T8的栅极与所述第一复位控制端PR电连接,所述第八晶体管T8的源极与所述第三复位电压端VR3电连接,所述第八晶体管T8的漏极与所述有机发光二极管O1的阳极电连接;
所述有机发光二极管O1的阴极与低电压端VSS电连接。
在图5所示的像素电路的至少一实施例中,T2和T3为n型晶体管,T1、T4、T5、T6、T7、T8和T0为p型晶体管,但不以此为限。
在图5所示的至少一实施例中,第一节点N1与T0的栅极电连接,第二节点N2与T0的源极电连接,第三节点N3与T0的漏极电连接。
本发明图5所示的像素电路的至少一实施例在工作时,如图6所示,刷新帧F1可以包括先后设置的第一复位阶段S11、第二复位阶段S12、充电阶段S13、第三复位阶段S14和刷新发光阶段S10;所述刷新发光阶段S10包括相互独立的第一刷新发光时间段S101、第二刷新发光时间段S102、第三刷新发光时间段S103和第四刷新发光时间段S104;
在第一复位阶段S11,PR提供低电压信号,GP提供低电压信号,GN提供高电压信号,NR提供低电压信号,T1打开,以将VR1提供的Vinit1写入第三节点N3,T3和T4都打开,以将Vinit1写入第一节点N1;T8打开,以将VR3提供的Vinit3写入O1的阳极,以使得O1不发光,并清除O1的阳极残留的电荷;
在第二复位阶段S12,PR提供高电压信号,GP提供高电压信号,GN提供高电压信号,NR提供高电压信号,T2和T3都打开,以将VR2提供的第二复位电压Vinit2写入第一节点N1,对第一节点N1的电位进行复位,并使得在充电阶段S13开始时,T0能够导通;
在充电阶段S13,PR提供高电压信号,GP提供低电压信号,GN提供高电压信号,NR提供低电压信号,T4打开,T5打开,T3打开,Data提供数据电压Vdata;
在充电阶段S13开始时,T0打开,以通过Vdata为C1充电,提升T0的栅极的电位,直至T0关断,此时T0的栅极的电位为Vdata+Vth,Vth为T0的阈值电压;
在第三复位阶段S14,PR提供低电压信号,GP提供高电压信号,GN提供低电压信号,NR提供低电压信号,T1打开,T0打开,以将VR1提供的Vinit1写入第二节点N2和第三节点N3;T8打开,以将VR3提供的Vinit3写入O1的阳极,以使得O1不发光,并清除O1的阳极残留的电荷;
在第一刷新发光时间段S101、第二刷新发光时间段S102、第三刷新发光时间段S103和第四刷新发光时间段S104,EM提供低电压信号,PR提供高电压信号,GP提供高电压信号,GN提供低电压信号,NR提供低电压信号,T6和T7都打开,T0驱动O1发光。
本发明图5所示的像素电路的至少一实施例在工作时,如图7所示,第一复位阶段S1与所述复位阶段S2可以部分交叠,也可以达到在刷新帧,减小Vth负偏的目的。
本发明图5所示的像素电路的至少一实施例在工作时,如图8所示,保持帧F2可以包括先后设置的第四复位阶段S24和保持发光阶段S20;所述保持发光阶段S20包括相互独立的第一保持发光时间段S201、第二保持发光时间段S202、第三保持发光时间段S203和第四保持发光时间段S204;
在第四复位阶段S24,PR提供低电压信号,T1打开,以将Vinit1写入第三节点N3,T0导通,以将Vinit1写入第二节点N2;T8打开,以将Vinit3写入O1的阳极,以控制O1不发光,并清除O1的阳极残留的电荷;
在第一保持发光时间段S201、第二保持发光时间段S202、第三保持发光时间段S203和第四保持发光时间段S204,EM提供低电压信号,PR提供高电压信号,GP提供高电压信号,GN提供低电压信号,NR提供低电压信号,T6和T7都打开,T0驱动O1发光。
在图9A中,标号为STV1的为第一输入信号,标号为CLK11的为第一个第一时钟信号,标号为CLK12的为第一个第二时钟信号,对应标号PR的为第一复位控制信号的波形,STV1是为生成第一复位控制信号的驱动电路提供的输入信号,CK11和CLK12的是为生成第一复位控制信号的驱动电路提供的时钟信号;
在图9B中,标号为STV2的为第二输入信号,标号为CLK21的为第二个第一时钟信号,标号为CLK22的为第二个第二时钟信号,标号为CLK23的为第二个第三时钟信号,标号为CLK24的为第二个第四时钟信号,对应标号GP的为第二扫描信号的波形,STV2是为生成第二扫描信号的驱动电路提供的输入信号,CK21、CLK22、CLK23和CLK24的是为生成第二扫描信号的驱动电路提供的时钟信号;
在图9C中,标号为STV3的为第三输入信号,标号为CLK31的为第三个第一时钟信号,标号为CLK32的为第三个第二时钟信号,对应标号EM的为发光控制信号的波形,STV3是为生成发光控制信号的驱动电路提供的输入信号,CK31和CLK32的是为生成发光控制信号的驱动电路提供的时钟信号;
在图9D中,标号为STV4的为第四输入信号,标号为CLK41的为第四个第一时钟信号,标号为CLK42的为第四个第二时钟信号,对应标号GN的为第一扫描信号的波形,STV4是为生成第一扫描信号的驱动电路提供的输入信号,CK41和CLK42的是为生成第一扫描信号的驱动电路提供的时钟信号;
在图9E中,标号为STV5的为第五输入信号,标号为CLK51的为第五个第一时钟信号,标号为CLK52的为第五个第二时钟信号,对应标号NR的为第二复位控制信号的波形,STV5是为生成第二复位控制信号的驱动电路提供的输入信号,CK51和CLK52的是为生成第二复位控制信号的驱动电路提供的时钟信号。
本发明实施例所述的像素驱动方法,应用于上述的像素电路,刷新帧包括第一时间段和第二时间段;所述像素驱动方法包括:
在第一时间段,第一复位电路将第一复位电压端提供的第一复位电压提供至驱动电路的第一端;
在第二时间段,复位子电路在第二复位控制信号的控制下,将第二复位电压端提供的第二复位电压提供至连接节点,控制子电路在第一扫描信号的控制下,控制所述连接节点与所述驱动电路的控制端之间连通,以将所述第二复位电压提供至所述驱动电路的控制端;
所述第一时间段和所述第二时间段之间不交叠或部分交叠。
在本发明实施例所述的像素驱动方法中,在刷新帧,在第一时间段,第一复位电路将第一复位电压提供至驱动电路的第一端,在第二时间段,第二复位电路将第二复位电压提供至驱动电路的控制端,第一时间段和第二时间段之间不交叠或部分交叠,以使得在刷新帧,所述驱动电路包括的驱动晶体管的阈值电压Vth负偏不会过大,使得在刷新帧和保持帧,驱动晶体管的阈值电压负偏不会相差太大,进而能够改善VRR(VRR为频率切换闪烁,表现为频率切换前后亮度与色坐标存在差异)。
在本发明至少一实施例中,所述第一复位电路还与第一复位控制端电连接;刷新帧包括先后设置的第一复位阶段和第二复位阶段,所述像素驱动方法包括:
在第一复位阶段,第一复位电路在第一复位控制端提供的第一复位控制信号的控制下,将第一复位电压提供至驱动电路的第一端;
所述第一时间段为所述第一复位阶段,所述第二时间段为所述第二复位阶段。
在本发明至少一实施例中,在所述刷新帧中,所述第一复位电路将所述第一复位电压提供至所述驱动电路的第一端的次数,大于所述第二复位电路将所述第二复位电压提供至所述驱动电路的控制端的次数。
可选的,所述像素电路还包括补偿控制电路、数据写入电路和储能电路;所述刷新帧还包括设置于所述第二复位阶段之后的充电阶段;所述像素驱动方法还包括:
在第一复位阶段,所述补偿控制电路在第二扫描端提供的第二扫描信号的控制下,控制所述连接节点与所述驱动电路的第一端之间连通,控制子电路在所述第一扫描端提供的第一扫描信号的控制下,控制所述连接节点与所述驱动电路的控制端之间连通,以将所述第一复位电压写入所述驱动电路的控制端;
在充电阶段,数据线提供数据电压,数据写入电路在第二扫描信号的控制下,将所述数据电压写入所述驱动电路的第二端,补偿控制电路在所述第二扫描信号的控制下,控制所述连接节点与所述驱动电路的第一端之间连通,控制子电路在第一扫描信号的控制下,控制所述连接节点与所述驱动电路的控制端之间连通;
在充电阶段开始时,所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,以通过所述数据电压为所述储能电路充电,改变所述驱动电路的控制端的电位,直至所述驱动电路控制所述驱动电路的第一端与所述驱动电路的第二端之间断开。
在具体实施时,所述刷新帧还包括设置于所述充电阶段之后的第三复位阶段;所述像素驱动方法包括:
在第三复位阶段,第一复位电路在第一复位控制信号的控制下,将第一复位电压提供至驱动电路的第一端,所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,以将所述第一复位电压提供至所述驱动电路的第二端。
在本发明至少一实施例中,所述刷新帧还包括设置于所述第三复位阶段之后的刷新发光阶段;所述像素电路还包括发光元件、第一发光控制电路、第二发光控制电路和第三复位电路;所述像素驱动方法包括:
在第一复位阶段和第三复位阶段,第三复位电路在第一复位控制信号的控制下,将第三复位电压端提供的第三复位电压写入所述发光元件的第一极;
在刷新发光阶段,所述第一发光控制电路在发光控制端提供的发光控制信号的控制下,控制第一电压端与驱动电路的第二端之间连通;所述第二发光控制电路在所述发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间连通;所述驱动电路驱动发光元件发光。
在本发明至少一实施例中,保持帧包括先后设置的第四复位阶段和保持发光阶段;所述像素驱动方法包括:
在第四复位阶段,第一复位电路在第一复位控制信号的控制下,将第一复位电压提供至驱动电路的第一端,所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,以将所述第一复位电压提供至所述驱动电路的第二端,第三复位电路在第一复位控制信号的控制下,将第三复位电压端提供的第三复位电压写入所述发光元件的第一极;
在保持发光阶段,所述第一发光控制电路在发光控制端提供的发光控制信号的控制下,控制第一电压端与驱动电路的第二端之间连通;所述第二发光控制电路在所述发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间连通;所述驱动电路驱动发光元件发光。
本发明实施例所述的显示装置包括上述的像素电路。
本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
Claims (15)
1.一种像素电路,其特征在于,包括驱动电路、第一复位电路和第二复位电路;
所述第一复位电路分别与第一复位电压端和所述驱动电路的第一端电连接,用于在刷新帧,在第一时间段,将所述第一复位电压端提供的第一复位电压提供至所述驱动电路的第一端;
所述第二复位电路分别与第二复位电压端和所述驱动电路的控制端电连接,用于在刷新帧,在第二时间段,将所述第二复位电压端提供的第二复位电压提供至所述驱动电路的控制端;
所述第一时间段和所述第二时间段之间不交叠或部分交叠;
所述第二复位电路包括复位子电路和控制子电路;
所述复位子电路分别与第二复位控制端、第一复位电压端和连接节点电连接,用于在所述第二复位控制端提供的第二复位控制信号的控制下,将所述第二复位电压提供至所述连接节点;
所述控制子电路分别与第一扫描端、所述连接节点和所述驱动电路的控制端电连接,用于在所述第一扫描端提供的第一扫描信号的控制下,控制所述连接节点与所述驱动电路的控制端之间连通。
2.如权利要求1所述的像素电路,其特征在于,所述第一复位电路还与第一复位控制端电连接,用于在所述第一复位控制端提供的第一复位控制信号的控制下,将所述第一复位电压提供至所述驱动电路的第一端。
3.如权利要求1所述的像素电路,其特征在于,在所述刷新帧中,所述第一复位电路将所述第一复位电压提供至所述驱动电路的第一端的次数,大于所述第二复位电路将所述第二复位电压提供至所述驱动电路的控制端的次数。
4.如权利要求2所述的像素电路,其特征在于,所述第一复位电路包括第一晶体管,所述复位子电路包括第二晶体管,所述控制子电路包括第三晶体管;
所述第一晶体管的控制极与所述第一复位控制端电连接,所述第一晶体管的第一极与所述第一复位电压端电连接,所述第一晶体管的第二极与所述驱动电路的第一端电连接;
所述第二晶体管的控制极与所述第二复位控制端电连接,所述第二晶体管的第一极与所述第二复位电压端电连接;
所述第三晶体管的控制极与所述第一扫描端电连接,所述第三晶体管的第一极与所述第二晶体管的第二极电连接,所述第三晶体管的第二极与所述驱动电路的控制端电连接;
所述驱动电路包括驱动晶体管;
所述驱动晶体管的控制极与所述驱动电路的控制端电连接,所述驱动晶体管的第一极与所述驱动电路的第一端电连接,所述驱动晶体管的第二极与所述驱动电路的第二端电连接。
5.如权利要求2所述的像素电路,其特征在于,还包括补偿控制电路、数据写入电路和储能电路;
所述补偿控制电路分别与第二扫描端、所述连接节点与所述驱动电路的第一端电连接,用于在所述第二扫描端提供的第二扫描信号的控制下,控制所述连接节点与所述驱动电路的第一端之间连通;
所述数据写入电路分别与所述第二扫描端、数据线和所述驱动电路的第二端电连接,用于在所述第二扫描信号的控制下,将所述数据线提供的数据电压写入所述驱动电路的第二端;
所述储能电路与所述驱动电路的控制端电连接,用于储存电能。
6.如权利要求5所述的像素电路,其特征在于,还包括发光元件、第一发光控制电路、第二发光控制电路和第三复位电路;
所述第一发光控制电路分别与发光控制端、第一电压端和所述驱动电路的第二端电连接,用于在所述发光控制端提供的发光控制信号的控制下,控制所述第一电压端与所述驱动电路的第二端之间连通;
所述第二发光控制电路分别与所述发光控制端、所述驱动电路的第一端和所述发光元件的第一极电连接,用于在所述发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间连通;
所述第三复位电路分别与第一复位控制端、第三复位电压端和所述发光元件的第一极电连接,用于在所述第一复位控制端提供的第一复位控制信号的控制下,将所述第三复位电压端提供的第三复位电压写入所述发光元件的第一极;
所述发光元件的第二极与第二电压端电连接。
7.如权利要求6所述的像素电路,其特征在于,所述补偿控制电路包括第四晶体管,所述数据写入电路包括第五晶体管;
所述第四晶体管的控制极与所述第二扫描端电连接,所述第四晶体管的第一极与所述连接节点电连接,所述第四晶体管的第二极与所述驱动电路的第一端电连接;
所述第五晶体管的控制极与所述第二扫描端电连接,所述第五晶体管的第一极与所述数据线电连接,所述第五晶体管的第二极与所述驱动电路的第二端电连接;
所述储能电路包括第一电容,所述第一发光控制电路包括第六晶体管、所述第二发光控制电路包括第七晶体管,所述第三复位电路包括第八晶体管;
所述第一电容的第一端与所述驱动电路的控制端电连接,所述第一电容的第二端与第一电压端电连接;
所述第六晶体管的控制极与所述发光控制端电连接,所述第六晶体管的第一极与所述第一电压端电连接,所述第六晶体管的第二极与所述驱动电路的第二端电连接;
所述第七晶体管的控制极与所述发光控制端电连接,所述第七晶体管的第一极与所述驱动电路的第一端电连接,所述第七晶体管的第二极与所述发光元件的第一极电连接;
所述第八晶体管的控制极与所述第一复位控制端电连接,所述第八晶体管的第一极与所述第三复位电压端电连接,所述第八晶体管的第二极与所述发光元件的第一极电连接。
8.一种像素驱动方法,应用于如权利要求1至7中任一权利要求所述的像素电路,其特征在于,刷新帧包括第一时间段和第二时间段;所述像素驱动方法包括:
在第一时间段,第一复位电路将第一复位电压端提供的第一复位电压提供至驱动电路的第一端;
在第二时间段,复位子电路在第二复位控制信号的控制下,将第二复位电压端提供的第二复位电压提供至连接节点,控制子电路在第一扫描信号的控制下,控制所述连接节点与所述驱动电路的控制端之间连通,以将所述第二复位电压提供至所述驱动电路的控制端;
所述第一时间段和所述第二时间段之间不交叠或部分交叠。
9.如权利要求8所述的像素驱动方法,其特征在于,所述第一复位电路还与第一复位控制端电连接;刷新帧包括先后设置的第一复位阶段和第二复位阶段,所述像素驱动方法包括:
在第一复位阶段,第一复位电路在第一复位控制端提供的第一复位控制信号的控制下,将第一复位电压提供至驱动电路的第一端;
所述第一时间段为所述第一复位阶段,所述第二时间段为所述第二复位阶段。
10.如权利要求8或9所述的像素驱动方法,其特征在于,在所述刷新帧中,所述第一复位电路将所述第一复位电压提供至所述驱动电路的第一端的次数,大于第二复位电路将所述第二复位电压提供至所述驱动电路的控制端的次数。
11.如权利要求9所述的像素驱动方法,其特征在于,所述像素电路还包括补偿控制电路、数据写入电路和储能电路;所述刷新帧还包括设置于所述第二复位阶段之后的充电阶段;所述像素驱动方法还包括:
在第一复位阶段,所述补偿控制电路在第二扫描端提供的第二扫描信号的控制下,控制所述连接节点与所述驱动电路的第一端之间连通,控制子电路在第一扫描端提供的第一扫描信号的控制下,控制所述连接节点与所述驱动电路的控制端之间连通,以将所述第一复位电压写入所述驱动电路的控制端;
在充电阶段,数据线提供数据电压,数据写入电路在第二扫描信号的控制下,将所述数据电压写入所述驱动电路的第二端,补偿控制电路在所述第二扫描信号的控制下,控制所述连接节点与所述驱动电路的第一端之间连通,控制子电路在第一扫描信号的控制下,控制所述连接节点与所述驱动电路的控制端之间连通;
在充电阶段开始时,所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,以通过所述数据电压为所述储能电路充电,改变所述驱动电路的控制端的电位,直至所述驱动电路控制所述驱动电路的第一端与所述驱动电路的第二端之间断开。
12.如权利要求11所述的像素驱动方法,其特征在于,所述刷新帧还包括设置于所述充电阶段之后的第三复位阶段;所述像素驱动方法包括:
在第三复位阶段,第一复位电路在第一复位控制信号的控制下,将第一复位电压提供至驱动电路的第一端,所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,以将所述第一复位电压提供至所述驱动电路的第二端。
13.如权利要求12所述的像素驱动方法,其特征在于,所述刷新帧还包括设置于所述第三复位阶段之后的刷新发光阶段;所述刷新发光阶段包括至少一个相互独立的刷新发光时间段;所述像素电路还包括发光元件、第一发光控制电路、第二发光控制电路和第三复位电路;所述像素驱动方法包括:
在第一复位阶段和第三复位阶段,第三复位电路在第一复位控制信号的控制下,将第三复位电压端提供的第三复位电压写入所述发光元件的第一极;
在刷新发光时间段,所述第一发光控制电路在发光控制端提供的发光控制信号的控制下,控制第一电压端与驱动电路的第二端之间连通;所述第二发光控制电路在所述发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间连通;所述驱动电路驱动发光元件发光。
14.如权利要求13所述的像素驱动方法,其特征在于,保持帧包括先后设置的第四复位阶段和保持发光阶段;所述保持发光阶段包括至少一个相互独立的保持发光时间段;所述像素驱动方法包括:
在第四复位阶段,第一复位电路在第一复位控制信号的控制下,将第一复位电压提供至驱动电路的第一端,所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,以将所述第一复位电压提供至所述驱动电路的第二端,第三复位电路在第一复位控制信号的控制下,将第三复位电压端提供的第三复位电压写入所述发光元件的第一极;
在保持发光时间段,所述第一发光控制电路在发光控制端提供的发光控制信号的控制下,控制第一电压端与驱动电路的第二端之间连通;所述第二发光控制电路在所述发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间连通;所述驱动电路驱动发光元件发光。
15.一种显示装置,其特征在于,包括如权利要求1至7中任一权利要求所述的像素电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211190607.1A CN115482780A (zh) | 2022-09-28 | 2022-09-28 | 像素电路、像素驱动方法和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211190607.1A CN115482780A (zh) | 2022-09-28 | 2022-09-28 | 像素电路、像素驱动方法和显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115482780A true CN115482780A (zh) | 2022-12-16 |
Family
ID=84393359
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211190607.1A Pending CN115482780A (zh) | 2022-09-28 | 2022-09-28 | 像素电路、像素驱动方法和显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115482780A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024130491A1 (zh) * | 2022-12-19 | 2024-06-27 | 京东方科技集团股份有限公司 | 驱动电路、驱动方法、驱动模组和显示装置 |
WO2024152283A1 (zh) * | 2023-01-19 | 2024-07-25 | 京东方科技集团股份有限公司 | 像素电路、像素驱动方法和显示装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109599062A (zh) * | 2017-09-30 | 2019-04-09 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
CN113763888A (zh) * | 2021-09-13 | 2021-12-07 | 厦门天马显示科技有限公司 | 显示面板及显示装置 |
CN114038418A (zh) * | 2021-11-29 | 2022-02-11 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
CN114627807A (zh) * | 2021-07-30 | 2022-06-14 | 京东方科技集团股份有限公司 | 像素电路、驱动方法和显示装置 |
CN115023756A (zh) * | 2021-07-30 | 2022-09-06 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板 |
-
2022
- 2022-09-28 CN CN202211190607.1A patent/CN115482780A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109599062A (zh) * | 2017-09-30 | 2019-04-09 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
CN114627807A (zh) * | 2021-07-30 | 2022-06-14 | 京东方科技集团股份有限公司 | 像素电路、驱动方法和显示装置 |
CN115023756A (zh) * | 2021-07-30 | 2022-09-06 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板 |
CN113763888A (zh) * | 2021-09-13 | 2021-12-07 | 厦门天马显示科技有限公司 | 显示面板及显示装置 |
CN114038418A (zh) * | 2021-11-29 | 2022-02-11 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024130491A1 (zh) * | 2022-12-19 | 2024-06-27 | 京东方科技集团股份有限公司 | 驱动电路、驱动方法、驱动模组和显示装置 |
WO2024152283A1 (zh) * | 2023-01-19 | 2024-07-25 | 京东方科技集团股份有限公司 | 像素电路、像素驱动方法和显示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11195463B2 (en) | Pixel driving circuit, pixel driving method, display panel and display device | |
US11094260B2 (en) | Pixel circuit, display panel, display device, and driving method | |
US12131685B2 (en) | Resetting control signal generation circuitry, method and module, and display device | |
CN115691425A (zh) | 像素电路及其驱动方法、显示面板 | |
JP6360906B2 (ja) | 有機発光ダイオードの駆動回路 | |
CN103778889B (zh) | 有机发光二极管电路及其驱动方法 | |
CN108877669A (zh) | 一种像素电路、驱动方法及显示装置 | |
CN113299230A (zh) | 像素驱动电路、像素驱动电路的驱动方法和显示面板 | |
CN111341267B (zh) | 像素电路及其驱动方法 | |
CN111354308A (zh) | 一种像素驱动电路、有机发光显示面板及显示装置 | |
CN109448639B (zh) | 一种像素驱动电路及其驱动方法、显示装置 | |
US11361708B2 (en) | Pixel circuit, pixel driving method and display device | |
CN107146577A (zh) | 一种像素电路、其驱动方法、显示面板及显示装置 | |
WO2022226727A1 (zh) | 像素电路、像素驱动方法和显示装置 | |
CN115482780A (zh) | 像素电路、像素驱动方法和显示装置 | |
CN108877679A (zh) | 像素电路、显示装置和像素驱动方法 | |
CN113140182B (zh) | 像素电路、显示基板、显示面板和像素驱动方法 | |
CN113870793A (zh) | 像素电路及其驱动方法、显示基板和显示装置 | |
CN109256088B (zh) | 像素电路、显示面板、显示装置和像素驱动方法 | |
US12223895B2 (en) | Pixel circuitry, pixel driving method and display device | |
CN116168647A (zh) | 像素电路及其驱动方法、显示面板 | |
CN115762410A (zh) | 像素电路、驱动方法和显示装置 | |
CN113823226A (zh) | 像素电路及其驱动方法、显示基板和显示装置 | |
CN116547738A (zh) | 像素电路、驱动方法和显示装置 | |
CN110675814B (zh) | 一种oled像素补偿电路及像素电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |