[go: up one dir, main page]

CN115171611A - 像素电路、其驱动方法、显示面板及显示装置 - Google Patents

像素电路、其驱动方法、显示面板及显示装置 Download PDF

Info

Publication number
CN115171611A
CN115171611A CN202210908138.6A CN202210908138A CN115171611A CN 115171611 A CN115171611 A CN 115171611A CN 202210908138 A CN202210908138 A CN 202210908138A CN 115171611 A CN115171611 A CN 115171611A
Authority
CN
China
Prior art keywords
module
transistor
electrically connected
driving
light
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210908138.6A
Other languages
English (en)
Inventor
李奎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Wuhan Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Tianma Microelectronics Co Ltd filed Critical Wuhan Tianma Microelectronics Co Ltd
Priority to CN202210908138.6A priority Critical patent/CN115171611A/zh
Publication of CN115171611A publication Critical patent/CN115171611A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明实施例公开了一种像素电路、其驱动方法、显示面板及显示装置。像素电路包括驱动模块、第一初始化模块、数据写入模块和阈值补偿模块,驱动模块的控制端与第一节点电连接,第一端与第一电源电压端电连接,第二端与发光元件的第一电极电连接;第一初始化模块的控制端与第一扫描信号端电连接;数据写入模块的控制端与第二扫描信号端电连接;阈值补偿模块包括第一晶体管和第二晶体管,第一晶体管的控制端与第二扫描信号端电连接,第二晶体管的控制端与第三扫描信号端电连接。本发明实施例可以避免由于光照引起的晶体管特性偏移对像素电路的影响,避免显示面板出现显示不均,提高显示效果。

Description

像素电路、其驱动方法、显示面板及显示装置
技术领域
本发明实施例涉及显示技术,尤其涉及一种像素电路、其驱动方法、显示面板及显示装置。
背景技术
有机发光显示器(Organic Light Emitting Diode,OLED)是当今平板显示器研究领域的热点之一,与液晶显示器相比,OLED具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点,目前,在手机、PDA、数码相机等平板显示领域,OLED已经开始取代传统的液晶显示屏(Liquid Crystal Display,LCD)。
现有的OLED显示器产品会设置屏下指纹识别功能,为了实现屏下指纹识别功能,指纹识别区会设置多个成像小孔,由于成像小孔具有透光性,使用一段时间后会导致像素电路中的晶体管特性偏移,影响显示效果。
发明内容
本发明实施例提供一种像素电路、其驱动方法、显示面板及显示装置,该像素电路可以避免由于光照引起的晶体管特性偏移对像素电路的影响,避免显示面板出现显示不均,提高显示效果。
第一方面,本发明实施例提供了一种像素电路,包括:
驱动模块,所述驱动模块的控制端与第一节点电连接,所述驱动模块的第一端与第一电源电压端电连接,所述驱动模块的第二端与发光元件的第一电极电连接;
第一初始化模块,所述第一初始化模块的控制端与第一扫描信号端电连接,所述第一初始化模块的第一端与第一参考信号端电连接,所述第一初始化模块的第二端与所述第一节点电连接;
数据写入模块,所述数据写入模块的控制端与第二扫描信号端电连接,所述数据写入模块的第一端与数据信号端电连接,所述数据写入模块的第二端与所述驱动模块的第一端电连接;
阈值补偿模块,所述阈值补偿模块包括第一晶体管和第二晶体管,所述第一晶体管的控制端与所述第二扫描信号端电连接,所述第一晶体管的第一端与所述驱动模块的第二端连接,所述第一晶体管的第二端与所述第二晶体管的第一端连接,所述第二晶体管的控制端与第三扫描信号端电连接,所述第二晶体管的第二端与所述第一节点电连接。
第二方面,本发明实施例还提供一种像素电路的驱动方法,用于驱动上述的像素电路,所述驱动方法包括:
在初始化阶段,控制第一初始化模块导通,控制数据写入模块、阈值补偿模块以及驱动模块关断,所述第一初始化模块对第一节点的电位进行初始化;
在数据写入阶段,控制所述数据写入模块、所述阈值补偿模块以及所述驱动模块导通,控制所述第一初始化模块关断,所述数据写入模块将数据信号写入所述第一节点;
在发光阶段,控制所述驱动模块导通,控制所述数据写入模块、所述第一初始化模块以及所述阈值补偿模块关断,所述驱动模块向发光元件提供驱动电流,所述发光元件响应所述驱动电流发光。
第三方面,本发明实施例还提供一种显示面板,包括上述的像素电路。
第四方面,本发明实施例还提供一种显示装置,包括上述的显示面板。
本发明实施例提供的像素电路,包括驱动模块、第一初始化模块、数据写入模块和阈值补偿模块;其中驱动模块的控制端与第一节点电连接,驱动模块的第一端与第一电源电压端电连接,驱动模块的第二端与发光元件的第一电极电连接;第一初始化模块的控制端与第一扫描信号端电连接,第一初始化模块的第一端与第一参考信号端电连接,第一初始化模块的第二端与第一节点电连接;数据写入模块的控制端与第二扫描信号端电连接,数据写入模块的第一端与数据信号端电连接,数据写入模块的第二端与驱动模块的第一端电连接;阈值补偿模块包括第一晶体管和第二晶体管,第一晶体管的控制端与第二扫描信号端电连接,第一晶体管的第一端与驱动模块的第二端连接,第一晶体管的第二端与第二晶体管的第一端连接,第二晶体管的控制端与第三扫描信号端电连接,第二晶体管的第二端与所述第一节点电连接。通过设置阈值补偿模块包括第一晶体管和第二晶体管,第一晶体管由第二扫描信号端输出的控制信号控制导通与关断,第二晶体管由第三扫描信号端输出的控制信号控制导通与关断,避免由于光照引起的晶体管特性偏移对像素电路的影响,避免显示面板出现显示不均,提高显示效果。
附图说明
图1为现有技术中一种像素电路的结构示意图。;
图2为与图1对应的控制信号的驱动时序示意图;
图3为本发明实施例提供的一种像素电路的结构示意图;
图4为本发明实施例提供的另一种像素电路的结构示意图;
图5为本发明实施例提供的一种像素电路的具体电路结构示意图;
图6为本发明实施例提供的另一种像素电路的具体结构示意图;
图7为本发明实施例提供的一种像素电路的驱动方法的流程示意图;
图8为本发明实施例提供的一种像素电路的控制信号的驱动时序示意图;
图9为本发明实施例提供的一种像素电路在初始化阶段的结构示意图;
图10为本发明实施例提供的一种像素电路在数据写入阶段的第一子阶段的结构示意图;
图11为本发明实施例提供的一种像素电路在数据写入阶段的第二子阶段的结构示意图;
图12为本发明实施例提供的一种像素电路在发光阶段的结构示意图;
图13为本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
在本发明实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本发明。需要注意的是,本发明实施例所描述的“上”、“下”、“左”、“右”等方位词是以附图所示的角度来进行描述的,不应理解为对本发明实施例的限定。此外在上下文中,还需要理解的是,当提到一个元件被形成在另一个元件“上”或“下”时,其不仅能够直接形成在另一个元件“上”或者“下”,也可以通过中间元件间接形成在另一元件“上”或者“下”。术语“第一”、“第二”等仅用于描述目的,并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
图1为现有技术中一种像素电路的结构示意图。参考图1,该像素电路包括七个晶体管M1′~M7′和一个电容Cst′,为了减小N1节点的漏电流,M4′和M5′均采用双栅晶体管。图1所示的像素电路中,M1′和M6′的栅极与使能信号端Emit连接,M5′和M7′的栅极和扫描信号端S1连接,M2′和M4′的栅极与扫描信号端S2连接。图2为与图1对应的控制信号的驱动时序示意图,像素电路的工作过程包括初始化阶段T1、数据写入和阈值补偿阶段T2以及发光阶段T3。对于设置屏下指纹功能的显示面板,指纹识别区域会设置多个成像小孔以使成像光线透过,由于光照会导致晶体管的特性漂移,扫描信号端S2控制晶体管M4′关闭时会耦合N4节点,使M4′-2的源漏电压增加,漏流增加,导致N1节点电压拉低,出现指纹识别区域在高灰阶显示偏暗的现象,影响显示效果。
为了解决上述问题,图3为本发明实施例提供的一种像素电路的结构示意图。参考图3,该像素电路包括:驱动模块10,驱动模块10的控制端与第一节点N1电连接,驱动模块10的第一端N2与第一电源电压端PVDD电连接,驱动模块10的第二端N3与发光元件(例如可以为LED)的第一电极电连接;第一初始化模块20,第一初始化模块20的控制端与第一扫描信号端S1电连接,第一初始化模块20的第一端与第一参考信号端Vref1电连接,第一初始化模块20的第二端与第一节点N1电连接;数据写入模块30,数据写入模块30的控制端与第二扫描信号端S2电连接,数据写入模块30的第一端与数据信号端Data电连接,数据写入模块30的第二端与驱动模块10的第一端电连接;阈值补偿模块40,阈值补偿模块40包括第一晶体管41(M4-1)和第二晶体管42(M4-2),第一晶体管41的控制端与第二扫描信号端S2电连接,第一晶体管41的第一端与驱动模块10的第二端连接,第一晶体管41的第二端与第二晶体管42的第一端连接,第二晶体管42的控制端与第三扫描信号端S3电连接,第二晶体管42的第二端与第一节点N1电连接。
其中,驱动模块10用于根据数据信号驱动发光元件LED发光,驱动模块10可以包括N型晶体管或P型晶体管形成的驱动晶体管。具体实施时,驱动模块10的第一端与第一电源电压端PVDD电连接可以是直接电连接,也可以通过在中间设置其他元件间接电连接,也可以是耦合连接。第一初始化模块20用于在第一扫描信号端S1的控制下,将第一参考信号端Vref1的电压写入第一节点N1,实现第一节点N1的初始化。数据写入模块30用于在对应的第二扫描信号端S2的控制下,向第一节点N1写入数据信号,数据信号用于控制驱动模块10输出的驱动电流的大小,以控制发光元件的亮度。数据写入模块30可以包括P型晶体管或N型晶体管。阈值补偿模块40用于实现驱动模块10中驱动晶体管栅极的阈值补偿,具体实施时,在数据写入模块30将数据信号写入第一节点N1时,第二扫描信号端S2输出的控制信号控制第一晶体管41导通,第三扫描信号端S3输出的控制信号控制第二晶体管42导通,数据信号端Data提供的数据电压VData通过驱动模块10和阈值补偿模块40写入第一节点N1,其中第二节点电压N2的为VData,第一节点N1的电压为VData-Vth,其中Vth为驱动模块10中驱动晶体管的阈值电压,通过在第一节点N1预存与Vth相关的电压,发光元件电流公式中与Vth有关的量可以消除,从而流过发光元件的电流与Vth无关,实现阈值补偿。在实现阈值补偿之后,可以先控制第一晶体管41关断,再控制第二晶体管42关断,从而减小N4节点的耦合作用,避免显示不均。
本发明实施例提供的像素电路,通过设置阈值补偿模块包括第一晶体管和第二晶体管,第一晶体管由第二扫描信号端输出的控制信号控制导通与关断,第二晶体管由第三扫描信号端输出的控制信号控制导通与关断,避免由于光照引起的晶体管特性偏移对像素电路的影响,避免显示面板出现显示不均,提高显示效果。
图4为本发明实施例提供的另一种像素电路的结构示意图。参考图4,可选的,该像素电路还包括:存储模块50,存储模块50的第一端与第一电源电压端PVDD电连接,存储模块50的第二端与第一节点N1电连接;第二初始化模块60,第二初始化模块60的控制端与第一扫描信号端S1电连接,第二初始化模块60的第一端与第二参考信号端Vref2电连接,第二初始化模块60的第二端与发光元件LED的第一电极电连接;第一发光控制模块70,第一发光控制模块70的控制端与使能信号端Emit电连接,第一发光控制模块70的第一端与第一电源电压端PVDD电连接,第一发光控制模块70的第二端与驱动模块10的第一端电连接;和/或,第二发光控制模块80,第二发光控制模块80的控制端与使能信号端Emit电连接,第二发光控制模块80的第一端与驱动模块10的第二端电连接,第二发光控制模块80的第二端与发光元件LED的第一电极电连接,发光元件LED的第二电极与第二电源电压端PVEE电连接。
其中,存储模块50用于维持发光元件LED在发光阶段时第一节点N1的电位。第二初始化模块60用于在发光元件LED发光之前对发光元件LED的第一电极(例如可以为阳极)进行复位,避免发光亮度受到上一次发光时的影响。第一发光控制模块70和/或第二发光控制模块80用于在发光阶段导通,使驱动电流流过发光元件LED发光。本实施例中,发光元件LED的第一电极为阳极,第二电极为阴极,第一电源电压端PVDD提供阳极电压,第二电源电压端PVEE提供阴极电压。
图5为本发明实施例提供的一种像素电路的具体电路结构示意图。参考图5,可选的,驱动模块10包括驱动晶体管M3,数据写入模块20包括第三晶体管M2,第一发光控制模块70包括第四晶体管M1,第二发光控制模块80包括第五晶体管M6,第一初始化模块20包括第六晶体管M5,第二初始化模块60包括第七晶体管M7,存储模块50包括第一电容Cst。第四晶体管M1的控制端与使能信号端Emit电连接,第四晶体管M1的第一端与第一电源电压端PVDD电连接,第四晶体管M1的第二端与驱动晶体管M3的第一端电连接;驱动晶体管M3的控制端与第一节点N1电连接,驱动晶体管M3的第二端与第五晶体管M6的第一端电连接;第三晶体管M2的控制端与第二扫描信号端S2电连接,第三晶体管M2的第一端与数据信号端Data电连接,第三晶体管M2的第二端与驱动晶体管M3的第一端电连接;第五晶体管M6的控制端与使能信号端Emit电连接,第五晶体管M6的第二端与发光元件LED的第一电极电连接;第七晶体管M7的控制端与第一扫描信号端S1电连接,第七晶体管M7的第一端与第二参考信号端Vref2电连接,第七晶体管M7的第二端与发光元件LED的第一电极电连接;第一电容Cst的第一端与第一节点N1电连接,第一电容Cst的第二端与第一电源电压端PVDD电连接。
在图5所示的实施例中,第一晶体管M4-1至第七晶体管M7以及驱动晶体管M3均为P型晶体管,在其他实施例中,也可以设置所有晶体管均为N型晶体管,具体实施时可以根据实际情况设计。在另一实施例中,像素电路中可以同时包括P型晶体管和N型晶体管,当像素电路中包括两种晶体管时,其扫描信号端需要根据实际需要调整。
图6为本发明实施例提供的另一种像素电路的具体结构示意图。参考图6,可选的,第一参考信号端Vref1复用为第二参考信号端Vref2。通过设置第一参考信号端Vref1和第二参考信号端Vref2复用,可以减少走线数量,简化像素电路结构。
继续参考图5或图6,可选的,第六晶体管M5为双栅晶体管。通过设置第六晶体管M5为双栅晶体管,可以提升晶体管的开关性能,降低N1节点的漏流,提升像素电路的性能。
图7为本发明实施例提供的一种像素电路的驱动方法的流程示意图,该驱动方法用于驱动上述实施例提供的任意一种像素电路,参考图7,该驱动方法包括:
步骤S110、在初始化阶段,控制第一初始化模块导通,控制数据写入模块、阈值补偿模块以及驱动模块关断,第一初始化模块对第一节点的电位进行初始化。
其中,初始化阶段为像素电路控制的第一个阶段,用来对第一节点的电位进行初始化,第一参考信号端Vref1提供的参考电压通过第一初始化模块写入第一节点,例如驱动模块中的驱动晶体管为P型晶体管时,参考电压为一个低电平信号,具体低电平信号的电压可以根据实际情况选择。
步骤S120、在数据写入阶段,控制数据写入模块、阈值补偿模块以及驱动模块导通,控制第一初始化模块关断,数据写入模块将数据信号写入第一节点。
其中,数据写入阶段为像素电路控制的第二个阶段,用来将数据信号写入第一节点,数据信号的电压值不同,在后续发光阶段驱动模块中的驱动模块导通程度不同,以此控制驱动电流的大小,从而控制发光元件实现不同亮度的显示。
步骤S130、在发光阶段,控制驱动模块导通,控制数据写入模块、第一初始化模块以及阈值补偿模块关断,驱动模块向发光元件提供驱动电流,发光元件响应驱动电流发光。
其中,发光阶段为像素电路控制的第三个阶段,根据前一阶段输入不同的数据电压,可以实现发光元件不同亮度的显示。对于整个显示面板,所有像素电路逐行扫描,实现画面显示。
可选的,数据写入阶段包括第一子阶段和第二子阶段;在第一子阶段,第二扫描信号端的输出信号控制数据写入模块和第一晶体管导通,第三扫描信号端的输出信号控制第二晶体管导通,数据写入模块将数据信号写入第一节点;在第二子阶段,第二扫描信号端的输出信号控制数据写入模块和第一晶体管关断,第三扫描信号端的输出信号控制第二晶体管导通。
可选的,像素电路包括驱动模块、第一初始化模块、数据写入模块、阈值补偿模块、第二初始化模块、第一发光控制模块、第二发光控制模块和存储模块,阈值补偿模块包括第一晶体管和第二晶体管,驱动模块包括驱动晶体管,数据写入模块包括第三晶体管,第一发光控制模块包括第四晶体管,第二发光控制模块包括第五晶体管,第一初始化模块包括第六晶体管,第二初始化模块包括第七晶体管,存储模块包括第一电容。图8为本发明实施例提供的一种像素电路的控制信号的驱动时序示意图,图9为本发明实施例提供的一种像素电路在初始化阶段的结构示意图,图10为本发明实施例提供的一种像素电路在数据写入阶段的第一子阶段的结构示意图,图11为本发明实施例提供的一种像素电路在数据写入阶段的第二子阶段的结构示意图,图12为本发明实施例提供的一种像素电路在发光阶段的结构示意图。
参考图8和图9,在初始化阶段T1,第一扫描信号端S1输出的控制信号控制第六晶体管M5和第七晶体管M7导通,即第一初始化模块和第二初始化模块导通,第一参考信号端Vref1的电压信号通过第六晶体管M5传输至第一节点N1进行第一节点N1的初始化,第二参考信号端Vref2的电压信号通过第七晶体管M7传输至发光元件LED的第一电极进行第一电极的初始化,使能信号端Emit输出的控制信号控制第四晶体管M1和第五晶体管M6关断,以使第一发光控制模块和第二发光控制模块关断。
可以理解的是,本实施例中示意性示出晶体管均为P型晶体管,对于P型晶体管,栅极电压为低电平时导通,高电平时关断。在初始化阶段T1,第一扫描信号端S1输出低电平,低电平控制第六晶体管M5和第七晶体管M7导通,使能信号端Emit输出高电平,高电平控制第四晶体管M1和第五晶体管M6关断,第一参考信号端Vref1提供的参考电压(低电平)经过第六晶体管M5输入第一节点N1,实现第一节点N1的初始化。在此阶段,第二扫描信号端S2和第三扫描信号端S3均输出高电平,第三晶体管M2、第一晶体管M4-1和第二晶体管M4-2均关断。
参考图8和图10,在数据写入阶段T2的第一子阶段T21,第二扫描信号端S2输出的控制信号控制第三晶体管M2和第一晶体管M4-1导通,第一扫描信号端S1输出的控制信号控制第六晶体管M5关断,以使第一初始化模块关断。
在第一子阶段T21,第一扫描信号端S1输出高电平,第二扫描信号端S2和第三扫描信号端S3输出低电平,使能信号端Emit输出高电平,第三晶体管M2和第一晶体管M4-1在第二扫描信号端S2提供的低电平的控制下导通,第二晶体管M4-2在第三扫描信号端S3提供的低电平的控制下导通,由于初始化阶段T1时第一节点N1写入了低电平,此时驱动晶体管M3也处于导通状态,数据信号端Data提供的数据电压经过第三晶体管M2、驱动晶体管M3、第一晶体管M4-1和第二晶体管M4-2后写入第一节点N1,同时实现驱动晶体管M3栅极的阈值补偿。在此阶段,第四晶体管M1和第五晶体管M6在使能信号端Emit提供的高电平的控制下关断,第五晶体管M5和第七晶体管M7在第一扫描信号端S1提供的高电平的控制下关断,因此第一初始化模块和第二初始化模块均处于关断状态。
参考图8和图11,在数据写入阶段T2的第二子阶段T22,第二扫描信号端S2的输出信号控制第三晶体管M2和第一晶体管M4-1关断,第三扫描信号端S3的输出信号控制第二晶体管M4-1导通。
在第二子阶段T22,第一扫描信号端S1和第二扫描信号端S2输出高电平,第三扫描信号端S3输出低电平,使能信号端Emit输出高电平,在此阶段,第三晶体管M2和第一晶体管M4-1由导通切换为关断,而第二晶体管M4-2继续处于导通状态,N1和N4几乎同电位,避免了N4节点的耦合,此阶段其他晶体管的状态与第一子阶段T21的状态相同。
参考图8和图12,在发光阶段T3,使能信号端Emit输出的控制信号控制第四晶体管M1和第五晶体管M6导通,第一节点N1控制驱动晶体管M3导通,驱动晶体管M3向发光元件LED提供驱动电流,发光元件相应驱动电流发光。
其中,在发光阶段T3,第一扫描信号端S1、第二扫描信号端S2和第三扫描信号端S3输出高电平,使能信号端Emit输出低电平,第四晶体管M1和第五晶体管M6在使能信号端Emit提供的低电平的控制下导通,第一电源电压端PVDD提供的电流依次经过第四晶体管M1、驱动晶体管M3和第五晶体管M6后流入发光元件LED,实现发光元件的显示。在此阶段,第一晶体管M4-1、第二晶体管M4-2、第三晶体管M2、第六晶体管M5和第七晶体管M7均在对应扫描信号端提供的高电平的控制下关断。
综上,本发明实施例的技术方案,通过设置阈值补偿模块包括第一晶体管和第二晶体管,第一晶体管由第二扫描信号端输出的控制信号控制导通与关断,第二晶体管由第三扫描信号端输出的控制信号控制导通与关断,避免由于光照引起的晶体管特性偏移对像素电路的影响,避免显示面板出现显示不均,提高显示效果。
本发明实施例还提供一种显示面板,包括上述实施例提供的任意一种像素电路。该像素电路可以设置在显示面板的屏下指纹识别区域。
图13为本发明实施例提供的一种显示装置的结构示意图。参考图13,该显示装置1包括本发明实施例提供的任意一种显示面板2。该显示装置1具体可以为手机、电脑以及智能可穿戴设备等。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (14)

1.一种像素电路,其特征在于,包括:
驱动模块,所述驱动模块的控制端与第一节点电连接,所述驱动模块的第一端与第一电源电压端电连接,所述驱动模块的第二端与发光元件的第一电极电连接;
第一初始化模块,所述第一初始化模块的控制端与第一扫描信号端电连接,所述第一初始化模块的第一端与第一参考信号端电连接,所述第一初始化模块的第二端与所述第一节点电连接;
数据写入模块,所述数据写入模块的控制端与第二扫描信号端电连接,所述数据写入模块的第一端与数据信号端电连接,所述数据写入模块的第二端与所述驱动模块的第一端电连接;
阈值补偿模块,所述阈值补偿模块包括第一晶体管和第二晶体管,所述第一晶体管的控制端与所述第二扫描信号端电连接,所述第一晶体管的第一端与所述驱动模块的第二端连接,所述第一晶体管的第二端与所述第二晶体管的第一端连接,所述第二晶体管的控制端与第三扫描信号端电连接,所述第二晶体管的第二端与所述第一节点电连接。
2.根据权利要求1所述的像素电路,其特征在于,还包括:
存储模块,所述存储模块的第一端与所述第一电源电压端电连接,所述存储模块的第二端与所述第一节点电连接;
第二初始化模块,所述第二初始化模块的控制端与所述第一扫描信号端电连接,所述第二初始化模块的第一端与第二参考信号端电连接,所述第二初始化模块的第二端与所述发光元件的第一电极电连接;
第一发光控制模块,所述第一发光控制模块的控制端与使能信号端电连接,所述第一发光控制模块的第一端与所述第一电源电压端电连接,所述第一发光控制模块的第二端与所述驱动模块的第一端电连接;和/或,
第二发光控制模块,所述第二发光控制模块的控制端与所述使能信号端电连接,所述第二发光控制模块的第一端与所述驱动模块的第二端电连接,所述第二发光控制模块的第二端与所述发光元件的第一电极电连接,所述发光元件的第二电极与第二电源电压端电连接。
3.根据权利要求2所述的像素电路,其特征在于,所述驱动模块包括驱动晶体管,所述数据写入模块包括第三晶体管,所述第一发光控制模块包括第四晶体管,所述第二发光控制模块包括第五晶体管,所述第一初始化模块包括第六晶体管,所述第二初始化模块包括第七晶体管,所述存储模块包括第一电容;
所述第四晶体管的控制端与所述使能信号端电连接,所述第四晶体管的第一端与所述第一电源电压端电连接,所述第四晶体管的第二端与所述驱动晶体管的第一端电连接;
所述驱动晶体管的控制端与所述第一节点电连接,所述驱动晶体管的第二端与所述第五晶体管的第一端电连接;
所述第三晶体管的控制端与所述第二扫描信号端电连接,所述第三晶体管的第一端与所述数据信号端电连接,所述第三晶体管的第二端与所述驱动晶体管的第一端电连接;
所述第五晶体管的控制端与所述使能信号端电连接,所述第五晶体管的第二端与所述发光元件的第一电极电连接;
所述第七晶体管的控制端与所述第一扫描信号端电连接,所述第七晶体管的第一端与所述第二参考信号端电连接,所述第七晶体管的第二端与所述发光元件的第一电极电连接;
所述第一电容的第一端与所述第一节点电连接,所述第一电容的第二端与所述第一电源电压端电连接。
4.根据权利要求3所述的像素电路,其特征在于,所述第六晶体管为双栅晶体管。
5.根据权利要求3所述的像素电路,其特征在于,所述第一晶体管至所述第七晶体管以及所述驱动晶体管均为P型晶体管或均为N型晶体管。
6.根据权利要求2所述的像素电路,其特征在于,所述第一参考信号端复用为所述第二参考信号端。
7.一种像素电路的驱动方法,其特征在于,用于驱动权利要求1~6任一所述的像素电路,所述驱动方法包括:
在初始化阶段,控制第一初始化模块导通,控制数据写入模块、阈值补偿模块以及驱动模块关断,所述第一初始化模块对第一节点的电位进行初始化;
在数据写入阶段,控制所述数据写入模块、所述阈值补偿模块以及所述驱动模块导通,控制所述第一初始化模块关断,所述数据写入模块将数据信号写入所述第一节点;
在发光阶段,控制所述驱动模块导通,控制所述数据写入模块、所述第一初始化模块以及所述阈值补偿模块关断,所述驱动模块向发光元件提供驱动电流,所述发光元件响应所述驱动电流发光。
8.根据权利要求7所述的驱动方法,其特征在于,所述数据写入阶段包括第一子阶段和第二子阶段;
在所述第一子阶段,第二扫描信号端的输出信号控制所述数据写入模块和第一晶体管导通,所述第三扫描信号端的输出信号控制第二晶体管导通,所述数据写入模块将数据信号写入所述第一节点;
在所述第二子阶段,所述第二扫描信号端的输出信号控制所述数据写入模块和所述第一晶体管关断,所述第三扫描信号端的输出信号控制第二晶体管导通。
9.根据权利要求8所述的驱动方法,其特征在于,所述驱动模块包括驱动晶体管,所述驱动方法还包括:
在所述第一子阶段,控制所述数据写入模块、所述驱动模块以及所述阈值补偿模块导通,控制所述第一初始化模块关断,所述数据写入模块将数据信号写入所述第一节点,并对所述驱动晶体管进行阈值补偿。
10.根据权利要求7所述的驱动方法,其特征在于,所述像素电路还包括第二初始化模块、第一发光控制模块和第二发光控制模块,所述驱动方法还包括:
在所述初始化阶段,控制所述第二初始化模块导通,所述第二初始化模块对所述发光元件的第一电极的电位进行初始化;
在所述发光阶段,控制所述第一发光控制模块和所述第二发光控制模块导通。
11.根据权利要求10所述的驱动方法,其特征在于,所述第二初始化模块的控制端与第一扫描信号端电连接,所述第一发光控制模块和所述第二发光控制模块的控制端均与使能信号端连接;
所述第一扫描信号端的输出信号控制所述第二初始化模块在所述初始化阶段导通,在所述数据写入阶段和所述发光阶段关断;
所述使能信号端的输出信号控制所述第一发光控制模块和所述第二发光控制模块在所述发光阶段导通,在所述初始化阶段和所述数据写入阶段关断。
12.根据权利要求7所述的驱动方法,其特征在于,所述第一扫描信号端的输出信号控制所述第一初始化模块在所述初始化阶段导通,在所述数据写入阶段和所述发光阶段关断。
13.一种显示面板,其特征在于,包括权利要求1~6任一所述的像素电路。
14.一种显示装置,其特征在于,包括权利要求13所述的显示面板。
CN202210908138.6A 2022-07-29 2022-07-29 像素电路、其驱动方法、显示面板及显示装置 Pending CN115171611A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210908138.6A CN115171611A (zh) 2022-07-29 2022-07-29 像素电路、其驱动方法、显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210908138.6A CN115171611A (zh) 2022-07-29 2022-07-29 像素电路、其驱动方法、显示面板及显示装置

Publications (1)

Publication Number Publication Date
CN115171611A true CN115171611A (zh) 2022-10-11

Family

ID=83476720

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210908138.6A Pending CN115171611A (zh) 2022-07-29 2022-07-29 像素电路、其驱动方法、显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN115171611A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115731866A (zh) * 2022-12-08 2023-03-03 北京欧铼德微电子技术有限公司 Oled像素电路及其驱动方法以及显示面板和显示装置

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107256695A (zh) * 2017-07-31 2017-10-17 上海天马有机发光显示技术有限公司 像素电路、其驱动方法、显示面板及显示装置
CN108510944A (zh) * 2017-02-24 2018-09-07 三星显示有限公司 像素以及具有该像素的有机发光显示装置
CN111613177A (zh) * 2020-06-28 2020-09-01 上海天马有机发光显示技术有限公司 一种像素电路及其驱动方法、显示面板和显示装置
CN112397025A (zh) * 2020-11-24 2021-02-23 合肥维信诺科技有限公司 像素电路及其驱动方法、显示面板
CN112447140A (zh) * 2020-11-30 2021-03-05 武汉天马微电子有限公司 有机发光显示面板和显示装置
CN113035133A (zh) * 2021-03-26 2021-06-25 昆山国显光电有限公司 像素驱动电路、像素驱动电路的驱动方法和显示面板
CN113516951A (zh) * 2021-04-30 2021-10-19 昆山工研院新型平板显示技术中心有限公司 像素驱动电路及其驱动方法、显示装置
US20220051625A1 (en) * 2021-05-17 2022-02-17 Xiamen Tianma Micro-Electronics Co., Ltd. Display panel and display device
CN114170959A (zh) * 2021-11-25 2022-03-11 云谷(固安)科技有限公司 像素驱动电路及显示面板
CN216928002U (zh) * 2021-06-30 2022-07-08 云谷(固安)科技有限公司 像素电路及显示面板

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108510944A (zh) * 2017-02-24 2018-09-07 三星显示有限公司 像素以及具有该像素的有机发光显示装置
CN107256695A (zh) * 2017-07-31 2017-10-17 上海天马有机发光显示技术有限公司 像素电路、其驱动方法、显示面板及显示装置
CN111613177A (zh) * 2020-06-28 2020-09-01 上海天马有机发光显示技术有限公司 一种像素电路及其驱动方法、显示面板和显示装置
CN112397025A (zh) * 2020-11-24 2021-02-23 合肥维信诺科技有限公司 像素电路及其驱动方法、显示面板
CN112447140A (zh) * 2020-11-30 2021-03-05 武汉天马微电子有限公司 有机发光显示面板和显示装置
CN113035133A (zh) * 2021-03-26 2021-06-25 昆山国显光电有限公司 像素驱动电路、像素驱动电路的驱动方法和显示面板
CN113516951A (zh) * 2021-04-30 2021-10-19 昆山工研院新型平板显示技术中心有限公司 像素驱动电路及其驱动方法、显示装置
US20220051625A1 (en) * 2021-05-17 2022-02-17 Xiamen Tianma Micro-Electronics Co., Ltd. Display panel and display device
CN216928002U (zh) * 2021-06-30 2022-07-08 云谷(固安)科技有限公司 像素电路及显示面板
CN114170959A (zh) * 2021-11-25 2022-03-11 云谷(固安)科技有限公司 像素驱动电路及显示面板

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115731866A (zh) * 2022-12-08 2023-03-03 北京欧铼德微电子技术有限公司 Oled像素电路及其驱动方法以及显示面板和显示装置

Similar Documents

Publication Publication Date Title
CN112562593B (zh) 一种显示面板和显示装置
CN107358915B (zh) 一种像素电路、其驱动方法、显示面板及显示装置
CN106910468B (zh) 显示面板、显示装置及像素电路的驱动方法
US10083658B2 (en) Pixel circuits with a compensation module and drive methods thereof, and related devices
CN112908258B (zh) 像素驱动电路、驱动方法、显示面板与显示装置
CN104240639B (zh) 一种像素电路、有机电致发光显示面板及显示装置
CN104575398B (zh) 像素电路及其驱动方法、显示装置
US9875691B2 (en) Pixel circuit, driving method thereof and display device
CN106991968B (zh) 像素补偿电路及补偿方法、显示装置
WO2017031909A1 (zh) 像素电路及其驱动方法、阵列基板、显示面板及显示装置
US11626065B2 (en) Display substrate, driving method thereof and display device
CN111145686B (zh) 一种像素驱动电路、显示面板及驱动方法
CN104751804A (zh) 一种像素电路、其驱动方法及相关装置
CN109979394A (zh) 像素电路及其驱动方法、阵列基板及显示装置
CN104809989A (zh) 一种像素电路、其驱动方法及相关装置
US12027114B2 (en) Pixel driving circuit, method for driving the same and display device
CN104835452A (zh) 一种像素电路、其驱动方法及相关装置
WO2018219066A1 (zh) 像素电路、驱动方法、显示面板及显示装置
CN111354314A (zh) 像素电路、像素电路的驱动方法和显示面板
CN112233619A (zh) 像素驱动电路及其驱动方法、显示面板及显示装置
CN113658554B (zh) 像素驱动电路、像素驱动方法及显示装置
CN214377609U (zh) 像素电路、显示面板及显示装置
CN112289269A (zh) 一种像素电路及其控制方法和显示面板
GB2620507A (en) Pixel circuit and driving method therefor and display panel
CN114220389A (zh) 像素驱动电路及其驱动方法、显示面板及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination