CN114446156B - 拼接显示装置 - Google Patents
拼接显示装置 Download PDFInfo
- Publication number
- CN114446156B CN114446156B CN202110764179.8A CN202110764179A CN114446156B CN 114446156 B CN114446156 B CN 114446156B CN 202110764179 A CN202110764179 A CN 202110764179A CN 114446156 B CN114446156 B CN 114446156B
- Authority
- CN
- China
- Prior art keywords
- panel
- pin
- signal
- coupled
- panels
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09F—DISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
- G09F9/00—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
- G09F9/30—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/02—Composition of display devices
- G09G2300/026—Video wall, i.e. juxtaposition of a plurality of screens to create a display screen of bigger dimensions
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0275—Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本揭露提供一种拼接显示装置。拼接显示装置包括控制板、第一面板以及第二面板。控制板包括输出端,第一面板与第二面板设置于同一列。第一面板耦接至所述输出端。所述第一面板包括第一栅极驱动单元、第一操作线、第一旁路线以及第二旁路线。第二面板耦接至所述第一面板。所述第二面板包括第二栅极驱动单元。所述控制板经由所述输出端提供第一信号与第二信号至所述第一面板。所述第一信号经由第一信号线被传输至所述第一栅极驱动单元。所述第一信号经由第一旁路线被传输至所述第二面板。所述第二信号经由所述第二旁路线传输至所述第二栅极驱动单元。
Description
技术领域
本揭露涉及一种显示装置,尤指一种拼接显示装置。
背景技术
对于大面积的显示需求,拼接显示装置是常用的技术,其中经由将多个面板以拼接的方式组合,以达到大面积的显示效果。然而,传统的拼接显示装置在显示图像的过程中,往往会发生不同面板所显示的画面之间具有明显的显示品质差异。而导致拼接显示效果不佳。
发明内容
本揭露是针对一种拼接显示装置,可提供良好的拼接显示效果。
根据本揭露的实施例,本揭露的拼接显示装置包括控制板、第一面板以及第二面板。控制板包括输出端。第一面板包括第一栅极驱动单元、第一信号线、第一旁路线以及第二旁路线。第一面板耦接输出端。第二面板包括第二栅极驱动单元。第二面板耦接第一面板。第一面板与第二面板设置于同一列。控制板经由输出端提供第一信号与第二信号至第一面板。第一信号经由第一信号线被传输至第一栅极驱动单元,并且经由第一旁路线被传输至第二面板。第二信号经由第二旁路线传输至第二栅极驱动单元。
基于上述,本揭露的拼接显示装置可经由同一个控制板提供信号至第一面板以及第二面板,进而减少显示品质的差异。
为让本揭露的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1是本揭露的一实施例的拼接显示装置的示意图;
图2是本揭露的第一或第二实施例的拼接显示装置的拼接示意图;
图3A是本揭露的第一实施例的拼接于同一列的多个面板的电路示意图;
图3B是本揭露的第二实施例的拼接于同一列的多个面板的电路示意图;
图4A是本揭露的第三实施例的拼接于同一列的多个面板的电路示意图;
图4B是本揭露的第四实施例的拼接于同一列的多个面板的电路示意图;
图5A是本揭露的第三或第四实施例的拼接显示装置的示意图;
图5B是本揭露的第五实施例的拼接显示装置的示意图;
图6A是本揭露的一实施例的启动脉冲信号以及数据信号的信号时序图;
图6B是本揭露的另一实施例的启动脉冲信号以及数据信号的信号时序图;
图6C是本揭露的又一实施例的启动脉冲信号以及数据信号的信号时序图;
图7A是本揭露的一实施例的控制板的电路示意图;
图7B是本揭露的另一实施例的控制板的电路示意图。
附图标记说明
100、200、500、500’:拼接显示面板;
110、210、510、510’、700、700’:控制板;
111:输出端;
120:第一面板;
121:第一栅极驱动单元;
130:第二面板;
131:第二栅极驱动单元;
211~213、221~223、231~233、241~243、511~513、521~523、531~533、511’~513’、521’~523’、531’~533’、541’:排线;
710、711、712:源极驱动器;
720:伽码电路;
730:脉宽调整电路;
740:时序控制电路;
750:电压转换器;
760:输出端;
A1~A3、B1~B3、C1~C3、D1~D3:面板;
SC11~SC1n、SC2、SC3、SC4:扫描信号;
F11~F14、R11~R14、F21~F24、R21~R24、F31~F34、R31~R34、F41~F44、R41~R44、761~764:接脚;
GD1、GD2、GD3、GD4:多级栅极驱动单元;
BP11~BP14、BP21~BP24、BP31~BP34、BP41~BP44、BP11’~BP14’、BP21’~BP24’、BP31’~BP34’、BP41’~BP44’:旁路线;
OP11、OP21、OP31、OP41:信号线;
STV1~STV4、STV1’~STV4’、STV1”~STV4”、STV1A~STV4A、STV1B~STV4B、STV1C~STV4C:启动脉冲信号;
CLK:时钟信号;
DA、DAA、DAB、DAC、DAD、DA’、DA”:数据信号;
DL:数据线;
DA1~DA3、DB1~DB3、DC1~DC3、DD1~DD3:数据波形;
t1~t5:时间。
具体实施方式
现将详细地参考本揭露的示范性实施例,示范性实施例的实例说明于附图中。只要有可能,相同元件符号在附图和描述中用来表示相同或相似部分。
本揭露通篇说明书与所附的权利要求中会使用某些词汇来指称特定元件。本领域技术人员应理解,电子装置制造商可能会以不同的名称来指称相同的组件。本文并不意在区分那些功能相同但名称不同的组件。在下文说明书与权利要求中,“含有”与“包括”等词为开放式词语,因此其应被解释为“含有但不限定为…”之意。
在本揭露一些实施例中,关于接合、连接的用语例如“连接”、“互连”等,除非特别定义,否则可指两个结构直接接触,或者亦可指两个结构并非直接接触,其中有其它结构设于此两个结构之间。且此关于接合、连接的之用语亦可包括两个结构都可移动,或者两个结构都固定的情况。此外,用语“电性连接”、“耦接”包括任何直接及间接的电性连接手段。
说明书与权利要求中所使用的序数例如“第一”、“第二”等的用词用以修饰元件,其本身并不意含及代表该,或该些,组件有任何之前的序数,也不代表某一元件与另一元件的顺序、或是制造方法上的顺序,该些序数的使用仅用来使具有某命名的元件得以和另一具有相同命名的元件能作出清楚区分。权利要求与说明书中可不使用相同用词,据此,说明书中的第一构件在权利要求中可能为第二构件。须知悉的是,以下所举实施例可以在不脱离本揭露的精神下,将数个不同实施例中的技术特征进行替换、重组、混合以完成其他实施例。
须知悉的是,以下所举实施例可以在不脱离本揭露的精神下,可将数个不同实施例中的特征进行替换、重组、混合以完成其他实施例。各实施例间特征只要不违背发明精神或相冲突,均可任意混合搭配使用。
在本揭露的拼接显示装置可包括触控显示装置(touch display)、曲面显示装置(curved display)或非矩形显示装置(free shape display),但不以此为限。拼接显示装置所拼接的多个面板可例如包括液晶、发光二极管(Light Emitting Diode,LED)、量子点(Quantum dot,QD)、荧光(Fluorescence),磷光(Phosphor),其他适合的材料,或上述材料的组合的面板,但不限于此。发光二极管例如可包括有机发光二极管(Organic LightEmitting Diode,OLED)、次毫米发光二极管(Mini LED)、微发光二极管(Micro LED)或量子点发光二极管(QLED or QDLED)或其他适合的材料且其材料可任意排列组合,但不以此为限。
图1是本揭露的一实施例的拼接显示装置的示意图。参考图1,拼接显示装置100包括控制板110、第一面板120以及第二面板130。控制板110包括输出端111。第一面板120耦接控制板110的输出端111。第一面板120包括第一栅极驱动单元(或称栅极驱动电路)121。第二面板130包括第二栅极驱动单元131。第二面板130耦接至第一面板120。控制板110经由输出端111提供第一信号与第二信号至第一面板120。在本揭露中,第一信号与第二信号可指的是启动脉冲(start pulse)信号。在本实施例中,第一面板120以及第二面板130可拼接于同一列(column),以提供拼接显示效果。值得注意的是,本实施例的控制板110第一面板120以及第二面板130之间可以是通过排线来进行耦接,其中排线可例如是软性扁平排线(Flexible Flat Cable;FFC),但本揭露并不限于此。
在本实施例中,第一面板120中还可设置有第一信号线(未示出)、第一旁路线(未示出)以及第二旁路线(未示出)。控制板110可经由输出端111提供第一信号与第二信号至第一面板120。在第一面板120中,第一信号可经由第一信号线被传输至第一栅极驱动单元121,并且经由第一旁路线被传输至第二面板130。在第一面板120中,第二信号可经由第二旁路线传输至第二面板130。第二面板130中还可设置有信号线(未示出),以传递第二信号至第二栅极驱动单元131。因此,本实施例的第一面板120以及第二面板130可接收由同一个控制板110所提供的启动脉冲信号,以使第一面板120以及第二面板130可具有一致性的显示品质,而可提供良好的拼接显示效果。然而,关于前述的信号线以及旁路线的设置方式,在以下多个实施例中会有进一步的描述。
图2是本揭露的第一或第二实施例的拼接显示装置的拼接示意图。参考图2,拼接显示装置200可包括阵列排列的多个面板A1到A3、B1到B3、C1到C3、D1到D3,但本揭露的面板数量并不限于此。在本实施例中,面板A1、B1、C1、D1拼接于同一列。面板A2、B2、C2、D2拼接于另一列。面板A3、B3、C3、D3则拼接于另外一列。控制板210可经由排线211到213耦接至面板A1到A3,以提供用于驱动面板A1到A3、B1到B3、C1到C3、D1到D3的多个启动脉冲信号以及数据信号至面板A1到A3。对此,面板A1到A3可分别基于对应的启动脉冲信号以及数据信号来进行显示驱动。
在本实施例中,面板A1到A3分别通过排线221到223耦接至面板B1到B3。面板A1到A3可分别将用于驱动面板B1到B3、C1到C3、D1到D3的多个启动脉冲信号以及数据信号经由面板A1到A3内的多个旁路线以及排线221到223来传递至面板B1到B3。对此,面板B1到B3可分别基于对应的启动脉冲信号以及数据信号来进行显示驱动。
在本实施例中,面板B1到B3分别通过排线231到233耦接至面板C1到C3。面板B1到B3可分别将用于驱动面板C1到C3、D1到D3的多个启动脉冲信号以及数据信号经由面板B1到B3内的多个旁路线以及排线231到233来传递至面板C1到C3。对此,面板C1到C3可分别基于对应的启动脉冲信号以及数据信号来进行显示驱动。
在本实施例中,面板C1到C3分别通过排线241到243耦接至面板D1到D3。面板C1到C3可分别将用于驱动面板D1到D3的多个启动脉冲信号以及数据信号经由面板C1到C3内的多个旁路线以及排线241到243来传递至面板D1到D3。对此,面板D1到D3可分别基于对应的启动脉冲信号以及数据信号来进行显示驱动。
图3A是本揭露的第一实施例的拼接于同一列的多个面板的电路示意图。参照图2以及图3A,并且以下说明图2的同一列的面板A1到D1为例。在本实施例中,面板A1包括接脚F11到F14、R11到R14、多级栅极驱动单元GD1、旁路线BP11到BP14以及信号线OP11。面板B1包括接脚F21到F24、R21到R24、多级栅极驱动单元GD2、旁路线BP21到BP24以及信号线OP21。面板C1包括接脚F31到F34、R31到R34、多级栅极驱动单元GD3、旁路线BP31到BP34以及信号线OP31。面板D1包括接脚F41到F44、R41到R44、多级栅极驱动单元GD4、旁路线BP41到BP44以及信号线OP41。另外,面板A1到D1内还包括数据线DL以及其他接脚,以分别接收由控制板210提供的数据信号DA。
在本实施例中,相较于接脚F12到F14,接脚R11经设置以最邻近于接脚F11。相较于接脚F11、F13、F14,接脚R12经设置以最邻近于接脚F12。相较于接脚F11、F12、F14,接脚R13经设置以最邻近于接脚F13。相较于接脚F11到F13,接脚R14经设置以最邻近于接脚F14。值得注意的是,所述“某一接脚经设置以最邻近于某另一接脚”可以是指某一接脚在空间上或在一参考平面上最邻近于某另一接脚。另外,本揭露的图示中面板与接脚的数量仅为一示例,实际上面板与接脚的数量并不限于此。
在本实施例中,面板A1的接脚F11到F14可从排线211分别接收启动脉冲信号STV1到STV4,并且面板A1还从排线211接收数据信号DA。启动脉冲信号STV1、STV2可为前述实施例的第一信号及第二信号。面板A1的接脚F11到F14分别经由旁路线BP11到BP14耦接接脚R11到R14。面板A1的接脚F11还耦接多级栅极驱动单元GD1。多级栅极驱动单元GD1可包括多个栅极驱动单元GD11到GD1n,其中n为正整数。在本实施例中,接脚F11到F14以及接脚R11到R14分别沿着同一方向依序设置,并且分别设置在面板A1的第一侧以及第二侧,其中如图3A所示,第一侧以及第二侧可不相同。例如图3A中,第一侧以及第二侧可为相对两侧,而在一些实施例中,第一侧与第二侧可为相邻两侧或为同一侧。
在本实施例中,接脚F11到F14分别经由旁路线BP11到BP14将所对应的启动脉冲信号STV1到STV4传递至所对应的接脚R11到R14。栅极驱动单元GD11经由信号线OP11耦接接脚F11,以接收启动脉冲信号STV1。栅极驱动单元GD11可根据启动脉冲信号STV1产生扫描信号SC11以及操作信号(例如发光信号,图中未示出)。栅极驱动单元GD11可将扫描信号SC11传输至面板A1的显示像素电路中,并且栅极驱动单元GD11可将扫描信号SC11以及操作信号传输至下一级的栅极驱动单元GD12,使栅极驱动单元GD12可根据前一级的栅极驱动单元GD11提供的扫描信号SC11以及操作信号而产生对应的扫描信号SC12以及操作信号,并且接续地提供扫描信号SC12以及操作信号至下一级的栅极驱动单元GD13。以此类推,栅极驱动单元GD1n可接收前一级的栅极驱动单元提供的扫描信号以及操作信号,并且产生对应的扫描信号SC1n。因此,面板A1可根据栅极驱动单元GD11到GD1n所产生的多个扫描信号SC11到SC1n以及数据信号DA来驱动面板A1内的像素阵列的多个显示像素,以使面板A1可通过像素阵列来显示对应的画面。
在本实施例中,面板B1可拼接于面板A1的靠近于接脚R11到R14的一侧。在本实施例中,接脚F21到F24以及接脚R21到R24分别沿着同一方向依序设置,并且分别设置在面板B1的第一侧以及第二侧,其中第二面板的第一侧经设置以最邻近第一面板的第二侧,而第二面板的第一侧与第二侧可为相对两侧。在本实施例中,相较于接脚R12到R14,接脚F21经设置以最邻近于接脚R11。相较于接脚R11、R13、R14,接脚F22经设置以最邻近于接脚R12。相较于接脚R11、R12、R14,接脚F23经设置以最邻近于接脚R13。相较于接脚R11到R13,接脚F24经设置以最邻近于接脚R14。在本实施例中,相较于接脚F22到F24,接脚R21经设置以最邻近于接脚F21。相较于接脚F21、F23、F24,接脚R22经设置以最邻近于接脚F22。相较于接脚F21、F22、F24,接脚R23经设置以最邻近于接脚F23。相较于接脚F21到F23,接脚R24经设置以最邻近于接脚F24。
在本实施例中,面板B1的接脚F21到F24可从排线221分别接收启动脉冲信号STV1到STV4,并且面板B1还从排线221接收数据信号DA。值得注意的是,接脚F21耦接接脚R12。接脚F22耦接接脚R13。接脚F23耦接接脚R14。接脚F24耦接接脚R11。因此,接脚F21将接收到启动脉冲信号STV2。接脚F22将接收到启动脉冲信号STV3。接脚F23将接收到启动脉冲信号STV4。接脚F24将接收到启动脉冲信号STV1。在本实施例中,面板B1的接脚F21到F24分别经由旁路线BP21到BP24耦接接脚R21到R24。面板B1的接脚F21还耦接多级栅极驱动单元GD2。与面板A1的多级栅极驱动单元GD1相似,多级栅极驱动单元GD2也可包括多个栅极驱动单元。然而,由于多级栅极驱动单元GD2可如同多级栅极驱动单元GD1,因此其特征及作动方式在此不多加赘述。
在本实施例中,接脚F21到F24经由旁路线BP21到BP24将启动脉冲信号STV1到STV4传递至接脚R21到R24。多级栅极驱动单元GD2可经由信号线OP21耦接接脚F21,以接收启动脉冲信号STV2。多级栅极驱动单元GD2的多个栅极驱动单元可根据启动脉冲信号STV2产生多个扫描信号SC2以及多个操作信号(未示出)。因此,面板B1可根据多级栅极驱动单元GD2所产生的多个扫描信号SC2以及数据信号DA来驱动面板B1内的像素阵列的多个显示像素,以使面板B1可通过像素阵列来提供对应的显示画面。
在本实施例中,面板C1可拼接于面板B1的靠近于接脚R21到R24的一侧。在本实施例中,接脚F31到F34以及接脚R31到R34分别沿着同一方向依序设置,并且分别设置在面板C1的第一侧以及第二侧。在本实施例中,相较于接脚R22到R24,接脚F31经设置以最邻近于接脚R21。相较于接脚R21、R23、R24,接脚F32经设置以最邻近于接脚R22。相较于接脚R21、R22、R24,接脚F33经设置以最邻近于接脚R33。相较于接脚R21到R23,接脚F34经设置以最邻近于接脚R24。在本实施例中,相较于接脚F32到F34,接脚R31经设置以最邻近于接脚F31。相较于接脚F31、F33、F34,接脚R32经设置以最邻近于接脚F32。相较于接脚F31、F32、F34,接脚R33经设置以最邻近于接脚F33。相较于接脚F31到F33,接脚R34经设置以最邻近于接脚F34。
在本实施例中,面板C1的接脚F31到F34可从排线231分别接收启动脉冲信号STV1到STV4,并且面板C1还从排线231接收数据信号DA。值得注意的是,接脚F31耦接接脚R22。接脚F32耦接接脚R23。接脚F33耦接接脚R24。接脚F34耦接接脚R21。因此,接脚F31将接收到启动脉冲信号STV3。接脚F32将接收到启动脉冲信号STV4。接脚F33将接收到启动脉冲信号STV1。接脚F24将接收到启动脉冲信号STV2。在本实施例中,面板C1的接脚F31到F34分别经由旁路线BP31到BP34耦接接脚R31到R34。面板C1的接脚F31还耦接多级栅极驱动单元GD3。与面板A1的多级栅极驱动单元GD1相似,多级栅极驱动单元GD3也可包括多个栅极驱动单元。然而,由于多级栅极驱动单元GD3可如同多级栅极驱动单元GD1,因此其特征及作动方式在此不多加赘述。
在本实施例中,接脚F31到F34经由旁路线BP31到BP34将启动脉冲信号STV1到STV4传递至接脚R31到R34。多级栅极驱动单元GD3可经由信号线OP31耦接接脚F31,以接收启动脉冲信号STV3。多级栅极驱动单元GD3的多个栅极驱动单元可根据启动脉冲信号STV3产生多个扫描信号SC3以及多个操作信号(未示出)。因此,面板C1可根据多级栅极驱动单元GD3所产生的多个扫描信号SC3以及数据信号DA来驱动面板C1内的像素阵列的多个显示像素,以使面板C1可通过像素阵列来提供对应的显示画面。
在本实施例中,面板D1可拼接于面板C1的靠近于接脚R31到R34的一侧。在本实施例中,接脚F41到F44以及接脚R41到R44分别沿着同一方向依序设置,并且分别设置在面板D1的第一侧以及第二侧。在本实施例中,相较于接脚R32到R34,接脚F41经设置以最邻近于接脚R31。相较于接脚R31、R33、R34,接脚F42经设置以最邻近于接脚R32。相较于接脚R31、R32、R34,接脚F43经设置以最邻近于接脚R33。相较于接脚R31到R33,接脚F44经设置以最邻近于接脚R34。在本实施例中,相较于接脚F42到F44,接脚R41经设置以最邻近于接脚F41。相较于接脚F41、F43、F44,接脚R32经设置以最邻近于接脚F42。相较于接脚F41、F42、F44,接脚R43经设置以最邻近于接脚F43。相较于接脚F41到F43,接脚R44经设置以最邻近于接脚F44。
在本实施例中,面板D1的接脚F41到F44可从排线241分别接收启动脉冲信号STV1到STV4,并且面板D1还从排线241接收数据信号DA。值得注意的是,接脚F41耦接接脚R32。接脚F42耦接接脚R33。接脚F43耦接接脚R34。接脚F44耦接接脚R31。因此,接脚F41将接收到启动脉冲信号STV4。接脚F42将接收到启动脉冲信号STV1。接脚F43将接收到启动脉冲信号STV2。接脚F44将接收到启动脉冲信号STV32。在本实施例中,面板D1的接脚F41到F44分别经由旁路线BP41到BP44耦接接脚R41到R44。面板D1的接脚F41还耦接多级栅极驱动单元GD4。多级栅极驱动单元GD4可包括多个栅极驱动单元。然而,由于多级栅极驱动单元GD4可如同多级栅极驱动单元GD1,因此其特征及作动方式在此不多加赘述。
在本实施例中,接脚F41到F44经由旁路线BP41到BP44将启动脉冲信号STV1到STV4传递至接脚R41到R44。与面板A1的多级栅极驱动单元GD1相似,多级栅极驱动单元GD4可经由信号线OP41耦接接脚F41,以接收启动脉冲信号STV4。多级栅极驱动单元GD4的多个栅极驱动单元可根据启动脉冲信号STV4产生多个扫描信号SC4以及多个操作信号。因此,面板D1可根据多级栅极驱动单元GD4所产生的多个扫描信号SC4以及数据信号DA来驱动面板D1内的像素阵列的多个显示像素,以使面板D1可通过像素阵列来提供对应的显示画面。
本实施例的面板A1到D1可接收由同一个控制板210输出的启动脉冲信号STV1到STV4以及数据信号DA来分别进行显示驱动操作。因此,本实施例的面板A1到D1可提供具有较低显示差异的拼接显示效果。并且,本实施例的面板A1到D1之间可以通过排线221、231、241来传递启动脉冲信号STV1到STV4以及数据信号DA,而使面板A1到D1无须分别通过各自的排线直接连接控制板210以接收各自对应的启动脉冲信号以及数据信号DA。换言之,本实施例的拼接显示装置200的多个面板之间经由上述耦接方式可有效地节省排线空间。
另外,在本揭露的另一些实施例中,面板A1可不包括旁路线BP11、面板B1可不包括旁路线BP21、面板C1可不包括旁路线BP31以及面板D1可不包括旁路线BP41。也就是说,面板A1到D1分别使用启动脉冲信号STV1到STV4进行显示驱动,并且面板A1到D1可无须再将自身所对应的启动脉冲信号STV1到STV4经由旁路线BP11到BP41提供至其他面板。
图3B是本揭露的第二实施例的拼接于同一列的多个面板的电路示意图。参照图2以及图3B,并且以下说明图2的同一列的面板A1到D1为例。在本实施例中,面板A1包括接脚F11到F14、R11到R14、多级栅极驱动单元GD1、旁路线BP11’到BP14’以及信号线OP11。面板B1包括接脚F21到F24、R21到R24、多级栅极驱动单元GD2、旁路线BP21’到BP24’以及信号线OP21。面板C1包括接脚F31到F34、R31到R34、多级栅极驱动单元GD3、旁路线BP31’到BP34’以及信号线OP31。面板D1包括接脚F41到F44、R41到R44、多级栅极驱动单元GD4、旁路线BP41’到BP44’以及信号线OP41。另外,面板A1到D1内还包括数据线DL以及其他接脚,以分别接收由控制板210提供的数据信号DA。
值得注意的是,本实施例的硬件特征大致与图3A相同,因此不多加赘述。图3B实施例与图3A的差异在于旁路线BP11’到BP14’、BP21’到BP24’、BP31’到BP34’、BP41’到BP44’的设置顺序不同,以及差异在于面板A1到D1之间的多个接脚之间的耦接顺序不同。在本实施例中,在面板A1中,接脚F11经由旁路线BP11’耦接接脚R14,以传递启动脉冲信号STV1。接脚F12经由旁路线BP12’耦接接脚R11,以传递启动脉冲信号STV2。接脚F13经由旁路线BP13’耦接接脚R12,以传递启动脉冲信号STV3。接脚F14经由旁路线BP14’耦接接脚R13,以传递启动脉冲信号STV4。在本实施例中,面板A1的接脚R11到R14经由排线221依序地分别耦接面板B1的接脚F21到F24。
在面板B1中,接脚F21经由旁路线BP21’耦接接脚R24,以传递启动脉冲信号STV2。接脚F22经由旁路线BP22’耦接接脚R21,以传递启动脉冲信号STV3。接脚F23经由旁路线BP23’耦接接脚R22,以传递启动脉冲信号STV4。接脚F24经由旁路线BP24’耦接接脚R23,以传递启动脉冲信号STV1。在本实施例中,面板B1的接脚R21到R24经由排线231依序地分别耦接面板C1的接脚F31到F34。
在面板C1中,接脚F31经由旁路线BP31’耦接接脚R34,以传递启动脉冲信号STV3。接脚F32经由旁路线BP32’耦接接脚R31,以传递启动脉冲信号STV4。接脚F33经由旁路线BP33’耦接接脚R32,以传递启动脉冲信号STV1。接脚F34经由旁路线BP34’耦接接脚R33,以传递启动脉冲信号STV2。在本实施例中,面板C1的接脚R31到R34经由排线241依序地分别耦接面板D1的接脚F41到F44。
在面板D1中,接脚F41经由旁路线BP41’耦接接脚R44,以传递启动脉冲信号STV4。接脚F42经由旁路线BP42’耦接接脚R41,以传递启动脉冲信号STV1。接脚F43经由旁路线BP43’耦接接脚R42,以传递启动脉冲信号STV2。接脚F44经由旁路线BP44’耦接接脚R43,以传递启动脉冲信号STV3。
换言之,图3B的实施例的面板A1到D1在传递启动脉冲信号STV1到STV4的信号传递路径上是通过面板A1到D1内部的旁路线的交错设置来达成传递启动脉冲信号STV1到STV4的效果,而有别于图3A的实施例的面板A1到D1是通过面板A1到D1的外部线路的交错设置来达成传递启动脉冲信号STV1到STV4的效果。因此,本实施例的面板A1到D1可具有如同上述图3A实施例的拼接显示效果,或可同样达成节省排线空间的效果。
图4A是本揭露的第三实施例的拼接于同一列的多个面板的电路示意图。图5A是本揭露的第三或第四实施例的拼接显示装置的示意图。参照图4A以及图5A,并且以下说明图5A的同一列的面板A2到D2为例。值得注意的是,图5A的排线512与513还可耦接在面板之间。举例而言,排线512可分岔以耦接在面板A2以及B2之间。因此,参考图4A,在本实施例中,面板A2包括接脚F11到F14、R11到R14、多级栅极驱动单元GD1、旁路线BP11到BP14以及信号线OP11。面板B2包括接脚F21到F24、R21到R24、多级栅极驱动单元GD2、旁路线BP21到BP24以及信号线OP21。面板C2包括接脚F31到F34、R31到R34、多级栅极驱动单元GD3、旁路线BP31到BP34以及信号线OP31。面板D2包括接脚F41到F44、R41到R44、多级栅极驱动单元GD4、旁路线BP41到BP44以及信号线OP41。另外,面板A2到D2内还包括数据线DL以及其他接脚,以分别接收由控制板210提供的数据信号DA。
值得注意的是,本实施例的面板A2到D2当中的硬件特征与图3A的面板A1到D1相同或相似,因此不多加赘述。本实施例的面板A2到D2当中的旁路线BP11到BP14、BP21到BP24、BP31到BP34、BP41到BP44的耦接方式与图3A的面板A1到D1中的旁路线相似,而仅差异在启动脉冲信号STV1到STV4的传递方向不同。在本实施例中,启动脉冲信号STV1到STV4以及数据信号DA可通过耦接面板A2及面板B2之间的排线传递至面板A2及面板B2。
在本实施例中,面板A2的接脚R11到R14可从排线分别接收启动脉冲信号STV1到STV4,并且面板A2还从排线接收数据信号DA。面板A2的接脚R11到R14分别经由旁路线BP11到BP14耦接接脚F11到F14。面板A2的接脚F11还耦接多级栅极驱动单元GD1,也就是说,在面板A2中,启动脉冲信号STV1先由接脚R11接收,再经由接脚F11传递到多级栅极驱动单元GD1。在本实施例中,面板B2的接脚F21到F24可从排线分别接收启动脉冲信号STV2到STV4以及STV1,并且面板B1还从排线接收数据信号DA。面板B1的接脚F21到F24分别经由旁路线BP21到BP24耦接接脚R21到R24。面板B2的接脚F21还耦接多级栅极驱动单元GD2。多级栅极驱动单元GD2可包括多个栅极驱动单元GD21到GD2n。换言之,本实施例的启动脉冲信号STV1到STV4以及数据信号DA可从面板A2及面板B2之间的排线来输入,而可达成相似的显示驱动功能。此外,本实施例的面板C2以及面板D2的信号传递方式与图3A实施例中的面板C1及面板D1相似,因此不多加赘述。
另外,在本发明的另一些实施例中,启动脉冲信号STV1到STV4以及数据信号DA也可以是从面板A2或面板B2上的另多个走线与另多个接脚来分开传递。也就是说信号的分开传递线路位于面板内,而非通过排线的分岔来达成。例如面板A2还可包括另多个接脚来接收启动脉冲信号STV1到STV4以及数据信号DA,一方面由另多个走线来耦接至面板A2的接脚R11到R14,另一方面面板B2则通过排线耦接至面板A2的所述另多个接脚。
图4B是本揭露的第四实施例的拼接于同一列的多个面板的电路示意图。参照图4B以及图5A,并且以下说明图5A的同一列的面板A2到D2为例。值得注意的是,图5A的排线512还可耦接在例如面板A2与面板B2之间。参考图4B,在本实施例中,面板A2包括接脚F11到F14、R11到R14、多级栅极驱动单元GD1、旁路线BP11到BP14以及信号线OP11。面板B2包括接脚F21到F24、R21到R24、多级栅极驱动单元GD2、旁路线BP21’到BP24’以及信号线OP21。面板C2包括接脚F31到F34、R31到R34、多级栅极驱动单元GD3、旁路线BP31’到BP34’以及信号线OP31。面板D2包括接脚F41到F44、R41到R44、多级栅极驱动单元GD4、旁路线BP41’到BP44’以及信号线OP41。另外,面板A2到D2内还包括数据线DL以及其他接脚,以分别接收由控制板210提供的数据信号DA。
值得注意的是,本实施例的面板A2到D2当中的硬件特征与旁路线BP11到BP14、BP21到BP24、BP31到BP34、BP41到BP44的耦接方式与图3B的面板A1到D1相似,而差异仅在启动脉冲信号STV1到STV4的传递方向不同。在本实施例中,启动脉冲信号STV1到STV4以及数据信号DA可通过在面板A2及面板B2之间的排线来分开传递至面板A2及面板B2
在本实施例中,面板A2的接脚R11到R14可从排线分别接收启动脉冲信号STV1到STV4,并且面板A2还从排线接收数据信号DA。面板A2的接脚R11到R14分别经由旁路线BP11到BP14,以如图3B所示的方式耦接接脚F12到F14以及接脚F11。面板A2的接脚F11还耦接多级栅极驱动单元GD1。在本实施例中,面板B2的接脚F21到F24可从排线分别接收启动脉冲信号STV2到STV4以及STV1,并且面板B2还从排线接收数据信号DA。面板B2的接脚F21到F24分别经由旁路线BP21’到BP24’耦接接脚R24’、R21’到R23’。面板B2的接脚F21还耦接多级栅极驱动单元GD2。多级栅极驱动单元GD2可包括多个栅极驱动单元GD21到GD2n。换言之,本实施例的启动脉冲信号STV1到STV4以及数据信号DA可从面板A2及面板B2之间的排线来输入,而可达成相似的显示驱动功能。此外,本实施例的面板C2以及面板D2的信号传递方式与图3B实施例中的面板C1及面板D1相似,因此不多加赘述。
另外,在本发明的另一些实施例中,启动脉冲信号STV1到STV4以及数据信号DA也可以是从面板A2或面板B2上的另多个走线与另多个接脚来分开传递。也就是说信号的分开传递线路位于面板内,而非通过排线的分岔来达成。例如面板A2还可包括另多个接脚来接收启动脉冲信号STV1到STV4以及数据信号DA。一方面由另多个走线来耦接至面板A2的接脚R11到R14,另一方面,面板B2则通过排线耦接至面板A2的所述另多个接脚。
图5A是本揭露的第三或第四实施例的拼接显示装置的示意图。参照图5A,拼接显示装置500可包括阵列排列的多个面板A1到A3、B1到B3、C1到C3、D1到D3,但本揭露的面板数量并不限于此。与图2实施例不同的是,本实施例的排线设置可例如采用如上述图4A或图4B的排线设置方式。在本实施例中,面板A1、B1、C1、D1拼接于同一列。面板A2、B2、C2、D2拼接于另一列。面板A3、B3、C3、D3则拼接于另外一列。控制板510可经由排线511到513耦接至面板A1、A2、B2、C3、D3以提供用于驱动面板A1到A3、B1到B3、C1到C3、D1到D3的多个启动脉冲信号以及数据信号DA至面板A1、B2、C2、C3、D3。在本实施例中,启动脉冲信号以及数据信号DA可在通过耦接面板A2及面板B2之间的排线分开传递至面板A2及面板B2,以及通过耦接面板C3及面板D3之间的排线分开传递至面板C3及面板D3。对此,拼接显示装置500可基于对应面板A1到D3的启动脉冲信号以及数据信号DA来进行显示驱动。
在本实施例中,面板A1、B2、C3分别通过排线521、522、533耦接至面板B1、C2、B3。面板A1、B2、C3可分别将用于驱动面板B1、C2、B3的多个启动脉冲信号以及数据信号DA经由面板A1、B2、C3内的多个旁路线以及排线521、522、533来传递至面板B1、C2、B3。对此,面板B1、C2、B3可分别基于对应的启动脉冲信号以及数据信号DA来进行显示驱动。
在本实施例中,面板C1、B3分别通过排线541、532耦接至面板D1、A3。面板C1、B3可分别将用于驱动面板D1、A3的多个启动脉冲信号以及数据信号DA经由面板C1、B3内的多个旁路线以及排线541、532来传递至面板D1、A3。对此,面板D1、A3可分别基于对应的启动脉冲信号以及数据信号DA来进行显示驱动。
须说明的是,图5A仅为一示例,本实施例的拼接显示装置500的排线设置方式可根据不同的面板驱动顺序或其他拼接设计而可有多元的排线设置方式。
图5B是本揭露的第五实施例的拼接显示装置的示意图。参照图5B,拼接显示装置500’可包括阵列排列的多个面板A1到A2、B1、B3、C1到C3、D1到D3,但本揭露的面板数量并不限于此。相较于图2,图5B缺少面板A2以及B2,因此本实施例的面板数量与图2不同。本实施例的排线设置可例如采用如上述图3A或图3B的排线设置方式。在本实施例中,面板A1、B1、C1、D1拼接于同一列。面板A2、C2、D2拼接于另一列。面板B3、C3、D3拼接于另外一列。控制板510’可经由排线511’到513’耦接至面板A1、A2、B3以提供用于驱动面板A1到A2、B1、B3、C1到C3、D1到D3的多个对应的启动脉冲信号以及数据信号DA至面板A1、A2、B3。对此,面板A1、A2、B3可分别基于对应的启动脉冲信号以及数据信号DA来进行显示驱动。
在本实施例中,面板A1、A2、B3分别通过排线521’、522’、523’耦接至面板B1、C2、C3。面板A1、A2、B3可分别将用于驱动面板B1、C1到C3、D1到D3的多个启动脉冲信号以及数据信号DA经由面板A1、A2、B3内的多个旁路线以及排线521’、522’、523’来传递至面板B1、C2、C3。对此,面板B1、C2、C3可分别基于对应的启动脉冲信号以及数据信号DA来进行显示驱动。
在本实施例中,面板B1、C2、C3分别通过排线531’、532’、533’耦接至面板C1、D2、D3。面板B1、C2、C3可分别将用于驱动面板C1、D1到D3的多个启动脉冲信号以及数据信号DA经由面板B1、C2、C3内的多个旁路线以及排线531’、532’、533’来传递至面板C1、D2、D3。对此,面板C1、D2、D3可分别基于对应的启动脉冲信号以及数据信号DA来进行显示驱动。
在本实施例中,面板C1通过排线541’耦接至面板D1。面板C1可将用于驱动面板D1的多个启动脉冲信号以及数据信号DA经由面板C1内的多个旁路线以及排线541’来传递至面板D1。对此,面板D1可分别基于对应的启动脉冲信号以及数据信号DA来进行显示驱动。
因此,本实施例的拼接显示装置500’的面板排线设置方式可根据不同的拼接需求来任意调整之,进而可提供多元的装置外观或拼接显示效果。另外,本揭露也可具有节省成本的效果。由于拼接装置500’的各面板内具有相似的信号传递路径,因此也可由统一生产的面板达成多元的拼接装置外观变化,而不需要为了特别的拼接外观而另外生产不同的面板。
图6A是本揭露的一实施例的启动脉冲信号以及数据信号的信号时序图。参照图2以及图6A,以面板A1、B1、C1、D1为例,控制板210可输出启动脉冲信号STV1到STV4以及数据信号DA至面板A1、B1、C1、D1。数据信号DA可包括数据波形DA1、DB1、DC1、DD1。数据波形DA1、DB1、DC1、DD1介于时间t1至时间t5之间。数据波形DA1、DB1、DC1、DD1分别用于驱动面板A1、B1、C1、D1。在本实施例中,启动脉冲信号STV1到STV4中的启动脉冲可依序分别与数据信号DA的数据波形DA1、DB1、DC1、DD1同步。具体而言,启动脉冲信号STV1的启动脉冲发生于时间t1,因此面板A1可在时间t1同时接收到脉冲信号STV1的启动脉冲以及数据信号DA的数据波形DA1。面板A1可在时间t1根据脉冲信号STV1的启动脉冲以及数据信号DA的数据波形DA1来进行显示驱动。在本实施例中,启动脉冲信号STV2的启动脉冲发生于时间t2,因此面板B1可在时间t2同时接收到脉冲信号STV2的启动脉冲以及数据信号DA的数据波形DB1。面板B1可在时间t2根据脉冲信号STV2的启动脉冲以及数据信号DA的数据波形DB1来进行显示驱动。在本实施例中,启动脉冲信号STV3的启动脉冲发生于时间t3,因此面板C1可在时间t3同时接收到脉冲信号STV3的启动脉冲以及数据信号DA的数据波形DC1。面板C1可在时间t3根据脉冲信号STV3的启动脉冲以及数据信号DA的数据波形DC1来进行显示驱动。在本实施例中,启动脉冲信号STV4的启动脉冲发生于时间t4,因此面板D1可在时间t4同时接收到脉冲信号STV4的启动脉冲以及数据信号DA的数据波形DD1。面板D1可在时间t4根据脉冲信号STV4的启动脉冲以及数据信号DA的数据波形DD1来进行显示驱动。因此,本实施例的面板A1到D1可被依序点亮。
图6B是本揭露的另一实施例的启动脉冲信号以及数据信号的信号时序图。参照图2以及图6B,相较于图6A,本实施例的启动脉冲信号启动脉冲信号以及数据信号的数据波形DA1、DB1、DC1、DD1可根据不同的面板点亮顺序来调整之。具体而言,点亮顺序可为面板C1、面板D1、面板A1、面板B1。因此,在本实施例中,启动脉冲信号STV3的启动脉冲发生于时间t1,因此面板C1可在时间t1同时接收到脉冲信号STV3的启动脉冲以及数据信号DA的数据波形DC1。面板C1可在时间t1根据脉冲信号STV3的启动脉冲以及数据信号DA的数据波形DC1来进行显示驱动。在本实施例中,启动脉冲信号STV4的启动脉冲发生于时间t2,因此面板D1可在时间t2同时接收到脉冲信号STV4的启动脉冲以及数据信号DA的数据波形DD1。面板D1可在时间t2根据脉冲信号STV4的启动脉冲以及数据信号DA的数据波形DD1来进行显示驱动。在本实施例中,启动脉冲信号STV1的启动脉冲发生于时间t3,因此面板A1可在时间t3同时接收到脉冲信号STV1的启动脉冲以及数据信号DA的数据波形DA1。面板A1可在时间t3根据脉冲信号STV1的启动脉冲以及数据信号DA的数据波形DA1来进行显示驱动。在本实施例中,启动脉冲信号STV2的启动脉冲发生于时间t4,因此面板B1可在时间t4同时接收到脉冲信号STV2的启动脉冲以及数据信号DA的数据波形DB1。面板B1可在时间t4根据脉冲信号STV2的启动脉冲以及数据信号DA的数据波形DB1来进行显示驱动。因此,本实施例的面板C1、D1、A1、B1可被依序点亮。
图6C是本揭露的又一实施例的启动脉冲信号以及数据信号的信号时序图。参照图2以及图6C,以点亮全部面板为例,控制板210可输出启动脉冲信号STV1A到STV4A以及数据信号DAA至面板A1、B1、C1、D1。控制板210可输出启动脉冲信号STV1B到STV4B以及数据信号DAB至面板A2、B2、C2、D2。控制板210可输出启动脉冲信号STV1C到STV4C以及数据信号DAC至面板A3、B3、C3、D3。如同上述图6B的说明,每一列的面板的点亮顺序可为动态调整。在本实施例中,根据启动脉冲信号STV3A、STV2B、STV1C的启动脉冲以及数据信号DAA的数据波形DC1、数据信号DAB的数据波形DB2以及数据信号DAC的数据波形DA3,对应启动脉冲信号STV3A的第一列的面板C1、对应启动脉冲信号STV2B的第二列的面板B2以及对应启动脉冲信号STV1C的第三列的面板A3可在时间t1被点亮。在本实施例中,根据启动脉冲信号STV4A、STV1B、STV2C的启动脉冲以及数据信号DAA的数据波形DD1、数据信号DAB的数据波形DA2以及数据信号DAC的数据波形DB3,对应到启动脉冲信号STV4A的第一列的面板D1、对应到启动脉冲信号STV1B的第二列的面板A2以及对应到启动脉冲信号STV2C的第三列的面板B3可在时间t2被点亮。在本实施例中,根据启动脉冲信号STV1A、STV3B、STV4C的启动脉冲以及数据信号DAA的数据波形DA1、数据信号DAB的数据波形DC2以及数据信号DAC的数据波形DD3,对应到启动脉冲信号STV1A的第一列的面板A1、对应到启动脉冲信号STV3B的第二列的面板C2以及对应到启动脉冲信号STV4C的第三列的面板D3可在时间t3被点亮。在本实施例中,根据启动脉冲信号STV2A、STV4B、STV3C的启动脉冲以及数据信号DAA的数据波形DB1、数据信号DAB的数据波形DD2以及数据信号DAC的数据波形DC3,对应到启动脉冲信号STV2A的第一列的面板B1、对应到启动脉冲信号STV4B的第二列的面板D2以及对应到启动脉冲信号STV3C的第三列的面板C3可在时间t4被点亮。因此,本实施例的不同列的多个面板可分别根据不同顺序被点亮。须说明的是,图6A到6C的波形顺序仅为示例,本揭露可不限于此。
图7A是本揭露的一实施例的控制板的电路示意图。参考图7A,本揭露各实施例的控制板可实施如图7A所示的电路架构。在本实施例中,控制板700包括源极驱动器710、伽码电路720、脉宽调整电路730、时序控制电路740、电压转换器750以及输出端760。输出端760可包括但不限于多个接脚761到764。在本实施例中,源极驱动器710耦接伽码电路720、脉宽调整电路730、时序控制电路740以及接脚761到764。伽码电路720可提供伽码信号至源极驱动器710,其中伽码信号的不同电位可使源极驱动器对应地输出不同的图像灰阶。脉宽调整电路730可提供脉冲调变信号至源极驱动器710,更具体的说,脉宽调整电路730可将输入电压(例如12伏特)转成源极驱动器需要的电压(例如3.3伏特或16伏特)。时序控制电路740可提供低压差动信号至源极驱动器710,使源极驱动器710输出要显示的图像数据,并且提供时钟信号CLK以及启动脉冲信号STV1到STV4至电压转换器750。电压转换器750耦接时序控制电路740与输出端760,用以对时钟信号CLK以及启动脉冲信号STV1到STV4进行升压,并且将升压后的时钟信号CLK以及启动脉冲信号STV1到STV4传输至输出端760的接脚761到764,以经由接脚761到764将时钟信号CLK以及启动脉冲信号STV1到STV4传输至多个面板。源极驱动器710可根据伽码信号、低压差动信号以及脉冲调变信号来产生并提供数据信号DA至输出端760的接脚761到764。因此,本实施例的控制板700可通过源极驱动器710输出具有可统一电压规格的数据信号DA至多个面板,并且可通过电压转换器750输出具有可统一电压规格的时钟信号CLK以及启动脉冲信号STV1到STV4至多个面板。因此,应用本实施例的控制板700的拼接显示装置可呈现具有显示亮度差异较小的拼接显示图像。
图7B是本揭露的另一实施例的控制板的电路示意图。参考图7B,本揭露各实施例的控制板可实施如图7B所示的电路架构。在本实施例中,控制板700’包括源极驱动器711、712、伽码电路720、脉宽调整电路730、时序控制电路740、电压转换器750以及输出端760。输出端760可包括但不限于多个接脚761到764。与图7A实施例不同的是,本实施例可设置两个源极驱动器711、712(但源极驱动器的数量并不限于两个)。源极驱动器711可根据伽码信号、低压差动信号以及脉冲调变信号来产生并提供数据信号DA’至输出端760的接脚761到763。源极驱动器712可根据伽码信号、低压差动信号以及脉冲调变信号来产生并提供数据信号DA”至输出端760的接脚764。由于源极驱动器711以及源极驱动器712是根据相同的伽码信号、低压差动信号以及脉冲调变信号来产生并提供数据信号DA’以及数据信号DA”,因此源极驱动器711以及源极驱动器712输出具有可统一电压规格的数据信号DA’以及数据信号DA”至多个面板。因此,应用本实施例的控制板700’的拼接显示装置同样可呈现具有显示亮度差异较小的拼接显示图像。须说明的是,图7A与7B中的控制板700与700’的电路架构仅为示例,本揭露并不以此为限。
综上所述,本揭露的拼接显示装置可通过同一个控制板来提供多个启动脉冲信号以及数据信号,以使呈现具有显示亮度差异较小的拼接显示图像。并且,本揭露的拼接显示装置可通过面板之间的特殊接脚设计,以将多个启动脉冲信号以及数据信号有效率地传递至相邻面板,而可有效减省排线的设置空间。另外,由于拼接装置的各面板内具有相同或相似的信号传递路径,因此也可由统一生产的面板达成多元的拼接装置外观变化,而不需要为了特别的拼接外观而另外生产不同的面板。
最后应说明的是:以上各实施例仅用以说明本揭露的技术方案,而非对其限制;尽管参照前述各实施例对本揭露进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行组合或修改,或者对其中部分或者全部技术特征进行等同替换;而这些组合、修改或者替换,并不使相应技术方案的本质脱离本揭露各实施例技术方案的范围。
Claims (10)
1.一种拼接显示装置,其特征在于,包括:
控制板,包括输出端;
第一面板,包括第一栅极驱动单元、第一信号线、第一旁路线以及第二旁路线,并且耦接所述输出端;以及
第二面板,包括第二栅极驱动单元,并且耦接所述第一面板,其中所述第一面板与所述第二面板设置于同一列,
其中所述控制板经由所述输出端提供第一信号与第二信号至所述第一面板,所述第一信号经由所述第一信号线被传输至所述第一栅极驱动单元,并且经由所述第一旁路线被传输至所述第二面板,
其中所述第二信号经由所述第二旁路线传输至所述第二栅极驱动单元。
2.根据权利要求1所述的拼接显示装置,其特征在于,所述第一面板还包括:
第一接脚,设置于所述第一面板的第一侧;以及
第二接脚,设置于所述第一面板的所述第一侧,
其中所述第一旁路线耦接所述第一接脚,并且所述第二旁路线耦接所述第二接脚。
3.根据权利要求2所述的拼接显示装置,其特征在于,所述第一面板还包括:
第三接脚,设置于所述第一面板的第二侧,其中所述第二侧与所述第一侧不同;
第四接脚,设置于所述第一面板的所述第二侧;以及
第五接脚,设置于所述第一面板的所述第二侧,
其中所述第三接脚经设置以最邻近所述第一接脚,并且所述第二接脚最邻近于所述第四接脚,
其中所述第一旁路线耦接所述第三接脚,并且所述第二旁路线耦接所述第四接脚。
4.根据权利要求3所述的拼接显示装置,其特征在于,所述第二面板还包括:
第六接脚,设置于所述第二面板的第一侧,其中所述第二面板的所述第一侧经设置以最邻近所述第一面板的所述第二侧;
第七接脚,设置于所述第二面板的所述第一侧;以及
第八接脚,设置于所述第二面板的所述第一侧,
其中所述第六接脚经设置以最邻近所述第三接脚,并且所述第七接脚经设置以最邻近所述第四接脚,
其中所述第四接脚耦接所述第六接脚,并且所述第三接脚耦接所述第八接脚。
5.根据权利要求2所述的拼接显示装置,其特征在于,所述第一面板还包括:
第三接脚,设置于所述第一面板的第二侧,其中所述第二侧相对于所述第一侧;
第四接脚,设置于所述第一面板的所述第二侧;以及
第五接脚,设置于所述第一面板的所述第二侧,
其中所述第三接脚经设置以最邻近所述第一接脚,并且所述第二接脚最邻近于所述第四接脚,
其中所述第一旁路线耦接所述第五接脚,并且所述第二旁路线耦接所述第三接脚。
6.根据权利要求5所述的拼接显示装置,其特征在于,其中所述第二面板还包括:
第六接脚,设置于所述第二面板的第一侧,其中所述第二面板的所述第一侧经设置以最邻近所述第一面板的所述第二侧;
第七接脚,设置于所述第二面板的所述第一侧;以及
第八接脚,设置于所述第二面板的所述第一侧,
其中所述第六接脚经设置以最邻近所述第三接脚,并且所述第七接脚经设置以最邻近所述第四接脚,
其中所述第三接脚耦接所述第六接脚,并且所述第四接脚耦接所述第八接脚。
7.根据权利要求1所述的拼接显示装置,其特征在于,所述第一面板还包括另多个第一栅极驱动单元,并且所述另多个第一栅极驱动单元耦接所述第一栅极驱动单元。
8.根据权利要求7所述的拼接显示装置,其特征在于,所述第一面板还包括多条栅极线,所述第一栅极驱动单元根据所述第一信号产生扫描信号以及操作信号,并传递至所述另多个第一栅极驱动单元的其中至少一个。
9.根据权利要求1所述的拼接显示装置,其特征在于,所述拼接显示装置还包含设置于另一列的多个面板,所述控制板还包括另多个输出端,并且所述另多个输出端耦接所述另一列的所述多个面板。
10.根据权利要求1所述的拼接显示装置,其特征在于,其中所述控制板包括:
伽码电路;
时序控制电路;
脉宽调整电路;
电压转换器,耦接所述时序控制电路与所述输出端;以及
源极驱动器,耦接所述伽码电路、所述时序控制电路、所述脉宽调整电路与所述输出端,
其中所述源极驱动器根据伽码信号、低压差动信号以及脉冲调变信号来产生并提供数据信号至所述输出端。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/503,376 US11495158B2 (en) | 2020-11-02 | 2021-10-18 | Splicing display device |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US202063108447P | 2020-11-02 | 2020-11-02 | |
US63/108,447 | 2020-11-02 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114446156A CN114446156A (zh) | 2022-05-06 |
CN114446156B true CN114446156B (zh) | 2024-05-31 |
Family
ID=81362837
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110764179.8A Active CN114446156B (zh) | 2020-11-02 | 2021-07-06 | 拼接显示装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11495158B2 (zh) |
CN (1) | CN114446156B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI823609B (zh) * | 2022-10-12 | 2023-11-21 | 友達光電股份有限公司 | 顯示裝置及其操作方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106652929A (zh) * | 2016-10-18 | 2017-05-10 | 武汉华星光电技术有限公司 | 显示模组及液晶显示屏 |
CN109767735A (zh) * | 2019-01-09 | 2019-05-17 | 惠科股份有限公司 | 一种显示面板、驱动方法和显示装置 |
CN109979379A (zh) * | 2017-12-28 | 2019-07-05 | 乐金显示有限公司 | 拼接显示器及其光学补偿方法 |
CN110349546A (zh) * | 2018-04-04 | 2019-10-18 | 中华映管股份有限公司 | 显示装置 |
CN111210750A (zh) * | 2018-11-21 | 2020-05-29 | 三星显示有限公司 | 拼接显示设备 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6897855B1 (en) * | 1998-02-17 | 2005-05-24 | Sarnoff Corporation | Tiled electronic display structure |
KR100667075B1 (ko) * | 2005-07-22 | 2007-01-10 | 삼성에스디아이 주식회사 | 주사 구동부 및 이를 포함하는 유기 전계발광 표시장치 |
KR20160002511A (ko) * | 2014-06-30 | 2016-01-08 | 삼성디스플레이 주식회사 | 표시장치 |
KR102385270B1 (ko) | 2018-07-02 | 2022-04-12 | 삼성전자주식회사 | 전자 장치 및 그 제어 방법 |
KR102553594B1 (ko) * | 2018-09-14 | 2023-07-10 | 삼성전자주식회사 | 디스플레이 장치 및 그 제어 방법 |
CN111081158A (zh) * | 2019-12-30 | 2020-04-28 | 深圳市华星光电半导体显示技术有限公司 | 拼接式显示屏及其制备方法、显示装置 |
-
2021
- 2021-07-06 CN CN202110764179.8A patent/CN114446156B/zh active Active
- 2021-10-18 US US17/503,376 patent/US11495158B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106652929A (zh) * | 2016-10-18 | 2017-05-10 | 武汉华星光电技术有限公司 | 显示模组及液晶显示屏 |
CN109979379A (zh) * | 2017-12-28 | 2019-07-05 | 乐金显示有限公司 | 拼接显示器及其光学补偿方法 |
CN110349546A (zh) * | 2018-04-04 | 2019-10-18 | 中华映管股份有限公司 | 显示装置 |
CN111210750A (zh) * | 2018-11-21 | 2020-05-29 | 三星显示有限公司 | 拼接显示设备 |
CN109767735A (zh) * | 2019-01-09 | 2019-05-17 | 惠科股份有限公司 | 一种显示面板、驱动方法和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20220139283A1 (en) | 2022-05-05 |
CN114446156A (zh) | 2022-05-06 |
US11495158B2 (en) | 2022-11-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101399027B (zh) | 背光驱动器及包括其的液晶显示器 | |
TWI390490B (zh) | 發光二極體背光模組及其驅動電路與方法 | |
JP5535526B2 (ja) | バックライトアセンブリ及びこれを含む表示装置 | |
US20120230056A1 (en) | Light source module and electronic device including same | |
CN102915709B (zh) | 电泳显示系统 | |
CN101436393B (zh) | 发光二极管背光模块及其驱动电路与方法 | |
KR20240038688A (ko) | 클럭 생성기 및 이를 포함하는 표시 장치 | |
CN114446156B (zh) | 拼接显示装置 | |
CN113554970B (zh) | Goa驱动电路、显示面板和显示装置 | |
WO2022147791A1 (zh) | 阵列基板、其驱动方法及显示装置 | |
CN104853489B (zh) | 发光二极管驱动电路及驱动系统 | |
KR20110035836A (ko) | 액정표시장치 | |
US8441469B2 (en) | Liquid crystal display device | |
KR100759100B1 (ko) | 발광다이오드 조명 디스플레이장치의 구동장치 및 방법 | |
CN115243424B (zh) | 一种用于Micro LED的模拟PWM驱动电路 | |
CN115410519A (zh) | 发光显示装置及其驱动方法 | |
US20240428722A1 (en) | Light-emitting-diode driver structure applicable to driving a display panel and operation method thereof | |
CN215933166U (zh) | 驱动模组、背光模组和显示装置 | |
CN114787905A (zh) | 发光显示装置 | |
KR20050097162A (ko) | 발광다이오드 디스플레이 | |
US20250118242A1 (en) | Source drive integrated circuit and display device including the same | |
KR100637393B1 (ko) | 디스플레이 장치의 밝기 조정회로 및 조정방법 | |
KR20250029767A (ko) | 발광 모듈 및 그 구동 어셈블리, 표시 장치 | |
KR20110040509A (ko) | 백라이트 유닛, 이를 포함하는 액정표시장치 및 그 구동방법 | |
CN117546224A (zh) | 像素单元、显示基板及其驱动方法和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |