CN114120910A - 像素补偿驱动电路及显示面板 - Google Patents
像素补偿驱动电路及显示面板 Download PDFInfo
- Publication number
- CN114120910A CN114120910A CN202111520924.0A CN202111520924A CN114120910A CN 114120910 A CN114120910 A CN 114120910A CN 202111520924 A CN202111520924 A CN 202111520924A CN 114120910 A CN114120910 A CN 114120910A
- Authority
- CN
- China
- Prior art keywords
- thin film
- film transistor
- node
- potential
- module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of El Displays (AREA)
Abstract
本发明提供一种像素补偿驱动电路及显示面板,通过电位保持模块使有机发光二极管的阳极电位在非发光阶段被设置为初始值,并不受驱动模块的输出端的电位变化的影响,使得在非发光阶段侦测驱动模块的阈值电压时,不需要为了保证有机发光二极管不发光,使驱动模块的输出端的电位受到必须小于有机发光二极管的开启电压的限制,从而扩大了能够补偿的驱动模块的阈值电压的范围,使得该像素补偿驱动电路在发光阶段能够补偿的阈值电压的范围较广,适用性较强。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种像素补偿驱动电路及显示面板。
背景技术
有机发光二极管(Organic Light-Emitting Diode,OLED)属于一种电流型的有机发光器件,是通过载流子的注入和复合而致发光,发光强度与注入的电流成正比。
在OLED显示面板中,每个像素包括有机发光二极管和用于驱动有机发光二极管的像素驱动电路。在像素驱动电路中,流经驱动晶体管的电流公式I=K(Vgs-Vth)2,其中,K为驱动晶体管的本征导电因子,Vgs为驱动晶体管的栅源极电位差,Vth为驱动晶体管的阈值电压,由此可知,流经驱动晶体管的电流,即用于驱动有机发光二极管发光的电流,与驱动晶体管的阈值电压有关。然而,目前由于显示面板制程不均一的原因,各个驱动晶体管的阈值电压可能不同,导致显示亮度不均一;另外,随着显示面板的使用,晶体管会出现老化和变异,使得每个晶体管的阈值电压出现漂移,且各个驱动晶体管的老化程度不同,因此各个驱动晶体管的阈值电压漂移程度也不同,这也会导致显示亮度不稳定和不均一。
针对上述问题,目前一般是利用像素补偿驱动电路通过侦测驱动晶体管的源极电位侦测出驱动晶体管的阈值电压,从而对驱动晶体管的阈值电压进行补偿,使得流经有机发光二极管的驱动电流与驱动晶体管的阈值电压无关。但是,目前的像素补偿驱动电路中,有机发光二极管耦合于驱动晶体管的源极和恒压低电位之间,则在非发光阶段侦测驱动晶体管的阈值电压时,为了避免有机发光二极管发光,需要保证驱动晶体管的源极电位低于有机发光二极管的开启电压,而驱动晶体管的源极电位包括阈值电压,因此导致该电路能够补偿的阈值电压范围较窄,适用性较差。
发明内容
为了解决上述问题,本发明实施例提供一种像素补偿驱动电路,包括:驱动模块、数据写入模块、复位模块、发光控制模块、电位保持模块、第一电容和第二电容;其中,
所述驱动模块的控制端连接第一节点,输入端连接第二节点,输出端连接第三节点;
所述复位模块的控制端连接复位信号线,输入端连接复位电位端,输出端连接所述第二节点;
所述数据写入模块的控制端连接扫描信号线,输入端连接数据信号线,输出端连接所述第一节点;
所述发光控制模块的控制端连接第一发光信号线,输入端连接诶恒压高电位端,输出端连接所述第三节点;
所述电位保持模块的控制端连接所述复位信号线和第二发光信号线,输入端连接所述复位电位端和所述第二节点,输出端连接第四节点;
所述第一电容耦合于所述第一节点和所述第二节点之间,所述第二电容耦合于所述第二节点和所述恒压高电位端之间。
在一些实施例中,所述驱动模块包括第一薄膜晶体管,所述第一薄膜晶体管的栅极连接所述第一节点,所述第一薄膜晶体管的源极连接所述第二节点,所述第一薄膜晶体管的漏极连接所述第三节点。
在一些实施例中,所述复位模块包括第二薄膜晶体管,所述第二薄膜晶体管的栅极连接所述复位信号线,所述第二薄膜晶体管的源极连接所述复位电位端,所述第二薄膜晶体管的漏极连接所述第二节点。
在一些实施例中,所述数据写入模块包括第三薄膜晶体管,所述第三薄膜晶体管的栅极连接所述扫描信号线,所述第三薄膜晶体管的源极连接所述数据信号线,所述第三薄膜晶体管的漏极连接所述第一节点。
在一些实施例中,所述发光控制模块包括第四薄膜晶体管,所述第四薄膜晶体管的栅极连接所述第一发光信号线,所述第四薄膜晶体管的源极连接所述恒压高电位端,所述第四薄膜晶体管的漏极连接所述第三节点。
在一些实施例中,所述电位保持模块包括第五薄膜晶体管和第六薄膜晶体管;其中,
所述第五薄膜晶体管的栅极连接所述复位信号线,所述第五薄膜晶体管的源极连接所述复位电位端,所述第五薄膜晶体管的漏极连接所述第四节点;
所述第六薄膜晶体管的栅极连接所述第二发光信号线,所述第六薄膜晶体管的源极连接所述第二节点,所述第六薄膜晶体管的漏极连接所述第四节点。
在一些实施例中,该像素补偿驱动电路包括非发光阶段,所述非发光阶段包括第一时段、第二时段和第三时段;
在所述第一时段,第四薄膜晶体管和第六薄膜晶体管关闭,第二薄膜晶体管、第三薄膜晶体管和第五薄膜晶体管打开,第一薄膜晶体管由关闭至打开;
在所述第二时段,所述第二薄膜晶体管、所述第五薄膜晶体管和所述第六薄膜晶体管关闭,所述第三薄膜晶体管和所述第四薄膜晶体管打开,所述第一薄膜晶体管由打开至关闭;
在所述第三时段,所述第二薄膜晶体管、所述第四薄膜晶体管、所述第五薄膜晶体管和所述第六薄膜晶体管关闭,所述第三薄膜晶体管打开,所述第一薄膜晶体管由关闭至打开。
在一些实施例中,该像素补偿驱动电路还包括发光阶段,所述发光阶段包括第四时段;
在所述第四时段,所述第二薄膜晶体管、所述第三薄膜晶体管和所述第五薄膜晶体管关闭,所述第一薄膜晶体管、所述第四薄膜晶体管和所述第六薄膜晶体管打开。
在一些实施例中,在所述第一时段,所述第一节点的电位为所述数据信号线提供的参考电位Vref,所述第二节点的电位为所述复位电位端的电位Vini;
在所述第二时段,所述第一节点的电位为所述参考电位Vref,所述第二节点的电位为所述参考电位Vref与所述第一薄膜晶体管的阈值电压Vth之差;
在所述第三时段,所述第一节点的电位为所述数据信号线提供的数据电压Vdata,所述第二节点的电位为根据所述第一薄膜晶体管的阈值电压Vth、所述参考电位Vref、所述数据电压Vdata、以及所述第一电容和所述第二电容的电容值所获取;
在所述第四时段,所述第一节点的电位为根据所述恒压高电位端的电位VDD、所述第一薄膜晶体管的阈值电压Vth、所述参考电位Vref、所述数据电压Vdata、以及所述第一电容和所述第二电容的电容值所获取,所述第二节点的电位为所述恒压高电位端的电位VDD。
另外,该像素补偿驱动电路还提供一种显示面板,该显示面板的每个像素单元中包括有机发光二极管以及如上所述的像素补偿驱动电路;其中,所述有机发光二极管耦合于所述像素补偿驱动电路的第四节点与恒压低电位端之间,以使得所述像素补偿驱动电路用于驱动所述有机发光二极管发光。
本发明实施例提供的6T2C像素补偿驱动电路及显示面板中,设置了电位保持模块使有机发光二极管的阳极电位在非发光阶段被设置为初始值,并不受驱动模块的输出端的电位变化的影响,使得在非发光阶段侦测驱动模块的阈值电压时,不需要为了保证有机发光二极管不发光,使驱动模块的输出端的电位受到必须小于有机发光二极管的开启电压的限制,从而扩大了能够补偿的驱动模块的阈值电压的范围,使得该像素补偿驱动电路在发光阶段能够补偿的阈值电压的范围较广,适用性较强。
附图说明
下面结合附图,通过对本发明的具体实施方式详细描述,将使本发明的技术方案及其它有益效果显而易见。
图1为现有技术提供的像素补偿驱动电路的结构示意图;
图2为现有技术提供的像素补偿驱动电路的时序示意图;
图3为本发明实施例提供的像素补偿驱动电路的结构示意图;
图4为本发明实施例提供的像素补偿驱动电路的时序示意图;
图5为本发明实施例提供的像素补偿驱动电路在第一时段的状态图;
图6为本发明实施例提供的像素补偿驱动电路在第二时段的状态图;
图7为本发明实施例提供的像素补偿驱动电路在第三时段的状态图;
图8为本发明实施例提供的像素补偿驱动电路在第四时段的状态图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
需要说明的是,本发明所有实施例为区分各个模块除控制端的另外两端,将其中一端称为输入端,另一端称为输出端,由于各个模块的输出端和输入端是对称的,因此其输入端和输出端是可以互换的。
另外,本发明所有实施例为区分晶体管处栅极之外的两极,将其中一极称为源极,另一极称为漏极。由于晶体管的源极和漏极是对称的,因此其源极和漏极是可以互换的。按附图中的形态规定晶体管的中间端为栅极、信号输入端为源极、信号输出端为漏极。此外,本申请所有实施例采用的晶体管可以包括P型和/或N型晶体管两种,其中,P型晶体管在栅极为低电位时打开,在栅极为高电位时关闭;N型晶体管在栅极为高电位时打开,在栅极为低电位时关闭。
图1为现有技术提供的像素补偿驱动电路的结构示意图,图2为现有技术提供的像素补偿驱动电路的时序示意图,结合图1和图2所示,该4T2C像素补偿驱动电路由驱动晶体管T10和开关晶体管T20和T30,以及存储电容C10和C20组成。该像素补偿驱动电路在t1时段,由数据信号线Data提供参考电压Vref至驱动晶体管T10的栅极,由复位电位端提供电位Vini至驱动晶体管T10的源极,然后在t2时段,由恒压高电位端VDD对驱动晶体管T10的源极电位充电,使驱动晶体管T10由打开至截止,直至驱动晶体管T10的源极电位为Vtef-Vth,Vth为驱动晶体管T10的阈值电压,由此通过驱动晶体管T10的源极电位侦测到驱动晶体管T10的阈值电压Vth,但是,在t2时段,为了避免有机发光二极管OLED在非发光阶段发光,驱动晶体管T10的源极电位由Vini上升至Vtef-Vth的过程中,需要使驱动晶体管T10的源极电位低于有机发光二极管OLED的开启电压Voled,即,Vtef-Vth<Voled,因此,Vth>Vref-Voed,其中,Vref由数据信号线Data提供,一般最小为0,因此该像素补偿驱动电路能够补偿的阈值电压Vth的负向范围较小,即限制了该像素补偿驱动电路能够补偿的阈值电压的范围。
有鉴于此,本发明实施例提供一种像素补偿驱动电路,图3为本发明实施例提供的像素补偿驱动电路的结构示意图,如图3所示,该像素补偿驱动电路包括:驱动模块100、数据写入模块300、复位模块200、发光控制模块、电位保持模块500、第一电容和第二电容;其中,
驱动模块100的控制端连接第一节点G,输入端连接第二节点S,输出端连接第三节点D;
复位模块200的控制端连接复位信号线Init,输入端连接复位电位端Vini,输出端连接第二节点S;
数据写入模块300的控制端连接扫描信号线Scan,输入端连接数据信号线Data,输出端连接第一节点G;
发光控制模块400的控制端连接第一发光信号线EM1,输入端连接诶恒压高电位端VDD,输出端连接第三节点D;
电位保持模块500的控制端连接复位信号线Init和第二发光信号线EM2,输入端连接复位电位端Vini和第二节点S,输出端连接第四节点P;
第一电容C1耦合于第一节点G和第二节点S之间,第二电容C2耦合于第二节点S和恒压高电位端VDD之间。
本发明实施例提供的6T2C像素补偿驱动电路中,设置了电位保持模块500使有机发光二极管的阳极电位在非发光阶段被设置为初始值,并不受驱动模块100的输出端的电位变化的影响,使得在非发光阶段侦测驱动模块的阈值电压时,不需要为了保证有机发光二极管不发光,使驱动模块100的输出端的电位受到必须小于有机发光二极管的开启电压的限制,从而扩大了能够补偿的驱动模块的阈值电压的范围,使得该像素补偿驱动电路在发光阶段能够补偿的阈值电压的范围较广,适用性较强。
在一些实施例中,驱动模块100包括第一薄膜晶体管T1,第一薄膜晶体管T1的栅极连接第一节点G,第一薄膜晶体管T1的源极连接第二节点S,第一薄膜晶体管T1的漏极连接第三节点D。
在一些实施例中,复位模块200包括第二薄膜晶体管T2,第二薄膜晶体管T2的栅极连接复位信号线Init,第二薄膜晶体管T2的源极连接复位电位端,第二薄膜晶体管T2的漏极连接第二节点S。
在一些实施例中,数据写入模块300包括第三薄膜晶体管T3,第三薄膜晶体管T3的栅极连接扫描信号线Scan,第三薄膜晶体管T3的源极连接数据信号线Data,第三薄膜晶体管T3的漏极连接第一节点G。
在一些实施例中,发光控制模块400包括第四薄膜晶体管T4,第四薄膜晶体管T4的栅极连接第一发光信号线EM1,第四薄膜晶体管T4的源极连接恒压高电位端VDD,第四薄膜晶体管T4的漏极连接第三节点D。
在一些实施例中,电位保持模块500包括第五薄膜晶体管T5和第六薄膜晶体管T6;其中,第五薄膜晶体管T5的栅极连接复位信号线Init,第五薄膜晶体管T5的源极连接复位电位端Vini,第五薄膜晶体管T5的漏极连接第四节点P;第六薄膜晶体管T6的栅极连接第二发光信号线EM2,第六薄膜晶体管T6的源极连接第二节点S,第六薄膜晶体管T6的漏极连接第四节点P。
基于上述实施例,图4为本发明实施例提供的像素补偿驱动电路的时序示意图,结合图3和图4所示,该像素补偿驱动电路包括非发光阶段A,非发光阶段A包括第一时段t1、第二时段t2和第三时段t3;
在第一时段t1,第四薄膜晶体管T4和第六薄膜晶体管T6关闭,第二薄膜晶体管T2、第三薄膜晶体管T3和第五薄膜晶体管T5打开,第一薄膜晶体管T1由关闭至打开;
在第二时段t2,第二薄膜晶体管T2、第五薄膜晶体管T5和第六薄膜晶体管T6关闭,第三薄膜晶体管T3、第四薄膜晶体管T4打开,第一薄膜晶体管T1由打开至关闭;
在第三时段t3,第二薄膜晶体管T2、第四薄膜晶体管T4、第五薄膜晶体管T5和第六薄膜晶体管T6关闭,第三薄膜晶体管T3打开,第一薄膜晶体管T1由关闭至打开。
进一步地,请继续结合图3和图4所示,该像素补偿驱动电路还包括发光阶段B,发光阶段B包括第四时段t4;
在第四时段t4,第二薄膜晶体管T2、第三薄膜晶体管T3和第五薄膜晶体管T5关闭,第一薄膜晶体管T1、第四薄膜晶体管T4和第六薄膜晶体管T6打开。
其中,在第一时段t1,第一节点G的电位为数据信号线Data提供的参考电位Vref,第二节点S的电位为复位电位端的电位Vini;
在第二时段t2,第一节点G的电位为参考电位Vref,第二节点S的电位为参考电位Vref与第一薄膜晶体管T1的阈值电压Vth之差;
在第三时段t3,第一节点G的电位为数据信号线Data提供的数据电压Vdata,第二节点S的电位为根据第一薄膜晶体管T1的阈值电压Vth、参考电位Vref、数据电压Vdata、以及第一电容C1和第二电容C2的电容值所获取;
在第四时段t4,第一节点G的电位为根据恒压高电位端VDD的电位VDD、第一薄膜晶体管T1的阈值电压Vth、参考电位Vref、数据电压Vdata、以及第一电容C1和第二电容C2的电容值所获取,第二节点S的电位为恒压高电位端的电位VDD。
基于上述实施例,图5-图8分别为本发明实施例提供的像素补偿驱动电路在第一时段t1、第二时段t2、第三时段t3和第四时段t4的状态图,结合图3-图8所示,该像素补偿驱动电路的详细工作过程为:
结合图4和图5所示,在第一时段t1,第一发光信号线EM1和第二发光信号线EM2为低电平,使第四薄膜晶体管T4和第六薄膜晶体管T6关闭;复位信号线Iint和扫描信号线Scan为高电平,使第二薄膜晶体管T2、第三薄膜晶体管T3和第五薄膜晶体管T5打开;数据信号线Data提供参考电位Vref至第一节点G,复位电位端的电位Vini被置于第二节点S和第四节点P,并使第二电容C2充电。
此时,第一节点G与第二节点S的电位差,即第一薄膜晶体管T1的栅源极电位差Vgs为Vref-Vini>Vth,Vth为第一薄膜晶体管T1的阈值电压,从而使第一薄膜晶体管T1打开。
结合图4和图6所示,在第二时段t2,复位信号线Iint和第二发光信号线EM2为低电平,使第四薄膜晶体管T4、第五薄膜晶体管T5和第六薄膜晶体管T6关闭;扫描信号线Scan为高电平,使第三薄膜晶体管T3打开,数据信号线Data持续提供参考电位Vref至第一节点G;第一发光信号线EM1为高电平,使第四薄膜晶体管T4打开;恒压高电位端VDD将第一薄膜晶体管T1的源极充电,使第一薄膜晶体管T1的源极电位由Vini上升至Vref-Vth,直至第一薄膜晶体管T1关闭。
结合图4和图7所示,在第三时段t3,复位信号线Iint、第一发光信号线EM1和第二发光信号线EM2为低电平,使第二薄膜晶体管T2、第四薄膜晶体管T4、第五薄膜晶体管T5和第六薄膜晶体管T6关闭;扫描信号线Scan为高电平,使第三薄膜晶体管T3打开,数据信号线Data提供数据电压Vdata至第一节点G,从而提高第一节点G的电位,使第一薄膜晶体管打T1打开。
具体地,根据基于闭合面的电荷守恒定律,如图7和图8中,与第二节点S连接的第一电容C1的下极板和第二电容C2的下极板构成的闭合面100中,没有存储电荷的元件,并且没有导电路径穿过,那么闭合面100内的第一电容C1的下极板和第二电容C2的下极板存储的总电荷不会发生变化。具体地,在第二时段t2,第一电容C1的下极板和第二电容C2的下极板存储的总电荷Q=(Vref-Vth-VDD)*C1-Vth*C2;在第三时段t3,第一电容C1的下极板和第二电容C2的下极板存储的总电荷Q’=(Vs-VDD)*C1+(Vs-Vdata)*C2,Vs为第二节点S在第三时段t3的电位。根据Q=Q’得到:(Vref-Vth-VDD)*C1-Vth*C2=(Vs-VDD)*C1+(Vs-Vdata)*C2,由此可得,Vs=Vref-Vth+(Vdata-Vref)*C2/(C1+C2),因此在第三时段t3,第一薄膜晶体管T1的栅源极电位差Vgs=Vdata-Vs=Vdata-Vref+Vth-(Vdata-Vref)*C2/(C1+C2)=(Vdata-Vref)*C1/(C1+C2)+Vth。
此时,第一薄膜晶体管T1的栅源极电位差Vgs>Vth,使第一薄膜晶体管T1打开。
结合图4和图8所示,在第四时段t4,复位信号线Iint、扫描信号线Scan和第一发光信号线EM1为低电平,使第二薄膜晶体管T2、第三薄膜晶体管T3和第五薄膜晶体管T5关闭;第一发光信号线EM1和第二发光信号线EM2为高电平,使第四薄膜晶体管T4和第六薄膜晶体管T6打开,恒压高电位VDD经第四薄膜晶体管T4、第一薄膜晶体管T1和第六薄膜晶体管T6驱动有机发光二极管OLED发光,此时在第二电容C2的耦合作用下,保持第一薄膜晶体管T1的栅源极电位差Vgs为(Vdata-Vref)*C1/(C1+C2)+Vth,即,第二节点S的电位为VDD,第一节点G的电位为VDD+(Vdata-Vref)*C1/(C1+C2)+Vth。
因此,根据流经有机发光二极管T1的电流,即有机发光二极管OLED的电流为:I=K(Vgs-Vth)2=K【(Vdata-Vref)*C1/(C1+C2)+Vth-Vth】2=【(Vdata-Vref)*C1/(C1+C2)】2,由此可知流经有机发光二极管OLED的电流与第一薄膜晶体管T1的阈值电压无关,因此该像素补偿驱动电路能够解决由于驱动薄膜晶体管阈值电压Vth不均一和不稳定,导致的流经有机发光二极管OLED的电流不稳定的问题,使得有机发光二极管OLED的发光亮度均匀和稳定,从而改善显示画面的显示效果。
综上所述,本发明实施例提供的像素补偿驱动电路中,通过设置电位保持模块500的第五薄膜晶体管T5和第六薄膜晶体管T6,其中,第五薄膜晶体管T5用于在第一时段t1将第四节点P即有机发光二极管OLED的阳极的电位置位为复位电位端的电位Vini,并且第六薄膜晶体管T6在第一时段t1和第二时段t2均关闭,使得在第二时段t2,有机发光二极管OLED的阳极的电位保持为Vini,而不会受到第二节点S即第一薄膜晶体管T1的源极的电位变化的影响,即在第二时段t2,第一薄膜晶体管T1的源极的电位不需要必须低于有机发光二极管OLED的开启电压Voled,即第一薄膜晶体管T1的阈值电压Vth不需要必须大于Vref-Voed,从而扩大了该像素补偿驱动电路能够补偿的阈值电压Vth的负向范围,使得该像素补偿驱动电路能够补偿的阈值电压Vth的范围更广,适应性更强。
基于上述实施例,本发明实施例还提供一种显示面板,该显示面板的每个像素单元中包括有机发光二极管以及如上所述的像素补偿驱动电路;其中,有机发光二极管OLED耦合于该像素补偿驱动电路的第四节点P与恒压低电位端VSS之间,以使得该像素补偿驱动电路用于驱动有机发光二极管OLED发光。该显示面板具有与上述各实施例提供的像素补偿驱动电路相同的结构和有益效果,由于上述各实施例已经对该像素补偿驱动电路的结构和有益效果进行了详细描述,此处不再赘述。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上实施例的说明只是用于帮助理解本发明的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例的技术方案的范围。
Claims (10)
1.一种像素补偿驱动电路,其特征在于,包括:驱动模块、数据写入模块、复位模块、发光控制模块、电位保持模块、第一电容和第二电容;其中,
所述驱动模块的控制端连接第一节点,输入端连接第二节点,输出端连接第三节点;
所述复位模块的控制端连接复位信号线,输入端连接复位电位端,输出端连接所述第二节点;
所述数据写入模块的控制端连接扫描信号线,输入端连接数据信号线,输出端连接所述第一节点;
所述发光控制模块的控制端连接第一发光信号线,输入端连接诶恒压高电位端,输出端连接所述第三节点;
所述电位保持模块的控制端连接所述复位信号线和第二发光信号线,输入端连接所述复位电位端和所述第二节点,输出端连接第四节点;
所述第一电容耦合于所述第一节点和所述第二节点之间,所述第二电容耦合于所述第二节点和所述恒压高电位端之间。
2.如权利要求1所述的像素补偿驱动电路,其特征在于,所述驱动模块包括第一薄膜晶体管,所述第一薄膜晶体管的栅极连接所述第一节点,所述第一薄膜晶体管的源极连接所述第二节点,所述第一薄膜晶体管的漏极连接所述第三节点。
3.如权利要求1所述的像素补偿驱动电路,其特征在于,所述复位模块包括第二薄膜晶体管,所述第二薄膜晶体管的栅极连接所述复位信号线,所述第二薄膜晶体管的源极连接所述复位电位端,所述第二薄膜晶体管的漏极连接所述第二节点。
4.如权利要求1所述的像素补偿驱动电路,其特征在于,所述数据写入模块包括第三薄膜晶体管,所述第三薄膜晶体管的栅极连接所述扫描信号线,所述第三薄膜晶体管的源极连接所述数据信号线,所述第三薄膜晶体管的漏极连接所述第一节点。
5.如权利要求1所述的像素补偿驱动电路,其特征在于,所述发光控制模块包括第四薄膜晶体管,所述第四薄膜晶体管的栅极连接所述第一发光信号线,所述第四薄膜晶体管的源极连接所述恒压高电位端,所述第四薄膜晶体管的漏极连接所述第三节点。
6.如权利要求1所述的像素补偿驱动电路,其特征在于,所述电位保持模块包括第五薄膜晶体管和第六薄膜晶体管;其中,
所述第五薄膜晶体管的栅极连接所述复位信号线,所述第五薄膜晶体管的源极连接所述复位电位端,所述第五薄膜晶体管的漏极连接所述第四节点;
所述第六薄膜晶体管的栅极连接所述第二发光信号线,所述第六薄膜晶体管的源极连接所述第二节点,所述第六薄膜晶体管的漏极连接所述第四节点。
7.如权利要求1所述的像素补偿驱动电路,其特征在于,包括非发光阶段,所述非发光阶段包括第一时段、第二时段和第三时段;
在所述第一时段,第四薄膜晶体管和第六薄膜晶体管关闭,第二薄膜晶体管、第三薄膜晶体管和第五薄膜晶体管打开,第一薄膜晶体管由关闭至打开;
在所述第二时段,所述第二薄膜晶体管、所述第五薄膜晶体管和所述第六薄膜晶体管关闭,所述第三薄膜晶体管和所述第四薄膜晶体管打开,所述第一薄膜晶体管由打开至关闭;
在所述第三时段,所述第二薄膜晶体管、所述第四薄膜晶体管、所述第五薄膜晶体管和所述第六薄膜晶体管关闭,所述第三薄膜晶体管打开,所述第一薄膜晶体管由关闭至打开。
8.如权利要求7所述的像素补偿驱动电路,其特征在于,还包括发光阶段,所述发光阶段包括第四时段;
在所述第四时段,所述第二薄膜晶体管、所述第三薄膜晶体管和所述第五薄膜晶体管关闭,所述第一薄膜晶体管、所述第四薄膜晶体管和所述第六薄膜晶体管打开。
9.权利要求8所述的像素补偿驱动电路,其特征在于,
在所述第一时段,所述第一节点的电位为所述数据信号线提供的参考电位Vref,所述第二节点的电位为所述复位电位端的电位Vini;
在所述第二时段,所述第一节点的电位为所述参考电位Vref,所述第二节点的电位为所述参考电位Vref与所述第一薄膜晶体管的阈值电压Vth之差;
在所述第三时段,所述第一节点的电位为所述数据信号线提供的数据电压Vdata,所述第二节点的电位为根据所述第一薄膜晶体管的阈值电压Vth、所述参考电位Vref、所述数据电压Vdata、以及所述第一电容和所述第二电容的电容值所获取;
在所述第四时段,所述第一节点的电位为根据所述恒压高电位端的电位VDD、所述第一薄膜晶体管的阈值电压Vth、所述参考电位Vref、所述数据电压Vdata、以及所述第一电容和所述第二电容的电容值所获取,所述第二节点的电位为所述恒压高电位端的电位VDD。
10.一种显示面板,其特征在于,所述显示面板的每个像素中包括有机发光二极管和以及权利要求1-9任一项所述的像素补偿驱动电路;其中,
所述有机发光二极管耦合于所述像素补偿驱动电路的第四节点与恒压低电位端之间,以使得所述像素补偿驱动电路用于驱动所述有机发光二极管发光。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111520924.0A CN114120910A (zh) | 2021-12-13 | 2021-12-13 | 像素补偿驱动电路及显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111520924.0A CN114120910A (zh) | 2021-12-13 | 2021-12-13 | 像素补偿驱动电路及显示面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114120910A true CN114120910A (zh) | 2022-03-01 |
Family
ID=80365288
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111520924.0A Pending CN114120910A (zh) | 2021-12-13 | 2021-12-13 | 像素补偿驱动电路及显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114120910A (zh) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114999399A (zh) * | 2022-06-30 | 2022-09-02 | 惠科股份有限公司 | 像素驱动电路、显示面板及显示装置 |
CN115101005A (zh) * | 2022-07-05 | 2022-09-23 | 深圳市华星光电半导体显示技术有限公司 | 像素电路及显示面板 |
CN115566026A (zh) * | 2022-09-16 | 2023-01-03 | 京东方科技集团股份有限公司 | 显示面板及其制造方法、显示装置 |
WO2023225955A1 (zh) * | 2022-05-26 | 2023-11-30 | 京东方科技集团股份有限公司 | 一种像素电路、其驱动方法及显示装置 |
WO2024045830A1 (zh) * | 2022-08-30 | 2024-03-07 | 武汉华星光电半导体显示技术有限公司 | 像素电路及显示面板 |
WO2024152286A1 (zh) * | 2023-01-19 | 2024-07-25 | 京东方科技集团股份有限公司 | 像素电路、显示面板及显示装置 |
WO2024178537A1 (zh) * | 2023-02-27 | 2024-09-06 | 京东方科技集团股份有限公司 | 像素电路、像素驱动方法和显示装置 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103915061A (zh) * | 2012-12-28 | 2014-07-09 | 乐金显示有限公司 | 有机发光二极管显示装置及其驱动方法 |
CN108364982A (zh) * | 2018-02-01 | 2018-08-03 | 武汉华星光电半导体显示技术有限公司 | Oled显示装置 |
CN109087610A (zh) * | 2018-08-20 | 2018-12-25 | 武汉华星光电半导体显示技术有限公司 | Amoled像素驱动电路、驱动方法及显示面板 |
US20190019454A1 (en) * | 2017-07-11 | 2019-01-17 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Amoled pixel driving circuit and pixel driving method |
CN110322836A (zh) * | 2019-07-22 | 2019-10-11 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路及显示面板 |
CN110428774A (zh) * | 2019-07-19 | 2019-11-08 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路和显示面板 |
CN111179820A (zh) * | 2020-03-12 | 2020-05-19 | 武汉华星光电半导体显示技术有限公司 | 一种像素电路及显示面板 |
CN111710296A (zh) * | 2020-06-19 | 2020-09-25 | 昆山国显光电有限公司 | 像素驱动电路、像素驱动电路的驱动方法和显示面板 |
-
2021
- 2021-12-13 CN CN202111520924.0A patent/CN114120910A/zh active Pending
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103915061A (zh) * | 2012-12-28 | 2014-07-09 | 乐金显示有限公司 | 有机发光二极管显示装置及其驱动方法 |
US20190019454A1 (en) * | 2017-07-11 | 2019-01-17 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Amoled pixel driving circuit and pixel driving method |
CN108364982A (zh) * | 2018-02-01 | 2018-08-03 | 武汉华星光电半导体显示技术有限公司 | Oled显示装置 |
CN109087610A (zh) * | 2018-08-20 | 2018-12-25 | 武汉华星光电半导体显示技术有限公司 | Amoled像素驱动电路、驱动方法及显示面板 |
CN110428774A (zh) * | 2019-07-19 | 2019-11-08 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路和显示面板 |
CN110322836A (zh) * | 2019-07-22 | 2019-10-11 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路及显示面板 |
CN111179820A (zh) * | 2020-03-12 | 2020-05-19 | 武汉华星光电半导体显示技术有限公司 | 一种像素电路及显示面板 |
CN111710296A (zh) * | 2020-06-19 | 2020-09-25 | 昆山国显光电有限公司 | 像素驱动电路、像素驱动电路的驱动方法和显示面板 |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023225955A1 (zh) * | 2022-05-26 | 2023-11-30 | 京东方科技集团股份有限公司 | 一种像素电路、其驱动方法及显示装置 |
CN114999399A (zh) * | 2022-06-30 | 2022-09-02 | 惠科股份有限公司 | 像素驱动电路、显示面板及显示装置 |
CN114999399B (zh) * | 2022-06-30 | 2023-05-26 | 惠科股份有限公司 | 像素驱动电路、显示面板及显示装置 |
US11854488B1 (en) | 2022-06-30 | 2023-12-26 | HKC Corporation Limited | Pixel driving circuit having a coupling capacitance and display panel thereof |
CN115101005A (zh) * | 2022-07-05 | 2022-09-23 | 深圳市华星光电半导体显示技术有限公司 | 像素电路及显示面板 |
WO2024045830A1 (zh) * | 2022-08-30 | 2024-03-07 | 武汉华星光电半导体显示技术有限公司 | 像素电路及显示面板 |
CN115566026A (zh) * | 2022-09-16 | 2023-01-03 | 京东方科技集团股份有限公司 | 显示面板及其制造方法、显示装置 |
CN115566026B (zh) * | 2022-09-16 | 2025-03-25 | 京东方科技集团股份有限公司 | 显示面板及其制造方法、显示装置 |
WO2024152286A1 (zh) * | 2023-01-19 | 2024-07-25 | 京东方科技集团股份有限公司 | 像素电路、显示面板及显示装置 |
WO2024178537A1 (zh) * | 2023-02-27 | 2024-09-06 | 京东方科技集团股份有限公司 | 像素电路、像素驱动方法和显示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN114120910A (zh) | 像素补偿驱动电路及显示面板 | |
US10217409B2 (en) | Pixel circuit and driving method therefor, and organic light-emitting display | |
CN113487996B (zh) | 像素驱动电路、显示面板及显示设备 | |
KR102231534B1 (ko) | 디스플레이 패널, 픽셀 구동 회로 및 그 구동 방법 | |
WO2018196378A1 (zh) | 显示面板、像素驱动电路及其驱动方法 | |
US11308866B2 (en) | OLED pixel compensation circuit and OLED pixel compensation method | |
CN110610683B (zh) | 像素驱动电路及其驱动方法、显示面板、显示装置 | |
KR20190141755A (ko) | 디스플레이 패널, 픽셀 구동 회로 및 이의 구동 방법 | |
CN110473501B (zh) | 一种显示面板的补偿方法 | |
CN106847179A (zh) | 一种像素补偿电路及显示装置 | |
US20190228708A1 (en) | Pixel circuit, pixel driving method and display device | |
US10475385B2 (en) | AMOLED pixel driving circuit and driving method capable of ensuring uniform brightness of the organic light emitting diode and improving the display effect of the pictures | |
CN112908267B (zh) | 像素电路及驱动方法、显示装置 | |
CN110853582B (zh) | 像素及其控制方法、有机发光二极管显示器 | |
CN110021275A (zh) | 像素驱动电路、像素驱动方法、像素电路和显示装置 | |
CN106448554A (zh) | Oled驱动电路及oled显示面板 | |
CN114038413A (zh) | 像素驱动方法及显示面板 | |
CN114299847A (zh) | 发光器件驱动电路及显示面板 | |
US20210241687A1 (en) | Pixel compensation circuit, driving method, and display device | |
CN115602108A (zh) | 像素驱动电路和显示面板 | |
US12217693B2 (en) | Pixel driving circuit and display panel | |
CN205451748U (zh) | 像素驱动电路和显示装置 | |
US20230178015A1 (en) | Pixel compensation circuit, driving method thereof and display device | |
CN111243492B (zh) | 像素电路、像素驱动方法和显示装置 | |
WO2016201847A1 (zh) | 像素电路及其驱动方法、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20220301 |