[go: up one dir, main page]

CN114120881A - 像素电路、显示装置及其驱动方法 - Google Patents

像素电路、显示装置及其驱动方法 Download PDF

Info

Publication number
CN114120881A
CN114120881A CN202111521929.5A CN202111521929A CN114120881A CN 114120881 A CN114120881 A CN 114120881A CN 202111521929 A CN202111521929 A CN 202111521929A CN 114120881 A CN114120881 A CN 114120881A
Authority
CN
China
Prior art keywords
transistor
electrically connected
source
drain
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111521929.5A
Other languages
English (en)
Inventor
曾勉
孙亮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202111521929.5A priority Critical patent/CN114120881A/zh
Priority to US17/622,785 priority patent/US12067938B2/en
Priority to PCT/CN2021/139163 priority patent/WO2023108612A1/zh
Publication of CN114120881A publication Critical patent/CN114120881A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本申请公开一种像素电路、显示装置及其驱动方法。像素电路包括发光元件;第一晶体管,其与发光元件串接于第一电源与第二电源之间,第一晶体管基于第一晶体管的栅极的电压来控制流经发光元件的驱动电流;及第二晶体管,其与第一晶体管电连接,第二晶体管响应于时序电压线提供的时序电压信号,在一帧周期的显示扫描时段期间截止,在一帧周期的自扫描时段期间导通,以在一帧周期的自扫描时段期间对第一晶体管进行复位。本申请可以在低频驱动的情况下对像素电路进行复位补偿,提高显示装置的驱动效率并使显示装置的功耗最小化。

Description

像素电路、显示装置及其驱动方法
技术领域
本申请涉及显示技术领域,具体涉及一种像素电路、显示装置及其驱动方法。
背景技术
显示装置可以包括像素电路。每个像素电路可以包括晶体管、电连接到晶体管的发光元件以及电容。晶体管可以响应于通过线提供的相应信号而导通,并且可以由导通的晶体管产生预定驱动电流。发光元件可以响应于驱动电流而发光。
近来,正在开发以低频驱动显示装置的方法,以提高显示装置的驱动效率并使显示装置的功耗最小化。
发明内容
本申请提供一种像素电路、显示装置及其驱动方法,可以在低频驱动的情况下对像素电路进行复位补偿,提高显示装置的驱动效率并使显示装置的功耗最小化。
第一方面,本申请提供一种像素电路,其包括:
发光元件;
第一晶体管,所述第一晶体管与所述发光元件串接于第一电源与第二电源之间,所述第一晶体管基于所述第一晶体管的栅极的电压来控制流经所述发光元件的驱动电流;及
第二晶体管,所述第二晶体管与所述第一晶体管电连接,所述第二晶体管响应于时序电压线提供的时序电压信号,在一帧周期的显示扫描时段期间截止,在一帧周期的自扫描时段期间导通,以在一帧周期的自扫描时段期间对所述第一晶体管进行复位。
在本申请提供的像素电路中,所述第二晶体管的栅极与所述时序电压线电连接,所述第二晶体管的源极与复位电源电连接,所述第二晶体管的漏极与所述第一晶体管的源极或者所述第一晶体管的漏极电连接。
在本申请提供的像素电路中,所述像素电路包括:
第三晶体管,所述第三晶体管的栅极与第一扫描线电连接,所述第三晶体管的源极与所述第一晶体管的漏极电连接,所述第三晶体管的漏极与所述第一晶体管的栅极电连接;
第四晶体管,所述第四晶体管的栅极与第二扫描线电连接,所述第四晶体管的源极与第一初始化电源电连接,所述第四晶体管的漏极与所述第一晶体管的漏极电连接。
在本申请提供的像素电路中,所述像素电路还包括:
第五晶体管,所述第五晶体管的栅极与第三扫描线电连接,所述第五晶体管的源极与数据线电连接,所述第五晶体管的漏极与所述第一晶体管的源极电连接;
第六晶体管,所述第六晶体管的栅极与所述第三扫描线电连接,所述第六晶体管的源极与第二初始化电源电连接,所述第六晶体管的漏极与所述发光元件的阳极电连接;所述发光元件的阴极与所述第二电源电连接;
第七晶体管,所述第七晶体管的栅极与发光控制线电连接,所述第七晶体管的源极与所述第一电源电连接,所述第七晶体管的漏极与所述第一晶体管的源极电连接;
第八晶体管,所述第八晶体管的栅极与所述发光控制线电连接,所述第八晶体管的源极与所述第一晶体管的漏极电连接,所述第八晶体管的漏极与所述发光元件的阳极电连接;及
电容,所述电容的第一端与所述第一电源电连接,所述电容的第二端与所述第一晶体管的栅极电连接。
在本申请提供的像素电路中,所述第一扫描线、所述第二扫描线及所述第三扫描线在所述显示扫描时段期间提供扫描信号,以控制相应晶体管导通,所述第一扫描线、所述第二扫描线及所述第三扫描线在所述自扫描时段期间不提供所述扫描信号。
在本申请提供的像素电路中,所述第一扫描线提供的第一扫描信号、所述第二扫描线提供的第二扫描信号及所述第三扫描线提供的第三扫描信号具有相同的频率。
在本申请提供的像素电路中,所述像素电路还包括:
第九晶体管,所述第九晶体管的栅极与所述时序电压线电连接,所述第九晶体管的源极与所述第二初始化电源电连接,所述第九晶体管的漏极与所述发光元件的阳极电连接。
在本申请提供的像素电路中,所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管、所述第七晶体管、所述第八晶体管及所述第九晶体管均为低温多晶硅晶体管。
第二方面,本申请还提供一种显示装置,其包括像素电路,所述像素电路包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管、电容及发光元件,其中,所述第一晶体管与所述发光元件串接于第一电源与第二电源之间,所述第二晶体管的栅极与所述时序电压线电连接,所述第二晶体管的源极与复位电源电连接,所述第二晶体管的漏极与所述第一晶体管的源极或者所述第一晶体管的漏极电连接,所述第三晶体管的栅极与第一扫描线电连接,所述第三晶体管的源极与所述第一晶体管的漏极电连接,所述第三晶体管的漏极与所述第一晶体管的栅极电连接,所述第四晶体管的栅极与第二扫描线电连接,所述第四晶体管的源极与第一初始化电源电连接,所述第四晶体管的漏极与所述第一晶体管的漏极电连接,所述第五晶体管的栅极与第三扫描线电连接,所述第五晶体管的源极与数据线电连接,所述第五晶体管的漏极与所述第一晶体管的源极电连接,所述第六晶体管的栅极与所述第三扫描线电连接,所述第六晶体管的源极与第二初始化电源电连接,所述第六晶体管的漏极与所述发光元件的阳极电连接;所述发光元件的阴极与所述第二电源电连接,所述第七晶体管的栅极与发光控制线电连接,所述第七晶体管的源极与所述第一电源电连接,所述第七晶体管的漏极与所述第一晶体管的源极电连接,所述第八晶体管的栅极与所述发光控制线电连接,所述第八晶体管的源极与所述第一晶体管的漏极电连接,所述第八晶体管的漏极与所述发光元件的阳极电连接,所述电容的第一端与所述第一电源电连接,所述电容的第二端与所述第一晶体管的栅极电连接。
第三方面,本申请还提供一种显示装置的驱动方法,所述驱动方法用于驱动以上所述的显示装置,所述驱动方法包括:
同时控制所述第二晶体管、所述第五晶体管、所述第六晶体管、所述第七晶体管及所述第八晶体管截止,及控制所述第三晶体管及所述第四晶体管导通,所述第一初始化电源供应第一初始化信号至所述第一晶体管的栅极;
同时控制所述第二晶体管、所述第四晶体管、所述第七晶体管及所述第八晶体管截止,及控制所述第三晶体管、所述第五晶体管及所述第六晶体管导通,所述第二初始化电源供应第二初始化信号至所述发光元件的阳极,所述数据线供应数据信号至所述第一晶体管的源极;
同时控制所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管及所述第六晶体管截止,及控制所述第七晶体管及所述第八晶体管导通,所述发光元件发光;
同时控制所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管、所述第七晶体管及所述第八晶体管截止;
控制所述第二晶体管导通,以对所述第一晶体管进行复位。
本申请提供的像素电路、显示装置及其驱动方法,通过第二晶体管响应于时序电压线提供的时序电压信号,在一帧周期的显示扫描时段期间截止,在一帧周期的自扫描时段期间导通,以在一帧周期的自扫描时段期间对第一晶体管进行复位,从而可以在低频驱动的情况下对像素电路进行复位补偿,提高显示装置的驱动效率并使显示装置的功耗最小化。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的像素电路的第一种等效电路图;
图2为图1所示的像素电路在显示扫描时段期间的驱动时序图;
图3为图1所示的像素电路在自扫描时段期间的驱动时序图;
图4为本申请实施例根据图像帧速率驱动显示装置的方法的示意图;
图5为本申请实施例提供的像素电路的第二种等效示意图;
图6为本申请实施例提供的像素电路的第三种等效示意图;
图7为本申请实施例提供的像素电路的第四种等效示意图;
图8为本申请实施例提供的显示装置的结构示意图;
图9为图8所示的显示装置的驱动方法示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
此外,本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”、“第三”、“第四”、“第五”、“第六”、“第七”、“第八”、“第九”等是用于区别不同对象,而不是用于描述特定顺序。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。
需要说明的是,由于本申请采用的晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本申请实施例中,为区分晶体管除栅极之外的两极,将其中一极称为源极,另一极称为漏极。按附图中的形态规定晶体管的中间端为栅极、信号输入端为源极、输出端为漏极。
请参阅图1,图1为本申请实施例提供的像素电路的第一种等效电路图。在图1中,为了便于描述,示出了可以位于或设置在第i水平行(其中,“i”是自然数)上并且可以电连接到第j数据线DA(其中,“j”是自然数)的像素电路。
如图1所示,像素电路包括第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、电容Cst及发光元件DL。
在本申请实施例中,第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8可以均为低温多晶硅薄膜晶体管。本申请实施例中的第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8为同一种类型的晶体管,不仅可以避免不同类型的晶体管之间的差异性对像素电路造成的影响,还可以使得像素电路的结构和工艺更加简单。
其中,发光元件DL的阳极可以电连接到第三节点C,发光元件DL的阴极可以电连接到第二电源VSS。发光元件DL可以根据从第一晶体管T1供应的电流量产生具有预定亮度的光。在本申请实施例中,发光元件DL可以是包括有机发光层的有机发光二极管,也可以是由无机材料形成的无机发光元件DL。
其中,第一晶体管T1(或驱动晶体管)的栅极可以电连接到第四节点Q,第一晶体管T1的源极可以电连接到第一节点A,第一晶体管T1的漏极可以电连接到第二节点B。第一晶体管T1可以根据第四节点Q的电压来控制从第一电源VDD经由发光元件DL流入第二电源VSS的电流量。第一电源VDD的电压可以被设定为比第二电源VSS的电压高的电压。
其中,第二晶体管T2的栅极可以电连接到时序电压线RST,第二晶体管T2的源极可以电连接到复位电源VEH,第二晶体管T2的漏极可以电连接到第一节点A。当通过时序电压线RST供应时序电压信号时,第二晶体管T2可以导通。具体的,第二晶体管T2可以通过时序电压线RST供应的时序电压信号导通,此时,复位电源VEH的电压供应到第一节点A(即,第一晶体管T1的源极)。
其中,第三晶体管T3的栅极可以电连接到第i条第一扫描线B(i),第三晶体管T3的源极可以电连接到第二节点B,第三晶体管T3的漏极可以电连接到第四节点Q。当通过第i条第一扫描线B(i)供应扫描信号(例如,第一扫描信号)时,第三晶体管T3可以导通。具体的,第三晶体管T3可以通过第i条第一扫描线B(i)供应的扫描信号导通,此时,可以将第二节点B与第四节点Q电连接,即,将第一晶体管T1的漏极和栅极电连接,第一晶体管T1可以以二极管配置电连接。
其中,第四晶体管T4的栅极可以电连接到第i-1条第二扫描线A(i-1),第四晶体管T4的源极可以电连接到第一初始化电源V1,第四晶体管T4的漏极可以电连接到第二节点B。当通过第i-1条第二扫描线A(i-1)供应扫描信号(例如,第二扫描信号)时,第四晶体管T4可以导通。具体的,第四晶体管T4可以通过第i-1条第二扫描线A(i-1)供应的扫描信号导通,此时,第一初始化电源V1的电压供应到第二节点B(即第一晶体管T1的漏极)。
其中,第五晶体管T5的栅极可以电连接到第三扫描线(或第i条第二扫描线A(i)),第五晶体管T5的源极可以电连接到数据线DA,第五晶体管T5的漏极可以电连接到第一节点A。当通过第i条第二扫描线A(i)供应扫描信号(例如,第二扫描信号)时,第五晶体管T5可以导通。具体的,第五晶体管T5可以通过第i条第二扫描线A(i)供应的扫描信号导通,此时,数据线DA可以电连接到第一节点A。
其中,第六晶体管T6的栅极可以电连接到第三扫描线(或第i条第二扫描线A(i)),第六晶体管T6的源极可以电连接到第二初始化电源V2,第六晶体管T6的漏极可以电连接到发光元件DL的阳极。当通过第i条第二扫描线A(i)供应扫描信号(例如,第二扫描信号)时,第六晶体管T6可以导通。具体的,第六晶体管T6可以通过第i条第二扫描线A(i)供应的扫描信号导通,此时,第二初始化电源V2的电压供应到第三节点C(即发光元件DL的阳极)。
其中,第七晶体管T7的栅极可以电连接到第i条发光控制线EM(i),第七晶体管T7的源极可以电连接到第一电源VDD,第七晶体管T7的漏极可以电连接到第一节点A。当通过第i条发光控制线EM(i)供应发光控制信号时,第七晶体管T7可以截止,并且可以在其余情况下导通。具体的,第七晶体管T7可以通过第i条发光控制线EM(i)供应的发光控制信号截止。
其中,第八晶体管T8的栅极可以电连接到第i条发光控制线EM(i),第七晶体管T7的源极可以电连接到第二节点B,第八晶体管T8的漏极可以电连接到第三节点C。当通过第i条发光控制线EM(i)供应发光控制信号时,第八晶体管T8可以截止,并且可以在其余情况下导通。具体的,第八晶体管T8可以通过第i条发光控制线EM(i)供应的发光控制信号截止。
在本申请实施例中,第一初始化电源V1、第二初始化电源V2和复位电源VEH可以产生不同的电压。例如,用于使第一节点A初始化的电压、用于使第三节点C初始化的电压以及用于使第四节点Q初始化的电压可以被设定为不同的电压。
当将要供应到第四节点Q的第一初始化电源V1的电压在一帧周期的长度增加的低频驱动期间过低时,第一晶体管T1在对应帧周期中的迟滞的变化可能恶化。这样的迟滞可能在低频驱动时导致闪烁现象。因此,在以低频驱动的显示装置中,可能需要第一初始化电源V1的电压高于第二电源VSS的电压。
在低频驱动期间,当使用可以通过第五晶体管T5的导通操作经由数据线DA供应的信号将导通偏置施加到第一晶体管T1时(即,当第一晶体管T1偏置导通时),可能发生归因于相邻像素电路的灰度值之间的差异导致的迟滞的严重偏差。因此,在相邻像素电路中的驱动晶体管的阈值电压的偏移量之间出现差异,并且因此可以感知到由这样的差异导致的运动模糊(即,重影现象)。
为了解决该问题,根据实施例的像素电路和具有像素电路的显示装置可以使用第二晶体管T2周期性地将作为恒定电压的复位电源VEH施加到第一晶体管T1的源电极。因此,可以去除归因于相邻像素电路之间的灰度差异的迟滞偏差,并且因此可减少(或消除)归因于迟滞偏差的图像模糊。也即,第二晶体管T2响应于时序电压线RST提供的时序电压信号,在一帧周期的显示扫描时段期间截止,在一帧周期的自扫描时段期间导通,以在一帧周期的自扫描时段期间对第一晶体管T1进行复位。相较于现有技术,本申请实施例不需要额外再设计一组高频率驱动扫描信号,从而可以提高显示装置的驱动效率并使显示装置的功耗最小化。
请参阅图2、图3,图2为图1所示的像素电路在显示扫描时段期间的驱动时序图。图3为图1所示的像素电路在自扫描时段期间的驱动时序图。在下文中,为了便于描述,可以进行如下描述:第i发光控制线可以用作发光控制线,第i条第一扫描线B(i)可以用作第一扫描线,第i-1条第二扫描线A(i-1)可以用作前一第二扫描线,并且第i条第二扫描线A(i)可以用作第二扫描线。
在本申请实施例中,第一扫描线供应的第一扫描信号可以具有2个水平时段(2H)的脉冲宽度。第二扫描线供应的第二扫描信号可以具有1个水平时段(1H)的脉冲宽度。通过第一扫描线供应的第一扫描信号、通过第二扫描线供应的第二扫描信号以及通过时序电压线RST供应的时序电压信号可以被定义为逻辑低电压,并且用于使第七晶体管T7和第八晶体管T8截止的发光控制信号可以被定义为逻辑高电压。然而,这仅是示例性的,因此扫描信号和发光控制信号的脉冲宽度和逻辑电平不限于此,并且可以在公开的精神和范围内根据像素电路结构、晶体管的类型等而改变。
需要说明的是,本申请实施例提供的像素电路的驱动时序包括显示扫描时段期间t1以及自扫描时段期间t2。其中,显示扫描时段期间t1包括第一显示扫描时段t11、第二显示扫描时段t12以及第三显示扫描时段t13。自扫描时段期间t2包括第一自扫描时段t21以及第二自扫描时段t22。
具体的,在第一显示扫描时段t11,第一扫描线供应扫描信号,上一第二扫描线供应扫描信号,第三晶体管T3以及第四晶体管T4导通。第一初始化电源V1的电压经第三晶体管T3和第四晶体管T4供应到第四节点Q(第一晶体管T1的栅极)。因此,第一晶体管T1的栅极可以在第一显示扫描时段被初始化。在第二显示扫描时段t12,第一扫描线供应扫描信号,第二扫描线供应扫描信号,第三晶体管T3、第五晶体管T5以及第六晶体管T6导通。当第三晶体管T3导通时,第一晶体管T1可以以二极管配置电连接。当第五晶体管T5导通时,数据线DA电连接到第一节点A。因此,将数据写入第一晶体管T1和阈值电压的补偿可以一起执行。同时,当第六晶体管T6导通,第二初始化电源V2的电压供应到发光元件DL阳极(即,第三节点C)。当第二初始化电源V2的电压被供应到发光元件DL的阳极时,发光元件DL的寄生电容Cst器可以被放电。当寄生电容Cst器中充入的残余电压被放电(消除)时,可以防止非预期的细小的发光。因此,可以改善像素电路的黑色表现能力。在第三显示扫描时段t13,可以停止供应发光控制信号,并且第七晶体管T7和第八晶体管T8可以导通。当第七晶体管T7和第八晶体管T8导通时,基于数据信号产生的驱动电流可以被供应到发光元件DL,并且发光元件DL可以以与驱动电流对应的亮度发光。
具体的,在第一自扫描时段t21,继续供应发光控制信号,并且第七晶体管T7和第八晶体管T8截止,像素电路进入空白时段。在第二自扫描时段t22,时序电压线RST供应时序电压信号时,第二晶体管T2导通。复位电源VEH的电压经第二晶体管T2供应到第一节点A(即,第一晶体管T1的源极)。也即,第二晶体管T2在一帧周期的显示扫描时段期间t1截止,在一帧周期的自扫描时段期间t2导通,以在一帧周期的自扫描时段期间t2对第一晶体管T1进行复位。相较于现有技术,本申请实施例不需要额外再设计一组高频率驱动扫描信号,从而可以提高显示装置的驱动效率并使显示装置的功耗最小化。
需要说明的是,在一帧周期内可以仅仅包括显示扫描时段t1。在一帧周期内可以包括显示扫描时段t1以及至少一个自扫描时段t2。也即,单个帧可以根据图像帧速率包括至少一个自扫描时段t2。图像帧速率可以是将数据信号实际写入每个像素电路的驱动晶体管的频率。例如,图像帧速率也可以被称为扫描速率或屏幕显示频率,并且可以表示每秒刷新显示图像的频率。
特别的,在本申请实施例中,在显示扫描时段期间t1,扫描信号需要被供应到第三晶体管T3、第四晶体管T4、第五晶体管T5以及第六晶体管T6。在自扫描时段期间t2,扫描信号不需被供应到第三晶体管T3、第四晶体管T4、第五晶体管T5以及第六晶体管T6。
请参阅图4,图4为本申请实施例根据图像帧速率驱动显示装置的方法的示意图。如图4所示,当以约240Hz的图像帧速率驱动显示装置时,一帧周期可以仅仅包括一个显示扫描时段期间t1;当以120Hz的图像帧速率驱动显示装置时,一帧周期可以包括一个显示扫描时段期间t1以及一个自扫描时段期间t2;当以80Hz的图像帧速率驱动显示装置时,一帧周期可以包括一个显示扫描时段期间t1以及两个连续的自扫描时段期间t2;当以60Hz的图像帧速率驱动显示装置时,一帧周期可以包括一个显示扫描时段期间t1以及三个连续的自扫描时段期间t2;当以48Hz的图像帧速率驱动显示装置时,一帧周期可以包括一个显示扫描时段期间t1以及四个连续的自扫描时段期间t2。当以30Hz的图像帧速率驱动显示装置时,一帧周期可以包括一个显示扫描时段期间t1以及七个连续的自扫描时段期间t2。当以24Hz的图像帧速率驱动显示装置时,一帧周期可以包括一个显示扫描时段期间t1以及九个连续的自扫描时段期间t2。随着帧速降低,自扫描时段期间t2的数目增加,因此具有预定大小的导通偏置可以周期性地施加到包括在像素电路中的每个第一晶体管T1。可以改善在低频驱动时发生的亮度降低、闪烁或图像模糊。
此外,本申请实施例中的第三晶体管T3以及第四晶体管T4的连接方式以及驱动时序设置,可以减少第四节点Q的电位的漏电途径。
请参阅图5,图5为本申请实施例提供的像素电路的第二种等效示意图。如图1、图5所示,图5所示的像素电路与图1所示的像素电路的区别在于:图5所示的像素电路中的第二晶体管T2的漏极与第二节点B连接;图1所示的像素电路中的第二晶体管T2的漏极与第一节点A连接。
图5所示的像素电路将第二晶体管T2的漏极与第二节点B连接,随着帧速降低,自扫描时段期间的数目增加,因此具有预定大小的导通偏置可以周期性地施加到包括在像素电路中的每个第一晶体管T1。因此,可以改善在低频驱动时发生的亮度降低、闪烁或图像模糊。此外,图5所示的像素电路中的第三晶体管T3以及第四晶体管T4的连接方式以及驱动时序设置,可以减少第四节点Q的电位的漏电途径。
请参阅图6,图6为本申请实施例提供的像素电路的第三种等效示意图。如图1、图6所示,图6所示的像素电路与图1所示的像素电路的区别在于,图6所示的像素电路还包括第九晶体管T9。第九晶体管T9的栅极与时序电压线RST电连接,第九晶体管T9的源极与第二初始化电源V2电连接,第九晶体管T9的漏极与发光元件DL的阳极电连接。
图6所示的像素电路将第二晶体管T2的漏极与第一节点A连接,随着帧速降低,自扫描时段期间的数目增加,因此具有预定大小的导通偏置可以周期性地施加到包括在像素电路中的每个第一晶体管T1。因此,可以改善在低频驱动时发生的亮度降低、闪烁或图像模糊。此外,图5所示的像素电路中的第三晶体管T3以及第四晶体管T4的连接方式以及驱动时序设置,可以减少第四节点Q的电位的漏电途径。
图6所示的像素电路还可以通过第九晶体管T9响应于时序电压线RST提供的时序电压信号,在一帧周期的显示扫描时段期间t1截止,在一帧周期的自扫描时段期间t2导通,以在一帧周期的自扫描时段期间t2对发光元件DL的阳极进行复位。
请参阅图7,图7为本申请实施例提供的像素电路的第三种等效示意图。如图1、图7所示,图7所示的像素电路与图1所示的像素电路的区别在于:图7所示的像素电路中的第二晶体管T2的漏极与第二节点B连接;图1所示的像素电路中的第二晶体管T2的漏极与第一节点A连接;此外,图7所示的像素电路还包括第九晶体管T9。第九晶体管T9的栅极与时序电压线RST电连接,第九晶体管T9的源极与第二初始化电源V2电连接,第九晶体管T9的漏极与发光元件DL的阳极电连接。
图7所示的像素电路将第二晶体管T2的漏极与第二节点B连接,随着帧速降低,自扫描时段期间的数目增加,因此具有预定大小的导通偏置可以周期性地施加到包括在像素电路中的每个第一晶体管T1。因此,可以改善在低频驱动时发生的亮度降低、闪烁或图像模糊。此外,图5所示的像素电路中的第三晶体管T3以及第四晶体管T4的连接方式以及驱动时序设置,可以减少第四节点Q的电位的漏电途径。
图7所示的像素电路还可以通过第九晶体管T9响应于时序电压线RST提供的时序电压信号,在一帧周期的显示扫描时段期间t1截止,在一帧周期的自扫描时段期间t2导通,以在一帧周期的自扫描时段期间t2对发光元件DL的阳极进行复位。
请参阅图8,图8为本申请实施例提供的显示装置的结构示意图。本申请实施例提供的显示装置100包括多个呈阵列排布设置的像素电路10。其中,在像素电路10之中,设置在第i水平行中的像素电路10具体可参照以上所示的像素电路。
特别的,在一种实施方式中,设置在第i水平行中的像素电路10包括第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、电容Cst及发光元件DL,其中,第一晶体管T1与发光元件DL串接于第一电源VDD与第二电源VSS之间,第二晶体管T2的栅极与时序电压线RST电连接,第二晶体管T2的源极与复位电源VEH电连接,第二晶体管T2的漏极与第一晶体管T1的源极或者第一晶体管T1的漏极电连接,第三晶体管T3的栅极与第一扫描线电连接,第三晶体管T3的源极与第一晶体管T1的漏极电连接,第三晶体管T3的漏极与第一晶体管T1的栅极电连接,第四晶体管T4的栅极与第二扫描线电连接,第四晶体管T4的源极与第一初始化电源V1电连接,第四晶体管T4的漏极与第一晶体管T1的漏极电连接,第五晶体管T5的栅极与第三扫描线电连接,第五晶体管T5的源极与数据线DA电连接,第五晶体管T5的漏极与第一晶体管T1的源极电连接,第六晶体管T6的栅极与第三扫描线电连接,第六晶体管T6的源极与第二初始化电源V2电连接,第六晶体管T6的漏极与发光元件DL的阳极电连接;发光元件DL的阴极与第二电源VSS电连接,第七晶体管T7的栅极与发光控制线电连接,第七晶体管T7的源极与第一电源VDD电连接,第七晶体管T7的漏极与第一晶体管T1的源极电连接,第八晶体管T8的栅极与发光控制线电连接,第八晶体管T8的源极与第一晶体管T1的漏极电连接,第八晶体管T8的漏极与发光元件DL的阳极电连接,电容Cst的第一端与第一电源VDD电连接,电容Cst的第二端与第一晶体管T1的栅极电连接。
请参阅图9,图9为图8所示的显示装置的驱动方法示意图。如图9所示,显示装置的驱动方法,包括:
S1、同时控制所述第二晶体管、所述第五晶体管、所述第六晶体管、所述第七晶体管及所述第八晶体管截止,及控制所述第三晶体管及所述第四晶体管导通,所述第一初始化电源供应第一初始化信号至所述第一晶体管的栅极;
S2、同时控制所述第二晶体管、所述第四晶体管、所述第七晶体管及所述第八晶体管截止,及控制所述第三晶体管、所述第五晶体管及所述第六晶体管导通,所述第二初始化电源供应第二初始化信号至所述发光元件的阳极,所述数据线供应数据信号至所述第一晶体管的源极;
S3、同时控制所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管及所述第六晶体管截止,及控制所述第七晶体管及所述第八晶体管导通,所述发光元件发光;
S4、同时控制所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管、所述第七晶体管及所述第八晶体管截止;
S5、控制所述第二晶体管导通,以对所述第一晶体管进行复位。
本申请提供的像素电路、显示装置及其驱动方法,通过第二晶体管T2响应于时序电压线RST提供的时序电压信号,在一帧周期的显示扫描时段期间截止,在一帧周期的自扫描时段期间导通,以在一帧周期的自扫描时段期间对第一晶体管T1进行复位,从而可以在低频驱动的情况下对像素电路进行复位补偿,提高显示装置的驱动效率并使显示装置的功耗最小化。
本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种像素电路,其特征在于,包括:
发光元件;
第一晶体管,所述第一晶体管与所述发光元件串接于第一电源与第二电源之间,所述第一晶体管基于所述第一晶体管的栅极的电压来控制流经所述发光元件的驱动电流;及
第二晶体管,所述第二晶体管与所述第一晶体管电连接,所述第二晶体管响应于时序电压线提供的时序电压信号,在一帧周期的显示扫描时段期间截止,在一帧周期的自扫描时段期间导通,以在一帧周期的自扫描时段期间对所述第一晶体管进行复位。
2.根据权利要求1所述的像素电路,其特征在于,所述第二晶体管的栅极与所述时序电压线电连接,所述第二晶体管的源极与复位电源电连接,所述第二晶体管的漏极与所述第一晶体管的源极或者所述第一晶体管的漏极电连接。
3.根据权利要求2所述的像素电路,其特征在于,所述像素电路包括:
第三晶体管,所述第三晶体管的栅极与第一扫描线电连接,所述第三晶体管的源极与所述第一晶体管的漏极电连接,所述第三晶体管的漏极与所述第一晶体管的栅极电连接;
第四晶体管,所述第四晶体管的栅极与第二扫描线电连接,所述第四晶体管的源极与第一初始化电源电连接,所述第四晶体管的漏极与所述第一晶体管的漏极电连接。
4.根据权利要求3所述的像素电路,其特征在于,所述像素电路还包括:
第五晶体管,所述第五晶体管的栅极与第三扫描线电连接,所述第五晶体管的源极与数据线电连接,所述第五晶体管的漏极与所述第一晶体管的源极电连接;
第六晶体管,所述第六晶体管的栅极与所述第三扫描线电连接,所述第六晶体管的源极与第二初始化电源电连接,所述第六晶体管的漏极与所述发光元件的阳极电连接;所述发光元件的阴极与所述第二电源电连接;
第七晶体管,所述第七晶体管的栅极与发光控制线电连接,所述第七晶体管的源极与所述第一电源电连接,所述第七晶体管的漏极与所述第一晶体管的源极电连接;
第八晶体管,所述第八晶体管的栅极与所述发光控制线电连接,所述第八晶体管的源极与所述第一晶体管的漏极电连接,所述第八晶体管的漏极与所述发光元件的阳极电连接;及
电容,所述电容的第一端与所述第一电源电连接,所述电容的第二端与所述第一晶体管的栅极电连接。
5.根据权利要求4所述的像素电路,其特征在于,所述第一扫描线、所述第二扫描线及所述第三扫描线在所述显示扫描时段期间提供扫描信号,以控制相应晶体管导通,所述第一扫描线、所述第二扫描线及所述第三扫描线在所述自扫描时段期间不提供所述扫描信号。
6.根据权利要求4所述的像素电路,其特征在于,所述第一扫描线提供的第一扫描信号、所述第二扫描线提供的第二扫描信号及所述第三扫描线提供的第三扫描信号具有相同的频率。
7.根据权利要求4所述的像素电路,其特征在于,所述像素电路还包括:
第九晶体管,所述第九晶体管的栅极与所述时序电压线电连接,所述第九晶体管的源极与所述第二初始化电源电连接,所述第九晶体管的漏极与所述发光元件的阳极电连接。
8.根据权利要求7所述的像素电路,其特征在于,所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管、所述第七晶体管、所述第八晶体管及所述第九晶体管均为低温多晶硅晶体管。
9.一种显示装置,其特征在于,包括像素电路;所述像素电路包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管、电容及发光元件,其中,所述第一晶体管与所述发光元件串接于第一电源与第二电源之间,所述第二晶体管的栅极与所述时序电压线电连接,所述第二晶体管的源极与复位电源电连接,所述第二晶体管的漏极与所述第一晶体管的源极或者所述第一晶体管的漏极电连接,所述第三晶体管的栅极与第一扫描线电连接,所述第三晶体管的源极与所述第一晶体管的漏极电连接,所述第三晶体管的漏极与所述第一晶体管的栅极电连接,所述第四晶体管的栅极与第二扫描线电连接,所述第四晶体管的源极与第一初始化电源电连接,所述第四晶体管的漏极与所述第一晶体管的漏极电连接,所述第五晶体管的栅极与第三扫描线电连接,所述第五晶体管的源极与数据线电连接,所述第五晶体管的漏极与所述第一晶体管的源极电连接,所述第六晶体管的栅极与所述第三扫描线电连接,所述第六晶体管的源极与第二初始化电源电连接,所述第六晶体管的漏极与所述发光元件的阳极电连接;所述发光元件的阴极与所述第二电源电连接,所述第七晶体管的栅极与发光控制线电连接,所述第七晶体管的源极与所述第一电源电连接,所述第七晶体管的漏极与所述第一晶体管的源极电连接,所述第八晶体管的栅极与所述发光控制线电连接,所述第八晶体管的源极与所述第一晶体管的漏极电连接,所述第八晶体管的漏极与所述发光元件的阳极电连接,所述电容的第一端与所述第一电源电连接,所述电容的第二端与所述第一晶体管的栅极电连接。
10.一种显示装置的驱动方法,其特征在于,所述驱动方法用于驱动权利要求9所述的显示装置,所述驱动方法包括:
同时控制所述第二晶体管、所述第五晶体管、所述第六晶体管、所述第七晶体管及所述第八晶体管截止,及控制所述第三晶体管及所述第四晶体管导通,所述第一初始化电源供应第一初始化信号至所述第一晶体管的栅极;
同时控制所述第二晶体管、所述第四晶体管、所述第七晶体管及所述第八晶体管截止,及控制所述第三晶体管、所述第五晶体管及所述第六晶体管导通,所述第二初始化电源供应第二初始化信号至所述发光元件的阳极,所述数据线供应数据信号至所述第一晶体管的源极;
同时控制所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管及所述第六晶体管截止,及控制所述第七晶体管及所述第八晶体管导通,所述发光元件发光;
同时控制所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管、所述第七晶体管及所述第八晶体管截止;
控制所述第二晶体管导通,以对所述第一晶体管进行复位。
CN202111521929.5A 2021-12-13 2021-12-13 像素电路、显示装置及其驱动方法 Pending CN114120881A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202111521929.5A CN114120881A (zh) 2021-12-13 2021-12-13 像素电路、显示装置及其驱动方法
US17/622,785 US12067938B2 (en) 2021-12-13 2021-12-17 Pixel circuit and display device and method of driving same
PCT/CN2021/139163 WO2023108612A1 (zh) 2021-12-13 2021-12-17 像素电路、显示装置及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111521929.5A CN114120881A (zh) 2021-12-13 2021-12-13 像素电路、显示装置及其驱动方法

Publications (1)

Publication Number Publication Date
CN114120881A true CN114120881A (zh) 2022-03-01

Family

ID=80365305

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111521929.5A Pending CN114120881A (zh) 2021-12-13 2021-12-13 像素电路、显示装置及其驱动方法

Country Status (3)

Country Link
US (1) US12067938B2 (zh)
CN (1) CN114120881A (zh)
WO (1) WO2023108612A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114863872A (zh) * 2022-05-27 2022-08-05 武汉华星光电半导体显示技术有限公司 显示模组及显示装置
WO2024000273A1 (zh) * 2022-06-29 2024-01-04 京东方科技集团股份有限公司 显示面板及显示装置
US11955082B2 (en) 2022-05-30 2024-04-09 Chongqing Boe Display Technology Co., Ltd. Pixel circuit, driving method thereof, display substrate and display apparatus

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108288457A (zh) * 2018-01-19 2018-07-17 昆山国显光电有限公司 像素电路及其驱动方法、显示装置
CN112102785A (zh) * 2020-10-15 2020-12-18 厦门天马微电子有限公司 像素电路、显示面板及其驱动方法和显示装置
CN112116897A (zh) * 2020-10-15 2020-12-22 厦门天马微电子有限公司 一种像素驱动电路、显示面板以及驱动方法
CN112133242A (zh) * 2020-10-15 2020-12-25 厦门天马微电子有限公司 显示面板及其驱动方法以及显示装置
CN112634832A (zh) * 2020-12-31 2021-04-09 上海天马有机发光显示技术有限公司 一种显示面板、驱动方法及显示装置
CN112785956A (zh) * 2019-11-04 2021-05-11 三星显示有限公司 显示装置
CN112802431A (zh) * 2019-10-25 2021-05-14 三星显示有限公司 用于显示装置的像素和显示装置
CN113012643A (zh) * 2021-03-01 2021-06-22 上海天马微电子有限公司 显示面板及其驱动方法和显示装置
CN113450717A (zh) * 2020-03-10 2021-09-28 三星显示有限公司 像素电路
CN113707076A (zh) * 2020-05-08 2021-11-26 三星显示有限公司 显示装置以及驱动显示装置的方法
CN113707064A (zh) * 2020-05-20 2021-11-26 三星显示有限公司 像素电路及包括该像素电路的显示装置
CN113763888A (zh) * 2021-09-13 2021-12-07 厦门天马显示科技有限公司 显示面板及显示装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102346999B (zh) 2011-06-27 2013-11-06 昆山工研院新型平板显示技术中心有限公司 Amoled像素电路及其驱动方法
EP3493189B1 (en) * 2017-11-30 2023-08-30 LG Display Co., Ltd. Electroluminescent display device
KR102742215B1 (ko) * 2020-04-06 2024-12-16 삼성디스플레이 주식회사 표시 장치
CN111613180A (zh) * 2020-05-18 2020-09-01 武汉华星光电半导体显示技术有限公司 Amoled像素补偿驱动电路、方法及显示面板
CN113140179B (zh) 2021-04-12 2022-08-05 武汉华星光电半导体显示技术有限公司 像素驱动电路及其驱动方法、显示面板
KR20230068493A (ko) * 2021-11-10 2023-05-18 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시 장치

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108288457A (zh) * 2018-01-19 2018-07-17 昆山国显光电有限公司 像素电路及其驱动方法、显示装置
CN112802431A (zh) * 2019-10-25 2021-05-14 三星显示有限公司 用于显示装置的像素和显示装置
CN112785956A (zh) * 2019-11-04 2021-05-11 三星显示有限公司 显示装置
CN113450717A (zh) * 2020-03-10 2021-09-28 三星显示有限公司 像素电路
CN113707076A (zh) * 2020-05-08 2021-11-26 三星显示有限公司 显示装置以及驱动显示装置的方法
CN113707064A (zh) * 2020-05-20 2021-11-26 三星显示有限公司 像素电路及包括该像素电路的显示装置
CN112102785A (zh) * 2020-10-15 2020-12-18 厦门天马微电子有限公司 像素电路、显示面板及其驱动方法和显示装置
CN112116897A (zh) * 2020-10-15 2020-12-22 厦门天马微电子有限公司 一种像素驱动电路、显示面板以及驱动方法
CN112133242A (zh) * 2020-10-15 2020-12-25 厦门天马微电子有限公司 显示面板及其驱动方法以及显示装置
CN112634832A (zh) * 2020-12-31 2021-04-09 上海天马有机发光显示技术有限公司 一种显示面板、驱动方法及显示装置
CN113012643A (zh) * 2021-03-01 2021-06-22 上海天马微电子有限公司 显示面板及其驱动方法和显示装置
CN113763888A (zh) * 2021-09-13 2021-12-07 厦门天马显示科技有限公司 显示面板及显示装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114863872A (zh) * 2022-05-27 2022-08-05 武汉华星光电半导体显示技术有限公司 显示模组及显示装置
US12342694B2 (en) 2022-05-27 2025-06-24 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Display module and display device
US11955082B2 (en) 2022-05-30 2024-04-09 Chongqing Boe Display Technology Co., Ltd. Pixel circuit, driving method thereof, display substrate and display apparatus
WO2024000273A1 (zh) * 2022-06-29 2024-01-04 京东方科技集团股份有限公司 显示面板及显示装置

Also Published As

Publication number Publication date
US12067938B2 (en) 2024-08-20
US20240038161A1 (en) 2024-02-01
WO2023108612A1 (zh) 2023-06-22

Similar Documents

Publication Publication Date Title
CN111710299B (zh) 一种显示面板、其驱动方法及显示装置
CN111508426B (zh) 像素电路及其驱动方法、显示面板
KR102742215B1 (ko) 표시 장치
CN107591124B (zh) 像素补偿电路、有机发光显示面板及有机发光显示装置
JP5636147B2 (ja) アクティブマトリックス型表示装置
KR101186254B1 (ko) 유기 발광다이오드 표시장치와 그의 구동방법
US9697768B2 (en) Organic light-emitting display apparatus
KR101407302B1 (ko) 발광 표시 장치 및 그 구동 방법
US9262962B2 (en) Pixel and organic light emitting display device using the same
CN111179849B (zh) 控制单元、控制电路、显示装置及其控制方法
EP1646032A1 (en) Pixel circuit for OLED display with self-compensation of the threshold voltage
US20050007319A1 (en) Display panel, light emitting display using the display panel, and driving method thereof
CN114120881A (zh) 像素电路、显示装置及其驱动方法
CN111986599B (zh) 显示设备
KR20040019207A (ko) 유기전계발광소자와 그의 구동장치 및 방법
KR20060053693A (ko) 발광 표시장치 및 그의 구동방법
KR20080012630A (ko) 유기 발광 디스플레이 장치 및 그의 구동 방법
KR102519364B1 (ko) 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법
US11217179B2 (en) Scan driver and display device including the same
JP5589250B2 (ja) アクティブマトリクス型表示装置
KR100604057B1 (ko) 화소 및 이를 이용한 발광 표시장치
CN113421525B (zh) 像素驱动电路、显示面板、显示设备和驱动控制方法
KR20040019208A (ko) 유기전계발광소자용 에이징 회로 및 그 구동방법
KR20110045228A (ko) 화소 및 이를 이용한 유기전계발광 표시장치
JP5470668B2 (ja) アクティブマトリクス型表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination