CN113917967A - 一种低功耗修调电路 - Google Patents
一种低功耗修调电路 Download PDFInfo
- Publication number
- CN113917967A CN113917967A CN202111139409.8A CN202111139409A CN113917967A CN 113917967 A CN113917967 A CN 113917967A CN 202111139409 A CN202111139409 A CN 202111139409A CN 113917967 A CN113917967 A CN 113917967A
- Authority
- CN
- China
- Prior art keywords
- inverter
- trimming circuit
- resistor
- chip
- trimming
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000009966 trimming Methods 0.000 title claims abstract description 34
- 239000003990 capacitor Substances 0.000 claims description 16
- 238000000034 method Methods 0.000 abstract description 6
- 230000009286 beneficial effect Effects 0.000 abstract 1
- 101150110971 CIN7 gene Proteins 0.000 description 16
- 101150110298 INV1 gene Proteins 0.000 description 16
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 16
- 101100286980 Daucus carota INV2 gene Proteins 0.000 description 11
- 101100397045 Xenopus laevis invs-b gene Proteins 0.000 description 11
- 238000010586 diagram Methods 0.000 description 4
- 230000007423 decrease Effects 0.000 description 3
- 230000003071 parasitic effect Effects 0.000 description 3
- 239000000523 sample Substances 0.000 description 3
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- 101150070189 CIN3 gene Proteins 0.000 description 1
- 101100508840 Daucus carota INV3 gene Proteins 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is DC
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is DC using semiconductor devices in series with the load as final control devices
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本发明属于电子电路技术领域,具体涉及一种低功耗修调电路。本发明的目的是为了解决因工艺参数漂移导致芯片特性指标不理想的情况,提出了一种低功耗修调电路,并且该修调电路具有可拓展性,可组成多位修调电路。本发明的有益效果为,实现可在修调前后产生变化电位的电路,多个这种修调电路组成具有多位输出的系统来控制流片后芯片内部对应节点电位,从而解决因工艺漂移导致芯片指标性能不理想的情况。
Description
技术领域
本发明属于电子电路技术领域,具体涉及一种低功耗修调电路。
背景技术
在集成电路中,修调电路是一种重要的电路。以集成电路中电压基准电路为例,工艺参 数的不同很可能对最终流片出来的基准电压产生较大偏移影响。因此能否在流片出来后合理 地根据测试结果调整基准电路中的相应电阻阻值,将对最终的基准电压是否符合要求起决定 作用。如果不能给出芯片流片完成后对应的参数调整方案,将会导致芯片的良率与可靠性降 低。目前通用的解决方案是采用修调电路,实现流片加工后芯片特性参数的调整。但传统的 修调电路通常需要采用电流源等较为复杂电路,导致芯片功耗增加,这一现象在修调电路较 多时更为明显。在修调电路的传统架构里面常采用ROM、Flash等结构,而这类结构在上电、 掉电的过程中易导致trimming电路的错误。因此,研究出一种低功耗修调电路具有重要的意 义。
发明内容
本发明的目的是为了解决因工艺参数漂移导致芯片特性指标不理想的情况,提出了一种 低功耗修调电路,并且该修调电路具有可拓展性,可组成多位修调电路。
为实现上述目的,本发明的技术方案为:
一种低功耗修调电路,包括NMOS管、第一PMOS管、第二PMOS管、第一电阻、第 二电阻、第三电阻、第一反相器、第二反相器、第三反相器、第四反相器、第五反相器、熔 丝和电容;NMOS管的栅极接输入和第三电阻的一端,NMOS管的源极接第三电阻的另一端 和地,NMOS管的漏极接熔丝的一端和第一电阻的一端,熔丝的另一端接电源;第一电阻的 另一端接第一PMOS管的源极;第一PMOS管的栅极接外部使能信号,其漏极接电容的一端、 第二反相器的输入端和第三反相器的输入端,电容的另一端接地;第二PMOS管的源极通过 第二电阻后接电源,其栅极接外部使能信号,其漏极接第一反相器的输入端;第二反相器的 输出端接第一反相器的输入端,第一反相器的输出端接第二反相器的输入端和第三反相器的输入端,第三反相器的输出端接第四反相器的输入端,第四反相器的输出端接第五反相器的 输入端,第五反相器的输出端为修调电路的输出端。
本发明的有益效果为,实现可在修调前后产生变化电位的电路,多个这种修调电路组成 具有多位输出的系统来控制流片后芯片内部对应节点电位,从而解决因工艺漂移导致芯片指 标性能不理想的情况。
附图说明
图1为修调电路结构示意图;
图2为修调电路在芯片上电时的Vgate信号时序图。
具体实施方式
下面结合附图,对本发明技术方案进行详细描述:
图1为修调电路的电路图,包含了一个NMOS管MS,两个PMOS管MP1、MP2,3个 电阻R1-R3,5个反相器,一个熔丝。其中MS管的栅极通过大的下拉电阻R3连接至地,当 片外不加信号时,IN端为低电平;当片外加高电平信号时,IN端为高电平。MP1和MP2管 的栅极信号Vgate都是修调电路之外提供的信号,Vgate的时序如图2所示,包含复位阶段 和置位阶段。值得注意的是:MS管导通时,因为它的导通电阻小,将产生较大电流;MP1、 MP2导通时,因为INV1、INV2输入端对地的导通电阻很大,使得流过MP1、MP2的电流很 小,且Vgate维持低电平时间较短,因此可避免产生大的功耗。INV1、INV2、INV3、INV4、 INV5都是反相器,电容C1远大于INV1、INV2的栅寄生电容。
图2为修调电路在芯片上电时的Vgate信号时序图,在芯片上电后,在复位阶段,Vgate 信号将会有一小段的低电平窄脉冲;然后进入置位阶段,Vgate为高电平。
下面将对两种输入情况进行说明:
1、不熔断熔丝
芯片外部对这一位修调电路不做操作时,即图1中IN端由于电阻R3下拉至地,IN端的 电位为低,MOS管MS关断。
上电开始后,在复位阶段,信号Vgate经历低电平窄脉冲,其电位为低,MOS管MP1、MP2导通。由于这个低电平窄脉冲的时间短,且INV2输入端对地的导通电阻很大,导通电 流小,流过熔丝的电流小,不会熔断熔丝。反相器输入端被MP2、MP1拉至高电平,A节点 和B节点的电位Va、Vb均被拉高,电容C1会被充电至高电平。同时,反相器INV1的输入 端为高电平,所以INV1内部的NMOS管开启,存在一个对节点A下拉电流,但是由于MP1 管对节点A的上拉电流大于反相器INV1对节点A产生的下拉电流,Va仍然为较高电平;反 相器INV2的输入端为高电平,所以INV2内部的NMOS管开启,存在一个对节点B下拉电 流,但是由于MP2管对节点B的上拉电流大于反相器INV2对节点B产生的下拉电流,Vb 仍然为较高电平。
置位阶段,信号Vgate变为高电平,MOS管MP1、MP2截止,此时INV1、INV2输入 端与Vdd的连接断开,电容C1和反相器INV1、INV2的输入端栅寄生电容都存储有电荷, 由于电容C1的容值远大于INV1的栅寄生电容的容值,所以A节点的电压下降速度远小于B 节点。当Vb放电至低电平时Va还为较高电平,此时Vb的低电平再经过反相器INV1将对 Va进一步充电,使Va为高电平;Va的较高电平经过反相器INV2会把Vb维持在低电平。 这样就形成了A、B节点电压的稳态,最终Va为高电平。OUT端为低电平。
掉电时,整个模块的供电电压Vdd逐渐下降,由反相器INV1维持的Va的高电平也将随 着供电电压的下降而下降,最终将使电容C1完全放电,这就保证了每次掉电之后,电容C1 存储的电荷为0。
2、熔断熔丝
芯片外部对这一位修调电路进行操作时,即在芯片上电前将图1中IN端电位拉高一段时 间,MOS管MS导通,MOS管MS导通电阻小,产生较长时间的大电流,这将会熔断熔丝,MP1管将断开与Vdd的连接。
上电开始后,在复位阶段,Vgate端经历低电平窄脉冲,其电位为低,MOS管MP2导通。INV1输入端将通过MP2被拉至高电平,而由于熔丝熔断导致MP1与Vdd断开连接,无 法通过MP1给电容C1充电。INV1输入端的高电平经过反相器INV1,使得Va为低电平, 电容C1无电荷存储;INV2的输入端为低电平,所以其输出端Vb为高电平。
置位阶段,Vgate端为高电平,MOS管MP2截止,这种情况下INV1、INV2输入端与 Vdd的连接均断开。反相器INV2的输入端为低电平,使其输出端Vb为高电平;反相器INV1 的输入端为高电平,使其输出端Va为低电平。这样就形成了A、B节点电压的稳态,最终 Va为低电平。OUT端为高电平。
在这种情况下,电容C1没有电荷存储,掉电后也是处于完全放电状态,这也保证了每 次掉电之后,电容C1存储的电荷为0。
这样就可以在芯片流片后,根据测试性能的情况通过外部给探针的方式相应地调节修调 电路的输出,当外部探针给高电平的时候,修调电路输出高电平;当不进行外部探针操作时, 修调电路输出低电平。
综上所述,本发明实现了一种低功耗修调的电路结构。
Claims (1)
1.一种低功耗修调电路,其特征在于,包括NMOS管、第一PMOS管、第二PMOS管、第一电阻、第二电阻、第三电阻、第一反相器、第二反相器、第三反相器、第四反相器、第五反相器、熔丝和电容;NMOS管的栅极接输入和第三电阻的一端,NMOS管的源极接第三电阻的另一端和地,NMOS管的漏极接熔丝的一端和第一电阻的一端,熔丝的另一端接电源;第一电阻的另一端接第一PMOS管的源极;第一PMOS管的栅极接外部使能信号,其漏极接电容的一端、第二反相器的输入端和第三反相器的输入端,电容的另一端接地;第二PMOS管的源极通过第二电阻后接电源,其栅极接外部使能信号,其漏极接第一反相器的输入端;第二反相器的输出端接第一反相器的输入端,第一反相器的输出端接第二反相器的输入端和第三反相器的输入端,第三反相器的输出端接第四反相器的输入端,第四反相器的输出端接第五反相器的输入端,第五反相器的输出端为修调电路的输出端。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111139409.8A CN113917967B (zh) | 2021-09-26 | 2021-09-26 | 一种低功耗修调电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111139409.8A CN113917967B (zh) | 2021-09-26 | 2021-09-26 | 一种低功耗修调电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113917967A true CN113917967A (zh) | 2022-01-11 |
CN113917967B CN113917967B (zh) | 2022-05-13 |
Family
ID=79236528
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111139409.8A Active CN113917967B (zh) | 2021-09-26 | 2021-09-26 | 一种低功耗修调电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113917967B (zh) |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0978726A2 (en) * | 1998-07-30 | 2000-02-09 | Oki Electric Industry Co., Ltd. | Semiconductor device having a test circuit |
EP1126524A2 (en) * | 2000-01-24 | 2001-08-22 | O2 Micro International Limited | Circuit and method for trimming integrated circuits |
US20060261853A1 (en) * | 2003-01-27 | 2006-11-23 | Girolamo Gallo | Output buffer strength trimming |
TW200809896A (en) * | 2006-08-03 | 2008-02-16 | Faraday Tech Corp | Fuse trimming circuit |
JP2010177612A (ja) * | 2009-02-02 | 2010-08-12 | Renesas Electronics Corp | 半導体集積回路装置 |
CN104967438A (zh) * | 2015-06-30 | 2015-10-07 | 中国电子科技集团公司第二十四研究所 | 一种电流型熔丝控制电路 |
CN105281747A (zh) * | 2014-05-29 | 2016-01-27 | 中国科学院沈阳自动化研究所 | 一种可输出修调结果的熔丝修调电路及其控制方法 |
CN107169219A (zh) * | 2017-05-26 | 2017-09-15 | 北京伽略电子股份有限公司 | 一种高灵活度的熔丝修调电路及其使用方法 |
CN108733128A (zh) * | 2018-05-22 | 2018-11-02 | 电子科技大学 | 一种超低功耗的修调码值产生电路 |
CN109714039A (zh) * | 2018-12-19 | 2019-05-03 | 北京中科银河芯科技有限公司 | 一种应用于超低功耗数模混合电路的熔丝修调方案 |
CN113162604A (zh) * | 2021-04-14 | 2021-07-23 | 昂赛微电子(上海)有限公司 | 熔丝修调电路及其控制方法 |
-
2021
- 2021-09-26 CN CN202111139409.8A patent/CN113917967B/zh active Active
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0978726A2 (en) * | 1998-07-30 | 2000-02-09 | Oki Electric Industry Co., Ltd. | Semiconductor device having a test circuit |
EP1126524A2 (en) * | 2000-01-24 | 2001-08-22 | O2 Micro International Limited | Circuit and method for trimming integrated circuits |
US20060261853A1 (en) * | 2003-01-27 | 2006-11-23 | Girolamo Gallo | Output buffer strength trimming |
TW200809896A (en) * | 2006-08-03 | 2008-02-16 | Faraday Tech Corp | Fuse trimming circuit |
JP2010177612A (ja) * | 2009-02-02 | 2010-08-12 | Renesas Electronics Corp | 半導体集積回路装置 |
CN105281747A (zh) * | 2014-05-29 | 2016-01-27 | 中国科学院沈阳自动化研究所 | 一种可输出修调结果的熔丝修调电路及其控制方法 |
CN104967438A (zh) * | 2015-06-30 | 2015-10-07 | 中国电子科技集团公司第二十四研究所 | 一种电流型熔丝控制电路 |
CN107169219A (zh) * | 2017-05-26 | 2017-09-15 | 北京伽略电子股份有限公司 | 一种高灵活度的熔丝修调电路及其使用方法 |
CN108733128A (zh) * | 2018-05-22 | 2018-11-02 | 电子科技大学 | 一种超低功耗的修调码值产生电路 |
CN109714039A (zh) * | 2018-12-19 | 2019-05-03 | 北京中科银河芯科技有限公司 | 一种应用于超低功耗数模混合电路的熔丝修调方案 |
CN113162604A (zh) * | 2021-04-14 | 2021-07-23 | 昂赛微电子(上海)有限公司 | 熔丝修调电路及其控制方法 |
Non-Patent Citations (2)
Title |
---|
THIAGO P MUSSOLINI: "Trimming Circuit for Current References", 《IEEE》 * |
王欢等: "一种基于标准工艺的熔丝修调电路设计", 《微电子学》 * |
Also Published As
Publication number | Publication date |
---|---|
CN113917967B (zh) | 2022-05-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3650186B2 (ja) | 半導体装置および比較回路 | |
JP3752107B2 (ja) | 集積回路用パワーオンリセット回路 | |
CN204190734U (zh) | 一种上电复位电路 | |
JP2001345690A (ja) | パワーオンリセット回路 | |
US8786324B1 (en) | Mixed voltage driving circuit | |
US7482847B2 (en) | Power-on reset circuit | |
JP5090884B2 (ja) | 半導体集積回路 | |
JP2002344298A (ja) | パワー・オン/オフ・リセット回路 | |
JP7534590B2 (ja) | 放電制御回路 | |
US10958267B2 (en) | Power-on clear circuit and semiconductor device | |
CN113917967A (zh) | 一种低功耗修调电路 | |
US20120306549A1 (en) | Semiconductor integrated circuit | |
US7151419B2 (en) | Oscillation-stop detection circuit, oscillation-stop detection system, electronic device, and oscillation-stop detection method | |
CN113904664B (zh) | 一种延时电路 | |
JP7465200B2 (ja) | 遅延回路 | |
US11249118B2 (en) | Current sensing circuit | |
US11075626B2 (en) | Power-on clear circuit and semiconductor device | |
US10651831B2 (en) | Oscillation circuit | |
KR101222110B1 (ko) | 반도체 장치 | |
CN107896099B (zh) | 一种上电复位电路 | |
JP2006074210A (ja) | 半導体集積回路装置のリセット回路 | |
JP2015136003A (ja) | パワーオンリセット回路 | |
CN111091853B (zh) | 用于eeprom中灵敏放大器的时序发生电路 | |
JPH05234390A (ja) | 半導体集積回路装置 | |
CN111313879B (zh) | 一种延时电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |