CN113516942A - 一种显示控制方法以及驱动电路 - Google Patents
一种显示控制方法以及驱动电路 Download PDFInfo
- Publication number
- CN113516942A CN113516942A CN202110898050.6A CN202110898050A CN113516942A CN 113516942 A CN113516942 A CN 113516942A CN 202110898050 A CN202110898050 A CN 202110898050A CN 113516942 A CN113516942 A CN 113516942A
- Authority
- CN
- China
- Prior art keywords
- transistor
- voltage
- power supply
- variable power
- emitting diode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 25
- 239000003990 capacitor Substances 0.000 claims description 35
- 238000007599 discharging Methods 0.000 claims description 29
- 230000001105 regulatory effect Effects 0.000 claims description 8
- 230000000694 effects Effects 0.000 abstract description 8
- 238000010586 diagram Methods 0.000 description 10
- 230000002035 prolonged effect Effects 0.000 description 3
- 239000000463 material Substances 0.000 description 2
- 238000006467 substitution reaction Methods 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 210000003205 muscle Anatomy 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本发明公开了一种显示控制方法以及驱动电路,驱动电路中发光二极管的阴极连接于第一晶体管的漏极,第一晶体管的源极接地端,包括:将可变供电端的电压值调节至预设电压,可变供电端用于导通第一晶体管,预设电压高于发光二极管的导通电压与第一晶体管的阈值电压的总和;将第一供电端接入发光二极管的阳极端,同时将可变供电端接入至第一晶体管的门极端,以使发光二极管在导通工作时补偿发光二极管的电流自损耗。由此,通过此方法,使得流过发光二极管的电流只受器件本身的尺寸,迁移率,栅氧化层电容和发光二极管导通电压等自身因素影响。在导通电压是增大的情况下,电流就会变大,以补偿原先电流的损耗,进而改善了发光二极管的显示效果。
Description
注:本申请为申请号202010407940.8的分案申请
技术领域
本发明涉及图像显示技术领域,尤其涉及一种显示控制方法以及驱动电路。
背景技术
对于目前的发光二极管驱动电路,基本上都存在发光二极管自身的损耗导致的性能降低的问题,该问题将引起发光不均匀,严重影响显示效果。
发明内容
本发明实施例提供了一种显示控制方法以及驱动电路,具有改善发光二极管显示效果的技术效果。
本发明一方面提供一种显示控制方法,应用于驱动电路,所述驱动电路中发光二极管的阴极连接于第一晶体管的漏极,所述第一晶体管的源极接地端,所述方法包括:通过电压调节模块将可变供电端的电压值调节至预设电压,所述可变供电端用于导通所述第一晶体管,所述预设电压高于所述发光二极管的导通电压与所述第一晶体管的阈值电压的总和;其中,所述电压调节模块包括充电模块、放电模块和补偿模块;所述充电模块用于将所述可变供电端的电压充电至第一电压;所述放电模块用于将所述可变供电端的电压从所述第一电压放电至第二电压;所述补偿模块用于将所述可变供电端的电压从所述第二电压调节至所述预设电压。所述放电模块还包括第七晶体管、第八晶体管、第九晶体管和第二电容;所述第七晶体管的漏极端和门极端相连,源极端连接至所述第一晶体管的门极端;所述第八晶体管的源极端接地端,漏极端连接至所述第二电容的一端;所述第二电容的另一端连接于所述可变供电端;所述第九晶体管的源极端连接至所述可变供电端,漏极端连接至所述发光二极管的阳极端;所述放电模块仅在所述第七晶体管、第八晶体管、第九晶体管供电导通时将所述可变供电端的电压值由所述第一电压放电至第二电压。将第一供电端接入所述发光二极管的阳极端,同时将所述可变供电端接入至所述第一晶体管的门极端,以使所述发光二极管在导通工作时补偿所述发光二极管的电流自损耗。
在一可实施方式中,所述将可变供电端的电压值调节至预设电压,包括:对所述可变供电端进行电压一次调节,以将所述可变供电端的电压值调节至第一电压,所述第一电压高于所述第一晶体管的阈值电压和所述发光二极管的导通电压的总和;将经一次调节后的可变供电端进行电压二次调节,以将所述可变供电端的电压值由所述第一电压调节至第二电压,所述第二电压为所述发光二极管的导通电压与所述第一晶体管的阈值电压的总和;利用第二供电端对经二次调节后的可变供电端进行电压三次调节,以将所述可变供电端的电压值调节至预设电压,所述预设电压为所述第二供电端的电压、所述发光二极管的导通电压和所述第一晶体管的阈值电压的总和。
本发明另一方面提供一种驱动电路,所述电路包括第一晶体管、发光二极管、可变供电端、电压调节模块:所述第一晶体管的源极端接地端,漏极端连接于所述发光二极管的阴极;所述可变供电端用于接入所述第一晶体管的门极端,以驱使所述第一晶体管导通;所述电压调节模块用于将所述可变供电端的电压调节至预设电压,所述预设电压高于所述发光二极管的导通电压与所述第一晶体管的阈值电压的总和;其中,所述电压调节模块包括充电模块、放电模块和补偿模块;所述充电模块用于将所述可变供电端的电压充电至第一电压;所述放电模块用于将所述可变供电端的电压从所述第一电压放电至第二电压;所述补偿模块用于将所述可变供电端的电压从所述第二电压调节至所述预设电压。所述放电模块还包括第七晶体管、第八晶体管、第九晶体管和第二电容;所述第七晶体管的漏极端和门极端相连,源极端连接至所述第一晶体管的门极端;所述第八晶体管的源极端接地端,漏极端连接至所述第二电容的一端;所述第二电容的另一端连接于所述可变供电端;所述第九晶体管的源极端连接至所述可变供电端,漏极端连接至所述发光二极管的阳极端;所述放电模块仅在所述第七晶体管、第八晶体管、第九晶体管供电导通时将所述可变供电端的电压值由所述第一电压放电至第二电压;所述电路在所述发光二极管的阳极端接入第一供电端以及第一晶体管的门极端接入所述可变供电端时补偿所述发光二极管的电流自损耗。
在一可实施方式中,所述电路还包括第二晶体管、第三晶体管;所述第二晶体管的漏极端连接于所述可变供电端,源极端连接于所述第一晶体管的门极端;所述第三晶体管的源极连接于所述发光二极管的阳极端,漏极连接于所述第一供电端;在所述第二晶体管和第三晶体管均导通时,所述发光二极管和第一晶体管处于导通状态。
在一可实施方式中,所述补偿模块包括第十晶体管和第三电容;所述第十晶体管的漏极端连接至所述第三供电端,源极端连接至所述第三电容的一端;所述第三电容的另一端连接至所述可变供电端;所述补偿模块仅在所述可变供电端接入所述第一晶体管的门极端、所述第一供电端接入所述发光二极管的阳极端以及所述第十晶体管供电导通的情况下将所述可变供电端的电压值由所述第二电压调节至所述预设电压。
在一可实施方式中,所述第一电压为所述第一供电端的电压;所述第二电压为所述发光二极管的导通电压与所述第一晶体管的阈值电压的总和。
在一可实施方式中,所述充电模块的充电时长设定在预设时间范围内,以使所述发光二极管在充电时不处于显示状态。
在本发明实施例中,通过此方法,使得流过发光二极管的电流只受器件本身的尺寸,迁移率,栅氧化层电容和发光二极管导通电压等自身因素影响。在发光二极管在长时间工作下导致导通电压是增大的情况下,电流就会变大,以补偿原先电流的损耗,进而改善了发光二极管显示的亮度均一性和显示效果,同时还能延长发光二极管的寿命。
附图说明
通过参考附图阅读下文的详细描述,本发明示例性实施方式的上述以及其他目的、特征和优点将变得易于理解。在附图中,以示例性而非限制性的方式示出了本发明的若干实施方式,其中:
在附图中,相同或对应的标号表示相同或对应的部分。
图1为本发明实施例一种显示控制方法的实现流程示意图;
图2为本发明实施例一种显示控制方法中的部分驱动电路图;
图3为本发明实施例驱动电路的整体电路示意图;
图4为本发明实施例驱动电路中充电模块的电路示意图;
图5为本发明实施例驱动电路中放电模块的电路示意图;
图6为本发明实施例驱动电路中补偿模块的电路示意图。
具体实施方式
为使本发明的目的、特征、优点能够更加的明显和易懂,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而非全部实施例。基于本发明中的实施例,本领域技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1为本发明实施例一种显示控制方法的实现流程示意图;
图2为本发明实施例一种显示控制方法中的部分驱动电路图。
结合图1和图2所示,本发明实施例一方面提供一种显示控制方法,应用于驱动电路,驱动电路中发光二极管的阴极连接于第一晶体管的漏极,第一晶体管的源极接地端,方法包括:
步骤101,将可变供电端的电压值调节至预设电压,可变供电端用于导通第一晶体管,预设电压高于发光二极管的导通电压与第一晶体管的阈值电压的总和;
步骤102,将第一供电端接入发光二极管的阳极端,同时将可变供电端接入至第一晶体管的门极端,以使发光二极管在导通工作时补偿发光二极管的电流自损耗。
本实施例中,发光二极管包括LED(Light Emitting Diode,发光二极管)和OLED(Organic Light-Emitting Diode,有机发光二极管),在实施例中,发光二极管优选为OLED。
首先将可变供电端A的电压值调节至预设电压,预设电压高于OLED的导通电压与第一晶体管T1的阈值电压的总和。其中,预设电压以Vdata+Vth+Vtholed表示,其中Vth为第一晶体管T1的阈值电压;Vtholed为OLED的导通电压;Vdata为预设电压除阈值电压和导通电压之外的电压,一般为定值。
接着将第一供电端VDD接入至OLED的阳极端,同时,将可变供电端接入至第一晶体管的门极端,其中第一供电端VDD的电压高于到导通电压和阈值电压的总和。此时,第一晶体管T1的源极端电压Vs为0v,门极端电压Vg为Vdata+Vth+Vtholed,得到两者电压差为Vgs=Vdata+Vth+Vthole,满足第一晶体管T1的导通条件(Vg-Vs>Vth),OLED处于导通工作状态。
根据流过发光二极管的电流公式可得:
其中μ代表发光第一晶体管T1的迁移率,Cox代表第一晶体管T1的栅氧化层电容,W和L分别代表第一晶体管T1的长宽。
由此,通过此公式得知,最终流过发光二极管的电流只受器件本身的尺寸,迁移率,栅氧化层电容和OLED导通电压等自身因素影响,与第一供电端和阈值电压无关。常规情况下,发光二极管在长时间工作下,会导致发光二极管的导通电压Vtholed增大,流过发光二极管的电流实际上会降低,导致显示效果降低。而通过本方法,在Vtholed是增大的情况下,按照上面的公式计算,电流就会变大,能够补偿原先电流的损耗,进而改善了发光二极管显示的亮度均一性和显示效果,同时还能延长发光二极管的寿命。
进一步地,将可变供电端A接入至第一晶体管T1的门极端的方式有多种,其中一种具体连接方式可参考图2所示,通过在第一晶体管T1与可变供电端A之间串联一电子开关,如三极管、晶体管等,本实施例中,电子开关优选第二晶体管T2,将第二晶体管T2的源极连接至第一晶体管T1的门极,漏极端连接至可变供电端A,门极端连接至供电端SCAN,当供电端SCAN为高电平,即第二晶体管T2导通时,则将可变供电端A连接至第一晶体管T1的门极端。
第一供电端VDD与OLED的连接方式有多种,其中一种具体连接方式可参考图2所示,通过在OLED与第一供电端VDD之间串联一电子开关,如三极管、晶体管等,本实施例中,电子开关优选第三晶体管T3,将第三晶体管T3的源极连接至OLED的阳极端,漏极端连接至第一供电端VDD,门极端连接至供电端EM,当供电端EM为高电平,即第三晶体管T3导通时,则第一供电端VDD连接至OLED的阳极端。
在一可实施方式中,将可变供电端的电压值调节至预设电压,包括:
对可变供电端进行电压一次调节,以将可变供电端的电压值调节至第一电压,第一电压高于第一晶体管的阈值电压和发光二极管的导通电压的总和;
将经一次调节后的可变供电端进行电压二次调节,以将可变供电端的电压值由第一电压调节至第二电压,第二电压为发光二极管的导通电压与第一晶体管的阈值电压的总和;
利用第二供电端对经二次调节后的可变供电端进行电压三次调节,以将可变供电端的电压值调节至预设电压,预设电压为第二供电端的电压、发光二极管的导通电压和第一晶体管的阈值电压的总和。
本实施例中,将可变供电端的电压值调节至预设电压的具体过程为:
将可变供电端先后三次进行电压调节,从而将可变供电端的电压从初始值调节至预设电压。其中电压调节方式不限定,可以是充电调节,也可以是放电调节。
图3为本发明实施例驱动电路的整体电路示意图;
如图3所示,本发明实施例另一方面提供一种驱动电路,电路包括第一晶体管T1、发光二极管、可变供电端A、电压调节模块:
第一晶体管T1的源极端接地端,漏极端连接于发光二极管的阴极;
可变供电端A用于接入第一晶体管T1的门极端,以驱使第一晶体管T1导通;
电压调节模块用于将可变供电端A的电压调节至预设电压,预设电压高于发光二极管的导通电压与第一晶体管T1的阈值电压的总和;
电路在发光二极管的阳极端接入第一供电端VDD以及第一晶体管T1的门极端接入可变供电端A时补偿发光二极管的电流自损耗。
本实施例中,发光二极管包括LED(Light Emitting Diode,发光二极管)和OLED(Organic Light-Emitting Diode,有机发光二极管),在实施例中,发光二极管优选为OLED。
工作时,将第一供电端VDD接入OLED的阳极端,将可变供电端A接入第一晶体管T1的门极端,此时第一晶体管T1和OLED均处于导通状态,根据上述所描述的工作原理,此时电路会补偿OLED在长时间工作时的电流自损耗,进而改善了发光二极管显示的亮度均一性和显示效果,同时还能延长发光二极管的寿命。
在一可实施方式中,电路还包括第二晶体管T2、第三晶体管T3;
第二晶体管T2的漏极端连接于可变供电端A,源极端连接于第一晶体管T1的门极端;
第三晶体管T3的源极连接于发光二极管的阳极端,漏极连接于第一供电端VDD;
在第二晶体管T2和第三晶体管T3均导通时,发光二极管和第一晶体管T1处于导通状态。
本实施例中,可变供电端A通过第二晶体管T2接入到第一晶体管T1的门极端,具体为:将第二晶体管T2的源极连接至第一晶体管T1的门极,漏极端连接至可变供电端A,门极端连接至供电端SCAN,当供电端SCAN为高电平,第二晶体管T2导通,可变供电端A则连接至第一晶体管T1的门极端。
第一供电端VDD通过第三晶体管T3接入到OLED的阳极端,具体为:将第三晶体管T3的源极连接至OLED的阳极端,漏极端连接至第一供电端VDD,门极端连接至供电端EM,当供电端EM为高电平,第三晶体管T3导通,第一供电端VDD则连接至OLED的阳极端。
工作时,供电端SCAN和EM调节为高电平,以使对应的第二晶体管T2和第三晶体管T3处于导通状态,进而使发光二极管和第一晶体管T1处于导通状态。
在一可实施方式中,电压调节模块包括充电模块、放电模块和补偿模块;
充电模块用于将可变供电端A的电压充电至第一电压;
放电模块用于将可变供电端A的电压从第一电压放电至第二电压;
补偿模块用于将可变供电端A的电压从第二电压调节至预设电压。
本实施例中,可变供电端A的电压调节过程中,需依次对可变供电端A的初始电压进行充电、放电以及调节方可得到预设电压。
在一可实施方式中,第一电压为第一供电端VDD的电压;
第二电压为发光二极管的导通电压与第一晶体管T1的阈值电压的总和。
本实施例中,在充电过程中,将可变供电端A的电压充电至于第一供电端VDD的电压一致,该电压相对较高;接着在放电过程中,将第一电压降至第二电压。
图4为本发明实施例驱动电路中充电模块的电路示意图。
如图4所示,在一可实施方式中,充电模块还包括包括第四晶体管T4、第五晶体管T5、第六晶体管T6和第一电容C1;
第四晶体管T4的漏极端和门极端相连,源极端连接至第一晶体管T1的门极端;
第五晶体管T5的源极端接地端,漏极端连接至第一电容C1的一端;第一电容C1的另一端连接于可变供电端A;
第六晶体管T6的源极端连接至可变供电端A,漏极端连接至发光二极管的阳极端;
充电模块仅在发光二极管的阳极端接入第一供电端VDD并且第四晶体管T4、第五晶体管T5、第六晶体管T6均供电导通时将可变供电端A的电压值充电至第一电压。
本实施例中,第五晶体管T5的门极连接至供电端SW1,第四晶体管T4和第六晶体管T6的门极端均连接至供电端SW2。仅当供电端SW1、供电端SW2和供电端EM施加高电平时,第一晶体管T1、第三晶体管T3、第四晶体管T4、第五晶体管T5和第六晶体管T6均导通,此时,对第一供电电源第一供电端VDD对可变供电端A进行充电,从而将可变供电端A的电压升至第一电压,并且第一电压大小与第一供电端VDD的电压大小一致。
图5为本发明实施例驱动电路中放电模块的电路示意图。
如图5所示,在一可实施方式中,放电模块还包括第七晶体管、第八晶体管、第九晶体管和第二电容;
第七晶体管的漏极端和门极端相连,源极端连接至第一晶体管T1的门极端;
第八晶体管的源极端接地端,漏极端连接至第二电容的一端;
第二电容的另一端连接于可变供电端A;
第九晶体管的源极端连接至可变供电端A,漏极端连接至发光二极管的阳极端;
放电模块仅在第七晶体管、第八晶体管、第九晶体管供电导通时将可变供电端A的电压值由第一电压放电至第二电压。
本实施例中,第七晶体管、第八晶体管、第九晶体管分别对应上述实施例中所提到的第四晶体管T4、第五晶体管T5和第六晶体管T6,当然也可以是额外的晶体管;第二电容即为上述实施例中所提到的第一电容C1,当然也可以是额外的电容。
仅当供电端SW1、SW2分别为高电平,供电端EM为低电平时,致使第四晶体管T4、第五晶体管T5、第六晶体管T6以及第一晶体管T1导通,第三晶体管T3关闭,此时可变供电端A的电压高于第一晶体管T1的阈值电压,可变供电端A与第六晶体管T6、第一晶体管T1以及地端构成通路,因此可变供电端A开始放电,直到可变供电端AA的电压等于第一晶体管T1的阈值电压Vth与OLED的导通电压Vtholed之和时,T1关闭,放电停止之后,V(A)=Vth+Vtholed。
图6为本发明实施例驱动电路中补偿模块的电路示意图。
如图6所示,在一可实施方式中,补偿模块包括第十晶体管T10和第三电容;
第十晶体管T10的漏极端连接至第三供电端,源极端连接至第三电容的一端;
第三电容的另一端连接至可变供电端A;
补偿模块仅在可变供电端A接入第一晶体管T1的门极端、第一供电端VDD接入发光二极管的阳极端以及第十晶体管T10供电导通的情况下将可变供电端A的电压值由第二电压调节至预设电压。
本实施例中,第三供电端即为上述实施例中的第二供电端Vdata,第三电容即为上述实施例中所提到的第一电容C1,当然也可以是额外的供电端和电容。第十晶体管T10的门极端连接至供电端SCAN。
仅当供电端SCAN和EM均为高电平时,第二晶体管T2、第三晶体管T3和第十晶体管T10均导通。当第十晶体管T10导通时,根据电容自举特性,可变供电端AA的电压也会跟着变,由于第一电容C1的压差为△V=Vth+Vtholed,所以V(A)=Vdata+△V=Vdata+Vth+Vtholed。
在一可实施方式中,充电模块的充电时长设定在预设时间范围内,以使发光二极管在充电时不处于显示状态。
本实施例中,预设时间范围可根据发光二极管实际的发光时间自由设定,通过将充电时间设定在预设时间范围内,使在充电时,发光二极管不会出现处于发光状态,进而使由发光二极管所组合的屏幕不会出现瞬闪的情况,提升用户体验感。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或隐含地包括至少一个该特征。在本发明的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
以上,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。
Claims (7)
1.一种显示控制方法,应用于驱动电路,所述驱动电路中发光二极管的阴极连接于第一晶体管的漏极,所述第一晶体管的源极接地端,其特征在于,所述方法包括:
通过电压调节模块将可变供电端的电压值调节至预设电压,所述可变供电端用于导通所述第一晶体管,所述预设电压高于所述发光二极管的导通电压与所述第一晶体管的阈值电压的总和;
其中,所述电压调节模块包括充电模块、放电模块和补偿模块;
所述充电模块用于将所述可变供电端的电压充电至第一电压;
所述放电模块用于将所述可变供电端的电压从所述第一电压放电至第二电压;
所述补偿模块用于将所述可变供电端的电压从所述第二电压调节至所述预设电压。
所述放电模块还包括第七晶体管、第八晶体管、第九晶体管和第二电容;
所述第七晶体管的漏极端和门极端相连,源极端连接至所述第一晶体管的门极端;
所述第八晶体管的源极端接地端,漏极端连接至所述第二电容的一端;
所述第二电容的另一端连接于所述可变供电端;
所述第九晶体管的源极端连接至所述可变供电端,漏极端连接至所述发光二极管的阳极端;
所述放电模块仅在所述第七晶体管、第八晶体管、第九晶体管供电导通时将所述可变供电端的电压值由所述第一电压放电至第二电压。
将第一供电端接入所述发光二极管的阳极端,同时将所述可变供电端接入至所述第一晶体管的门极端,以使所述发光二极管在导通工作时补偿所述发光二极管的电流自损耗。
2.根据权利要求1所述的方法,其特征在于,所述将可变供电端的电压值调节至预设电压,包括:
对所述可变供电端进行电压一次调节,以将所述可变供电端的电压值调节至第一电压,所述第一电压高于所述第一晶体管的阈值电压和所述发光二极管的导通电压的总和;
将经一次调节后的可变供电端进行电压二次调节,以将所述可变供电端的电压值由所述第一电压调节至第二电压,所述第二电压为所述发光二极管的导通电压与所述第一晶体管的阈值电压的总和;
利用第二供电端对经二次调节后的可变供电端进行电压三次调节,以将所述可变供电端的电压值调节至预设电压,所述预设电压为所述第二供电端的电压、所述发光二极管的导通电压和所述第一晶体管的阈值电压的总和。
3.一种驱动电路,其特征在于,所述电路包括第一晶体管、发光二极管、可变供电端、电压调节模块:
所述第一晶体管的源极端接地端,漏极端连接于所述发光二极管的阴极;
所述可变供电端用于接入所述第一晶体管的门极端,以驱使所述第一晶体管导通;
所述电压调节模块用于将所述可变供电端的电压调节至预设电压,所述预设电压高于所述发光二极管的导通电压与所述第一晶体管的阈值电压的总和;
其中,所述电压调节模块包括充电模块、放电模块和补偿模块;
所述充电模块用于将所述可变供电端的电压充电至第一电压;
所述放电模块用于将所述可变供电端的电压从所述第一电压放电至第二电压;
所述补偿模块用于将所述可变供电端的电压从所述第二电压调节至所述预设电压。
所述放电模块还包括第七晶体管、第八晶体管、第九晶体管和第二电容;
所述第七晶体管的漏极端和门极端相连,源极端连接至所述第一晶体管的门极端;
所述第八晶体管的源极端接地端,漏极端连接至所述第二电容的一端;
所述第二电容的另一端连接于所述可变供电端;
所述第九晶体管的源极端连接至所述可变供电端,漏极端连接至所述发光二极管的阳极端;
所述放电模块仅在所述第七晶体管、第八晶体管、第九晶体管供电导通时将所述可变供电端的电压值由所述第一电压放电至第二电压;
所述电路在所述发光二极管的阳极端接入第一供电端以及第一晶体管的门极端接入所述可变供电端时补偿所述发光二极管的电流自损耗。
4.根据权利要求3所述的电路,其特征在于,所述电路还包括第二晶体管、第三晶体管;
所述第二晶体管的漏极端连接于所述可变供电端,源极端连接于所述第一晶体管的门极端;
所述第三晶体管的源极连接于所述发光二极管的阳极端,漏极连接于所述第一供电端;
在所述第二晶体管和第三晶体管均导通时,所述发光二极管和第一晶体管处于导通状态。
5.根据权利要求3所述的电路,其特征在于,所述补偿模块包括第十晶体管和第三电容;
所述第十晶体管的漏极端连接至所述第三供电端,源极端连接至所述第三电容的一端;
所述第三电容的另一端连接至所述可变供电端;
所述补偿模块仅在所述可变供电端接入所述第一晶体管的门极端、所述第一供电端接入所述发光二极管的阳极端以及所述第十晶体管供电导通的情况下将所述可变供电端的电压值由所述第二电压调节至所述预设电压。
6.根据权利要求3所述的电路,其特征在于,所述第一电压为所述第一供电端的电压;
所述第二电压为所述发光二极管的导通电压与所述第一晶体管的阈值电压的总和。
7.根据权利要求3所述的电路,其特征在于,所述充电模块的充电时长设定在预设时间范围内,以使所述发光二极管在充电时不处于显示状态。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110898050.6A CN113516942B (zh) | 2020-05-14 | 2020-05-14 | 一种显示控制方法以及驱动电路 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010407940.8A CN111681597B (zh) | 2020-05-14 | 2020-05-14 | 一种显示控制方法以及驱动电路 |
CN202110898050.6A CN113516942B (zh) | 2020-05-14 | 2020-05-14 | 一种显示控制方法以及驱动电路 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010407940.8A Division CN111681597B (zh) | 2020-05-14 | 2020-05-14 | 一种显示控制方法以及驱动电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113516942A true CN113516942A (zh) | 2021-10-19 |
CN113516942B CN113516942B (zh) | 2022-05-13 |
Family
ID=72452449
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110898050.6A Active CN113516942B (zh) | 2020-05-14 | 2020-05-14 | 一种显示控制方法以及驱动电路 |
CN202010407940.8A Active CN111681597B (zh) | 2020-05-14 | 2020-05-14 | 一种显示控制方法以及驱动电路 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010407940.8A Active CN111681597B (zh) | 2020-05-14 | 2020-05-14 | 一种显示控制方法以及驱动电路 |
Country Status (1)
Country | Link |
---|---|
CN (2) | CN113516942B (zh) |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102682704A (zh) * | 2012-05-31 | 2012-09-19 | 广州新视界光电科技有限公司 | 有源有机电致发光显示器的像素驱动电路及其驱动方法 |
CN102708794A (zh) * | 2012-02-27 | 2012-10-03 | 京东方科技集团股份有限公司 | 像素单元驱动电路、像素单元驱动方法及像素单元 |
CN102708793A (zh) * | 2012-02-27 | 2012-10-03 | 京东方科技集团股份有限公司 | 像素单元驱动电路、像素单元驱动方法以及像素单元 |
CN102760404A (zh) * | 2011-04-28 | 2012-10-31 | 瀚宇彩晶股份有限公司 | 发光二极管显示器像素电路及其驱动方法 |
CN103366672A (zh) * | 2012-04-10 | 2013-10-23 | 东莞万士达液晶显示器有限公司 | 发光元件驱动电路及像素电路 |
WO2017156826A1 (zh) * | 2016-03-17 | 2017-09-21 | 深圳市华星光电技术有限公司 | Amoled像素驱动电路及像素驱动方法 |
CN108597444A (zh) * | 2018-04-19 | 2018-09-28 | 东南大学 | 一种硅基oled像素电路及其补偿oled电学特性变化的方法 |
CN108648696A (zh) * | 2018-03-22 | 2018-10-12 | 京东方科技集团股份有限公司 | 像素电路、阵列基板、显示装置和像素驱动方法 |
US20180357959A1 (en) * | 2017-01-25 | 2018-12-13 | Shanghai Tianma AM-OLED Co., Ltd. | Organic light emitting display panel, driving method thereof and organic light emitting display apparatus |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4259556B2 (ja) * | 2006-09-13 | 2009-04-30 | セイコーエプソン株式会社 | 電気光学装置および電子機器 |
CN104318902B (zh) * | 2014-11-19 | 2017-05-31 | 上海天马有机发光显示技术有限公司 | 有机发光显示器的像素电路及驱动方法、有机发光显示器 |
US10483482B2 (en) * | 2016-08-05 | 2019-11-19 | Tianma Microelectronics Co., Ltd. | Display apparatus |
-
2020
- 2020-05-14 CN CN202110898050.6A patent/CN113516942B/zh active Active
- 2020-05-14 CN CN202010407940.8A patent/CN111681597B/zh active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102760404A (zh) * | 2011-04-28 | 2012-10-31 | 瀚宇彩晶股份有限公司 | 发光二极管显示器像素电路及其驱动方法 |
CN102708794A (zh) * | 2012-02-27 | 2012-10-03 | 京东方科技集团股份有限公司 | 像素单元驱动电路、像素单元驱动方法及像素单元 |
CN102708793A (zh) * | 2012-02-27 | 2012-10-03 | 京东方科技集团股份有限公司 | 像素单元驱动电路、像素单元驱动方法以及像素单元 |
CN103366672A (zh) * | 2012-04-10 | 2013-10-23 | 东莞万士达液晶显示器有限公司 | 发光元件驱动电路及像素电路 |
CN102682704A (zh) * | 2012-05-31 | 2012-09-19 | 广州新视界光电科技有限公司 | 有源有机电致发光显示器的像素驱动电路及其驱动方法 |
WO2017156826A1 (zh) * | 2016-03-17 | 2017-09-21 | 深圳市华星光电技术有限公司 | Amoled像素驱动电路及像素驱动方法 |
US20180357959A1 (en) * | 2017-01-25 | 2018-12-13 | Shanghai Tianma AM-OLED Co., Ltd. | Organic light emitting display panel, driving method thereof and organic light emitting display apparatus |
CN108648696A (zh) * | 2018-03-22 | 2018-10-12 | 京东方科技集团股份有限公司 | 像素电路、阵列基板、显示装置和像素驱动方法 |
CN108597444A (zh) * | 2018-04-19 | 2018-09-28 | 东南大学 | 一种硅基oled像素电路及其补偿oled电学特性变化的方法 |
Also Published As
Publication number | Publication date |
---|---|
CN113516942B (zh) | 2022-05-13 |
CN111681597B (zh) | 2021-09-07 |
CN111681597A (zh) | 2020-09-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI417840B (zh) | 畫素電路、主動式矩陣有機發光二極體顯示器及畫素電路之驅動方法 | |
US8125479B2 (en) | Self light emitting type display device | |
CN110322841B (zh) | 利用发光器件初始化的tft像素阈值电压补偿电路 | |
KR101329964B1 (ko) | 유기 발광 다이오드 표시 장치 | |
US8368678B2 (en) | Pixel circuit, display apparatus, and pixel circuit drive control method | |
EP1135764B1 (en) | Active matrix electroluminescent display device | |
US8564587B2 (en) | Organic light emitting diode display | |
EP2804170B1 (en) | Pixel circuit and drive method therefor | |
US8427405B2 (en) | Image display device and method of driving the same | |
CN104064148B (zh) | 一种像素电路、有机电致发光显示面板及显示装置 | |
KR20080090879A (ko) | 유기 전계 발광 표시 장치 및 그 구동 방법 | |
JP2004295131A (ja) | ディスプレイ用駆動回路 | |
JP2004192000A (ja) | 発光ダイオード用駆動回路 | |
JP2004341368A (ja) | 表示装置 | |
US8125416B2 (en) | Pixel drive circuit for organic EL display | |
US6747639B2 (en) | Voltage-source thin film transistor driver for active matrix displays | |
KR20170066771A (ko) | 유기 발광 디스플레이 장치의 소비전력 감소를 위한 구동전압 설정 방법 | |
CN111724733B (zh) | 一种像素驱动电路、其驱动方法及显示装置 | |
CN113593475A (zh) | 像素电路、驱动方法和显示装置 | |
CN109074777A (zh) | 像素驱动电路、方法、以及显示设备 | |
CN111681597B (zh) | 一种显示控制方法以及驱动电路 | |
US10043444B2 (en) | Display panel and organic light-emitting diode (OLED) display including the same | |
CN113140182B (zh) | 像素电路、显示基板、显示面板和像素驱动方法 | |
CN113035124A (zh) | 像素补偿电路及其使用方法 | |
JP2009237004A (ja) | 表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |