CN113448132A - 显示面板和电子设备 - Google Patents
显示面板和电子设备 Download PDFInfo
- Publication number
- CN113448132A CN113448132A CN202110701835.XA CN202110701835A CN113448132A CN 113448132 A CN113448132 A CN 113448132A CN 202110701835 A CN202110701835 A CN 202110701835A CN 113448132 A CN113448132 A CN 113448132A
- Authority
- CN
- China
- Prior art keywords
- sub
- pixels
- display panel
- same row
- data line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本申请公开一种显示面板和电子设备。所述显示面板包括扫描线、数据线和子像素。多条所述扫描线沿第一方向排布。多条所述数据线沿第二方向排布。多个所述子像素沿着所述第一方向排布成排,多个所述子像素沿着所述第二方向排布成行。其中,N排所述子像素共用同一条所述数据线,在同一行所述子像素中,M条所述扫描线对应连接于共用同一条所述数据线的所述子像素,N≥M≥3,N和M为整数。本申请能够有效减少数据线的条数,从而减少源极驱动芯片的数量,降低生产成本。
Description
技术领域
本申请涉及显示技术领域,具体涉及一种显示面板和电子设备。
背景技术
在薄膜晶体管-液晶显示器(Thin Film Transistor Liquid Crystal Display,TFT-LCD)领域,显示面板中需要设置大量的源极驱动芯片与栅极驱动芯片(或阵列基板行驱动电路)来进行垂直与水平方面的像素驱动。其中,与源极驱动芯片相比而言,栅极驱动芯片的成本与耗电量均较低。
高解析度、高刷新频率逐渐成为高阶TFT-LCD产品的发展趋势。高的解析度(如4K、8K)能显示更丰富的画面细节,使画质更加真实无颗粒感。但是,随着解析度及分辨率的提升,TFT-LCD中的数据线的数量会成比例增加,进而提供数据信号的源极驱动芯片的数量成倍增加,导致生产成本上升。
发明内容
本申请提供一种显示面板以及电子设备,以解决现有技术中高解析度显示面板中的数据线和源极驱动芯片较多,导致生产成本上升的技术问题。
本申请提供一种显示面板,其包括:
多条扫描线,多条所述扫描线沿第一方向排布;
多条数据线,多条所述数据线沿第二方向排布;以及
多个子像素,多个所述子像素沿着所述第一方向排布成排,多个所述子像素沿着所述第二方向排布成行;
其中,N排所述子像素共用同一条所述数据线,在同一行所述子像素中,M条所述扫描线对应连接于共用同一条所述数据线的所述子像素,N≥M≥3,N和M为整数。
可选的,在本申请一些实施例中,M和N相等,位于同一行且共用同一条所述数据线的所述子像素连接不同的所述扫描线。
可选的,在本申请一些实施例中,相邻的N排所述子像素共用同一条所述数据线,相邻的M条所述扫描线与位于同一行的所述子像素对应连接。
可选的,在本申请一些实施例中,在共用同一条所述数据线的N排所述子像素中,所述数据线与其中一排所述子像素重叠设置。
可选的,在本申请一些实施例中,所述子像素包括像素电极,所述像素电极包括交叉设置的第一主干部和第二主干部,所述第一主干部沿所述第一方向延伸,所述第一主干部与所述数据线至少部分重叠。
可选的,在本申请一些实施例中,在共用同一条所述数据线的N排所述子像素中,所述数据线设置在任意相邻两排所述子像素之间。
可选的,在本申请一些实施例中,在与同一行所述子像素对应连接的M条所述扫描线中,第一条所述扫描线设置在同一行所述子像素的上侧,第M条所述扫描线设置在同一行所述子像素的下侧,第二条至第M-1条所述扫描线中的至少一条与同一行所述子像素重叠设置。
可选的,在本申请一些实施例中,所述子像素包括像素电极,所述像素电极包括交叉设置的第一主干部和第二主干部,所述第二主干部沿所述第二方向延伸,至少一条与同一行所述子像素重叠设置的所述扫描线与所述第二主干部部分重叠或完全重叠。
可选的,在本申请一些实施例中,在与同一行所述子像素对应连接的3条所述扫描线中,第一条所述扫描线设置在同一行所述子像素的上侧,第二条所述扫描线与同一行所述子像素重叠设置,第三条所述扫描线设置在同一行所述子像素的下侧。
可选的,在本申请一些实施例中,在与同一行所述子像素对应连接的M条所述扫描线中,一部分所述扫描线设置在同一行所述子像素的上侧,另一部分所述扫描线设置在同一行所述子像素的下侧。
可选的,在本申请一些实施例中,在与同一行所述子像素对应连接的3条所述扫描线中,两条所述扫描线设置在同一行所述子像素的上侧,另一条所述扫描线设置在同一行所述子像素的下侧;
其中,位于同一侧的两条所述扫描线中的一条通过过孔与相应的所述子像素连接。
可选的,在本申请一些实施例中,所述子像素包括相邻设置的第一侧边和第二侧边,所述第一侧边的长度小于所述第二侧边的长度,所述数据线的延伸方向与所述第二侧边平行。
相应的,本申请还提供一种电子设备,其包括上述任一项所述的显示面板。
本申请提供一种显示面板和电子设备。在本申请的显示面板中,多条扫描线沿第一方向排布,多条数据线沿第二方向排布。多个子像素沿着所述第一方向排布成排,多个子像素沿着所述第二方向排布成行。本申请通过设置N排子像素共用同一条数据线,同时在同一行子像素中,设置M条扫描线与共用同一条数据线的子像素对应连接,在保证显示面板正常显示的同时,能够有效减少数据线的条数,从而减少源极驱动芯片的数量,降低生产成本。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请提供的显示面板的第一结构示意图;
图2是本申请提供的显示面板的第二结构示意图;
图3是本申请提供的显示面板的第三结构示意图;
图4是本申请提供的显示面板的第四结构示意图;
图5是图4所示的显示面板沿AA’线的剖面结构示意图;
图6是本申请提供的显示面板的第五结构示意图;
图7是本申请提供的显示面板的第六结构示意图;
图8是本申请提供的显示面板的第七结构示意图;
图9是本申请提供的显示面板的第八结构示意图;
图10是本申请提供的显示面板的第九结构示意图;
图11是本申请提供的显示面板的第十结构示意图;
图12是本申请提供的电子设备的一种结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本申请保护的范围。此外,应当理解的是,此处所描述的具体实施方式仅用于说明和解释本申请,并不用于限制本申请。在本申请中,在未作相反说明的情况下,使用的方位词如“上”、“下”、“左”、“右”通常是指装置实际使用或工作状态下的上、下、左和右,具体为附图中的图面方向。
本申请提供一种显示面板和电子设备,以下分别进行详细说明。需要说明的是,以下实施例的描述顺序不作为对本申请实施例优选顺序的限定。且在以下实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其它实施例的相关描述。
请参阅图1,图1是本申请提供的显示面板的第一结构示意图。在本申请中,显示面板100包括扫描线10、数据线20以及子像素30。扫描线10设置为多条。多条扫描线10沿第一方向排布。数据线20设置为多条。多条数据线20沿第二方向排布。子像素30设置为多个。多个子像素30沿着第一方向排布成排。多个子像素30沿着第二方向排布成行。其中,N排子像素30共用一条数据线20。在同一行子像素30中,M条扫描线10对应连接于共用同一条数据线20的子像素30。N≥M≥3,N和M为整数。
其中,第一方向为沿Y轴延伸的方向,第二方向为沿X轴延伸的方向。第一方向和第二方向可以垂直交叉,也可以只交叉不垂直。当然,在一些实施例中,也可以是第二方向为沿Y轴延伸的方向,第一方向为沿X轴延伸的方向。附图仅为示例,不能理解为对本申请的限定。
其中,扫描线10和数据线20的材料可以为银(Ag)、铝(Al)、镍(Ni)、铬(Cr)、钼(Mo)、铜(Cu)、钨(W)或钛(Ti)中的任一种。上述金属的导电性好,成本较低,在保证扫描线10和数据线20的导电性的同时可以降低生产成本。扫描线10和数据线20的材料也可以为碳纳米管或石墨烯等电阻率较小的透明材料,以降低扫描线10和数据线20对子像素30的开口率的影响。
其中,扫描线10和数据线20的条数可根据显示面板100的尺寸以及显示面板100的分辨率规格进行设定,本申请对此不作具体限定。
在本申请中,N≥M≥3,N和M为整数。比如,N和M均可以为3、4、5、6、7等。基于本申请的技术方案,理论上,在布线空间允许的情况下,N和M为大于或等于3的整数均成立。
可以理解的是,显示面板100显示一帧画面的驱动过程为:对多条扫描线10进行依次逐行扫描,同时数据线20传输数据信号至相应的子像素30。则在共用一条数据线20的N排子像素30中,当扫描到其中一条扫描线10时,数据线20输出一数据信号至与该扫描线10连接的子像素30。当扫描到下一条扫描线10时,数据线20输出另一数据信号至与下一条扫描线10连接的子像素30。以此类推,实现对各个子像素30的充电,使得显示面板100可以正常显示。
此外,当显示面板100的尺寸较大或分辨率较高时,显示面板100中的子像素30会增多。相应的,为子像素30传输数据信号的数据线20和数据驱动芯片也会增多。本申请通过设置N排子像素30共用同一条数据线20,同时在同一行子像素30中,设置M条扫描线10与共用同一条数据线20的子像素30对应连接。在保证显示面板100正常显示的同时,能够有效减少数据线20的条数,从而减少源极驱动芯片的数量,降低生产成本。
可以理解的是,显示面板100的平面结构一般为矩形。显示面板100包括相邻设置的第一侧边100A和第二侧边100B。第一侧边100A的长度大于第二侧边100B的长度。
在本申请一些实施例中,数据线20的延伸方向与第一侧边100A平行。由于第一侧边100A的长度大于第二侧边100B的长度。本申请设置数据线20的延伸方向与第一侧边100A平行,进一步减少了数据线20的条数,从而减少数据芯片的使用量。
当然,在本申请其它实施例中,数据线20的延伸方向可以与第二侧边100B的延伸方向平行。由此,可以减小数据线20的长度,避免数据线20过长导致的数据信号传输延迟以及显示面板100充电不均的问题。
进一步的,在本申请中,子像素30包括相邻设置的第一侧边30A和第二侧边30B。第一侧边30A的长度小于第二侧边30B的长度。数据线20的延伸方向与第二侧边30B平行。即本申请的显示面板100采用常规的驱动架构。
具体的,在本申请中,子像素30可以是红色子像素、绿色子像素、蓝色子像素、白色子像素、黄色子像素等,本申请对此不作具体限定。本申请提供的显示面板100可以采用标准RGB像素排列架构、RGB PenTile像素排列架构、RGB Delta像素排列架构、RGBW像素排列架构等,具体可根据显示面板100的显示需求进行设置。
比如,在本申请一些实施例中,子像素30为红色子像素、绿色子像素或蓝色子像素。在同一行子像素30中,多个子像素30以RGB、RBG、BGR、BRG、GRB、GBR等排列组合中的任一种重复排列。位于同一排的子像素30的颜色相同。
又比如,在本申请另一些实施例中,子像素30为红色子像素、绿色子像素、蓝色子像素或白色子像素。在同一行子像素30中,多个子像素30以RGBW、RBGW、BGRW、BRGW、GRBW、GBRW等排列组合中的任一种重复排列。位于同一排的子像素30的颜色相同。
其中,RGB像素排列架构结构简单,工艺成熟,应用在本申请中,可以简化工艺制程,降低生产成本。RGBW像素排列架构中增加了白色子像素,使得显示面板100的透光率得到明显提升,显示面板100的亮度也在传统RGB像素排列架构的基础上得到提升。
在本申请中,N可以等于M,N也可以大于M。具体可根据显示面板100的显示需求进行设计。
具体的,当N等于M时,位于同一行且共用同一条数据线20的子像素30连接不同的扫描线10。则每行扫描线10打开时,每条数据线20仅对一个子像素30进行充电。此连接方式可实现对子像素30的单点控制,使得每一子像素30单独显示,从而提高显示面板100的分辨率和显示效果。
具体的,当N大于M时,位于同一行且共用同一条数据线20的子像素30连接相同的扫描线10。则每行扫描线10打开时,其中至少一条数据线20可以对至少两个子像素30进行充电。此连接方式可以进一步减少数据线20的数量。
比如,当N和M均为3时,3排子像素30与同一条数据线20连接。在同一行子像素30中,3条扫描线10对应连接于共用同一条数据线20的子像素30。具体的,在同一行子像素30中,相邻的子像素30连接不同的扫描线10。彼此间隔两个子像素30的子像素30连接相同的扫描线10。
又比如,当N为4时,4排子像素30与同一条数据线20连接。在同一行子像素30中,4条扫描线10对应连接于共用同一条数据线20的子像素30。具体的,在同一行子像素30中,相邻的子像素30连接不同的扫描线10。彼此间隔三个子像素30的子像素30连接相同的扫描线10。
又比如,当N为4,M为3时,4排子像素30与同一条数据线20连接。在同一行子像素30中,3条扫描线10对应连接于共用同一条数据线20的子像素30。具体的,在同一行子像素30中,存在相邻的两个子像素30连接同一条扫描线10。
需要说明的是,当N和M为其它整数时,亦可通过不同的布线方式,实现每一子像素30与相应的扫描线10以及数据线20的连接。在此不再一一赘述。
在本申请中,共用同一条数据线20的N排子像素30可以相邻设置也可以间隔设置。与共用同一条数据线20的子像素30对应连接的M条扫描线10可以相邻设置也可以间隔设置。具体可根据显示面板100的走线排布方式进行设计。
比如,在本申请中,共用一条数据线20的N排子像素30相邻设置。可以理解的是,每条数据线20以及用于子像素30与数据线20连接的走线均具有一定的电阻。电阻会产生电压降,影响数据信号的传输,从而影响每一子像素30的充电效果。本申请设置每相邻的N排子像素30与同一条数据线20连接,可以减小数据线20至相应子像素30之间的距离,从而减小子像素30受到的电压降影响,改善显示面板100的显示效果。同时,数据线20与邻近的子像素30连接,可以简化显示面板100中的走线排布方式。
同理,本申请设置相邻的M条扫描线10与共用同一条数据线20的子像素30对应连接,可以减小扫描线10至相应子像素30之间的距离,从而减小子像素30受到的电压降影响,改善显示面板100的显示效果。同时,扫描线10与邻近的子像素30连接,可以简化显示面板100中的走线排布方式。
在本申请中,在共用同一条数据线20的N排子像素30中,数据线20与其中一排子像素30重叠设置。
以下在共用同一条数据线20的N排子像素30中,按照从左到右的顺序进行说明。比如,数据线20可以与第一排子像素30重叠设置、数据线20可以与第二排子像素30重叠设置、数据线20可以与第三排子像素30重叠设置等。本申请对此不做具体限定。由于相邻两排子像素30之间不需要设置数据线20,因此可以减小相邻两排子像素30之间的距离。由此,可以提高子像素30的密度,提高分辨率,或者增大子像素30的尺寸,提高显示亮度。
进一步的,当N为奇数时,数据线20可以与第(N+1)/2排子像素30重叠设置。由此,数据线20位于相邻的N排子像素30的中间位置,可以提高显示面板100内的布线均匀性。
进一步的,在本申请一些实施例中,当子像素30的排数正好为N的倍数时,每相邻的N排子像素30共用同一条数据线20,每相邻的N条扫描线10与位于同一行的子像素30对应连接。当子像素30的排数与N不成倍数关系时,每相邻的N排子像素30共用同一条数据线20,每相邻的N条扫描线10与位于同一行的子像素30对应连接。然后可以使剩余排数小于N的子像素30共用一条数据线20,并设置相应条数的扫描线10。
在本申请中,在与同一行子像素30对应连接的M条扫描线10中,按照从上到下的顺序进行说明。第一条扫描线10设置在同一行子像素30的上侧。第M条扫描线10设置在同一行子像素30的下侧。第二条至第M-1条扫描线10中的至少一条与同一行子像素30重叠设置。
其中,第二条至第M-1条扫描线10中的至少一条与同一行子像素30重叠设置,另外的扫描线10可以设置在同一行子像素30的上侧,也可以设置在同一行子像素30的下侧,具体可根据显示面板100的排线布局进行设计。
当然,第二条至第M-1条扫描线10也可以均与同一行子像素30重叠设置,本申请对此不做具体限定。
本实施例将至少一条扫描线10与同一行子像素30重叠设置,可以减小相邻两行子像素30之间的距离,从而可以提高显示面板100的像素密度,提高像素分辨率。
进一步的,子像素30包括像素电极(图1中未示出)。像素电极包括交叉设置的第一主干部和第二主干部。第二主干部沿第二方向延伸。至少一条与同一行子像素30重叠设置的扫描线10与第二主干部部分重叠或完全重叠。由此可以减小扫描线10对子像素30开口率的影响。
当然,在本申请其它实施例中,在与同一行子像素30对应连接的M条扫描线10中,一部分扫描线10设置在同一行子像素30的上侧,另一部分扫描线10设置在同一行子像素30的下侧。
其中,由于位于同一行的子像素30均需要通过走线与相邻的M条扫描线10对应连接。当同一行子像素30的一侧设有多条扫描线10时,各子像素30与多条扫描线10之间的连接走线易出现交叉。为了避免各连接走线之间出现交叉,造成信号传输错误。当位于同一行子像素30一侧的多条扫描线10同层设置时,多条扫描线可以通过过孔与相应的子像素30连接。
本实施例将与同一行子像素30对应设置的相邻M条扫描线10均设置在该行子像素30的两侧,即设置在相邻两行子像素30之间,可以避免扫描线10对子像素30的开口率产生影响。
进一步的,可以设置M/2条扫描线10在同一行子像素30的上侧,M/2条扫描线10在同一行子像素30的下侧。由此可以使得显示面板100中的排线更加均匀。
本申请以下各实施例均以每相邻的3排子像素30共用同一条数据线20,每相邻的3条扫描线10与位于同一行的子像素30对应连接为例,对申请的技术方案进行说明,但不能理解为对本申请的限定。
请继续参阅图1,在本申请中,在与同一行子像素30对应连接的相邻3条扫描线10中,按照从上到下的顺序进行说明。第一条扫描线10设置在同一行子像素30的上侧。第二条扫描线10与同一行子像素30重叠设置。第三条扫描线10设置在同一行子像素30的下侧。
在与同一行子像素30对应连接的相邻3条扫描线10中,本申请分别将第一条扫描线10和第三条扫描线10设置在子像素30的上下两侧,并将第二条扫描线10与该行子像素30重叠设置。由此,可将3条扫描线10同层设置,且3条扫描线10与相应子像素30之间的连接线不会交叉影响,不需要设置过孔即可实现连接,从而降低显示面板100的厚度,简化工艺制程。
请参阅图2,图2是本申请提供的显示面板的第二结构示意图。与图1所示的显示面板100的不同之处在于,在本实施例中,子像素30包括像素电极31。像素电极31包括交叉设置的第一主干部311和第二主干部312。第一主干部311沿第一方向延伸,第二主干部312沿第二方向延伸。在共用同一条数据线20的N排子像素30中,当数据线20与其中一排子像素30重叠设置时,第一主干部311与数据线20至少部分重叠。
其中,第一主干部311和第二主干部312可以将每一像素电极31划分为四畴像素电极或者八畴像素电极等。本申请以四畴像素电极为例进行介绍,但不能理解为对本申请的限定。
其中,像素电极31由氟化锡氧化物(FTO)、锡锌氧化物(AZO)、铟锡氧化物(ITO)、铟锌氧化物(IZO)、铟铝锌氧化物(IAZO)或锑锡氧化物(ATO)中的任一种制成。上述透明金属氧化物材料具有很好的导电性和透明性,并且厚度较小,不会影响显示面板100的整体厚度。
其中,通过控制数据线20或者第一主干部311的宽度,可以使得第一主干部311与数据线20部分重叠或完全重叠。
可以理解的是,由于第一主干部311和第二主干部312处在像素电极31中不同畴的交界处,而位于交界处的液晶不受电场控制呈现常暗态。因此,通过将第一主干部311至少部分重叠设置于数据线20的上方,可以提升子像素30的开口率,改善显示面板100的显示效果。
进一步的,在与同一行子像素30对应连接的相邻3条扫描线10中,按照从上到下的顺序,当第二条扫描线10与该行子像素30重叠设置时,第二主干部312与第二条扫描线10至少部分重叠。
其中,通过控制第二条扫描线10或者第二主干部312的宽度,可以使得第二主干部312与第二条扫描线10部分重叠或完全重叠。
同理,通过将第二主干部312至少部分重叠设置于第二条扫描线10的上方,可以提升子像素30的开口率,改善显示面板100的显示效果。
请参阅图3,图3是本申请提供的显示面板的第三结构示意图。与图1所示的显示面板100的不同之处在于,在本实施例中,在共用同一条数据线20的3排子像素30中,数据线20设置在任意相邻两排子像素30之间。
以下在共用同一条数据线20的3排子像素30中,按照从左到右的顺序进行说明。比如,如图3所示,数据线20可以设置在第一排子像素30和第二排子像素30之间。当然,在其它实施例中,数据线20也可以设置在第二排子像素30和第三排子像素30之间。
进一步的,当N为偶数时,数据线20可以设置在第N/2排子像素30和第N/2+1排子像素30之间。该设置使得数据线20与位于其两侧的子像素30之间的距离分布较均匀,从而减小位于同一行且与同一条数据线20相连的子像素30受到的电压降影响,改善显示面板100的显示均一性。
请参阅图4,图4是本申请提供的显示面板的第四结构示意图。与图1所示的显示面板100的不同之处在于,在本实施例中,在与同一行子像素30对应连接的相邻3条扫描线10中,其中两条扫描线10设置在同一行子像素30的上侧。另一条扫描线10设置在同一行子像素30的下侧。
具体的,请参阅图5,图5是图4所示的显示面板沿AA’线处的剖面结构示意图。位于同一排子像素30一侧的两条扫描线10中的一条通过过孔200与相应的子像素30连接。
可以理解的是,由于位于同一行的子像素30均需要通过走线与相邻的3条扫描线10对应连接。当同一行子像素30的一侧设有两条扫描线10时,各子像素30与两条扫描线10之间的连接走线易出现交叉。为了避免各连接走线之间出现交叉,造成信号传输错误。当位于同一行子像素30一侧的两条扫描线10同层设置时,两条扫描线10中的一条需要通过过孔200与相应的子像素30连接。
本实施例将与同一行子像素30对应设置的相邻3条扫描线10均设置在该行子像素30的两侧,即设置在相邻两行子像素30之间,可以提高显示面板100的开口率。
请参阅图6,图6是本申请提供的显示面板的第五结构示意图。与图1所示的显示面板100的不同之处在于,在本实施例中,当显示面板100显示画面时,相邻两条数据线20的电压极性相反。
具体的,在本实施例中,数据线20以“+、-、+、-...”的极性排列规律传输数据信号。
比如,在同一行子像素30中,当多个子像素30以RGB的排列组合重复排列,且位于同一排的子像素30的颜色相同时。在同一行子像素30中,每相邻两个同样颜色的子像素30的极性相反,能够降低同一行子像素30中相同颜色子像素30的水平串扰,保证画面显示效果。
比如,若同一行子像素30内的所有红色子像素为亮,其它颜色子像素为暗,则该行子像素30中的相邻两个红色子像素的极性相反,对公共电压的耦合可以抵消,从而避免引起水平串扰。
请参阅图7,图7是本申请提供的显示面板的第六结构示意图。与图1所示的显示面板100的不同之处在于,在共用同一条数据线20的3排子像素30中,其中两排子像素30间隔设置。
具体的,在显示面板100中,按照从左到右的顺序进行说明。第一排子像素30、第二排子像素30以及第四排子像素30共用第一条数据线20。第三排子像素30、第五排子像素30以及第六排子像素30共用第二条数据线20。
本实施例使得显示面板100上的布线方式更加灵活。此外,当相邻两条数据线20的电压极性相反时,本实施例可以在逐行打开扫描线10时,使得相应的子像素30打开,以在不改变显示面板100的像素排列架构的情况下,使不同的子像素30被配置为不同极性的数据电压,从而改善显示面板100画面串扰的问题。
请参阅图8,图8是本申请提供的显示面板的第七结构示意图。与图1所示的显示面板100的不同之处在于,在本实施例中,子像素30包括相邻设置的第一侧边30A和第二侧边30B。第一侧边30A的长度大于第二侧边30B的长度。数据线20的延伸方向与第二侧边30B平行。
即,本申请的显示面板100采用Tri-gate(三栅极)架构。Tri-gate架构是一种常用的降低成本的办法,其结构是设置数据线20的延伸方向与子像素30的短边平行,即数据线20的延伸方向与第二侧边30B平行。通过采用Tri-gate架构,扫描线10的数目可以增加为三倍,数据线20数目可以减少为原本的1/3。由此,可以进一步减少数据线20的条数。同时,因数据芯片的成本较高,通过上述方法减少数据芯片的使用量,从而达到降低成本的目的。
当显示面板100采用Tri-gate架构时,显示面板100可以采用标准RGB像素排列架构、RGB PenTile像素排列架构、RGB Delta像素排列架构、RGBW像素排列架构等,具体可根据显示面板100的显示需求进行设置。
比如,当子像素30为红色子像素、绿色子像素或蓝色子像素时,在每一排子像素30中,多个子像素30以RGB、RBG、BGR、BRG、GRB、GBR等排列组合中的任一种重复排列。位于同一行的子像素30的颜色相同。
又比如,在本申请另一些实施例中,子像素30为红色子像素、绿色子像素、蓝色子像素或白色子像素。在同一行子像素30中,多个子像素30以RGBW、RBGW、BGRW、BRGW、GRBW、GBRW等排列组合中的任一种重复排列。位于同一行的子像素30的颜色相同。
以上以N和M为3为例对本申请的技术方案进行说明,但不能理解为对本申请的限定。
比如,请参阅图9,图9是本申请提供的显示面板100的第八结构示意图,与图1所示的显示面板100的不同之处在于,在本实施例中,N和M均为4。
其中,在与同一行子像素30对应连接的相邻4条扫描线10中,两条扫描线10设置在同一行子像素30的上侧,另外两条扫描线10设置在同一行子像素30的下侧。其中,位于同一侧的两条扫描线10中的一条通过过孔与相应的子像素30连接。具体的,可参阅图5所示的连接方式,在此不再赘述。
此外,在共用同一条数据线20的4排子像素30中,数据线20可以与其中一排子像素30重叠设置。数据线20也可以设置在任意相邻两排子像素30之间,具体可参阅上述实施例,在此不再赘述。
请参阅图10,图10是本申请提供的显示面板100的第九结构示意图,与图9所示的显示面板100的不同之处在于,在本实施例中,在与同一行子像素30对应连接的相邻4条扫描线10中,按照从上到下的顺序进行说明。第一条扫描线10设置在同一行子像素30的上侧。第二条和第三条扫描线10与同一行子像素30重叠设置。第四条扫描线10设置在同一行子像素30的下侧。
在与同一行子像素30对应连接的相邻4条扫描线10中,本申请分别将第一条扫描线10和第四条扫描线10设置在子像素30的上下两侧,并将第二条和第三条扫描线10与该行子像素30重叠设置。由此,可将4条扫描线10同层设置,且4条扫描线10与相应子像素30之间的连接线不会交叉影响,不需要设置过孔即可实现连接,从而降低显示面板100的厚度,简化工艺制程。
进一步的,第二条和第三条扫描线10中的至少一条可以与第二主干部(图10中未示出)至少部分重叠。比如,第二条扫描线10与第二主干部完全重叠,或第三条扫描线10与第二主干部完全重叠。由此,提升子像素30的开口率,改善显示面板100的显示效果。
请参阅图11,图11是本申请提供的显示面板的第十结构示意图。与图10的不同之处在于,本实施例中的显示面板100采用Tri-gate架构。
本实施例的显示面板100采用Tri-gate架构,4排子像素30共用同一条数据线20,同时在同一行子像素30中,设置4条扫描线10与共用同一条数据线20的子像素30对应连接。在保证显示面板100正常显示的同时,能够有效减少数据线20的条数,从而减少源极驱动芯片的数量,降低生产成本。
需要说明的是,当N和M为其它整数时,上述各实施方式均可适用,本申请对此不作赘述。
相应的,本申请还提供一种电子设备,其包括显示面板,显示面板为上述任一实施例所述的显示面板,具体可参阅上述内容,在此不再赘述。
请参阅图12,图12是本申请提供的电子设备的一种结构示意图。该电子设备1000包括显示面板100。电子设备1000还可以包括其他装置,例如壳体、电路板等。电子设备1000的壳体、电路板等装置是本领域技术人员所熟知的技术手段,在此不再赘述。此外,电子设备1000可以是智能手机、平板电脑、电子书阅读器、智能手表、摄像机、游戏机等,本申请对此不作限定。
本申请提供一种电子设备1000,电子设备1000包括显示面板100。显示面板100包括扫描线、数据线和子像素。其中,扫描线设置为多条。多条扫描线沿第一方向排布。数据线设置为多条,多条数据线沿第二方向排布。多个子像素沿着第一方向排布形成一排,多个子像素沿着第二方向排布形成一行。本申请通过设置N排子像素共用同一条数据线,同时在同一行子像素中,设置M条扫描线与共用同一条数据线的子像素对应连接,N≥M≥3,N和M为整数。在保证显示面板100正常显示的同时,能够有效减少数据线的条数,从而减少源极驱动芯片的数量,降低生产成本。
以上对本申请提供显示面板和电子设备进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。
Claims (13)
1.一种显示面板,其特征在于,包括:
多条扫描线,多条所述扫描线沿第一方向排布;
多条数据线,多条所述数据线沿第二方向排布;以及
多个子像素,多个所述子像素沿着所述第一方向排布成排,多个所述子像素沿着所述第二方向排布成行;
其中,N排所述子像素共用同一条所述数据线,在同一行所述子像素中,M条所述扫描线对应连接于共用同一条所述数据线的所述子像素,N≥M≥3,N和M为整数。
2.根据权利要求1所述的显示面板,其特征在于,M和N相等,位于同一行且共用同一条所述数据线的所述子像素连接不同的所述扫描线。
3.根据权利要求2所述的显示面板,其特征在于,相邻的N排所述子像素共用同一条所述数据线,相邻的M条所述扫描线与位于同一行的所述子像素对应连接。
4.根据权利要求1至3任一项所述的显示面板,其特征在于,在共用同一条所述数据线的N排所述子像素中,所述数据线与其中一排所述子像素重叠设置。
5.根据权利要求4所述的显示面板,其特征在于,所述子像素包括像素电极,所述像素电极包括交叉设置的第一主干部和第二主干部,所述第一主干部沿所述第一方向延伸,所述第一主干部与所述数据线至少部分重叠。
6.根据权利要求1至3任一项所述的显示面板,其特征在于,在共用同一条所述数据线的N排所述子像素中,所述数据线设置在任意相邻两排所述子像素之间。
7.根据权利要求1至3任一项所述的显示面板,其特征在于,在与同一行所述子像素对应连接的M条所述扫描线中,第一条所述扫描线设置在同一行所述子像素的上侧,第M条所述扫描线设置在同一行所述子像素的下侧,第二条至第M-1条所述扫描线中的至少一条与同一行所述子像素重叠设置。
8.根据权利要求7所述的显示面板,其特征在于,所述子像素包括像素电极,所述像素电极包括交叉设置的第一主干部和第二主干部,所述第二主干部沿所述第二方向延伸,至少一条与同一行所述子像素重叠设置的所述扫描线与所述第二主干部部分重叠或完全重叠。
9.根据权利要求7所述的显示面板,其特征在于,在与同一行所述子像素对应连接的3条所述扫描线中,第一条所述扫描线设置在同一行所述子像素的上侧,第二条所述扫描线与同一行所述子像素重叠设置,第三条所述扫描线设置在同一行所述子像素的下侧。
10.根据权利要求1至3任一项所述的显示面板,其特征在于,在与同一行所述子像素对应连接的M条所述扫描线中,一部分所述扫描线设置在同一行所述子像素的上侧,另一部分所述扫描线设置在同一行所述子像素的下侧。
11.根据权利要求10所述的显示面板,其特征在于,在与同一行所述子像素对应连接的3条所述扫描线中,两条所述扫描线设置在同一行所述子像素的上侧,另一条所述扫描线设置在同一行所述子像素的下侧;
其中,位于同一侧的两条所述扫描线中的一条通过过孔与相应的所述子像素连接。
12.根据权利要求1所述的显示面板,其特征在于,所述子像素包括相邻设置的第一侧边和第二侧边,所述第一侧边的长度小于所述第二侧边的长度,所述数据线的延伸方向与所述第二侧边平行。
13.一种电子设备,其特征在于,包括权利要求1-12任一项所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110701835.XA CN113448132B (zh) | 2021-06-24 | 2021-06-24 | 显示面板和电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110701835.XA CN113448132B (zh) | 2021-06-24 | 2021-06-24 | 显示面板和电子设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113448132A true CN113448132A (zh) | 2021-09-28 |
CN113448132B CN113448132B (zh) | 2023-10-31 |
Family
ID=77812412
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110701835.XA Active CN113448132B (zh) | 2021-06-24 | 2021-06-24 | 显示面板和电子设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113448132B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023201792A1 (zh) * | 2022-04-18 | 2023-10-26 | 惠州华星光电显示有限公司 | 显示面板 |
Citations (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101221337A (zh) * | 2008-01-28 | 2008-07-16 | 京东方科技集团股份有限公司 | 液晶显示装置阵列基板及驱动方法 |
CN101251692A (zh) * | 2007-02-21 | 2008-08-27 | 三星电子株式会社 | 显示装置 |
CN102540528A (zh) * | 2011-11-14 | 2012-07-04 | 友达光电股份有限公司 | 显示面板及其驱动方法 |
CN102543016A (zh) * | 2010-12-07 | 2012-07-04 | 乐金显示有限公司 | 液晶显示器 |
CN103163697A (zh) * | 2011-12-08 | 2013-06-19 | 上海天马微电子有限公司 | 像素阵列结构 |
CN103185996A (zh) * | 2011-12-30 | 2013-07-03 | 上海中航光电子有限公司 | 横向排列的rgbw像素结构及其驱动方法、显示面板 |
CN103293810A (zh) * | 2013-05-28 | 2013-09-11 | 南京中电熊猫液晶显示科技有限公司 | 一种液晶显示器的像素配置方法 |
CN104062824A (zh) * | 2014-06-18 | 2014-09-24 | 深圳市华星光电技术有限公司 | 像素结构、具备该像素结构的显示面板 |
CN104503157A (zh) * | 2014-12-16 | 2015-04-08 | 深圳市华星光电技术有限公司 | 像素结构及具有该像素结构的液晶显示器 |
CN105446034A (zh) * | 2015-12-04 | 2016-03-30 | 昆山龙腾光电有限公司 | 双扫描线像素阵列结构、显示面板、显示装置及驱动方法 |
CN105788549A (zh) * | 2016-04-22 | 2016-07-20 | 昆山龙腾光电有限公司 | 像素驱动结构、驱动方法及显示装置 |
CN106292106A (zh) * | 2016-08-31 | 2017-01-04 | 深圳市华星光电技术有限公司 | 一种阵列基板的电路结构 |
CN111474789A (zh) * | 2020-05-13 | 2020-07-31 | 深圳市华星光电半导体显示技术有限公司 | 一种阵列基板及液晶显示面板 |
-
2021
- 2021-06-24 CN CN202110701835.XA patent/CN113448132B/zh active Active
Patent Citations (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101251692A (zh) * | 2007-02-21 | 2008-08-27 | 三星电子株式会社 | 显示装置 |
CN101221337A (zh) * | 2008-01-28 | 2008-07-16 | 京东方科技集团股份有限公司 | 液晶显示装置阵列基板及驱动方法 |
CN102543016A (zh) * | 2010-12-07 | 2012-07-04 | 乐金显示有限公司 | 液晶显示器 |
CN102540528A (zh) * | 2011-11-14 | 2012-07-04 | 友达光电股份有限公司 | 显示面板及其驱动方法 |
CN103163697A (zh) * | 2011-12-08 | 2013-06-19 | 上海天马微电子有限公司 | 像素阵列结构 |
CN103185996A (zh) * | 2011-12-30 | 2013-07-03 | 上海中航光电子有限公司 | 横向排列的rgbw像素结构及其驱动方法、显示面板 |
CN103293810A (zh) * | 2013-05-28 | 2013-09-11 | 南京中电熊猫液晶显示科技有限公司 | 一种液晶显示器的像素配置方法 |
CN104062824A (zh) * | 2014-06-18 | 2014-09-24 | 深圳市华星光电技术有限公司 | 像素结构、具备该像素结构的显示面板 |
CN104503157A (zh) * | 2014-12-16 | 2015-04-08 | 深圳市华星光电技术有限公司 | 像素结构及具有该像素结构的液晶显示器 |
CN105446034A (zh) * | 2015-12-04 | 2016-03-30 | 昆山龙腾光电有限公司 | 双扫描线像素阵列结构、显示面板、显示装置及驱动方法 |
CN105788549A (zh) * | 2016-04-22 | 2016-07-20 | 昆山龙腾光电有限公司 | 像素驱动结构、驱动方法及显示装置 |
CN106292106A (zh) * | 2016-08-31 | 2017-01-04 | 深圳市华星光电技术有限公司 | 一种阵列基板的电路结构 |
CN111474789A (zh) * | 2020-05-13 | 2020-07-31 | 深圳市华星光电半导体显示技术有限公司 | 一种阵列基板及液晶显示面板 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023201792A1 (zh) * | 2022-04-18 | 2023-10-26 | 惠州华星光电显示有限公司 | 显示面板 |
US12223882B2 (en) | 2022-04-18 | 2025-02-11 | Tcl China Star Optoelectronics Technology Co., Ltd. | Display panel |
Also Published As
Publication number | Publication date |
---|---|
CN113448132B (zh) | 2023-10-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112562518B (zh) | 一种显示面板和显示装置 | |
US9261749B2 (en) | Display device | |
US10642396B2 (en) | Touch display panel and display device | |
CN114003143B (zh) | 触控显示面板和触控显示装置 | |
US10401691B2 (en) | Display panel and display device | |
CN110164359B (zh) | 显示面板及显示装置 | |
US11646323B2 (en) | Array substrate, display panel and display device | |
CN107121804B (zh) | 显示装置 | |
CN107121853B (zh) | 一种液晶显示面板和液晶显示装置 | |
KR20040020317A (ko) | 액정 표시 장치 및 그 구동 방법 | |
CN110187576B (zh) | 一种显示面板及显示装置 | |
CN112445038B (zh) | 显示面板和显示装置 | |
US20240036412A1 (en) | Display panel and electronic device | |
CN109671402B (zh) | 显示装置 | |
US10928696B2 (en) | Wiring substrate and display panel | |
CN110442254B (zh) | 触控显示基板及触控显示装置 | |
US20160253022A1 (en) | In-cell touch panel and display device | |
US20180341160A1 (en) | Display device and display panel with novel pixel and data line configurations | |
CN107422506B (zh) | 阵列基板与显示面板 | |
CN111435209B (zh) | 显示装置 | |
KR20170107127A (ko) | 액정 표시 장치 | |
KR20150029377A (ko) | 표시 장치 | |
CN113448132B (zh) | 显示面板和电子设备 | |
CN108564887B (zh) | 一种显示面板及显示装置 | |
CN111681565B (zh) | 显示屏和电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |