CN113364449A - 一种自校准分频器 - Google Patents
一种自校准分频器 Download PDFInfo
- Publication number
- CN113364449A CN113364449A CN202010144875.4A CN202010144875A CN113364449A CN 113364449 A CN113364449 A CN 113364449A CN 202010144875 A CN202010144875 A CN 202010144875A CN 113364449 A CN113364449 A CN 113364449A
- Authority
- CN
- China
- Prior art keywords
- gate
- pin
- subunit
- output end
- input end
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K21/00—Details of pulse counters or frequency dividers
- H03K21/40—Monitoring; Error detection; Preventing or correcting improper counter operation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K21/00—Details of pulse counters or frequency dividers
- H03K21/08—Output circuits
- H03K21/10—Output circuits comprising logic circuits
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Manipulation Of Pulses (AREA)
Abstract
本发明提供一种自校准分频器,包括:分频模块、第一校准模块、第二校准模块及第三校准模块;所述分频模块包括多个一一对应的分频单元及控制逻辑单元;所述第一校准模块包括判断单元、选择输出单元及信号输出单元;输入信号接入所述分频模块,所述分频模块分别与所述第一校准模块及所述第二校准模块连接;所述第一校准模块及所述第二校准模块的校准信号输出端均与所述第三校准模块连接,所述第三校准模块的输出端作为所述分频器的输出端。本发明通过两次校准,能够在1GHz的频率范围内实现1~1023的连续整数分频比,且无论是偶数分频还是奇数分频后的输出信号都具有50%的占空比,且所有电路均采用标准数字逻辑,简单易用,性能优越。
Description
技术领域
本发明涉及一种无线通信技术领域,特别是涉及一种分频器。
背景技术
分频器广泛应用于频率综合器、时钟发生器等电路,在无线通信技术领域占据必不可少的地位。但目前常见的分频器具有分频范围窄、速度慢、非50%占空比等缺点,很多新的架构被提出以克服上述缺点,但是难以在不明显增加电路复杂度的情况下同时满足上述宽分频范围、高速、50%占空比等要求。
发明内容
鉴于以上所述现有技术的缺点,本发明的目的在于提供一种自校准分频器,用于解决现有技术中分频器具有分频范围窄、非50%占空比的问题。
为实现上述目的及其他相关目的,本发明提供一种自校准分频器,包括:分频模块、第一校准模块、第二校准模块及第三校准模块;
所述分频模块包括多个一一对应的分频单元及控制逻辑单元;
所述第一校准模块包括判断单元、选择输出单元及信号输出单元;
输入信号接入所述分频模块,所述分频模块分别与所述第一校准模块及所述第二校准模块连接;
所述第一校准模块及所述第二校准模块的校准信号输出端均与所述第三校准模块连接,所述第三校准模块的输出端作为所述分频器的输出端。
于本发明的一实施例中,所述分频单元包括4个与门、两个正相D触发器、两个反相D触发器及一个或门;
正相D触发器G5的时钟信号端、正相D触发器G6的时钟信号端、反相D触发器G7的时钟信号端、反相D触发器G8的时钟信号端连接后作为所述分频单元的第一引脚;
与门G1的一个输入端与反相D触发器G8的反相输出端连接后,作为所述分频单元的第七引脚,与门G1的另一个输入端接反相D触发器G7的反相输出端,与门G1的输出端接正相D触发器G5的触发信号端;
正相D触发器G5的同相输出端接反相D触发器G8的触发信号端及或门G9的一个输入端;
反相D触发器G8的同相输出端接与门G3的一个输入端;
与门G3的另一个输入端作为所述分频单元的第五引脚,与门G3的输出端接正相D触发器G6的触发信号端;
正相D触发器G6的同相输出端、与门G2的一个输入端、或门G9的另一端输入端连接后,作为所述分频单元的第三引脚;
与门G2的另一个输入端作为所述分频单元的第四引脚;与门G2的输出端接反相D触发器G7的触发信号端;
或门G9的输出端接与门G4的一个输入端;
与门G4的另一个输入端作为所述分频单元的第二引脚,与门G4的输出端作为所述分频单元的第六引脚。
于本发明的一实施例中,所述控制逻辑单元包括非门G10、或门G11及或门G12;
或门G11的一个输入端作为所述控制逻辑单元的第一引脚,非门G10的输入端作为所述控制逻辑单元的第三引脚,或门G12的一个输入端作为所述控制逻辑单元的第二引脚,非门G10的输出端同时接或门G11、或门G12的另一输入端,或门G11的输出端作为所述控制逻辑单元的第五引脚,或门G12的输出端作为所述控制逻辑单元的第四引脚。
于本发明的一实施例中,所述分频模块包括九个分频单元及与之相对应的九个控制逻辑单元;
第一分频单元的第一引脚与输入信号连接;其余分频单元的第一引脚均与前一分频单元的第七引脚连接;
每一个分频单元的第二引脚均与所述选择输出单元的输出端连接;
每一个分频单元的第三引脚均与相应的控制逻辑单元的第一引脚连接;
每一个分频单元的第四引脚均与相应的控制逻辑单元的第二引脚及所述第二校准模块的输出端连接;
每一个分频单元的第五引脚均与后一控制逻辑单元的第五引脚连接;
每一个分频单元的第六引脚均与所述信号输出单元的输入端连接;
第九控制逻辑单元的第三引脚与所述第二校准模块的输出端连接,其余控制逻辑单元的第三引脚均与相邻的控制逻辑单元的第四引脚连接;
第一控制逻辑单元的第五引脚输出信号到所述第二校准模块的输入端。
于本发明的一实施例中,所述判断单元包括七个子单元A、一个子单元B及一个子单元C;
子单元A包括两个与门、两个或门及一个非门;
与门G15的两个输入端分别作为所述子单元A的第一引脚及第二引脚,输出端接与门G18的一个输入端后,作为所述子单元A的第三引脚;
或门G16的两个输入端分别作为所述子单元A的第四引脚及第五引脚,输出端接非门G17的输入端后,作为所述子单元A的第六引脚;
非门G17的输出端接与门G18的另一输入端;
与门G18的输出端接或门G19的一个输入端,或门G19的另一输入端作为所述子单元A的第七引脚,或门G19的输出端作为所述子单元A的第八引脚;
子单元B包括与门G20、非门G21、与门G22及或门G23;
与门G20的两个输入端分别作为所述子单元B的第一引脚及第二引脚,输出端接与门G22的一个输入端后,作为所述子单元B的第三引脚;
非门G21的输入端作为所述子单元B的第四引脚,输出端接与门G22的另一输入端;
与门G22的输出端接或门G23的一个输入端,或门G23的另一输入端作为所述子单元B的第五引脚,或门G23的输出端作为所述子单元B的第六引脚;
子单元C包括与门G24及非门G25;
与门G24的两个输入端分别作为所述子单元C的第一引脚及第二引脚,输出端接非门G25的输入端,非门G25的输出端作为所述子单元C的第三引脚;
第一子单元A的第一引脚、第二引脚分别接十位数字逻辑信号中的S0及S1;
其余子单元A的第一引脚、子单元B的第一引脚及子单元C的第一引脚依次接十位数字逻辑信号中的S2-S9,其余子单元A的第一引脚还与前一子单元A的第四引脚连接,子单元B的第一引脚还与第七子单元A的第四引脚连接,子单元C的第一引脚还与第七子单元A的第五引脚及子单元B的第四引脚连接;
其余子单元A的第二引脚均接前一子单元A的第三引脚,子单元B的第二引脚接第七子单元A的第三引脚,子单元C的第二引脚接子单元B的第三引脚;
子单元A中,第七子单元A之外的其余子单元A的第五引脚均接后一子单元A的第六引脚;
第七子单元A的第七引脚接子单元B的第六引脚,其余子单元A的第七引脚均接前一子单元A的第八引脚;
第一子单元A的第八引脚接所述第三校准模块的输入端。
于本发明的一实施例中,所述选择输出单元包括七个子单元D、一个子单元E及一个子单元F;
所述子单元D包括或门G30、非门G31及与门G32;
或门G30的两个输入端作为所述子单元D的第一引脚及第二引脚,或门G30的输出端和非门G31的输入端连接后,作为所述子单元D的第三引脚;
非门G31的输出端接与门G32的一个输入端,与门G32的另一输入端作为所述子单元D的第四引脚,与门G32的输出端作为所述子单元D的第五引脚;
所述子单元E包括非门G33及与门G34;
非门G33的输入端作为所述子单元E的第一引脚,输出端接与门G34的一个输入端,与门G34的另一输入端作为所述子单元E的第二引脚,与门G34的输出端作为所述子单元E的第三引脚;
所述子单元F包括非门G35;
非门G35的输入端作为所述子单元F的第一引脚,输出端作为所述子单元F的第二引脚;
每个子单元D的第四引脚、子单元E的第二引脚及子单元F的第一引脚分别接十位数字逻辑信号中的S1-S9;
第七子单元D的第一引脚接子单元E的第二引脚,其余子单元D的第一引脚均接后一子单元D的第四引脚;
第七子单元D的第二引脚接子单元E的第一引脚及子单元F的第一引脚,其余子单元D的第二引脚均接后一子单元D的第三引脚;
每个子单元D的第五引脚、子单元E的第三引脚及子单元F的第二引脚,依次输出控制信号到每个所述分频单元的第二引脚。
于本发明的一实施例中,所述信号输出单元包括八个或门;
第一或门的两个输入端分别接第一分频单元及第二分频单元的第六引脚;
其余或门的一个输入端依次接第三分频单元到第九分频单元的第六引脚,另一个输入端接前一或门的输出端;
第八或门的输出端作为所述信号输出单元的校准信号输出端接所述第三校准模块的输入端。
于本发明的一实施例中,所述第二校准模块包括D触发器G40、与门G41及九个加法器;
所述加法器包括异或门G43及与门G42;异或门G43的一个输入端和与门G42的一个输入端连接后,作为所述加法器的第一引脚;异或门G43的另一个输入端和与门G42的另一个输入端连接后,作为所述加法器的第二引脚;与门G42的输出端作为所述加法器的第三引脚;异或门G43的输出端作为所述加法器的第四引脚;
D触发器G40的时钟信号端接所述第一控制逻辑单元的第五引脚,D触发器G40的触发信号端与反相输出端连接,D触发器G40的同相输出端和与门G41的一个输入端连接后,作为所述第二校准模块的校准信号输出端,与所述第三校准模块的输入端连接;与门G41的另一输入端接十位数字逻辑信号中的S0,与门G41的输出端接第一加法器的第一引脚;其余加法器的第一引脚均接前一加法器的第三引脚;
每个加法器的第二引脚依次接十位数字逻辑信号中的S1-S9;
每个加法器的第四引脚依次接每个所述分频单元的第四引脚,第九加法器的第四引脚接第九控制逻辑单元的第三引脚。
于本发明的一实施例中,所述第三校准模块包括数据选择器U1、数据选择器U2、D触发器Q50、D触发器Q51、非门Q52及或门Q53;
数据选择器U1的两个信号输入端分别接所述第一校准模块及所述第二校准模块的校准信号输出端;
数据选择器U1的选择控制端接第一子单元A的第八引脚,数据选择器U1的输出端接D触发器Q50及D触发器Q51的触发信号端;
D触发器Q50的时钟信号端及非门Q52的输入端均接输入信号;非门Q52的输出端接D触发器Q51的时钟信号端;
D触发器Q50及D触发器Q51的同相输出端分别接入或门Q53的两个输入端;
数据选择器U2的一个输入端接D触发器G40的同相输出端,另一个输入端接或门Q53的输出端,数据选择器U2的选择控制端接十位数字逻辑信号中的S0,数据选择器U2的输出端作为所述分频器的输出端。
如上所述,本发明的一种自校准分频器,通过两次校准,且针对不同分频比采用不同的校准方法,能够在1GHz的频率范围内实现1~1023的连续整数分频比,且无论是偶数分频还是奇数分频后的输出信号都具有50%的占空比,且所有电路均采用标准数字逻辑,简单易用,性能优越。
附图说明
图1显示为本发明的整体结构框图。
图2显示为本发明分频单元的接线示意图。
图3显示为本发明控制逻辑单元的接线示意图。
图4显示为本发明分频模块的接线示意图。
图5显示为本发明判断单元的接线示意图。
图6显示为本发明选择输出单元的接线示意图。
图7显示为本发明信号输出单元的接线示意图。
图8显示为本发明加法器的接线示意图。
图9显示为本发明第二校准模块的接线示意图。
图10显示为本发明第三校准模块的接线示意图。
元件标号说明
1、分频模块;2、第一校准模块;3、第二校准模块;4、第三校准模块;
11、分频单元;12、控制逻辑单元;21、判断单元;22、选择输出单元;
23、信号输出单元;31、加法器;
211、子单元A;212、子单元B;213、子单元C;
221、子单元D;222、子单元E;223、子单元F;
具体实施方式
以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。需说明的是,在不冲突的情况下,以下实施例及实施例中的特征可以相互组合。
需要说明的是,以下实施例中所提供的图示仅以示意方式说明本发明的基本构想,遂图式中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。
请参阅图1,本发明提供一种分频模块1、第一校准模块2、第二校准模块3及第三校准模块4;
其中,分频模块1包括多组一一对应的分频单元11及控制逻辑单元12;
第一校准模块2包括判断单元21、选择输出单元22及信号输出单元23。
分频器首先根据10位分频比控制信号S<9:0>的值对输入信号进行1~1023的分频,分频比S与S<9:0>的十进制值大小一一对应,即S<9:0>从0000000001到1111111111变化时,分频比S从1到1023变化,且S<9:0>的值不能为0000000000,即不存在0分频比。
请参阅图4,分频模块1包括九个分频单元11及与之相对应的九个控制逻辑单元12。
请参阅图2,分频单元11由标准的数字逻辑单元组成,包括4个与门、两个正相D触发器、两个反相D触发器及一个或门;本实施例中,in为信号输入端口,out为信号输出端口,eout为校准输出端口,min、p和e为逻辑控制端口,mout为逻辑控制输出端口。在不同的控制逻辑组合下,分频单元11能实现不同的分频比,当min为低电平时,无论p为高电平还是低电平,分频单元11实现2分频的功能,当min为高电平时,在p为高电平的情况下,实现3分频功能,而当p为低电平时,实现2分频功能。
请参阅图3,控制逻辑单元12包括非门及两个或门,用于扩展分频器的分频比,其中A、B、C为逻辑输入端口,D、E为逻辑输出端口。若没有控制逻辑单元12,则九个分频单元11级联的分频器只能实现20到210-1的整数连续分频比,增加九个相同的控制逻辑单元12后可以将分频比扩展为29到210-1的整数连续分频比。
需要说明的是,在不同分频比以及不同输入信号频率的情况下分频后的输出信号占空比是不同的,具体输出信号的脉冲宽度固定为2倍的输入信号周期,但由于分频比的不同,导致输出信号的周期不同,同时输出信号的脉冲宽度一定,那么占空比则不同。例如当输入信号频率为1GHz,信号周期为1ns,分频比S为50,则输出信号频率为20MHz,信号周期为50ns,脉冲宽度为2ns,那么占空比为4%。因此需要增加校准模块实现输出信号50%的占空比要求,校准的过程分为两步,第一步利用占空比校准电路12将偶数分频比的输出信号的占空比校准为:k/2k(2k是偶数分频比的值);将奇数分频比的输出信号校准为k/2k+1(2k+1是除S=1外的奇数分频比的值),因此校准后偶数分频比的输出信号占空比为50%,而当奇数分频比越大,占空比越接近50%,最差的情况是S=3,k=1的情况,这个时候的输出信号占空比最差约为33.33%。
第一校准模块2用于校准S=2x-1(x=2,3,4…10)的分频比输出信号占空比;
第二校准模块3用于校准其他S分频比的输出信号占空比。
请参阅图5,判断单元21包括七个子单元A 211、一个子单元B 212及一个子单元C213,用于判定S=2x-1(x=2,3,4…10)的分频比的情况;当S=2x-1(x=2,3,4…10)时,判断单元21的输出信号xout为高电平,分频器的校准输出选择第一校准模块2的结果;反之,xout为低电平,分频器的校准输出选择第二校准模块3的结果。
请参阅图6及图7,选择输出单元22包括七个子单元D 221、一个子单元E 222及一个子单元F 223;信号输出单元23包括八个或门;在判定结束后,选择输出单元22根据分频比S的值输出e<8:0>的控制信号给到分频模块1中每个对应的控制逻辑单元12,控制eout<8:0>的输出信号,再经过信号输出单元23输出clk_out2作为第一校准模块2的输出。
例如,当S=0000111111时,判定电路输出高电平,选择第一校准模块2的结果,选择控制逻辑单元12中eout<4>输出,其余eout均没有信号输出,因此信号输出单元23中的clk_out2会将eout<4>作为第一校准模块2的输出。
请参阅图9,第二校准模块3包括一个D触发器G40、与门G41及九个加法器31;请参阅图8,加法器31包括异或门G43及与门G42;
第二校准模块3将分频模块的输出信号out_pre先经过一个由D触发器构成的2分频电路,输出clk_out1作为第二校准模块3的输出;再通过加法器31的逻辑运算将S<9:0>的分频比转变为控制信号m<9:0>返回到分频核心电路控制分频比以实现占空比校准。
输出信号经过第一校准模块2及第二校准模块3后,偶数分频比的输出信号已经是50%的占空比,无需再校准;而奇数分频比时的输出信号占空比仍然不是50%,但占空比具有k/2k+1的特性,其中,2k+1是除S=1外的奇数分频比的值;因此针对奇数分频比的情况,输出信号需要再经过第三校准模块4后,才能实现50%的占空比。
请参阅图10,将第一校准模块2的输出结果clk_out2、第二校准模块3的输出结果clk_out1,根据S=2x-1(x=2,3,4…10)的判定结果xout通过数据选择器U1选择输出,xout为高电平时选择clk_out2输出,反之选择clk_out1输出。数据选择器U1的输出信号分别用输入信号in和输入信号in的反相信号去同步采样,同步采样后的两个信号再通过或逻辑之后输出,此时奇数分频输出的信号具有约50%的占空比,而偶数分频的输出clk_out1本身就是50%占空比,因此不需要再校准,直接通过数据选择器U2选择输出。至此,在1~1023连续整数分频比的情况下,无论是偶数还是奇数分频,输出信号均具有50%的占空比。
综上所述,本发明的一种自校准分频器,通过两次校准,且针对不同分频比采用不同的校准方法,能够在1GHz的频率范围内实现1~1023的连续整数分频比,且无论是偶数分频还是奇数分频后的输出信号都具有50%的占空比,且所有电路均采用标准数字逻辑,简单易用,性能优越。所以,本发明有效克服了现有技术中的种种缺点而具高度产业利用价值。
上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。
Claims (9)
1.一种自校准分频器,其特征在于,包括:分频模块、第一校准模块、第二校准模块及第三校准模块;
所述分频模块包括多个一一对应的分频单元及控制逻辑单元;
所述第一校准模块包括判断单元、选择输出单元及信号输出单元;
输入信号接入所述分频模块,所述分频模块分别与所述第一校准模块及所述第二校准模块连接;
所述第一校准模块及所述第二校准模块的校准信号输出端均与所述第三校准模块连接,所述第三校准模块的输出端作为所述分频器的输出端。
2.根据权利要求1所述的一种自校准分频器,其特征在于:所述分频单元包括4个与门、两个正相D触发器、两个反相D触发器及一个或门;
正相D触发器G5的时钟信号端、正相D触发器G6的时钟信号端、反相D触发器G7的时钟信号端、反相D触发器G8的时钟信号端连接后作为所述分频单元的第一引脚;
与门G1的一个输入端与反相D触发器G8的反相输出端连接后,作为所述分频单元的第七引脚,与门G1的另一个输入端接反相D触发器G7的反相输出端,与门G1的输出端接正相D触发器G5的触发信号端;
正相D触发器G5的同相输出端接反相D触发器G8的触发信号端及或门G9的一个输入端;
反相D触发器G8的同相输出端接与门G3的一个输入端;
与门G3的另一个输入端作为所述分频单元的第五引脚,与门G3的输出端接正相D触发器G6的触发信号端;
正相D触发器G6的同相输出端、与门G2的一个输入端、或门G9的另一端输入端连接后,作为所述分频单元的第三引脚;
与门G2的另一个输入端作为所述分频单元的第四引脚;与门G2的输出端接反相D触发器G7的触发信号端;
或门G9的输出端接与门G4的一个输入端;
与门G4的另一个输入端作为所述分频单元的第二引脚,与门G4的输出端作为所述分频单元的第六引脚。
3.根据权利要求2所述的一种自校准分频器,其特征在于:所述控制逻辑单元包括非门G10、或门G11及或门G12;
或门G11的一个输入端作为所述控制逻辑单元的第一引脚,非门G10的输入端作为所述控制逻辑单元的第三引脚,或门G12的一个输入端作为所述控制逻辑单元的第二引脚,非门G10的输出端同时接或门G11、或门G12的另一输入端,或门G11的输出端作为所述控制逻辑单元的第五引脚,或门G12的输出端作为所述控制逻辑单元的第四引脚。
4.根据权利要求3所述的一种自校准分频器,其特征在于:所述分频模块包括九个分频单元及与之相对应的九个控制逻辑单元;
第一分频单元的第一引脚与输入信号连接;其余分频单元的第一引脚均与前一分频单元的第七引脚连接;
每一个分频单元的第二引脚均与所述选择输出单元的输出端连接;
每一个分频单元的第三引脚均与相应的控制逻辑单元的第一引脚连接;
每一个分频单元的第四引脚均与相应的控制逻辑单元的第二引脚及所述第二校准模块的输出端连接;
每一个分频单元的第五引脚均与后一控制逻辑单元的第五引脚连接;
每一个分频单元的第六引脚均与所述信号输出单元的输入端连接;
第九控制逻辑单元的第三引脚与所述第二校准模块的输出端连接,其余控制逻辑单元的第三引脚均与相邻的控制逻辑单元的第四引脚连接;
第一控制逻辑单元的第五引脚输出信号到所述第二校准模块的输入端。
5.根据权利要求1所述的一种自校准分频器,其特征在于:所述判断单元包括七个子单元A、一个子单元B及一个子单元C;
子单元A包括两个与门、两个或门及一个非门;
与门G15的两个输入端分别作为所述子单元A的第一引脚及第二引脚,输出端接与门G18的一个输入端后,作为所述子单元A的第三引脚;
或门G16的两个输入端分别作为所述子单元A的第四引脚及第五引脚,输出端接非门G17的输入端后,作为所述子单元A的第六引脚;
非门G17的输出端接与门G18的另一输入端;
与门G18的输出端接或门G19的一个输入端,或门G19的另一输入端作为所述子单元A的第七引脚,或门G19的输出端作为所述子单元A的第八引脚;
子单元B包括与门G20、非门G21、与门G22及或门G23;
与门G20的两个输入端分别作为所述子单元B的第一引脚及第二引脚,输出端接与门G22的一个输入端后,作为所述子单元B的第三引脚;
非门G21的输入端作为所述子单元B的第四引脚,输出端接与门G22的另一输入端;
与门G22的输出端接或门G23的一个输入端,或门G23的另一输入端作为所述子单元B的第五引脚,或门G23的输出端作为所述子单元B的第六引脚;
子单元C包括与门G24及非门G25;
与门G24的两个输入端分别作为所述子单元C的第一引脚及第二引脚,输出端接非门G25的输入端,非门G25的输出端作为所述子单元C的第三引脚;
第一子单元A的第一引脚、第二引脚分别接十位数字逻辑信号中的S0及S1;
其余子单元A的第一引脚、子单元B的第一引脚及子单元C的第一引脚依次接十位数字逻辑信号中的S2-S9,其余子单元A的第一引脚还与前一子单元A的第四引脚连接,子单元B的第一引脚还与第七子单元A的第四引脚连接,子单元C的第一引脚还与第七子单元A的第五引脚及子单元B的第四引脚连接;
其余子单元A的第二引脚均接前一子单元A的第三引脚,子单元B的第二引脚接第七子单元A的第三引脚,子单元C的第二引脚接子单元B的第三引脚;
子单元A中,第七子单元A之外的其余子单元A的第五引脚均接后一子单元A的第六引脚;
第七子单元A的第七引脚接子单元B的第六引脚,其余子单元A的第七引脚均接前一子单元A的第八引脚;
第一子单元A的第八引脚接所述第三校准模块的输入端。
6.根据权利要求4所述的一种自校准分频器,其特征在于:所述选择输出单元包括七个子单元D、一个子单元E及一个子单元F;
所述子单元D包括或门G30、非门G31及与门G32;
或门G30的两个输入端作为所述子单元D的第一引脚及第二引脚,或门G30的输出端和非门G31的输入端连接后,作为所述子单元D的第三引脚;
非门G31的输出端接与门G32的一个输入端,与门G32的另一输入端作为所述子单元D的第四引脚,与门G32的输出端作为所述子单元D的第五引脚;
所述子单元E包括非门G33及与门G34;
非门G33的输入端作为所述子单元E的第一引脚,输出端接与门G34的一个输入端,与门G34的另一输入端作为所述子单元E的第二引脚,与门G34的输出端作为所述子单元E的第三引脚;
所述子单元F包括非门G35;
非门G35的输入端作为所述子单元F的第一引脚,输出端作为所述子单元F的第二引脚;
每个子单元D的第四引脚、子单元E的第二引脚及子单元F的第一引脚分别接十位数字逻辑信号中的S1-S9;
第七子单元D的第一引脚接子单元E的第二引脚,其余子单元D的第一引脚均接后一子单元D的第四引脚;
第七子单元D的第二引脚接子单元E的第一引脚及子单元F的第一引脚,其余子单元D的第二引脚均接后一子单元D的第三引脚;
每个子单元D的第五引脚、子单元E的第三引脚及子单元F的第二引脚,依次输出控制信号到每个所述分频单元的第二引脚。
7.根据权利要求4所述的一种自校准分频器,其特征在于:所述信号输出单元包括八个或门;
第一或门的两个输入端分别接第一分频单元及第二分频单元的第六引脚;
其余或门的一个输入端依次接第三分频单元到第九分频单元的第六引脚,另一个输入端接前一或门的输出端;
第八或门的输出端作为所述信号输出单元的校准信号输出端接所述第三校准模块的输入端。
8.根据权利要求4所述的一种自校准分频器,其特征在于:所述第二校准模块包括D触发器G40、与门G41及九个加法器;
所述加法器包括异或门G43及与门G42;异或门G43的一个输入端和与门G42的一个输入端连接后,作为所述加法器的第一引脚;异或门G43的另一个输入端和与门G42的另一个输入端连接后,作为所述加法器的第二引脚;与门G42的输出端作为所述加法器的第三引脚;异或门G43的输出端作为所述加法器的第四引脚;
D触发器G40的时钟信号端接所述第一控制逻辑单元的第五引脚,D触发器G40的触发信号端与反相输出端连接,D触发器G40的同相输出端和与门G41的一个输入端连接后,作为所述第二校准模块的校准信号输出端,与所述第三校准模块的输入端连接;与门G41的另一输入端接十位数字逻辑信号中的S0,与门G41的输出端接第一加法器的第一引脚;
其余加法器的第一引脚均接前一加法器的第三引脚;
每个加法器的第二引脚依次接十位数字逻辑信号中的S1-S9;
每个加法器的第四引脚依次接每个所述分频单元的第四引脚,第九加法器的第四引脚接第九控制逻辑单元的第三引脚。
9.根据权利要求1所述的一种自校准分频器,其特征在于:所述第三校准模块包括数据选择器U1、数据选择器U2、D触发器Q50、D触发器Q51、非门Q52及或门Q53;数据选择器U1的两个信号输入端分别接所述第一校准模块及所述第二校准模块的校准信号输出端;
数据选择器U1的选择控制端接第一子单元A的第八引脚,数据选择器U1的输出端接D触发器Q50及D触发器Q51的触发信号端;
D触发器Q50的时钟信号端及非门Q52的输入端均接输入信号;非门Q52的输出端接D触发器Q51的时钟信号端;
D触发器Q50及D触发器Q51的同相输出端分别接入或门Q53的两个输入端;
数据选择器U2的一个输入端接D触发器G40的同相输出端,另一个输入端接或门Q53的输出端,数据选择器U2的选择控制端接十位数字逻辑信号中的S0,数据选择器U2的输出端作为所述分频器的输出端。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010144875.4A CN113364449B (zh) | 2020-03-04 | 2020-03-04 | 一种自校准分频器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010144875.4A CN113364449B (zh) | 2020-03-04 | 2020-03-04 | 一种自校准分频器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113364449A true CN113364449A (zh) | 2021-09-07 |
CN113364449B CN113364449B (zh) | 2024-10-01 |
Family
ID=77523529
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010144875.4A Active CN113364449B (zh) | 2020-03-04 | 2020-03-04 | 一种自校准分频器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113364449B (zh) |
Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1387322A (zh) * | 2001-05-18 | 2002-12-25 | 松下电器产业株式会社 | 奇数因子分频器和根据分频器输出信号操作的90度分相器 |
US6549078B1 (en) * | 2000-11-18 | 2003-04-15 | Ashvattha Semiconductor Inc. | Method and system for directly modulating a voltage controlled oscillator for use in frequency/phase modulated systems |
CN1565080A (zh) * | 2001-08-14 | 2005-01-12 | 太阳微系统有限公司 | 非整数分频 |
CN102035540A (zh) * | 2010-11-19 | 2011-04-27 | 长沙景嘉微电子有限公司 | 可编程50%占空比分频器 |
CN102447471A (zh) * | 2010-10-01 | 2012-05-09 | 富士通半导体股份有限公司 | 分频器和具有该分频器的混合器电路 |
CN102904466A (zh) * | 2012-11-09 | 2013-01-30 | 聚辰半导体(上海)有限公司 | 开关电源控制器 |
US20130063191A1 (en) * | 2011-09-14 | 2013-03-14 | Rambus Inc. | Methods and Circuits for Duty-Cycle Correction |
CN105553446A (zh) * | 2014-10-27 | 2016-05-04 | 联发科技股份有限公司 | 信号产生系统和信号产生方法、信号组合模块 |
KR20170014905A (ko) * | 2015-07-31 | 2017-02-08 | 엘지전자 주식회사 | 주파수 분주 회로 |
US9590637B1 (en) * | 2015-08-28 | 2017-03-07 | Integrated Device Technology, Inc. | High-speed programmable frequency divider with 50% output duty cycle |
CN109818613A (zh) * | 2019-01-28 | 2019-05-28 | 浙江大学 | 基于数控延时占空比校准的参考时钟倍频器电路及算法 |
CN110830041A (zh) * | 2019-11-25 | 2020-02-21 | 上海华力微电子有限公司 | 占空比50%的连续整数分频器及包括其的锁相环电路 |
-
2020
- 2020-03-04 CN CN202010144875.4A patent/CN113364449B/zh active Active
Patent Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6549078B1 (en) * | 2000-11-18 | 2003-04-15 | Ashvattha Semiconductor Inc. | Method and system for directly modulating a voltage controlled oscillator for use in frequency/phase modulated systems |
CN1387322A (zh) * | 2001-05-18 | 2002-12-25 | 松下电器产业株式会社 | 奇数因子分频器和根据分频器输出信号操作的90度分相器 |
CN1565080A (zh) * | 2001-08-14 | 2005-01-12 | 太阳微系统有限公司 | 非整数分频 |
CN102447471A (zh) * | 2010-10-01 | 2012-05-09 | 富士通半导体股份有限公司 | 分频器和具有该分频器的混合器电路 |
CN102035540A (zh) * | 2010-11-19 | 2011-04-27 | 长沙景嘉微电子有限公司 | 可编程50%占空比分频器 |
US20130063191A1 (en) * | 2011-09-14 | 2013-03-14 | Rambus Inc. | Methods and Circuits for Duty-Cycle Correction |
CN102904466A (zh) * | 2012-11-09 | 2013-01-30 | 聚辰半导体(上海)有限公司 | 开关电源控制器 |
CN105553446A (zh) * | 2014-10-27 | 2016-05-04 | 联发科技股份有限公司 | 信号产生系统和信号产生方法、信号组合模块 |
KR20170014905A (ko) * | 2015-07-31 | 2017-02-08 | 엘지전자 주식회사 | 주파수 분주 회로 |
US9590637B1 (en) * | 2015-08-28 | 2017-03-07 | Integrated Device Technology, Inc. | High-speed programmable frequency divider with 50% output duty cycle |
CN109818613A (zh) * | 2019-01-28 | 2019-05-28 | 浙江大学 | 基于数控延时占空比校准的参考时钟倍频器电路及算法 |
CN110830041A (zh) * | 2019-11-25 | 2020-02-21 | 上海华力微电子有限公司 | 占空比50%的连续整数分频器及包括其的锁相环电路 |
Also Published As
Publication number | Publication date |
---|---|
CN113364449B (zh) | 2024-10-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3652998A (en) | Interleavers | |
WO2010050097A1 (ja) | クロック分周回路、クロック分配回路、クロック分周方法及びクロック分配方法 | |
CN101854158A (zh) | 一种d型触发器单元以及具有d型触发器单元的分频器 | |
CN102055465A (zh) | 一种可配置任意整数半整数分频器装置及方法 | |
KR20000017243A (ko) | 펄스폭 변조 파형 발생 회로 | |
US11132974B2 (en) | Data transmission circuit, display device and data transmission method | |
US8824616B1 (en) | CMOS interpolator for a serializer/deserializer communication application | |
WO2003058861A1 (en) | Digital-to-phase converter with extended frequency range | |
CN113364449B (zh) | 一种自校准分频器 | |
CN116599501B (zh) | 一种占空比调整电路及方法 | |
US7990293B2 (en) | Programmable deserializer | |
US7304512B2 (en) | Frequency divider and an electronic device incorporating such a frequency divider | |
US20100201409A1 (en) | Frequency Divider Circuit | |
CN112953472B (zh) | 一种数据位数转换电路 | |
US7760847B2 (en) | Counting circuit and address counter using the same | |
CN112821889B (zh) | 输出控制电路、数据传输方法和电子设备 | |
CN102035548B (zh) | 分频器 | |
CN220139537U (zh) | 一种分频电路、分频器及分频系统 | |
JP4315352B2 (ja) | ディジタルフィルタおよび情報通信機器 | |
JP2010199725A (ja) | データ送信装置及び半導体試験装置 | |
JP2000304831A (ja) | テスト回路 | |
JP3474492B2 (ja) | D/a変換回路 | |
CN103905035A (zh) | 移位分频器电路 | |
CN114927156B (zh) | 一种包含冗余存储单元的移位寄存方法及移位寄存结构 | |
CN101977040B (zh) | 触发器电路以及分频器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |