CN113359933B - 参考电压产生电路 - Google Patents
参考电压产生电路 Download PDFInfo
- Publication number
- CN113359933B CN113359933B CN202110747647.0A CN202110747647A CN113359933B CN 113359933 B CN113359933 B CN 113359933B CN 202110747647 A CN202110747647 A CN 202110747647A CN 113359933 B CN113359933 B CN 113359933B
- Authority
- CN
- China
- Prior art keywords
- gallium nitride
- mos tube
- reference voltage
- type gallium
- nitride base
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is DC
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is DC using semiconductor devices in series with the load as final control devices
- G05F1/565—Regulating voltage or current wherein the variable actually regulated by the final control device is DC using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor
- G05F1/567—Regulating voltage or current wherein the variable actually regulated by the final control device is DC using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor for temperature compensation
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Control Of Electrical Variables (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
本申请涉及一种参考电压产生电路,包括:耗尽型氮化镓基MOS管和增强型氮化镓基MOS管,所述耗尽型氮化镓基MOS管和增强型氮化镓基MOS管串联连接;所述参考电压产生电路通过所述耗尽型氮化镓基MOS管和所述增强型氮化镓基MOS管的阈值电压匹配,使所述耗尽型耗尽型氮化镓基MOS管与所述增强型氮化镓基MOS管的阈值电压的绝对值相等,以使所述耗尽型氮化镓基MOS管和所述增强型氮化镓基MOS管的串联连接点输出稳定的参考电压。
Description
技术领域
本发明涉及集成电路技术领域,具体涉及一种参考电压产生电路。
背景技术
CMOS电路的基本单元电路反相器由N沟道和P沟道MOS场效应晶体管对管构成,以推挽形式工作,能实现一定逻辑功能的集成电路,简称CMOS(Complementary Metal-Oxide-Semiconductor,互补金属氧化物半导体)。
在传统的CMOS技术中,受限于Si(硅)材料的电子迁移率和禁带宽度。CMOS电源电压只能在低压工作,只能在不超过5V的范围下工作,但实际工业应用需要有上百伏的宽范围的工作电压。
同时,Si只能在125℃下工作,而电动汽车、石油等电子系统需要150℃~300℃的工作温度。因此传统的Si基CMOS电路受到大电压应用和高温应用的限制。
而且以往的CMOS电路的参考电压产生电路,由于受到Si基器件电压范围的限制,需要在输入电压部分接入预调整级以实现安全工作,并且后端设置缓冲级输出到下一部分。从而使得参考电压产生电路的逻辑模块复杂,工作电源电压范围小。
因此,有必要对现有技术予以改良以克服现有技术中的所述缺陷。
发明内容
本发明的目的在于提供一种参考电压产生电路,以解决现有技术中参考电压产生电路的逻辑模块复杂、工作电源电压范围小等问题。
本发明的目的是通过以下技术方案实现:
一种参考电压产生电路,包括:
互补的耗尽型氮化镓基MOS管和增强型氮化镓基MOS管,所述耗尽型氮化镓基MOS管和增强型氮化镓基MOS管串联连接;
所述参考电压产生电路通过所述耗尽型氮化镓基MOS管和所述增强型氮化镓基MOS管的阈值电压匹配,使所述耗尽型氮化镓基MOS管与所述增强型氮化镓基MOS管的阈值电压的绝对值相等,以使所述耗尽型氮化镓基MOS管和所述增强型氮化镓基MOS管的串联连接点输出稳定的参考电压。
可选地,在本发明参考电压产生电路的一个实施例中,该参考电压产生电路通过对所述耗尽型氮化镓基MOS管和增强型氮化镓基MOS管进行高温下的阈值电压漂移补偿,以实现所述参考电压产生电路高温下的温度补偿。
可选地,在本发明参考电压产生电路的一个实施例中,所述参考电压产生电路具体为:
所述耗尽型氮化镓基MOS管的漏极接入电源电压,所述耗尽型氮化镓基MOS管的栅极接地;
所述增强型氮化镓基MOS管的栅极和漏极相连,所述增强型氮化镓基MOS管的源极接地,所述增强型氮化镓基MOS管的栅极和漏极的连接点产生参考电压。
可选地,在本发明参考电压产生电路的一个实施例中,高温下的阈值电压漂移补偿,包括:
所述参考电压产生电路的输出为与绝对温度成正比以及与绝对温度互补的参考电压,以实现在高温下保持稳定的参考电压输出。
可选地,在本发明参考电压产生电路的一个实施例中,增强型氮化镓基MOS管的阈值电压随温度升高而上升,以实现输出与绝对温度成正比的参考电压。
可选地,在本发明参考电压产生电路的一个实施例中,耗尽型氮化镓基MOS管的阈值电压的绝对值随温度升高而减少,以实现输出与绝对温度互补的参考电压。
可选地,在本发明参考电压产生电路的一个实施例中,耗尽型氮化镓MOS管的栅极宽度与所述增强型氮化镓基MOS管的栅极宽度的比值为1:10。
可选地,在本发明参考电压产生电路的一个实施例中,增强型氮化镓MOS管的栅极宽度小于100微米。
可选地,在本发明参考电压产生电路的一个实施例中,耗尽型氮化镓基MOS管的栅极宽度小于10微米。
与现有技术相比,本发明具有如下有益效果:通过使用GaN基的MOS管代替Si基的MOS管组成集成电路,由于GaN器件的宽禁带和高击穿电场,实现了大范围的电源电压输出和高温稳定工作的效果。
通过使用GaN基的集成电路,其高耐压的特点使其可省略电路保护部分,如预防大级和缓冲级,输入信号能直接用于电路中且输出信号能直接用于下一级,实现了简洁的电路拓扑,减少了电路的功率损耗。
通过GaN器件的组合的电路,避免了使用肖特基二极管,使电路设计更方便,器件制备条件更稳定,芯片均匀性进一步提高。同时,本发明的电路结构由更少的器件组成,提高的集成电路的转换效率减少了功耗。
附图说明
图1是本发明的参考电压产生电路的电路原理图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
传统的Si基的CMOS电路,由于受到大电压应用和高温应用的限制,需要在输入电压部分接入预调整级以实现安全工作,并且后端设置缓冲级输出到下一部分,使得参考电压产生电路的逻辑模块复杂,工作电源电压范围小。
针对上述技术问题,可以采用GaN(氮化镓)基器件。基于GaN(氮化镓)基器件的参考电压产生电路将耗尽型GaN基器件与肖特基二极管(SBD)相连,通过基电流匹配,产生参考电压。
但是上述结构产生的参考电压,受到电源电压和肖特基二极管压降的影响,在不同的参考电压变化下,不能产生一个稳定的参考电压输出。同时,由于大电流匹配的影响,功耗变大,且效率降低。
为解决上述参考电压产生电路不能产生一个稳定的参考电压输出的技术问题,本发明提供一种CMOS集成电路的参考电压产生电路。如图1所示,该参考电压产生电路,包括:
耗尽型氮化镓基MOS管M1和增强型氮化镓基MOS管M2。
耗尽型氮化镓基MOS管M1和增强型氮化镓基MOS管M2串联连接。
其中,耗尽型氮化镓基MOS管M1和增强型氮化镓基MOS管M2的串联连接点产生参考电压Vref。
本实施例采用GaN基底的MOS管,GaN基底的MOS管有大电压工作的特点,能够在0~100V下稳定工作。同时,由于GaN本身的抗高温特性,使GaN基底的MOS管能够在0~300℃的温度范围内工作。
本实施例的参考电压产生电路通过对耗尽型氮化镓基MOS管M1和增强型氮化镓基MOS管M2的阈值电压进行匹配,使耗尽型耗尽型氮化镓基MOS管M1与增强型氮化镓基MOS管M2的阈值电压的绝对值相等。
具体地,为了实现M1与M2的阈值电压匹配,即M1的阈值电压与M2的阈值电压绝对值相等,可选地,本实施例设置耗尽型氮化镓MOS管M1的栅极宽度与增强型氮化镓基MOS管M2的栅极宽度的比值为1:10。
进一步地,为了减小电路工作过程中的功耗,本实施例设置耗尽型氮化镓基MOS管的栅极宽度小于10微米,同时设置增强型氮化镓MOS管的栅极宽度小于100微米。
可选地,本实施例的参考电压产生电路具体实现如下:
耗尽型氮化镓基MOS管M1的漏极接入电源电压VDD,耗尽型氮化镓基MOS管M1的栅极接地,耗尽型氮化镓基MOS管M1的源极与增强型氮化镓基MOS管M2的漏极相连。
增强型氮化镓基MOS管M2的栅极和漏极相连,增强型氮化镓基MOS管的源极接地,增强型氮化镓基MOS管M2的栅极和漏极的连接点产生参考电压。
具体地,M1的源极与M2的漏极的连接点A为参考电压输出点,输出参考电压Vref。
本实施例中,由于M2的源极接地,因此,输出的参考电压Vref实际为M2的漏极电压。
根据图1,M1的栅极接地,所以M1的栅源电压VGS,D就等于负的M1的源极电压。
由于M1的源极与M2的漏极相连,所以,M1的源极电压等于M2的漏极电压。
因此,M2的漏极电压等于负的M1的栅源电压VGS,D,在M1接通的情况下,A点输出的参考电压Vref等于M1的栅源电压VGS,D,即Vref=-VGS,D。
又由于M2中栅极与漏极相连,所以,M2的漏源电压VDS,E(也即漏极电压)也等于M2的栅源电压,在M2导通的情况下,A点输出的参考电压Vref为M2的栅源电压,即Vref=VGS,E。
本实施例参考电压产生电路工作时,初始时,当接入VDD后,M1接通,VDD通过M1给A点充电,A点电压瞬间达到M1的阈值电压Vth,D(即M1的关断电压),并在当A点电压大于Vth,D时,即VGS,D>Vth,D时,M1关断。
由于M1与M2的阈值电压相等,因此,VGS,D>Vth,D时,M2的栅源电压VGS,E同样大于其阈值电压Vth,E(即M2的开通电压),基本在M1关断的同时,M2接通。
A点开始通过M2放电,且A点电压瞬间放电到小于M2阈值电压时,M2关断,M1接通,如此循环。
因此,A点输出的参考电压Vref始终在M1、M2的阈值电压附近,从而得到稳定的参考电压输出。
针对现有的参考电压产生电路收到高温应用的限制的问题,可选地,本实施例参考电压产生电路通过对耗尽型氮化镓基MOS管M1和增强型氮化镓基MOS管M2进行高温下的阈值电压漂移补偿,以实现参考电压产生电路高温下的温度补偿。
具体地,在本实施例的参考电压产生电路中,高温下的温度补偿,是通过融合与绝对温度成正比(PTAT),以及与绝对温度互补(CTAT)两种方式来实现的。具体为:
M2的阈值电压Vth,E随温度升高而上升,实现输出PTAT的参考电压。
M1的阈值电压Vth,D的绝对值随温度升高而减少,实现输出CTAT的参考电压。
绝对温度一般指热力学温度,又称开尔文温度,单位为开尔文,简称开,符号为K。
在上述PTAT与CTAT同时匹配的情况下,本实施例的参考电压产生电路实现在高温下保持稳定的参考电压输出。
本实施例通过温度补偿设计,即在高温下的耗尽型器件和增强型器件满足温度参数补偿,实现了温度自补偿,在高温下实现了稳定的参考电压输出。
综上所述,本实施例的参考电压产生电路只通过一个增强型GaN器件和一个耗尽型GaN器件的串联连接实现,并通过阈值电压匹配和高温下的阈值漂移补偿,能够实现在电源电压为0~100V的大电压范围下,输出稳定的参考电压。
而且由于GaN基的MOS管具有良好的耐压特性,省略了预防大级和缓冲级,实现了简洁和更紧凑的集成电路拓扑。
本实施例进行了温度补偿设计,即在高温下的耗尽型器件和增强型器件满足温度参数补偿,实现了温度自补偿,在高温下实现了稳定的参考电压输出。
GaN器件组合的电路,避免了使用肖特基二极管,使电路设计更方便,器件制备条件更稳定,芯片均匀性进一步提高。同时,此电路结构由更少的器件组成,提高的集成电路的转换效率减少了功耗。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
Claims (2)
1.一种参考电压产生电路,其特征在于,包括:
互补的耗尽型氮化镓基MOS管和增强型氮化镓基MOS管,所述耗尽型氮化镓基MOS管和增强型氮化镓基MOS管串联连接;
所述参考电压产生电路通过所述耗尽型氮化镓基MOS管和所述增强型氮化镓基MOS管的阈值电压匹配,使所述耗尽型氮化镓基MOS管与所述增强型氮化镓基MOS管的阈值电压的绝对值相等,以使所述耗尽型氮化镓基MOS管和所述增强型氮化镓基MOS管的串联连接点输出稳定的参考电压;
其中,GaN基底的MOS管能够在0~100V下稳定工作,所述参考电压产生电路具体为:
所述耗尽型氮化镓基MOS管的漏极接入电源电压,所述耗尽型氮化镓基MOS管的栅极接地;
所述增强型氮化镓基MOS管的栅极和漏极相连,所述增强型氮化镓基MOS管的源极接地,所述增强型氮化镓基MOS管的栅极和漏极的连接点产生参考电压;当接入所述电源电压后,所述耗尽型氮化镓基MOS管接通,所述连接点电压瞬间达到所述耗尽型氮化镓基MOS管的阈值电压,当所述连接点电压大于所述耗尽型氮化镓基MOS管的阈值电压的同时所述增强型氮化镓基MOS管导通;
所述参考电压产生电路通过对所述耗尽型氮化镓基MOS管和增强型氮化镓基MOS管进行高温下的阈值电压漂移补偿,以实现所述参考电压产生电路高温下的温度补偿;所述高温下的阈值电压漂移补偿,包括:
所述参考电压产生电路的输出为与绝对温度成正比以及与绝对温度互补的参考电压,以实现在高温下保持稳定的参考电压输出;
所述增强型氮化镓基MOS管的阈值电压随温度升高而上升,以实现输出与绝对温度成正比PTAT的参考电压;
所述耗尽型氮化镓基MOS管的阈值电压的绝对值随温度升高而减少,以实现输出与绝对温度互补CTAT的参考电压;在PTAT与CTAT同时匹配的情况下,参考电压产生电路实现在高温下保持稳定的参考电压输出;
所述增强型氮化镓基MOS管的栅极宽度小于100微米;所述耗尽型氮化镓基MOS管的栅极宽度小于10微米。
2.根据权利要求1所述的电路,其特征在于,所述耗尽型氮化镓MOS管的栅极宽度与所述增强型氮化镓基MOS管的栅极宽度的比值为1:10。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110747647.0A CN113359933B (zh) | 2021-07-01 | 2021-07-01 | 参考电压产生电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110747647.0A CN113359933B (zh) | 2021-07-01 | 2021-07-01 | 参考电压产生电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113359933A CN113359933A (zh) | 2021-09-07 |
CN113359933B true CN113359933B (zh) | 2023-06-23 |
Family
ID=77537903
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110747647.0A Active CN113359933B (zh) | 2021-07-01 | 2021-07-01 | 参考电压产生电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113359933B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116165504B (zh) * | 2023-03-01 | 2024-03-22 | 安徽大学 | 一种氮化镓晶体管阈值电压漂移检测及修正方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4609833A (en) * | 1983-08-12 | 1986-09-02 | Thomson Components-Mostek Corporation | Simple NMOS voltage reference circuit |
JPH08335122A (ja) * | 1995-04-05 | 1996-12-17 | Seiko Instr Inc | 基準電圧用半導体装置 |
JP5467849B2 (ja) * | 2008-12-22 | 2014-04-09 | セイコーインスツル株式会社 | 基準電圧回路及び半導体装置 |
CN101667050B (zh) * | 2009-08-14 | 2011-11-30 | 西安龙腾微电子科技发展有限公司 | 高精度电压基准电路 |
CN104049666B (zh) * | 2014-06-17 | 2016-08-17 | 苏州捷芯威半导体有限公司 | 一种二端恒流器件 |
-
2021
- 2021-07-01 CN CN202110747647.0A patent/CN113359933B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN113359933A (zh) | 2021-09-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Kaufmann et al. | A monolithic GaN-IC with integrated control loop for 400-V offline buck operation achieving 95.6% peak efficiency | |
CN108958344B (zh) | 基体偏压产生电路 | |
Zhu et al. | Monolithic integration of GaN-based NMOS digital logic gate circuits with E-mode power GaN MOSHEMTs | |
WO2021135349A1 (zh) | 一种低压差线性稳压器及其控制电路 | |
US20110304360A1 (en) | Diode circuit | |
KR102537312B1 (ko) | 기준 전압 회로 및 반도체 장치 | |
Li et al. | A monolithically integrated 2-transistor voltage reference with a wide temperature range based on AlGaN/GaN technology | |
CN113359933B (zh) | 参考电压产生电路 | |
CN115903985B (zh) | 适用于宽输入电压范围ldo电路的限流电路 | |
CN113162373B (zh) | 一种带有死区时间控制的全GaN集成栅驱动电路 | |
JP5646360B2 (ja) | 半導体装置 | |
US20100208399A1 (en) | Electrostatic discharge protection circuit | |
US4754168A (en) | Charge pump circuit for substrate-bias generator | |
CN103117739B (zh) | 氮化镓基增强耗尽型电平转换电路 | |
CN111147060B (zh) | 控制电路及其包含的半导体结构 | |
Li et al. | A 5 to 50 V,− 25 to 225° C, 0.065%/° C GaN MIS-HEMT monolithic compact 2T voltage reference | |
CN111614347B (zh) | 一种低温漂延时电路 | |
CN103149965B (zh) | 电流源稳定电路 | |
CN101382810A (zh) | 电流源稳定方法 | |
CN104950967A (zh) | 一种可靠补偿mos管阈值电压变化的电路及方法 | |
CN113035860B (zh) | 静电保护电路及半导体装置 | |
JP7563590B2 (ja) | 集積回路および半導体モジュール | |
CN106992776B (zh) | 氮化镓基增强耗尽型电平转换电路 | |
US6731156B1 (en) | High voltage transistor protection technique and switching circuit for integrated circuit devices utilizing multiple power supply voltages | |
CN117476642A (zh) | 一种具有高功率密度的超宽禁带半导体器件 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |