CN1133274C - 数据解码设备和数据解码方法 - Google Patents
数据解码设备和数据解码方法 Download PDFInfo
- Publication number
- CN1133274C CN1133274C CN00122594A CN00122594A CN1133274C CN 1133274 C CN1133274 C CN 1133274C CN 00122594 A CN00122594 A CN 00122594A CN 00122594 A CN00122594 A CN 00122594A CN 1133274 C CN1133274 C CN 1133274C
- Authority
- CN
- China
- Prior art keywords
- signal
- recognition result
- digital
- logic level
- interim
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/37—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
- H03M13/39—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
- H03M13/41—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/18—Error detection or correction; Testing, e.g. of drop-outs
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/37—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
- H03M13/39—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M5/00—Conversion of the form of the representation of individual digits
- H03M5/02—Conversion to or from representation by pulses
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Signal Processing (AREA)
- Theoretical Computer Science (AREA)
- Error Detection And Correction (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
一种借助简单结构进行最大似然性解码的数据解码设备和数据解码方法。该设备包括:均衡装置、二进制化装置、临时识别装置、校正装置、模拟/数字转换装置、数字均衡装置和识别装置。该方法包括:从输入信号检测一个时钟间隔期间的逻辑电平反转定时,利用实际上一个时钟识别误差校正识别该输入信号的临时识别结果,根据该校正的临时识别结果限制可从输入信号获得的状态转换的数量,和检测这些所限制的状态转换的最大似然状态转换,以便输出输入信号识别结果。
Description
技术领域
本发明涉及例如适合于应用到磁带录像机或光盘设备的最大似然解码技术。
背景技术
在现有技术中,在磁带录像机和光盘设备中,通过利用维特比(Viterbi)解码处理再生信号来忠实地再生以高密度记录的数字信号。
在维特比解码中,输入数据是通过定义利用码间干扰以及利用前面紧邻的输入数据的某种组合确定的n种类型的状态、并在此输入数据变化时将这n种类型的状态更新为随后n种类型的状态来处理的。特别地,如果码间干扰长度为m,则利用前面紧邻的m-1个比特来确定这n种状态,例如,如果输入数据为逻辑1或逻辑0的串行数据,则具有n=2(m-1)种状态。
至于如此定义的n种状态,假定包含在再生信号中的噪声是高斯分布并取没有噪声出现时对应于每种状态的再生信号的值作为基准幅度值,转换到每种状态的似然性或似然率是通过对基准幅度值与实际再生信号之间的差值取平方(这是距基准幅度值的距离),并遍及到每种状态的转换对此平方值求和而获得的值。这样,在维特比解码时,对于可能从前面紧邻的n种状态转换到随后状态的路径分别计算和值,并假定转换发生在计算结果中具有最大似然性(最小和值)的那些路径中,这n种状态更新为随后的n种状态,并且也更新了每种状态中识别值的历史记载(history)与似然性。
通过以这种方式依次检测最有可能的状态转换,多达前面几个比特的历史记载在一个预定级上合并成一个历史记载,从而指定至此时间的识别结果,这就是维特比解码如何识别再生信号的。
在以这种方式处理再生信号的维特比解码中,如果叠加在再生信号上的噪声是随机噪声,则尽可能利用再生信号的信号功率来识别此再生信号,并且与其中通过将再生信号与每个比特的预定阈值进行比较来解码再生信号的解码方法相比,这使误码率得到改善。
图14是一张表示状态转换的表,它表示对允许连续串行比特序列中一个时钟间隔内逻辑电平反转的记录信号(即,其中不限制d的记录信号)的EPR(扩展部分响应)4均衡中的状态转换。EPR 4是PR(1,1,-1,-1),并且相对于一个输入数据,码间干扰出现在多达三个比特之后。
因此在此组合中,由随后的输入数据而引起的状态转换(输出)是由多达3个以前比特的输入数据的历史记载来唯一确定的。这里,a[k]表示输入数据,而a[k-1]、a[k-2]、a[k-3]分别是输入数据a[k]之前一个时钟、二个时钟与三个时钟的输入数据。由此输入数据a[k-1]、a[k-2]、a[k-3]而引起的状态b[k-1]由代码S与输入数据a[k-1]、a[k-2]、a[k-3]的值来表示。在这种情况下,例如,在状态(S000)中,如果输入值为0的输入a[k],则得到值为0的输出c[k],并且状态b[k]变换为(S000)。
在这种情况下,由于没有限制d=1,对应于三个连续输入数据的组合获得8种状态(S000)-(S111),并且输出信号c[k]具有5个基准幅度值-2、-1、0、1、2。如果利用格栅图来表示这些关系,则如图15所示。
在这种情况下,在维特比解码中,根据通过重复图15画出的格栅图,对再生信号与基准幅度值之间的差的分支测量进行求和,并选择具有此最小和值的路径来解码输入信号。
图16是表示应用这种类型的维特比解码器的再生装置的方框图。在再生装置1中,再生均衡器2执行奈奎斯特(Nyquist)均衡并输出再生信号RF,以允许利用再生信号RF再生时钟。二进制化电路3对再生均衡器2输出的均衡信号二进制化,以便输出二进制化的信号S2。
根据此作为基准的二进制化信号S2操作的PLL(锁相环)电路4从再生信号RF中再生并输出时钟CK。模拟/数字(A/D)转换电路5根据此时钟CK对此再生信号RF顺序执行模拟/数字转换,并输出数字再生信号。通过对此数字再生信号执行计算处理,再生均衡器6生成并输出,例如,EPR 4均衡的信号,而且维特比解码器7处理来自此再生均衡器6的EPR 4均衡信号,以输出作为记录在记录介质上的记录信号的二进制解码输出D1。因此,此再生装置1使用PRML(部分响应最大似然性)技术来再生二进制解码输出D1。
图17是表示此维特比解码器7的方框图。在此维特比解码器7中,分支测量计算器7A接收由EPR 4均衡信号引起的数字再生信号DRF,并通过对数字再生信号DRF的每个样本值执行下面计算处理,计算并输出相对于基准幅度值的分支测量BM0[k]-BM4[k]。这里,分支测量BM0[k]-BM4[k]是在没有噪声出现时对应于每种状态的再生信号的值(在这种情况中基准幅度值是五个值2,1,0,-1,-2)与真实再生信号电平z[k]之间的差值的2次方,并且是再生信号电平相对于基准幅度值的Euclidian(欧几里得)距离。
BM0[k]=(Z[k]-2)2
BM1[k]=(Z[k]-1)2
BM2[k]=(Z[k])2
BM3[k]=(Z[k]+1)2
BM4[k]=(Z[k]+2)2......(1)
具体地,分支测量计算器7A包括从数字再生信号DRF中计算基准幅度值的多个减法器电路,和将相减结果自乘一次的多个乘法器电路。
分支测量处理电路7B利用分支测量计算器7A输出的分支测量BM0[k]-BM4[k]分别在测量计算器7BA-7BH中执行如下等式的计算,从而计算作为输入到每种状态的分支测量和值的测量(S000,k)-(S111,k)。这里,min{a,b}是选择a,b的最小值的处理。
L(S000,k)=min{1(S000,k-1)+BM2[k],(S100,k-1)+BM3[k]}...(2-1)
L(S001,k)=min{1(S000,k-1)+BM1[k],(S100,k-1)+BM2[k]}...(2-2)
L(S010,k)=min{1(S001,k-1)+BM1[k],(S101,k-1)+BM2[k]}...(2-3)
L(S011,k)=min{1(S001,k-1)+BM3[k],(S101,k-1)+BM1[k]}...(2-4)
L(S100,k)=min{1(S010,k-1)+BM3[k],(S110,k-1)+BM4[k]}...(2-5)
L(S101,k)=min{1(S010,k-1)+BM2[k],(S110,k-1)+BM3[k]}...(2-6)
L(S110,k)=min{1(S011,k-1)+BM2[k],(S111,k-1)+BM3[k]}...(2-7)
L(S111,k)=min{1(S011,k-1)+BM1[k],(S111,k-1)+BM2[k]}...(2-8)
分支测量处理电路7B也输出由测量计算器7BA-7BH而引起的确定结果SEL0-7。
图18是表示分支测量计算器7B的详细结构的方框图。在分支测量计算器7B中,测量计算器7BA-7BF除了对应于图15所示的状态转换设置输入/输出之外具有相同的电路布局,所以在此将只描述对应于状态S000的测量计算器7BA并省略对相同部分的描述。
具体地,在计算机转换到状态(S000)的测量的计算器7BA中,加法器电路10将在此第一测量计算器7BA中前一个时钟计算的状态(S000)的测量L(S000,k-1)与分支测量计算器7A计算的分支测量BM2[k]相加,并输出结果。因而,加法器电路10输出对应于等式(2-1)右侧第一项的相加结果。
加法器电路11将在第五测量计算器7BE中前一个时钟计算的状态(S100)的测量L(S100,k-1)与分支测量计算器7A计算的分支测量BM3[k]相加,并输出结果。因此,加法器电路11输出对应于等式(2-1)右侧第二项的相加结果。
比较器电路12输出对来自加法器电路10与11的输出数据进行比较的结果。因此,比较器电路12确定状态(S000)与(S100)之中的哪一个状态最有可能(最大似然性)转换到状态(S000),并输出此确定结果SEL 0。
选择器13根据比较器电路12的确定结果SEL 0选择和输出加法器电路10、11的相加结果,从而输出等式(2-1)右侧的计算处理结果。锁存器(D)14通过锁存此选择器13的选择输出将此计算处理结果延迟一个时钟周期,之后输出此结果。
路径存储单元7C(图17)通过分别利用路径存储器7CA-7CH处理分支测量计算器7B的计算结果来生成二进制解码输出D1并输出此结果。
图19与图20是表示路径存储单元7C的一部分的方框图。在图19中,路径存储器7CA包括串联的预定数量的锁存器(锁存器的数量等于或大于合并路径的数量,一般来说锁存器的数量等效于16-32个比特)16A-16N,而有选择地输出第五路径存储器7CE的历史记载或前面紧邻的锁存器的历史记载的选择器17A-17M安排在这些锁存器16A-16N之间。
这些选择器17A-17M根据确定结果SEL 0转换操作。以这种方式,在相应的测量计算器7BA中,如果选择第五状态(S100)的测量,则选择并输出路径存储器7CE的历史记载。另一方面,如果选择第一状态(S000)的测量,则选择并输出在前面紧邻的锁存器中保持的自身历史记载。第一锁存器16A为这两种转换锁存值为0的相应固定数据,而最后一个锁存器16N输出二进制解码输出D1。
第八状态(S111)的路径存储器7CH除了图19所示的结构之外与第一路径存储器7CA相同,有选择地接收第四路径存储器7CD的历史记载而不接收第五路径存储器7CE的历史记载,由第一锁存器16A锁存值为1的固定数据来替代对应于接收的历史记载的值为0的固定数据,此历史记载发送的目的地是不同的,并且选择器17A-17M的转换信号也是不同的。
另一方面,第二路径存储器7CB(图20)包括与路径存储器7CC相同数量的锁存器16A-16N;以及有选择地输出第一路径存储器7CA的历史记载或第五路径存储器7CE的历史记载的、安排在除第一锁存器16A之外的锁存器16B-16N之间的选择器17A-17M。
这些选择器17A-1 7M根据确定的结果SEL 1转换操作,因此,在相应的测量计算器7BB中,如果选择第一状态(S000)的测量,则选择并输出路径存储器7CA的历史记载。另一方面,如果选择第五状态(S100)的测量,则选择并输出路径存储器7CE的历史记载。第一锁存器16A为这两种转换锁存值为1的相应固定数据。最后一个锁存器16N输出二进制解码输出D1。
第三状态(S010)的路径存储器7CC除了图20所示的结构之外与第二路径存储器7CB相同,有选择地接收第二或第六路径存储器7CB或7CF的历史记载而不接收第一或第五路径存储器7CA或7CE的历史记载,由第一锁存器16A锁存值为0的固定数据来替代对应于接收的历史记载的值为1的固定数据,此历史记载发送的目的地是不同的,并且选择器17A-17M的转换信号也是不同的。
第四状态(S011)的路径存储器7CD除了图20所示的结构之外与第二路径存储器7CB相同,有选择地接收第二或第六路径存储器7CB或7CF的历史记载而不接收第一或第五路径存储器7CA或7CE的历史记载,此历史记载发送的目的地是不同的,并且选择器17A-17M的转换信号也是不同的。
第五状态(S100)的路径存储器7CE除了图20所示的结构之外与第二路径存储器7CB相同,有选择地接收第三或第七路径存储器7CC或7CG的历史记载而不接收第一或第五路径存储器7CA或7CE的历史记载,由第一锁存器16A锁存值为0的固定数据来替代对应于接收的历史记载的值为1的固定数据,此历史记载发送的目的地是不同的,并且选择器17A-17M的转换信号也是不同的。
第六状态(S101)的路径存储器7CF除了图20所示的结构之外与第二路径存储器7CB相同,有选择地接收第三或第七路径存储器7CC或7CG的历史记载而不接收第一或第五路径存储器7CA或7CE的历史记载,此历史记载发送的目的地是不同的,并且选择器17A-17M的转换信号也是不同的。
第七状态(S110)的路径存储器7CG除了图20所示的结构之外与第二路径存储器7CB相同,有选择地接收第四或第八路径存储器7CD或7CH的历史记载而不接收第一或第五路径存储器7CA或7CE的历史记载,由第一锁存器16A锁存值为0的固定数据来替代对应于接收的历史记载的值为1的固定数据,此历史记载发送的目的地是不同,并且选择器17A-17M的转换信号也是不同的。
由于这些构造,当路径存储器7CA-7CH接收预定级数的历史记载时,相同的历史记载保持在相应的锁存器中。因此,在维特比解码器7中,从路径存储器7CA-7CG的任何一个的最后一个锁存器16N中获得二进制解码输出D1。
然而,在这种类型的记录与再生系统中,可以通过增加码间干扰长度m来增强识别再生数据的能力。如上所述,由于码间干扰长度m而引起的状态S的数量能用2(m-1)来表示,因此码间干扰长度m增加时,状态的数量通过其指标和参数而增加。另一方面,在现有技术的维特比解码器7中,要求测量计算器7BA-7BH和路径存储器7CA-7CH的数量与状态的数量相同,并且当状态数量增加时,此结构变得非常复杂。
在这种类型的记录与再生系统中,考虑到电路的规模,必须容忍某一长度的码间干扰长度m。
发明内容
因此,鉴于上面问题,本发明的目的是提供一种能利用简单结构实现最大似然解码的数据解码设备和数据解码方法。
为解决上述问题,本发明提供一种数据解码设备,接收通过将具有二进制逻辑电平的数字信号的每个预定长度单元分配给码间干扰产生的输入信号,并从该输入信号识别具有二进制逻辑电平的数字信号,包括:均衡装置,通过向所述输入信号施加奈奎斯特均衡来输出均衡的信号;二进制化装置,通过二进制化所述均衡信号来输出二进制化信号;临时识别装置,根据所述二进制化的信号利用时钟信号的实际上一个时钟的识别误差识别所述二进制化信号的逻辑电平,并输出该识别结果作为临时识别结果,以及,检测所述二进制化信号的逻辑电平在所述时钟信号的一个时钟间隔中反转的定时,并利用该检测结果校正所述临时识别结果;模拟/数字转换装置,用于所述均衡信号的模拟/数字转换;数字均衡装置,通过向所述模拟/数字转换装置的输出施加具有取决于所述分配码间干扰方法的奈奎斯特均衡来输出数字均衡信号;和识别装置,接收所述校正的临时识别结果、所述时钟信号和所述数字均衡信号,根据由所述时钟信号和所述校正装置校正的所述临时识别结果,限制可从所述数字均衡信号的逻辑电平获得的状态转换,从这些所限制的状态转换检测最大似然状态转换,并根据检测的状态转换从所述数字均衡信号识别与输出所述数字信号。
在本发明的数据解码设备中,所述识别装置包括:基准幅度值输出装置,用于根据所述临时识别结果输出与所述所限制的状态转换对应的所述数字均衡信号的基准幅度值;似然率处理装置,通过对所述数字均衡信号与所述基准幅度值的距离求和来计算所述转换的似然率,确定与该转换合并的定时对应的所述似然率并确定所述转换;和历史记载保持装置,根据所述似然率处理装置的识别结果有选择地传送所述转换的历史记载,并输出所述数字均衡装置的识别结果。
本发明还提供一种数据解码设备,接收通过将具有二进制逻辑电平的数字信号的每个预定长度单元分配给码间干扰产生的输入信号,并从该输入信号识别具有二进制逻辑电平的数字信号,包括:均衡装置,通过向所述输入信号施加奈奎斯特均衡来输出均衡的信号;二进制化装置,通过二进制化所述均衡信号来输出二进制信号;临时识别装置,根据所述二进制化的信号利用时钟信号的实际上一个时钟的识别误差识别所述二进制化信号的逻辑电平,并输出该识别结果作为临时识别结果,并且,当在比所述二进制化信号允许的逻辑电平反转间隔短的间隔中所述临时识别结果中发生逻辑电平反转时,将所述逻辑电平反转的间隔校正成允许的逻辑电平反转间隔,作为校正的临时识别结果;模拟/数字转换装置,用于所述均衡信号的模拟/数字转换;数字均衡装置,通过向所述模拟/数字转换装置的输出施加具有取决于所述分配码间干扰方法的奈奎斯特均衡来输出数字均衡信号;和识别装置,接收所述校正的临时识别结果、所述时钟信号和所述数字均衡信号,根据由所述时钟信号和所述校正装置校正的所述临时识别结果,限制可从所述数字均衡信号的逻辑电平获得的状态转换,从这些所限制的状态转换检测最大似然状态转换,并根据检测的状态转换从所述数字均衡信号识别与输出所述数字信号。
在本发明的数据解码设备中,其中所述识别装置包括:基准幅度值输出装置,用于根据所述临时识别结果输出与所述所限制的状态转换对应的所述数字均衡信号的基准幅度值;似然率处理装置,通过对所述数字均衡信号与所述基准幅度值的距离求和来计算所述转换的似然率,确定与该转换合并的定时对应的所述似然率并确定所述转换;和历史记载保持装置,根据所述似然率处理装置的识别结果有选择地传送所述转换的历史记载,并输出所述数字均衡装置的识别结果。
本发明还提供一种数据解码方法,其中接收通过将具有二进制逻辑电平的数字信号的每个预定长度单元分配给码间干扰产生的输入信号,并从该输入信号中识别具有二进制逻辑电平的数字信号,包括:均衡步骤,通过向所述输入信号施加奈奎斯特均衡来输出均衡的信号;二进制化步骤,通过二进制化所述均衡信号来输出二进制信号;临时识别步骤,根据所述二进制化的信号利用时钟信号的实际上一个时钟的识别误差识别所述二进制化信号的逻辑电平,并输出该识别结果作为临时识别结果,以及检测所述二进制化信号的逻辑电平在所述时钟信号的一个时钟间隔中反转的定时,并利用该检测结果校正所述临时识别结果;模拟/数字转换步骤,用于所述均衡信号的模拟/数字转换;数字均衡步骤,通过向所述模拟/数字转换步骤的输出施加具有取决于所述分配码间干扰方法的奈奎斯特均衡来输出数字均衡信号;和识别步骤,根据由所述时钟信号和所述校正步骤校正的所述临时识别结果,限制可从所述数字均衡信号的逻辑电平获得的状态转换,从这些所限制的状态转换检测最大似然状态转换,并根据检测的状态转换从所述数字均衡信号识别与输出所述数字信号。
本发明提供一种数据解码方法,其中接收通过将具有二进制逻辑电平的数字信号的每个预定长度单元分配给码间干扰产生的输入信号,并从该输入信号识别具有二进制逻辑电平的数字信号,包括:均衡步骤,通过向所述输入信号施加奈奎斯特均衡来输出均衡的信号;二进制化步骤,通过二进制化所述均衡信号来输出二进制信号;临时识别步骤,根据所述二进制化的信号利用时钟信号的实际上一个时钟的识别误差识别所述二进制化信号的逻辑电平,并输出该识别结果作为临时识别结果,并且,当在比所述二进制信号允许的逻辑电平反转间隔短的间隔中所述临时识别结果中发生逻辑电平反转时,将所述逻辑电平反转的间隔校正成允许的逻辑电平反转间隔;模拟/数字转换步骤,用于所述均衡信号的模拟/数字转换;数字均衡步骤,通过向所述模拟/数字转换步骤的输出施加具有取决于所述分配码间干扰方法的奈奎斯特均衡来输出数字均衡信号;和识别步骤,根据由所述时钟信号和所述校正步骤校正的所述临时识别结果,限制可从所述数字均衡信号的逻辑电平获得的状态转换,从这些所限制的状态转换检测最大似然状态转换,并根据检测的状态转换从所述数字均衡信号识别与输出所述数字信号。
在根据本发明的数据解码设备或数据解码方法中,从输入信号中检测一个时钟间隔期间的逻辑电平反转定时,有效地利用一个时钟识别误差来校正识别输入信号的临时识别结果,根据此校正的临时识别结果限制能从输入信号中获得的状态转换的数量,并检测这些限制的状态转换之中最大似然状态转换,以便输出输入信号识别结果。
还有,在根据本发明的数据解码设备或数据解码方法中,通过有效地利用一个时钟识别误差识别输入信号来获得临时识别结果,在逻辑电平反转间隔发生在比输入信号中允许的逻辑电平反转间隔更短的间隔中时校正逻辑电平反转间隔,根据此校正的临时识别结果限制能从输入信号获得的状态转换的数量,并检测这些限制的状态转换之中最大似然状态转换,以便输出输入信号识别结果。
附图说明
图1是表示根据本发明第一实施例的再生设备的方框图。
图2是表示图1的再生设备中的临时识别器的方框图。
图3A-图3C是用于描述图2的临时识别器的操作的信号波形图。
图4A-图4D是用于描述图2的临时识别器中信号波形检测电路的信号波形图。
图5A和图5B是表示数字再生信号的转换的状态转换图。
图6是表示图1的再生设备中最大似然解码器的方框图。
图7是表示图6的最大似然解码器中分支测量计算器的方框图。
图8是表示图7的分支测量计算器中测量计算器的方框图。
图9是表示图7的分支测量计算器中另一个分支测量计算器的方框图。
图10是表示图6的最大似然解码器中路径存储单元的方框图。
图11是表示图10的路径存储单元中路径存储器的方框图。
图12是表示第二实施例中最大似然解码器的方框图。
图13是表示图12的最大似然解码器中分支测量计算器的方框图。
图14是表示EPR 4中的状态转换的表。
图15是图14的状态转换图。
图16是表示使用现有技术维特比解码器的再生设备的方框图。
图17是表示图16的维特比解码器的方框图。
图18是表示图17的维特比解码器中分支测量计算器的方框图。
图19是表示图18的维特比解码器中路径存储单元的方框图。
图20是表示图19的其余部分的方框图。
具体实施方式
现在将结合适当的附图详细描述本发明。(1)实施例1(1-1)第一实施例的结构。
图1是表示根据本发明一个实施例的再生设备的方框图。在此再生设备21中,与上面在图16中描述的再生设备1相同的那些特征用相应的符号来表示,并且将不重复其描述。在此再生设备21中,通过参照临时识别器22中的临时识别结果D3在最大似然解码器23中处理数字再生信号DRF,以便获得二进制识别输出D1。
具体地,在再生设备21中,均衡并输出再生信号RF,以便时钟在利用二进制化电路3进行二进制化之后能利用PLL电路4进行再生,和以便由此二进制化电路3输出的二进制化信号S2能利用PLL电路4输出的时钟CK进行锁存,而且临时识别结果D3输出有效地等于解码输出D1。具体地,再生均衡器24利用例如PR(1,1)将再生信号RF变换为均衡的信号,并输出此信号。
如图2所示,临时识别器22通过在锁存器(R)26中根据时钟CK顺序锁存二进制化电路3的输出信号S2生成临时识别结果D2。
这里,如图3A-图3C所示,通过锁存利用时钟CK(图3A和图3B)二进制化PR(1,1)均衡信号所得到的二进制化信号S2,与数字再生信号DRF通过EPR 4均衡信号经受二进制识别的情况相比,能在幅度方向上获得21/2倍的识别余量(identification margin)(即,幅度容限(amplitudetolerance))。
在临时识别器22中,当锁存此二进制化信号S2时,利用借此作为生成时钟CK基础的再生均衡器24的输出信号与二进制化电路3的阈值相交的定时(在此实施例的情况下,如图3所示,时钟CK的边缘所在的定时),锁存顺序二进制化信号S2。
因此,在此识别结果D2(图3C)中,由于定时与限幅电平相交,所以每个边缘的定时相对于记录期间相应的记录代码具有相同的相位(下文称为用符号a表示的前缘定时),或者延迟一个时钟(下文称为用符号b表示的后缘定时),因此在临时识别结果D2中,此识别包含误差。
与利用奈奎斯特均衡获得的数字再生信号DRF只经过二进制识别的情况相比,在相位方向上利用两倍的识别余量来执行识别,所以在每个边缘中有一个时钟识别误差,但是,除了这一个时钟识别误差之外,能够非常正确地识别记录代码。
如果利用具有非常小的相位容限的定时锁存二进制化信号S2来以此方法生成临时识别结果D2,如图4A-图4D所示,如果只有二进制化信号S2的信号电平的一个时钟周期出现(图4A和图4B),则存在着在临时识别结果D2(图4C)中,由于抖动等原因,不可能锁存此信号电平的外部特征的危险性。
因此,在临时识别器22(图2)中,在独立波形检测电路27中,由锁存器(R)28利用时钟CK的下降沿定时顺序锁存二进制化信号S2,锁存结果由相继的延迟电路(D)29与30顺序传送,从而利用与临时识别结果D2相差1/2时钟周期的定时获得三个连续时钟的锁存结果。
在独立波形检测电路27中,三个连续时钟的锁存结果之中具有延迟电路29输出的中间定时的锁存结果的逻辑电平由反转器31进行反转,并与其他锁存结果一起输入到AND(“与”)电路32。以这种方式,在二进制化信号S2的信号电平在负侧的一个时钟内下降时独立波形检测电路27利用此逻辑电平下降的负独立波形生成检测信号S2N。
同样地,在独立波形检测电路27中,三个连续时钟的锁存结果之中具有锁存器28与延迟电路30输出的第一与最后定时的锁存结果的逻辑电平由反转器33与34进行反转,并与其他锁存结果一起输入到AND电路35。以这种方式,在二进制化信号S2的信号电平在正侧的一个时钟内上升时此独立波形检测电路27利用此逻辑电平上升的正独立波形生成检测信号S2P。
在临时识别器22中,尽管临时识别结果D2是通过根据时钟CK的边缘定时锁存二进制化信号S2生成的,但具有负独立波形的检测信号S2N与具有正独立波形的检测信号S2P是利用门电路36(图4D)进行叠加的,并且输出由此门电路36输出的信号作为临时识别结果D3。
最大似然解码器23(图1)通过根据此临时识别结果D3处理数字再生信号DRF输出作为对再生信号RF执行最大似然性确定的结果的解码输出D1。
从图5A和图5B中临时识别结果D3(图5A)与状态转换(图5B)之间的关系中可看到,此临时识别结果中的边缘定时相对记录代码延迟一个时钟,或者本身是正确的定时,因此此临时识别结果D没有准确地反映状态转换。
然而,应该明白,例如,如果数据传送开始时在时间k-1合并到状态(S000),则数字再生信号DRF有可能分别在时间k与k+1分开为两条路径,而如果此临时识别结果D2在时间k出现,则在时间k+1不能得到通向状态S000的路径。换言之,如果此临时识别结果D3利用前缘定时出现,数字再生信号DRF在时间k转换到状态(S001),而如果此临时识别结果D2利用后缘定时出现,则它在后一时间k-1转换到状态(S001)。
在图5A与图5B中,由临时识别结果D3中的比特反转噪声而引起的变化利用箭头表示,并且使用对应于前缘与后缘的符号a与b和表示未规定具体比特反转的符号*将前三个时钟间隔中的临时识别结果D3进行比较来表示路径。因此,从时间k-1到时间k的路径b**是对应于其中在时间k在临时识别结果D3中后缘是正确的情况的路径,下一条路径bb*是在时间k和k+1在临时识别结果D3的比特反转中后缘是正确的情况的路径,类似地,直至时间k+2的随后路径用路径bb*来表示。
同样,路径aa*是相应于在时间k在临时识别结果D3中前缘是正确的情况的路径,而随后的路径a**与ab*是分别对应于在时间k和k+1在临时识别结果D3的比特反转中前缘是正确的情况和在时间k+1后缘是正确的同时前缘在时间k是正确的情况的路径。
通过以这种方式描述基于前三个时钟间隔中的临时识别结果D3的比特反转的路径,在EPR 4中,具有获得直到一个合并的可能性的路径能根据前面紧邻三个比特的临时识别结果D3来确定。因此,为了指定临时识别结果D3的状态,由于一个时钟的临时识别结果D3包括一个时钟误差,所以能利用关于前面紧邻三个比特与前面紧邻一个比特的临时识别结果D3指定导致直到一个合并的路径。
换言之,对于一个比特的临时识别结果D3的可能状态转换,不能得到除了利用从前面紧邻三个比特到前面紧邻一个比特的临时识别结果D3指定的那些状态转换之外的状态转换,于是,如果从计算中排除利用从前面紧邻三个比特到前面紧邻一个比特的临时识别结果D3估算的那些状态转换之外的状态转换,则能相应地简化解码电路的结构。
在EPR 4中,由于码间干扰长度为4比特,在临时识别结果D3中,在逻辑电平反转一次时发生路径分开,并且分开的路径在四个时钟之后合并在一起。在图5的情况中,如果由于第一比特反转而从计算中排除一条路径,并且如果在此周期期间在临时识别结果D3中比特反转不是连续的(即,如果在四个时钟间隔中比特反转发生最多达三次),那么,其中对应于第一比特反转符号a与b是不同的路径如同在相对于用符号aab表示的路径的、用符号bab表示的路径的情况下一样进行合并。
因此在这种情况下,对于合并的路径aab与bab而言,如果指定测量并选择相应的临时识别结果,则能从路径aab、bab中选择出可能路径,以便获得相应的识别结果。
通过根据包括一个时钟间隔的识别误差的临时识别结果计算测量,因此明白:根据此实施例,计算能从EPR 4中的数字再生信号DRF中得到的状态数量一半的最多4种状态的测量是合适的。具体地,在图5所示的示例中,在是时间k的第四时钟的时间k+3,在时间k由于比特反转而分开的路径bbb、abb合并。可以注意到:在图5的示例中,路径在状态(S000)与(S001)中不合并。这表示:虽然除图5所示的示例之外路径bab、baa的确合并,但由于还在时间k+1在临时识别结果D3中存在比特反转的事实而利用临时识别结果排除这些路径bab、baa。
在此时间k+1分开的路径也在从该时间k+1开始的第四时钟的时间k+4合并。因此,如果在此合并点上从分支测量的总和中选择一条路径,则能确定在时间k+1对于比特反转是前缘正确还是后缘正确。
因此,根据本实施例,代替八个状态(S000-S111)的是,可以对状态进行估算以便从此临时识别结果D3中前面三个时钟间隔中的临时识别结果D3计算相应的测量,并且能从该测量确定指定此路径的似然性。换言之,对于根据前面三个时钟间隔中的临时识别结果D3认为可能的路径aaa-bbb,逐次设置相应的基准幅度值,根据此基准幅度值逐次计算测量,并在合并点上,通过确定二条合并路径的测量来选择一条路径。
在图5的描述中,符号*用来表示没有指定相应临时识别结果D3中的比特反转,但是在下文中,为方便起见,将利用a或b来代替此符号*。
对于路径aaa至bbb,如果对分支测量逐次求和来确定似然性,则对于未限制d=1的编码方案而言,比特反转可以逐次发生在临时识别结果D3中,如在图5中的时间k+11至k+14所示。
在这种情况下,在时间k+10分开的路径在时间k+14合并,但是又分开,并且由于码间干扰长度为4比特,由符号aabb指定导致状态(S001)的路径。然而,由于临时识别结果D3,具有此符号aabb的路径由于具有符号babb的路径而没有到达状态(S001),因此可以通过逐次计算测量由符号abb指定此路径。换而言之,在这种情况下,在时间k+14之前的时间上,设置相应的基准幅度值为对应于每种状态的预定值,并计算具有大值的测量,以便从测量的选择中排除不可能的路径,而且能按如上所述的那样逐次选择路径。
利用符号aaaa指定导致状态(S010)的路径,并且同样在这种情况中,在路径baaa由于临时识别结果D3的原因未到达状态(S010)时,能通过逐次计算测量利用符号aaa指定此路径,并且同样地能按如上所述的那样逐次选择路径。
还有,利用符号aaab指定到达状态(S011)的路径,并且同样在这种情况中,在路径baab由于临时识别结果D3的原因未到达状态(S010)时,能通过逐次计算测量利用符号aab指定此路径,并且同样能按如上所述的那样逐次选择路径。
另一方面,对于状态(S101),具有符号bbbb的路径与具有符号abbb的路径合并,并且在具有符号bbbb与abbb的路径中,路径abb、bbb由于临时识别结果D3而转换到状态(S101)。因此,通过如上所述处理与选择由于这些路径abb、bbb而引起的测量,这些路径能被描述为具有符号bb*的路径。
然而,至于由于前面三个时钟间隔中的临时识别结果D3而成为可能路径的路径aaa-bbb,如果逐次设置相应的基准幅度值来逐次计算测量,在此状态(S101)中合并的导致符号abbb的路径abb可以以与对应于关于状态(S001)的前述符号aabb的路径abb相同的方式进行描述。
换而言之,至于由于前面三个时钟间隔中的临时识别结果D3而成为可能路径的路径aaa-bbb,在逐次计算测量时,不限制d=1,和码间干扰长度为4,而且在临时识别结果D3中存在相继的比特反转、则很难区分逐次对应于导致不同状态的前缘、前缘、后缘与后缘的路径。因此,根据此实施例并且只在这种情况下,设置另一基准幅度值。也从此基准幅度值中计算另一分支测量,并且在一个测量处理电路中,等待对应于符号aabb的路径abb的处理,以便利用该另一分支测量来更新此路径测量。
图6是表示最大似然解码器23的具体细节的方框图。在此最大似然解码器23中,LPS(限制路径选择器)40包括:四个延迟电路,顺序延迟相继的临时识别结果D3并同时并行输出作为码间干扰长度的四个相继时钟的临时识别结果D3;和存储器,给四个相继时钟的临时识别结果D4分配地址并输出相应的输出数据。输出四个相继时钟的这些临时识别结果D3之中,对应于最接近当前时间的三个时钟的一条路由的基准幅度值Caaa-Cbbb和对应于四个时钟的基准幅度值Caabb。
一条路由中的基准幅度值Caaa-Cbbb是关于由路径aaa至bbb指定的状态的基准幅度值。在此,为方便起见,由符号a与b的几个字母表示基准幅度值Caaa至Cbbb,但是它们不一定是对应于临时识别结果D3中三个反转的基准幅度值。这里,由于它们是通过给四个相继时钟的临时识别结果D3分配地址而输出的基准幅度值,因此,如果在临时识别结果D3中没有发生比特反转,则在图6中将其设置为对应于利用上述符号*表示所转换到的状态的基准幅度值。基准幅度值Caabb是关于利用路径aabb指定的状态的基准幅度值。
在以这种方式输出基准幅度值时,对于对应于由于临时识别结果D3而不可能转换到的状态的基准幅度值,LPS 40输出预定的值,以便在下一个分支测量的计算中获得大值。
如果临时识别结果D3经受了比特反转,LPS 40输出路径选择信号Cmp,在此信号中出现具有从此比特反转的定时开始延迟了码间干扰长度的定时的逻辑电平。具体地说,此路径选择信号Cmp表示在此比特反转的定时上分开的路径合并的定时,并且此信号发出测量选择的命令。
LPS 40输出相继比特反转识别信号Ct,在此信号中此逻辑电平在四个比特反转依次发生时出现。LPS 40也将临时识别结果D3延迟一个预定间隔,为对应于前缘是正确的情况的定时和后缘是正确的情况的定时分别生成基准信号PRDA与PRDB,并将这些基准信号PRDA、PRDB作为初始设置信号输出。
BMC(分支测量计算器)41通过在基准幅度值Caaa至Cbbb、Caabb与数字再生信号DRF之间执行下列等式的计算来计算分支测量BMaaa-bmbbb、BMaabb。
BMaaa=(Z-Caaa)2
BMaab=(Z-Caab)2
BMaba=(Z-Caba)2
BMabb=(Z-Cabb)2
BMbbb=(Z-Cbbb)2
BMbba=(Z-Cbba)2
BMbab=(Z-Cbab)2
BMbaa=(Z-Cbaa)2
BMaabb=(Z-Caabb)2......(3)
ACS(加法比较选择器)42相加分支测量BMaaa-bmbbb、Bmaabb来计算路径测量,并从此测量中输出路径选择信号SELaa-SELbb。
图7是表示ACS 42的方框图。ACS 42包括分别对应于两条合并路径的4个不同的测量计算器43AA至43BB。这些测量计算器43AA至43BB包括假定在临时识别结果D3的前面二个的比特反转中前缘定时都是正确的测量计算器43AA、假定在这两个比特反转中前缘与后缘定时都是正确的测量计算器43AB、假定后缘与前缘定时都是正确的测量计算器43BA和假定两个后缘定时都是正确的测量计算器43BB。
如图8所示,第一测量计算器43AA利用加法器电路(ADD)45与延迟电路(D)46相加分支测量BMaaa。在路径选择信号Cmp出现在合并中时,测量计算器43AA利用插入在此求和再循环环路中的选择器(SEL)47将此第一测量计算器43AA选择的路径测量PMaa输出给加法器电路45,并根据由于合并而由此测量计算器43AA选择的路径测量PMaa对分支测量BMaaa求和。
测量电路43AA也利用加法器电路(ADD)48与延迟电路(D)49对分支测量BMbaa求和,并在路径选择信号Cmp出现时,利用插入在此求和再循环环路中的选择器(SEL)50将第三测量计算器43BA选择的路径测量PMba输出给加法器电路48。以这种方式,测量计算器43AA根据由于合并而由此测量计算器43AB选择的路径测量PMab对分支测量BMbaa求和。
当路径选择信号CMp出现时,比较器电路(COMP)51比较加法器电路45、48的输出值,并输出比较结果,延迟电路52把该比较结果延迟由延迟电路46、49引起的定时,并输出该结果作为路径选择信号SELaa。选择器53根据该选择信号SELaa选择延迟电路46、49的输出值。这样,测量计算器43AA对分支测量求和以产生两个路径测量(双向路径测量?*9),根据该路径测量选择具有合并定时的路径,和输出该选择结果。
第三和第四测量计算器43BA、43BB除根据相应的路径分别到选择器47、48的输入端和到加法器电路45、48的输入端外与第一测量计算器43AA具有相同结构。因此,同样地,在这些第三和第四测量计算器43BA、43BB中,也分别对分支测量求和以产生两个路径测量,根据该路径测量通过合并定时来选择路径,并输出该选择结果。
图9是表明第二测量计算器43AB的方框图。在该测量计算器43AB中,如同另一个测量计算器43AB中的情况一样,由加法器电路(ADD)54和延迟电路(D)55对分支测量BMaab相加,在路径选择信号Cmp出现时,把由插入该求和再循环环路中的选择器(SEL)56在第一测量计算器43AA中选择的路径测量PMaa输出到加法器电路54。这样,分支测量计算器43AB根据因合并而由测量计算器43AA选择的路径测量PMaa将分支测量BMaab相加。
另外,在该测量计算器43AB中,由加法器电路(ADD)57和延迟电路(D)58将分支测量BMbab相加,在路径选择信号Cmp出现时,把由插入该求和再循环环路中的选择器(SEL)59在第三测量计算器43BA中选择的路径测量PMba输出到加法器电路57。这样,分支测量计算器43AB根据因合并而由测量计算器43BA选择的路径测量PMba将分支测量BMbab相加。
当路径选择信号Cmp出现时,比较器电路(COMP)60比较加法器电路54、57的输出值,并输出比较结果,延迟电路61把该比较结果延迟由延迟电路55、58引起的定时,并输出该结果作为路径选择信号SELab。对应于路径选择信号Cmp的出现,选择器62根据该选择信号SELab选择延迟电路55、61的输出值。这样,测量计算器43AB对分支测量求和以产生两个路径测量,根据该路径测量选择具有合并定时的路径,和输出该选择结果。
另外,测量计算器43AB在加法器电路(ADD)63中将分支测量BMaabb与路径测量PMaa相加,当出现具有相继比特反转的识别信号Ct时,通过改变加法器电路54和延迟电路55之间插入的选择器(SEL)64的接触在求和环路中设定该加法器电路63的输出值。因此,当在一个时钟周期中相继出现四次比特反转时,如同另一个测量计算器中的情况一样,测量计算器43AB处理与一个基准幅度值Caaa至Cbbb对应的路径测量,输出选择信号SELab和路径测量PMab,并用与剩余的基准幅度值Caabb对应的分支测量BMaabb和路径测量PMaa更新路径测量。
PMU(路径存储单元)70根据ACS 42输出的选择信号SELaa至SELbb接收由临时识别结果D3引起的基准信号PRDA、PRDB,并由此输出解码输出D1。
具体地说,如图10所示,路径存储单元70包括与每个路径对应的选择器组71AA至71BB,和与选择器组71AA至77BB对应的移位寄存器组(SR(aa)至SR(bb))72AA至72BB,并分别接收对应的历史记载,以产生解码输出D1。
图11是表明第一选择器组71AA和移位寄存器组72AA的方框图。移位寄存器组72AA包括预定数量串联排列的锁存器(锁存器的数量等于或大于合并的路径的数量,一般是相当于16至32比特的数量)(D)73A-73N。选择器组71AA包括有选择地输出刚好前一个锁存器的历史记载或由与第三移位寄存器组72BA对应的锁存器锁存至下一个锁存器的历史记载的选择器(SEL)74A至74M,选择器(SEL)74A至74M插在这些锁存器73A至73N之间。
路径选择信号Cmp出现时,这些选择器(SEL)74A至74M根据选择信号SELaa输出由第三移位寄存器组72BA引起的历史记载或由刚好前一个锁存器锁存至下一个锁存器的历史记载,当路径选择信号Cmp下降时,它们输出由刚好前一个锁存器锁存至下一个锁存器的历史记载。
在LPS 40输出的基准信号PRDA、PRDB中,第一锁存器73A输入与前缘是正确的情况对应的基准信号PRDA作为初始值,而最后一个锁存器73N输出解码输出D1。
在相同的结构中,第二选择器组71AB和移位寄存器组72AB包括有选择地输出由第一移位寄存器组72AA引起的历史记载和由第三移位寄存器组72BA引起的至下一个锁存器的历史记载的选择器74A至74M。当路径选择信号Cmp出现时,根据选择信号SELaa将这些移位寄存器组72AA或72BA的历史记载输出到下一个锁存器,当路径选择信号Cmp下降时,仅移位历史记载。从而以相同方式生成解码结果D1。
在相同的结构中,第三选择器组71BA和移位寄存器组72BA包括有选择地输出由第二移位寄存器组72AB引起的历史记载和由第一移位寄存器组72BB引起的至下一个锁存器的历史记载的选择器74A至74M。当路径选择信号Cmp出现时,根据选择信号SELba将这些移位寄存器组72AB或72BB的历史记载输出到下一个锁存器,当路径选择信号Cmp下降时,仅移位历史记载。从而以相同方式生成解码结果D1。
在相同的结构中,第四选择器组71BB和移位寄存器组72BB包括有选择地输出由第二移位寄存器组72AB引起的历史记载和其自身至下一个锁存器的历史记载的选择器74A至74M。当路径选择信号Cmp出现时,根据选择信号SELbb将这些历史记载输出到下一个锁存器,当路径选择信号Cmp下降时,仅移位历史记载。从而以相同方式生成解码结果D1。(1-2)第一实施例的作用
在上述结构中,在再生装置21(图1)中,由再生均衡器24均衡从例如硬盘之类的记录介质再生的再生信号RF,以便可通过二进制化识别或锁定再生信号RF,并由二进制化电路3二进制化。把作为结果获得的二进制信号S2输入到PLL电路4,并在其中再生时钟CK。
根据临时识别器22(图2和3)中的时钟CK的生成基准侧上的边缘顺序地锁存二进制信号S2,并由此有效地由一个时钟识别误差识别作为输入信号的再生信号RF,以便在再生装置21中产生临时识别结果D2。
这样,在再生装置21中,可用足够的幅度容限和相位容限临时识别再生信号RF,可简单和确切地检测最终识别结果D1。
另外,在该临时识别器22的独立波形检测电路27中,以相对于用于产生临时识别结果D2的定时1/2时钟周期的定时偏移顺序锁存二进制信号S2,由AND电路32、35确定三个相继时钟锁存结果的逻辑电平,由此从再生信号RF检测一个时钟间隔期间逻辑电平反转的定时,从门电路(图4)输出通过校正前一个临时识别结果D2获得的临时识别结果D3。
因此,在再生装置21中,当通过用一个时钟误差识别再生信号RF来产生临时识别结果D3时,即使是再生信号RF的相位因抖动等造成较大改变时,仍能正确地临时识别再生信号RF。
与此同时,再生均衡器24均衡再生信号RF,模拟/数字转换电路5把再生信号RF模拟/数字转换成数字再生信号。然后,再生均衡器25对该数字再生信号进行奈奎斯特均衡,并由此生成作为来自EPF 4的均衡信号的再生信号DRF。
在最大似然解码器23中,根据临时识别结果D3限制可从该数字再生信号DRF获得的状态转换数量,检测这些所限制的转换的最大似然状态转换以产生识别结果D1。
具体地说,在最大似然解码器23(图6)中,临时识别结果D3输入到PS40,根据四个相继时钟的识别结果顺序生成与路径对应的基准幅度值Caaa至Cbbb、Caabb、由后续分支测量计算器41计算作为数字再生信号DRF相对于基准幅度值Caaa至Cbbb、Caabb的距离的分支测量BMaaa至BMbbb、BMaabb。
在后面的分支测量计算器42(图7)中,分支测量BMaaa至BMbbb、BMaabb输入到每个合并路径的分支测量计算器43AA至43BB,通过用测量计算器43AA至43BB(图8)中的加法器电路45和延迟电路46或加法器电路48和延迟电路49求和来对分支测量求和以计算路径测量,比较器51在从识别结果D3中的比特反转起经过四个时钟后该路径合并的定时来比较路径测量。
因此,在最大似然解码器23中,确定合并路径的那一条是可几的,该确定结果输出到后续路径存储单元70作为选择信号SELaa至SELbb,由选择器47、50设定该选择的路径测量作为分支测量求和基准。
此时,在最大似然解码器23中,根据该临时识别结果D3的三个相继时钟的逻辑电平生成一个路由的基准幅度值Caaa至Cbbb,为一个路由检测数字再生信号DRF与这些基准幅度值Caaa至Cbbb的距离以计算分支测量,并计算路径测量。这样,最大似然解码器23消除不能获得的状态转换,并限制可从这些数字再生信号DRF获得的状态转换。总之,测量计算器对四个路由计算路径测量以确定最大似然,并且也对后面的路径存储器由四个路由进行处理。因此,可通过简单的结构对数字再生信号进行最大似然解码。
在对于一个路由的这些基准幅度值Caaa至Cbbb中,将不可能转换的路径的分支测量设定成大值,因此,即使从路径因一个比特反转而分开时到其在四个时钟后合并时出现三个比特反转,也可根据临时识别结果D3对数字再生信号正确地进行最大似然解码。
另外,当存在由临时识别结果D3的四个相继时钟的逻辑电平引起的相继比特反转时,分开生成假设前缘、前缘、后缘、后缘正确的路径的基准幅度值Caabb(图6和9),通过等待对应路径的确定和用该分值测量BMaabb更新对应的路径测量来为该基准幅度值Caabb计算分值测量BMaabb,即使在数字再生信号DRF允许相继比特反转的编码方案的情况下也能正确地进行最大似然解码。
因此,在最大似然解码器23中,由于以这种方式检测的选择信号SELaa至SELbb,由后面的路径存储单元70(图10、11)中的对应临时识别结果PRDA、PRDB造成顺序接收历史记载,并生成解码结果D1。(1-3)第一实施例的优点
在上面的结构中,用一个时钟识别误差临时识别再生信号RF,由再生信号RF检测在一个时钟间隔期间逻辑电平反转的定时以校正临时识别结果D2,根据该临时识别结果D3限制可从数字再生信号DRF获得的状态转换。因此,即使是在比特反转发生在一个时钟间隔期间的编码方案中,也可用简单的结构进行最大似然解码。
具体地说,通过把可从数字再生信号DRF获得的状态转换限制为与临时识别结果D3中的逻辑电平反转对应的数字再生信号DRF的状态转换,和在其中将临时识别结果D3中的逻辑电平转换延迟一个时钟周期的定时上的数字再生信号DRF的状态转换,与现有技术相比,可有效地将测量计算器的结构减小1/2。
另外,对距与数字再生信号DRF的码向干扰长度有关的临时识别结果D3的n-1(3)个比特反转对应的基准幅度值Caaa至Cbbb的距离BMaaa至BMbbb求和,计算一个路由的似然率BMaa至BMbb,输出作为该似然率的确定结果的选择信号SELaa至SELbb,当前缘、前缘、后缘、后缘对临时识别结果D3的n个相继比特来说正确时,由距与预定逻辑电平对应的基准幅度值Caabb的距离BMaabb更新与一个路由的上述似然率BMaa至BMbb对应的似然率Mab,因此,即使测量计算器等的结构有效地减小到1/2,也肯定能对比特反转发生在一个时钟间隔期间的解码方案中的记录码解码。(2)实施例2
在该第二实施例中,利用EEPR 4对再生信号进行最大似然确定。在第二实施例中,该结构除再生均衡器24、25和最大似然解码器的结构不同外,与图1描述的上述再生装置的结构相同,因此在此不再重复其说明。
图12是表示根据该实施例的最大似然解码器80的方框图。把因EEPR 4而作为均衡信号的数字再生信号DRF输入到该最大似然解码器80。如同第一实施例的最大似然解码器23的情况一样,最大似然解码器80根据临时识别结果D3限制可从数字再生信号DRF获得的状态转换,并从这些所限制的状态转换检测最大似然状态转换,以便输出数字再生信号DRF的识别结果。因此,同样在该实施例中,即使是对允许一个时钟的比特反转的编码方案而言,也可用简单的结构对数字再生信号DRF解码。
在此,数字再生信号DRF的码间干扰长度为5,路径对应于临时识别结果D3的比特反转而分离,并在第五时钟合并。另外,在不限制d的编码方案的情况下,逻辑电平在五个时钟的间隔期间最多反转五次。
因此,这种情况下,以与第一实施例的最大似然解码器23相同的方式处理数字再生信号DRF,并用8个测量计算器和路径存储器对数字再生信号DRF解码。
具体地说,以与第一实施例中描述的LPS 40相同的方式,LPS 81针对与临时识别结果D3的四个相继比特对应的一个路由输出基准幅度值Caaaa至Cbbbb,和与临时识别结果D3的五个相继比特对应的基准幅度值Caabb。Caaaa至Cbbbb是与路径aaaa、baaa、aaab、baab、aaba、baba、abaa、bbaa、aabb、babb、abba、bbba、abab、bbab、abbb、bbbb对应的基准幅度值。基准幅度值Caabb是前缘、前缘、后缘、后缘对于临时识别结果D3中的比特反转来说是正确的情况下的基准幅度值。
在分别对应于针对表示与临时识别结果D3中的比特反转相对应的路径合并的选择信号Cmp,和五个比特反转相继发生时出现逻辑电平的相继比特反转识别信号Ct,当前缘是正确的且后缘也是正确的时的情况的定时上,LPS81输出基准信号PRDA、PRDB。
分支测量计算器82计算并输出作为数字再生信号距这些基准幅度值Caaaa至Cbbbb、Caabb的距离的分支测量BMaaaa至BMbbbb、BMaabbb。由下面的等式进行该计算:
BMaaaa=(Z-Caaaa)2
BMbaaa=(Z-Cbaaa)2
BMaaab=(Z-Caaab)2
BMbaab=(Z-Cbaab)2
BMaaba=(Z-Caaba)2
BMbaba=(Z-Cbaba)2
BMabaa=(Z-Cabaa)2
BMbbaa=(Z-Cbbaa)2......(4)
BMaabb=(Z-Caabb)2
BMbabb=(Z-Cbabb)2
BMabba=(Z-Cabba)2
BMbbba=(Z-Cbbba)2
BMabab=(Z-Cabab)2
BMbbab=(Z-Cbbab)2
BMabbb=(Z-Cabbb)2
BMaabbb=(Z-Caabbb)2......(5)
分支测量计算器83处理这些分值测量BMaaaa至BMbbbb、BMaabbb,以便输出路径选择信号SELaaa至SELbbb。
图13是表示该分支测量计算器83的方框图。它包括针对一个路由计算与基准幅度信号Caaa至Cbbb对应的路径测量并选择路径的8个测量计算器83AAA至83BBB。如同上述第一实施例一样,对于具有码间干扰长度为5的数字再生信号DRF,在不限制d的编码方案的情况下,可能发生在一个时钟中相继发生比特反转,直到分开的路径在第五时钟合并为止。
因此,这种情况下,在由8个测量计算器83AAA至83BBB处理期间,对于与临时识别结果D3中的相继比特反转中的前缘、前缘、后缘、后缘逐次对应的路径,可能难以区分向不同状态转换的路径。
通过比较图5对此进行说明,路径在时间k+15,而不是在时间k+14合并,并生成代码aabbb、aaaaa、aaaab、aaabb、bbbbb、abbbb。路径aaaaa和aaaab从路径aaaa分开,选择路径并在第一和第二测量计算器83AAA和83AAB中接收路径测量。
在路径bbbbb和abbbb的情况下,在8个测量计算器83BBB中比较和选择这些部分。另一方面,在第一路径aabbb的情况下,如同第一路径aabb的情况一样,等待针对一个路由处理对应的分支测量,更新路径测量,并由此在第四测量计算器83AABB中进行路径测量处理。
因此,对于码间干扰长度5,即使在对d没有限制的编码方案的情况下,最大似然解码器80也利用简单的结构对数字再生信号DRF解码。
路径存储单元84根据这些选择信号SELaaa至SELbbb有选择地接收临时识别结果PRDA、PRDB,从而输出解码结果D1。
根据第二实施例,即使当码间干扰长度为5时,也可获得与第一实施例相同的优点。(3)其它实施例
在上述实施例中,描述了通过对与基准幅度值的差值取平方来计算分支测量的情况,但本发明不限于此,并且也可广泛应用于采取与基准幅度值的差值的绝对值作为分支测量的情况。
根据上述实施例,描述了码间干扰长度是4或5的情况,但本发明不限于此,并且也可广泛应用于其它码间干扰长度的情况。
根据上述实施例,描述了使用EPR 4或EEPR 4的情况,但本发明不限于此,并且也可广泛用于其它编码方案。
根据上述实施例,描述了由再生均衡器逐次均衡再生信号的情况,但本发明不限于此,例如,依据发送路径的传输特性,可以并行排列用于临时识别的均衡器和用于最大似然解码的均衡器。
另外,根据上述实施例,描述了对d没有限制,并且检测独立波形以校正识别结果的情况,但本发明不限于此。例如,可能出现,在临时识别结果中检测等于或小于最小反转宽度的比特反转,但即使通过校正等于或小于该最小反转宽度的比特反转来由临时识别结果限制进行转换的状态,也仍可进行最大似然解码。
根据本发明的上述实施例,从输入信号检测逻辑电平在一个时钟间隔期间反转的定时,通过来自该检测结果的实际上一个时钟识别误差校正识别该输入信号的临时识别结果,并限制根据该临时识别结果可从该输入信号获得的状态转换,从而可通过简单的结构进行最大似然解码。
另外,在临时识别结果中,当逻辑电平反转发生在比输入信号中允许的逻辑电平反转间隔短的间隔中时,首先将该逻辑电平反转间隔校正成上述允许的逻辑电平反转间隔,然后限制可根据该临时识别结果从该输入信号获得的状态转换,以便可通过简单的结构进行最大似然解码。
Claims (20)
1.一种数据解码设备,接收通过将具有二进制逻辑电平的数字信号的每个预定长度单元分配给码间干扰产生的输入信号,并从该输入信号识别具有二进制逻辑电平的数字信号,包括:
均衡装置,通过向所述输入信号施加奈奎斯特均衡来输出均衡的信号;
二进制化装置,通过二进制化所述均衡信号来输出二进制化信号;
临时识别装置,根据所述二进制化的信号利用时钟信号的实际上一个时钟的识别误差识别所述二进制化信号的逻辑电平,并输出该识别结果作为临时识别结果,以及检测所述二进制化信号的逻辑电平在所述时钟信号的一个时钟间隔中反转的定时,并利用该检测结果校正所述临时识别结果;
模拟/数字转换装置,用于所述均衡信号的模拟/数字转换;
数字均衡装置,通过向所述模拟/数字转换装置的输出施加具有取决于所述分配码间干扰方法的奈奎斯特均衡来输出数字均衡信号;和
识别装置,接收所述校正的临时识别结果、所述时钟信号和所述数字均衡信号,根据由所述时钟信号和所述校正装置校正的所述临时识别结果,限制可从所述数字均衡信号的逻辑电平获得的状态转换,从这些所限制的状态转换检测最大似然状态转换,并根据检测的状态转换从所述数字均衡信号识别与输出所述数字信号。
2.根据权利要求1所述的数据解码设备,其中:
所述识别装置将可从所述数字均衡信号获得的状态转换限制在与所述临时识别结果中的逻辑电平反转对应的所述数字均衡信号的状态转换,和在将逻辑电平反转延迟所述临时识别结果中的一个时钟周期的定时上的所述数字均衡信号的状态转换。
3.根据权利要求1所述的数据解码设备,其中所述识别装置包括:
基准幅度值输出装置,用于根据所述临时识别结果输出与所述所限制的状态转换对应的所述数字均衡信号的基准幅度值;
似然率处理装置,通过对所述数字均衡信号与所述基准幅度值的距离求和来计算所述转换的似然率,确定与该转换合并的定时对应的所述似然率并确定所述转换;和
历史记载保持装置,根据所述似然率处理装置的识别结果有选择地传送所述转换的历史记载,并输出所述数字均衡装置的识别结果。
4.根据权利要求3所述的数据解码设备,其中:
所述似然率处理装置通过对距与所述输入信号的干扰代码长度n有关的所述临时识别结果的n-1个相继比特对应的基准幅度值的距离求和,计算一个路由的似然率来输出所述似然率的识别结果,并当所述临时识别结果的n个相继比特是预定逻辑电平时,根据与相应基准值的距离来更新与所述路由的似然率对应的似然率。
5.根据权利要求1所述的数据解码设备,其中所述识别装置包括:
渐进地传送所述临时识别结果的第一移位寄存器;和
渐进地传送所述临时识别结果的延迟信号的第二移位寄存器,所述识别装置根据所述检测的最大似然状态转换交换所述第一和第二移位寄存器的内容,并输出所述第一或第二移位寄存器的输出信号作为所述识别结果。
6.一种数据解码设备,接收通过将具有二进制逻辑电平的数字信号的每个预定长度单元分配给码间干扰产生的输入信号,并从该输入信号识别具有二进制逻辑电平的数字信号,包括:
均衡装置,通过向所述输入信号施加奈奎斯特均衡来输出均衡的信号;
二进制化装置,通过二进制化所述均衡信号来输出二进制信号;
临时识别装置,根据所述二进制化的信号利用时钟信号的实际上一个时钟的识别误差识别所述二进制化信号的逻辑电平,并输出该识别结果作为临时识别结果,并且当在比所述二进制化信号允许的逻辑电平反转间隔短的间隔中所述临时识别结果中发生逻辑电平反转时,将所述逻辑电平反转的间隔校正成允许的逻辑电平反转间隔,作为校正的临时识别结果;
模拟/数字转换装置,用于所述均衡信号的模拟/数字转换;
数字均衡装置,通过向所述模拟/数字转换装置的输出施加具有取决于所述分配码间干扰方法的奈奎斯特均衡来输出数字均衡信号;和
识别装置,接收所述校正的临时识别结果、所述时钟信号和所述数字均衡信号,根据由所述时钟信号和所述校正装置校正的所述临时识别结果,限制可从所述数字均衡信号的逻辑电平获得的状态转换,从这些所限制的状态转换检测最大似然状态转换,并根据检测的状态转换从所述数字均衡信号识别与输出所述数字信号。
7.根据权利要求6所述的数据解码设备,其中:
所述识别装置将可从所述数字均衡信号获得的状态转换限制在与所述临时识别结果中的逻辑电平反转对应的所述数字均衡信号的状态转换,和在将逻辑电平反转延迟所述临时识别结果中的一个时钟周期的定时上的所述数字均衡信号的状态转换。
8.根据权利要求6所述的数据解码设备,其中所述识别装置包括:
基准幅度值输出装置,用于根据所述临时识别结果输出与所述所限制的状态转换对应的所述数字均衡信号的基准幅度值;
似然率处理装置,通过对所述数字均衡信号与所述基准幅度值的距离求和来计算所述转换的似然率,确定与该转换合并的定时对应的所述似然率并确定所述转换;和
历史记载保持装置,根据所述似然率处理装置的识别结果有选择地传送所述转换的历史记载,并输出所述数字均衡装置的识别结果。
9.根据权利要求8所述的数据解码设备,其中:
所述似然率处理装置通过对距与所述输入信号的干扰代码长度n有关的所述临时识别结果的n-1个相继比特对应的基准幅度值的距离求和,计算一个路由的似然率来输出所述似然率的识别结果,并当所述临时识别结果的n个相继比特是预定逻辑电平时,根据与相应基准值的距离来更新与所述路由的似然率对应的似然率。
10.根据权利要求6所述的数据解码设备,其中所述识别装置包括:
渐进地传送所述临时识别结果的第一移位寄存器;和
渐进地传送所述临时识别结果的延迟信号的第二移位寄存器,所述识别装置根据所述检测的最大似然状态转换交换所述第一和第二移位寄存器的内容,并输出所述第一或第二移位寄存器的输出信号作为所述识别结果。
11.一种数据解码方法,其中接收通过将具有二进制逻辑电平的数字信号的每个预定长度单元分配给码间干扰产生的输入信号,并从该输入信号中识别具有二进制逻辑电平的数字信号,包括:
均衡步骤,通过向所述输入信号施加奈奎斯特均衡来输出均衡的信号;
二进制化步骤,通过二进制化所述均衡信号来输出二进制信号;
临时识别步骤,根据所述二进制化的信号利用时钟信号的实际上一个时钟的识别误差识别所述二进制化信号的逻辑电平,并输出该识别结果作为临时识别结果,以及检测所述二进制化信号的逻辑电平在所述时钟信号的一个时钟间隔中反转的定时,并利用该检测结果校正所述临时识别结果;
模拟/数字转换步骤,用于所述均衡信号的模拟/数字转换;
数字均衡步骤,通过向所述模拟/数字转换步骤的输出施加具有取决于所述分配码间干扰方法的奈奎斯特均衡来输出数字均衡信号;和
识别步骤,根据由所述时钟信号和所述校正步骤校正的所述临时识别结果,限制可从所述数字均衡信号的逻辑电平获得的状态转换,从这些所限制的状态转换检测最大似然状态转换,并根据检测的状态转换从所述数字均衡信号识别与输出所述数字信号。
12.根据权利要求11所述的数据解码方法,其中:
所述识别步骤将可从所述数字均衡信号获得的状态转换限制在与所述临时识别结果中的逻辑电平反转对应的所述数字均衡信号的状态转换,和在将逻辑电平反转延迟所述临时识别结果中的一个时钟周期的定时上的所述数字均衡信号的状态转换。
13.根据权利要求11所述的数据解码方法,其中所述识别步骤包括:
基准幅度值输出步骤,用于根据所述临时识别结果输出与所述所限制的状态转换对应的所述数字均衡信号的基准幅度值;
处理步骤,通过对所述数字均衡信号距所述基准幅度值的距离求和来计算所述转换的似然率,确定与该转换合并的定时对应的所述似然率,并确定所述转换;和
历史记载保持步骤,根据所述似然率处理步骤的识别结果有选择地传送所述转换的历史记载,并输出所述数字均衡步骤的识别结果。
14.根据权利要求13所述的数据解码方法,其中:
所述似然率处理步骤通过对距与所述输入信号的干扰代码长度n有关的所述临时识别结果的n-1个相继比特对应的基准幅度值的距离求和,计算一个路由的似然率来输出所述似然率的识别结果,并当所述临时识别结果的n个相继比特是预定逻辑电平时,根据距相应基准值的距离来更新与所述路由的似然率对应的似然率。
15.根据权利要求11所述的数据解码方法,其中:
所述识别步骤根据所述检测的最大似然状态转换,交换渐进地传送所述临时识别结果的第一移位寄存器和渐进地传送所述临时识别结果的延迟信号的第二移位寄存器的内容,并输出所述第一或第二移位寄存器的输出信号作为所述识别结果。
16.一种数据解码方法,其中接收通过将具有二进制逻辑电平的数字信号的每个预定长度单元分配给码间干扰产生的输入信号,并从该输入信号识别具有二进制逻辑电平的数字信号,包括:
均衡步骤,通过向所述输入信号施加奈奎斯特均衡来输出均衡的信号;
二进制化步骤,通过二进制化所述均衡信号来输出二进制信号;
临时识别步骤,根据所述二进制化的信号利用时钟信号的实际上一个时钟的识别误差识别所述二进制化信号的逻辑电平,并输出该识别结果作为临时识别结果,并且,当在比所述二进制信号允许的逻辑电平反转间隔短的间隔中所述临时识别结果中发生逻辑电平反转时,将所述逻辑电平反转的间隔校正成允许的逻辑电平反转间隔,
模拟/数字转换步骤,用于所述均衡信号的模拟/数字转换;
数字均衡步骤,通过向所述模拟/数字转换步骤的输出施加具有取决于所述分配码间干扰方法的奈奎斯特均衡来输出数字均衡信号;和
识别步骤,根据由所述时钟信号和所述校正步骤校正的所述临时识别结果,限制可从所述数字均衡信号的逻辑电平获得的状态转换,从这些所限制的状态转换检测最大似然状态转换,并根据检测的状态转换从所述数字均衡信号识别与输出所述数字信号。
17.根据权利要求16所述的数据解码方法,其中:
所述识别步骤将可从所述数字均衡信号获得的状态转换限制在与所述临时识别结果中的逻辑电平反转对应的所述数字均衡信号的状态转换,和在将逻辑电平反转延迟所述临时识别结果中的一个时钟周期的定时上的所述数字均衡信号的状态转换。
18.根据权利要求16所述的数据解码方法,其中所述识别步骤包括:
基准幅度值输出步骤,用于根据所述临时识别结果输出与所述所限制的状态转换对应的所述数字均衡信号的基准幅度值;
处理步骤,通过对所述数字均衡信号距所述基准幅度值的距离求和来计算所述转换的似然率,确定与该转换合并的定时对应的所述似然率,并确定所述转换;和
历史记载保持步骤,根据所述似然率处理步骤的识别结果有选择地传送所述转换的历史记载,并输出所述数字均衡步骤的识别结果。
19.根据权利要求18所述的数据解码方法,其中:
所述似然率处理步骤通过对距与所述输入信号的干扰代码长度n有关的所述临时识别结果的n-1个相继比特对应的基准幅度值的距离求和,计算一个路由的似然率来输出所述似然率的识别结果,并当所述临时识别结果的n个相继比特是预定逻辑电平时,根据与相应基准值的距离来更新与所述路由的似然率对应的似然率。
20.根据权利要求16所述的数据解码方法,其中:
所述识别步骤根据所述检测的最大似然状态转换,交换渐进地传送所述临时识别结果的第一移位寄存器和渐进地传送所述临时识别结果的延迟信号的第二移位寄存器的内容,并输出所述第一或第二移位寄存器的输出信号作为所述识别结果。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11147694A JP2000341136A (ja) | 1999-05-27 | 1999-05-27 | 復号装置及びデータの復号方法 |
JP147694/1999 | 1999-05-27 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1277493A CN1277493A (zh) | 2000-12-20 |
CN1133274C true CN1133274C (zh) | 2003-12-31 |
Family
ID=15436163
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN00122594A Expired - Fee Related CN1133274C (zh) | 1999-05-27 | 2000-05-27 | 数据解码设备和数据解码方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US6373413B1 (zh) |
EP (1) | EP1056084B1 (zh) |
JP (1) | JP2000341136A (zh) |
KR (1) | KR100661761B1 (zh) |
CN (1) | CN1133274C (zh) |
DE (1) | DE60007919T2 (zh) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SG102605A1 (en) | 2000-12-07 | 2004-03-26 | Inst Data Storage | A data processing apparatus and method for d=2 optical channels |
TW543301B (en) * | 2000-12-22 | 2003-07-21 | Mediatek Inc | Decoding circuit and method of Vieterbi decoder |
KR100982847B1 (ko) | 2002-04-03 | 2010-09-16 | 파나소닉 주식회사 | 광 기억 매체 검사 방법 |
JP4091360B2 (ja) * | 2002-07-02 | 2008-05-28 | 松下電器産業株式会社 | データスライス装置、及びデータスライス方法 |
US7290200B2 (en) * | 2002-07-12 | 2007-10-30 | Stmicroelectronics, Inc. | E2PR4 viterbi detector and method for adding a branch metric to the path metric of the surviving path after selecting the surviving path |
US7324614B2 (en) * | 2002-12-18 | 2008-01-29 | Texas Instruments Incorporated | High speed decoder |
KR100975056B1 (ko) * | 2003-09-16 | 2010-08-11 | 삼성전자주식회사 | 데이터 재생 장치 및 방법 |
KR100553833B1 (ko) * | 2003-12-24 | 2006-02-24 | 삼성전자주식회사 | 지연동기회로의 인버젼 제어회로 및 방법과, 이를 이용한지연동기회로 및 반도체 메모리 장치 |
ATE420495T1 (de) * | 2005-07-22 | 2009-01-15 | Nxp Bv | Vierstufiger logischer decoder |
JP4571580B2 (ja) * | 2005-12-15 | 2010-10-27 | 富士通株式会社 | 復号器 |
JP4501960B2 (ja) * | 2007-05-15 | 2010-07-14 | 日本電気株式会社 | ビタビ検出器、及び、情報再生装置 |
US8149907B2 (en) * | 2009-01-07 | 2012-04-03 | Mediatek Inc. | Adaptive equalization apparatus with equalization parameter setting adaptively adjusted according to edges of equalizer output monitored in real-time manner and related method thereof |
US9318145B2 (en) * | 2009-03-30 | 2016-04-19 | General Electric Company | Method for decoding under optical and electronic noise |
JP2011023055A (ja) * | 2009-07-14 | 2011-02-03 | Renesas Electronics Corp | 情報再生装置及び情報再生方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH065016A (ja) * | 1992-06-18 | 1994-01-14 | Canon Inc | データ検出装置 |
US5881039A (en) * | 1993-03-09 | 1999-03-09 | Matsushita Electric Industrial Co., Ltd. | Signal processing device for an optical information reproducing apparatus |
DE69424908T2 (de) * | 1993-09-20 | 2000-11-09 | Canon K.K., Tokio/Tokyo | Signalverarbeitungsapparat |
JPH08116275A (ja) * | 1994-10-18 | 1996-05-07 | Hitachi Ltd | ディジタル信号復号化処理装置 |
JPH08180610A (ja) * | 1994-12-22 | 1996-07-12 | Hitachi Ltd | ディジタル磁気記録再生装置 |
JP3403849B2 (ja) * | 1995-03-17 | 2003-05-06 | 富士通株式会社 | 多重無線装置の受信部に設けられるクロック位相検出回路及びクロック再生回路 |
US6097769A (en) * | 1998-02-10 | 2000-08-01 | Lucent Technologies Inc. | Viterbi detector using path memory controlled by best state information |
-
1999
- 1999-05-27 JP JP11147694A patent/JP2000341136A/ja active Pending
-
2000
- 2000-05-24 EP EP00304380A patent/EP1056084B1/en not_active Expired - Lifetime
- 2000-05-24 DE DE2000607919 patent/DE60007919T2/de not_active Expired - Fee Related
- 2000-05-26 US US09/579,732 patent/US6373413B1/en not_active Expired - Fee Related
- 2000-05-26 KR KR1020000028585A patent/KR100661761B1/ko not_active IP Right Cessation
- 2000-05-27 CN CN00122594A patent/CN1133274C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR100661761B1 (ko) | 2006-12-28 |
EP1056084B1 (en) | 2004-01-28 |
CN1277493A (zh) | 2000-12-20 |
EP1056084A2 (en) | 2000-11-29 |
DE60007919D1 (de) | 2004-03-04 |
US6373413B1 (en) | 2002-04-16 |
JP2000341136A (ja) | 2000-12-08 |
KR20010020906A (ko) | 2001-03-15 |
DE60007919T2 (de) | 2004-11-18 |
EP1056084A3 (en) | 2001-09-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1133274C (zh) | 数据解码设备和数据解码方法 | |
CN1037636C (zh) | 数字信号磁记录和重放设备 | |
CN1084966C (zh) | 纠错编码译码方法和利用这种方法的电路 | |
CN1244108C (zh) | 数字数据再生装置 | |
CN1201325C (zh) | 再现数据方法和装置及记录和/或再现数据的方法和装置 | |
CN1109333C (zh) | 代码转换方法和设备 | |
CN1301595C (zh) | 调制装置和方法及dsv控制比特生成方法 | |
CN1841546A (zh) | 最大似然解码装置、信号估计方法和再现装置 | |
CN1112770C (zh) | 维特比译码方法及适用于该方法的电路 | |
US7274645B2 (en) | Reproduction signal processing apparatus and optical disc player including the same | |
CN1173480C (zh) | 维特比解码器和传输设备 | |
CN1494766A (zh) | 调制设备和方法以及dsv控制比特产生方法 | |
CN1140055C (zh) | 数据解码设备和方法 | |
CN101047676A (zh) | 低等待时间基线漂移补偿系统和方法 | |
CN1720580A (zh) | 自适应均衡电路和自适应均衡方法 | |
CN1574006A (zh) | 用于检测二进制数据的装置和方法 | |
CN1107599A (zh) | 带有部分响应译码器的磁性重放设备 | |
CN1151507C (zh) | 再生信号处理装置 | |
CN1560852A (zh) | 波形均衡器 | |
CN1191683C (zh) | 检测从通道信号接收的信号的方法和装置 | |
JP4261334B2 (ja) | ディスク装置及びディスク再生方法 | |
CN1957533A (zh) | 维特比译码装置以及维特比译码方法 | |
CN1131595C (zh) | 维特比检测器及维特比检测方法 | |
CN1917075A (zh) | 用于光盘驱动器的预测最大似然数据检测器 | |
CN1112009C (zh) | 用于噪声预测量大似然(npml)检测的设备和方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20031231 Termination date: 20100527 |