CN112992087B - 阵列基板及其驱动方法、显示模组、显示装置 - Google Patents
阵列基板及其驱动方法、显示模组、显示装置 Download PDFInfo
- Publication number
- CN112992087B CN112992087B CN201911308038.4A CN201911308038A CN112992087B CN 112992087 B CN112992087 B CN 112992087B CN 201911308038 A CN201911308038 A CN 201911308038A CN 112992087 B CN112992087 B CN 112992087B
- Authority
- CN
- China
- Prior art keywords
- switch
- driving
- gate
- array substrate
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/441—Interconnections, e.g. scanning lines
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/043—Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请公开了一种阵列基板及其驱动方法、显示模组、显示装置,涉及显示技术领域。该阵列基板包括多条数据线、多条栅线、多条开关信号线以及多个像素,每个像素包括依次连接的开关电路、驱动电路和发光元件。由于每条开关信号线可以与位于至少一分区的多个像素的开关电路连接,每个开关电路能够响应于开关信号线提供的开关信号向其所连接的驱动电路输出数据信号,因此可以设置一条栅线与位于不同分区的多行像素连接。通过对各信号线提供的信号的灵活控制,即可以保证对像素的逐行可靠扫描。该阵列基板上所需设置的栅线数量较少,相应的,所需设置的栅极驱动IC数量即较少,成本较低。
Description
技术领域
本公开涉及显示技术领域,尤其涉及一种阵列基板及其驱动方法、显示模组、显示装置。
背景技术
液晶显示(Liquid Crystal Display,LCD)装置因其体积小、功耗低和无辐射等特点被广泛应用于显示领域中。
相关技术中,LCD装置中的阵列基板上一般设置有多条沿第一方向延伸的栅线,多条沿第二方向延伸的数据线,以及阵列排布的多个像素,该第一方向与该第二方向垂直。其中,每条栅线与一行像素连接,用于为该行像素提供栅极驱动信号,每条数据线与一列像素连接,用于为该列像素提供数据信号。
但是,因相关技术中的阵列基板上需要为每行像素均设置一条栅线,当显示装置分辨率较高时,阵列基板上所需设置的栅线数量则会较多,相应的,需要设置的用于为栅线提供信号的栅极驱动芯片(Integrated Circuit,IC)数量即会较多,成本较大。
发明内容
本公开实施例提供了一种阵列基板及其驱动方法、显示模组、显示装置,可以解决相关技术中因所需设置栅线数量较多,而导致所需设置栅极驱动IC数量较多,成本较大的问题。所述技术方案如下:
一方面,提供了一种阵列基板,所述阵列基板具有多个分区,所述阵列基板包括:多条数据线、多条栅线、多条开关信号线以及阵列排布的多个像素,每个所述像素包括:开关电路、驱动电路和发光元件,所述开关电路与所述驱动电路连接,所述驱动电路与所述发光元件连接;
每条所述开关信号线与位于至少一个分区的多个所述像素的开关电路连接,每条所述开关信号线用于为其所连接的所述开关电路提供开关信号;
每条所述数据线与一列所述像素的开关电路连接,每条所述数据线用于为其所连接的所述开关电路提供数据信号,所述开关电路用于响应于所述开关信号,向其所连接的驱动电路输出所述数据信号;
每条所述栅线与多行所述像素的驱动电路连接,且每条所述栅线连接的至少两行所述驱动电路位于不同分区,每条所述栅线用于为其所连接的所述驱动电路提供栅极驱动信号,所述驱动电路用于响应于所述栅极驱动信号和所述数据信号,驱动其所连接的发光元件发光。
可选的,每条所述开关信号线与位于一个所述分区的多个所述像素的开关电路连接,且各条所述开关信号线连接的所述开关电路位于不同分区。
可选的,每条所述栅线连接的多行所述驱动电路均位于不同分区。
可选的,所述阵列基板包括n条所述栅线,每个所述分区均包括n行所述像素;
第i条所述栅线与各个所述分区的第i行所述像素的驱动电路连接,n为大于1的正整数,且i为小于等于n的正整数。
可选的,所述驱动电路包括:驱动晶体管;
所述驱动晶体管的栅极与所述栅线连接,所述驱动晶体管的第一极与所述开关电路连接,所述驱动晶体管的第二极与所述发光元件连接。
可选的,所述开关电路包括:开关晶体管;
所述开关晶体管的栅极与所述开关信号线连接,所述开关晶体管的第一极与所述数据线连接,所述开关晶体管的第二极与所述驱动电路连接。
可选的,所述开关电路包括:两个开关晶体管;
所述两个开关晶体管的栅极均与所述开关信号线连接,且一个所述开关晶体管的第一极与所述数据线连接,第二极与另一个所述开关晶体管的第一极连接,另一个所述开关晶体管的第二极与所述驱动电路连接。
可选的,所述开关电路包括:两个开关晶体管;
一个所述开关晶体管的栅极与所述开关信号线连接,一个所述开关晶体管的第一极与另一个所述开关晶体管的栅极连接,一个所述开关晶体管的第二极与所述驱动电路连接;
另一个所述开关晶体管的第一极与所述数据线连接,另一个所述开关晶体管的第二极与所述驱动电路连接。
可选的,所述阵列基板包括的阵列排布的多个像素的列数小于行数。
可选的,每条所述栅线包括:第一子线段和第二子线段;每条所述开关信号线包括:第三子线段和第四子线段;
其中,各条所述第一子线段和各条所述第三子线段相互平行,且均与所述数据线的延伸方向平行;
各条所述第二子线段和各条所述第四子线段相互平行,且均与所述数据线的延伸方向垂直。
可选的,每条所述开关信号线与位于一个所述分区的多个所述像素的开关电路连接,且各条所述开关信号线连接的所述开关电路位于不同分区,所述驱动电路包括:驱动晶体管,所述开关电路包括:开关晶体管;
所述驱动晶体管的栅极与所述栅线连接,所述驱动晶体管的第一极与所述开关电路连接,所述驱动晶体管的第二极与所述发光元件连接;
所述开关晶体管的栅极与所述开关信号线连接,所述开关晶体管的第一极与所述数据线连接,所述开关晶体管的第二极与所述驱动电路连接。
另一方面,提供了一种阵列基板的驱动方法,应用于如上述方面所述的阵列基板中,所述方法包括:多个驱动周期,所述驱动周期的个数与所述阵列基板包括的开关信号线的条数相同;
在每个所述驱动周期内,向每条数据线提供数据信号,向一条开关信号线提供开关信号,并向多条栅线依次提供栅极驱动信号,与所述开关信号线连接的开关电路响应于所述开关信号,向其所连接的驱动电路输出所述数据信号,所述驱动电路响应于所述栅极驱动信号和所述数据信号,驱动其所连接的发光元件发光;
其中,在不同的驱动周期内,向不同的开关信号线提供开关信号。
可选的,所述向一条开关信号线提供开关信号,包括:在每个所述驱动周期内,向一条开关信号线持续提供处于第一电位的开关信号。
可选的,每个所述驱动周期包括:多个间隔的子驱动阶段,所述子驱动阶段的个数与所述阵列基板包括的栅线的条数相同;所述向一条开关信号线提供开关信号,包括:
在每个所述子驱动阶段内,向一条开关信号线提供处于第一电位的开关信号,且在每相邻两个子驱动阶段的间隔时间段内,向所述一条开关信号线提供处于第二电位的开关信号;
所述向多条栅线依次提供栅极驱动信号,包括:
在每个所述子驱动阶段内,向一条栅线提供栅极驱动信号,且在不同的子驱动阶段内,向不同的栅线提供栅极驱动信号。
又一方面,提供了一种显示模组,所述显示模组包括:栅极驱动电路、源极驱动电路、控制电路以及如上述方面所述的阵列基板;
所述栅极驱动电路与所述阵列基板中的栅线连接,所述栅极驱动电路用于向所述栅线提供栅极驱动信号;
所述源极驱动电路与所述阵列基板中的数据线连接,所述源极驱动电路用于向所述数据线提供数据信号;
所述控制电路与所述阵列基板中的开关信号线连接,所述控制电路用于向所述开关信号线提供开关信号。
再一方面,提供了一种显示装置,所述显示装置包括:如上述方面所述的显示模组。
本公开提供的技术方案带来的有益效果至少可以包括:
综上所述,本公开实施例提供了一种阵列基板及其驱动方法、显示模组、显示装置。该阵列基板包括多条数据线、多条栅线、多条开关信号线以及多个像素,每个像素包括依次连接的开关电路、驱动电路和发光元件。由于每条开关信号线可以与位于至少一分区的多个像素的开关电路连接,每个开关电路能够响应于开关信号线提供的开关信号向其所连接的驱动电路输出数据信号,因此可以设置一条栅线与位于不同分区的多行像素连接。通过对各信号线提供的信号的灵活控制,即可以保证对像素的逐行可靠扫描。该阵列基板上所需设置的栅线数量较少,相应的,所需设置的栅极驱动IC数量即较少,成本较低。
附图说明
为了更清楚地说明本公开实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本公开实施例提供的一种阵列基板的结构示意图;
图2是本公开实施例提供的另一种阵列基板的结构示意图;
图3是本公开实施例提供的又一种阵列基板的结构示意图;
图4是本公开实施例提供的一种像素的结构示意图;
图5是本公开实施例提供的另一种像素的结构示意图;
图6是本公开实施例提供的一种阵列基板的驱动方法示意图;
图7是本公开实施例提供的一种阵列基板各信号线时序图;
图8是本公开实施例提供的另一种阵列基板各信号线时序图;
图9是本公开实施例提供的一种显示模组的结构示意图。
具体实施方式
为了使本公开的目的、技术方案和优点更加清楚,下面将结合附图对本公开作进一步地详细描述。
本公开所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件,根据在电路中的作用本公开的实施例所采用的晶体管主要为开关晶体管。由于这里采用的开关晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本公开实施例中,将其中源极称为第一极,漏极称为第二极。按附图中的形态规定晶体管的中间端为栅极、信号输入端为源极、信号输出端为漏极。此外,本公开实施例所采用的开关晶体管可以为P型开关晶体管和N型开关晶体管中的任一种,其中,P型开关晶体管在栅极为低电平时导通,在栅极为高电平时截止,N型开关晶体管在栅极为高电平时导通,在栅极为低电平时截止。
图1是本公开实施例提供的一种阵列基板的结构示意图。如图1所示,该阵列基板100可以具有多个分区P。该阵列基板100可以包括:多条数据线S、多条栅线G、多条开关信号线SW以及阵列排布的多个像素10。每个像素10可以包括开关电路101、驱动电路102和发光元件103。开关电路101可以与驱动电路102连接,驱动电路102可以与发光元件103连接。
例如,参考图1,其示出的阵列基板100具有k个分区P1至Pk,其示出的阵列基板100包括m条数据线S1至Sm,n条栅线G1至Gn,k条开关信号线SW1至SWk,以及位于每个分区P且阵列排布的n行m列像素10。
每条开关信号线SW可以与位于至少一个分区P的多个像素10的开关电路101连接。每条开关信号线SW可以为其所连接的开关电路101提供开关信号。
每条数据线S可以与一列像素10的开关电路101连接。每条数据线S可以为其所连接的开关电路101提供数据信号。开关电路101可以响应于开关信号,向其所连接的驱动电路102输出数据信号。
例如,开关电路101可以在开关信号线SW向其提供开关信号时,向其所连接的驱动电路102输出数据线S提供的数据信号。
每条栅线G可以与多行像素10的驱动电路102连接,且每条栅线G连接的至少两行驱动电路102可以位于不同分区P。每条栅线G可以为其所连接的驱动电路102提供栅极驱动信号。驱动电路102可以响应于栅极驱动信号和数据信号,驱动其所连接的发光元件103发光。
例如,驱动电路102可以在栅线G向其提供栅极驱动信号,且开关电路101向其输出数据信号时,将该数据信号输出至其所连接的发光元件103,以驱动发光元件103发光。
综上所述,本公开实施例提供了一种阵列基板,该阵列基板包括多条数据线、多条栅线、多条开关信号线以及多个像素,每个像素包括依次连接的开关电路、驱动电路和发光元件。由于每条开关信号线可以与位于至少一分区的多个像素的开关电路连接,每个开关电路能够响应于开关信号线提供的开关信号向其所连接的驱动电路输出数据信号,因此可以设置一条栅线与位于不同分区的多行像素连接。通过对各信号线提供的信号的灵活控制,即可以保证对像素的逐行可靠扫描。该阵列基板上所需设置的栅线数量较少,相应的,所需设置的栅极驱动IC数量即较少,成本较低。
图2是本公开实施例提供的另一种阵列基板的结构示意图。如图2所示,每条开关信号线SW可以与位于一个分区P的多个像素10的开关电路101连接,且各条开关信号线SW连接的开关电路101位于不同分区P。
例如,参考图2,该阵列基板100共具有k个分区P1至Pk,k为大于1的正整数。相应的,该阵列基板100可以包括k条开关信号线SW1至SWk。其中第一条开关信号线SW1可以与位于第一个分区P1中的多个像素10的开关电路101连接,第二条开关信号线SW2可以与位于第二个分区P2中的多个像素10的开关电路101连接,以此类推,第k条开关信号线SWk可以与位于第k个分区Pk中的多个像素10的开关电路101连接。
通过设置每条开关信号线SW仅与位于一个分区P中的多个像素10的开关电路101连接,可以使得每条开关信号线SW仅独立控制位于一个分区P中的多个像素10的工作状态。另外,通过设置各条开关信号线SW与位于不同分区P的多个像素10的开关电路101连接,可以通过对各条开关信号线SW提供的开关信号的灵活控制,实现对各个分区的依次扫描,保证显示效果。
例如,在向该k条开关信号线SW1至SWk依次提供开关信号时,即可以使得位于该k个分区P中的像素10的开关电路101依次开启,位于该k个分区P中的多个像素10依次发光。相对于相关技术中设置多个栅极驱动IC同时驱动位于多个分区P内的像素,该分区驱动还可以降低显示功耗。
可选的,参考图2,每条栅线G连接的多行驱动电路102可以均位于不同分区P。也即是,每条栅线G可以与位于不同分区P的多行像素10的驱动电路102连接。且,各条栅线G连接的驱动电路102可以位于不同行。例如,假设每条栅线G共连接100行像素10的驱动电路102,则该100行驱动电路102可以均位于不同分区P。
通过设置每条开关信号线SW与位于一个分区P中的多个像素10的开关电路101连接,且设置每条栅线G与位于不同分区P的多行像素10的驱动电路102连接,可以进一步通过对栅线G提供的栅极驱动信号的灵活调整,避免位于同一个分区P中的多行像素同时发光,即可以进一保证显示效果。
可选的,参考图2,该阵列基板100可以包括n条栅线G1至Gn,每个分区P均可以包括n行像素10。其中,第i条栅线Gi可以与各个分区P的第i行像素10的驱动电路102连接,n为大于1的正整数,且i为小于等于n的正整数。也即是,每条栅线G连接的每相邻两行像素10之间间隔的像素行数相同。
例如,参考图2,在i等于1时,第一条栅线G1可以与位于各个分区P中的第一行像素10的驱动电路102分别连接,在i等于2时,第二条栅线G2可以与位于各个分区P中的第二行像素10的驱动电路102分别连接,以此类推,在i等于n时,第n条栅线Gn可以与位于各个分区P中的第n行像素10的驱动电路102分别连接。
通过设置第i条栅线G与各个分区P的第i行像素10的驱动电路102连接,有利于栅线G的排布,且在依次向多条栅线G提供栅极驱动信号时,可以使得位于各个分区P中的多行像素10能够沿数据线S延伸方向按一个顺序依次发光,进一步保证了阵列基板的显示效果。
可选的,图3是本公开实施例提供的另一种阵列基板的结构示意图。如图3所示,该驱动电路102可以包括:驱动晶体管T1。
该驱动晶体管T1的栅极可以与栅线G连接,该驱动晶体管T1的第一极可以与开关电路101连接,该驱动晶体管T1的第二极可以与发光元件103连接。
可选的,该阵列基板100可以为LCD显示装置的阵列基板,或者,为有机发光二极管(Organic Light-Emitting Diode,OLED)显示装置的阵列基板。
参考图3,在该阵列基板为LCD显示装置的阵列基板时,该发光元件103可以包括像素电极、公共电极以及位于像素电极和公共电极之间的液晶分子。参考图3,该像素电极和公共电极可以等效为一个液晶电容C1,且该像素电极与公共电极的走线之间可以形成一个存储电容(图中未示出)。驱动晶体管T1的第二极可以与发光元件103的像素电极(即液晶电容C1的一端)连接。
可选的,参考图3,该开关电路101可以包括:开关晶体管K1。
该开关晶体管K1的栅极可以与开关信号线SW连接,该开关晶体管K1的第一极可以与数据线S连接,该开关晶体管K1的第二极可以与驱动电路102连接。例如,参考图3,该开关晶体管K1的第二极可以与驱动晶体管T1的第一极连接。本公开实施例提供的像素的发光元件103可以在开关晶体管K1和驱动晶体管T1同时开启时,在栅极驱动信号和数据信号的驱动下发光。
可选的,结合图2和图3可以看出,其示出的阵列基板100均包括m条数据线S1至Sm。需要说明的是,本公开实施例提供的开关电路101不仅限于包括一个开关晶体管K1,该开关电路101还可以包括两个开关晶体管K1或两个以上的开关晶体管K1,本公开实施例对此不做限定。下述以该开关电路101包括两个开关晶体管K1为例,对本公开实施例提供的像素进行示意性介绍:
作为一种可选的实现方式,图4是本公开实施例提供的一种像素的结构示意图。如图4所示,该开关电路101可以包括:两个开关晶体管K1。
两个开关晶体管K1的栅极均可以与开关信号线SW连接,且一个开关晶体管K1的第一极可以与数据线S连接,第二极可以与另一个开关晶体管K1的第一极连接。另一个开关晶体管K1的第二极可以与驱动电路102连接。如,参考图4,该另一个开关晶体管K1的第二极与驱动晶体管T1的第一极连接。
作为另一种可选的实现方式,图5是本公开实施例提供的另一种像素的结构示意图。如图5所示,该开关电路101可以包括:两个开关晶体管K1。
其中,一个开关晶体管K1的栅极可以与开关信号线SW连接,第一极可以与另一个开关晶体管K1的栅极连接,第二极可以与驱动电路102连接。
另一个开关晶体管K1的第一极可以与数据线S连接,第二极可以与驱动电路102连接。如,参考图5,该另一个开关晶体管K1的第二极可以与驱动晶体管T1的第一极连接。
需要说明的是,本公开实施例提供的阵列基板包括的阵列排布的多个像素10的列数小于行数。即,假设包括n行m列像素,则m小于n。即本公开实施例提供的阵列基板可以为长条形阵列基板,且该长条形阵列基板可以为普通的LCD显示装置的阵列基板,或,可以为反射式的LCD显示装置的阵列基板,或,还可以为双稳态显示装置的阵列基板。当然,本公开实施例提供的阵列基板也不限于该长条形形状的阵列基板,如该阵列基板还可以为正方形阵列基板,即阵列基板包括的像素的列数可以等于行数。
可选的,结合图2和图3,每条栅线G可以包括:第一子线段G01和第二子线段G02。每条开关信号线SW可以包括:第三子线段SW01和第四子线段SW02。
其中,各条第一子线段G01和各条第三子线段SW01可以相互平行,且均与数据线S的延伸方向平行。各条第二子线段G02和各条第四子线段SW02相互平行,且均与数据线S延伸方向垂直。
相应的,假设阵列基板100具有k个分区,每个分区k包括n行像素,在k大于1,n大于2时,可以确定:相关技术中的阵列基板需要设置k*n条栅线驱动阵列基板100中的多行像素10。而本公开实施例提供的阵列基板仅需设置n条栅线即可以实现对阵列基板100中的多行像素10的可靠扫描。也即是,本公开实施例提供的阵列基板所需设置的栅线数量较少,相应的,即可以减少所需设置的栅极驱动IC的数量。并且,由于每设置一个栅极驱动IC即需要提供一个电路板,如柔性电路板(Flexible Printed Circuit,FPC),因此相对于相关技术,本公开实施例提供的阵列基板所需提供的FPC数量也较少。本公开实施例提供的阵列基板所需的材料成本较低,相应的,生产成本即会较低。
综上所述,本公开实施例提供了一种阵列基板,该阵列基板包括多条数据线、多条栅线、多条开关信号线以及多个像素,每个像素包括依次连接的开关电路、驱动电路和发光元件。由于每条开关信号线可以与位于至少一分区的多个像素的开关电路连接,每个开关电路能够响应于开关信号线提供的开关信号向其所连接的驱动电路输出数据信号,因此可以设置一条栅线与位于不同分区的多行像素连接。通过对各信号线提供的信号的灵活控制,即可以保证对像素的逐行可靠扫描。该阵列基板上所需设置的栅线数量较少,相应的,所需设置的栅极驱动IC数量即较少,成本较低。
图6是本公开实施例提供的一种阵列基板的驱动方法流程图,该方法可以应用于如图1至图3任一所示的阵列基板中。如图6所示,该方法可以包括:多个驱动周期,且驱动周期的个数与阵列基板包括的开关信号线的条数相同。
步骤601、在每个驱动周期内,向每条数据线提供数据信号,向一条开关信号线提供开关信号,并向多条栅线依次提供栅极驱动信号,与开关信号线连接的开关电路响应于开关信号,向其所连接的驱动电路输出数据信号,驱动电路响应于栅极驱动信号和数据信号,驱动其所连接的发光元件发光。
其中,在不同的驱动周期内,向不同的开关信号线提供开关信号。即在不同的驱动周期内可以驱动位于不同分区的像素发光。
综上所述,本公开实施例提供了一种阵列基板的驱动方法。由于开关电路可以响应于开关信号线提供的开关信号,向其所连接的位于至少一个分区内的多个驱动电路输出数据线提供的数据信号。因此可以仅设置一条栅线与位于不同分区的多行像素的驱动电路连接,通过对各信号线提供的信号的灵活控制,即可以实现对阵列基板包括的多行像素的可靠驱动。该阵列基板上所需设置的栅线数量较少,相应的,所需设置的栅极驱动IC数量即较少,成本较低。
作为一种可选的实现方式,上述步骤601记载的向一条开关信号线提供开关信号,可以包括:在每个驱动周期内,向一条开关信号线持续提供处于第一电位的开关信号。
作为另一种可选的实现方式,每个驱动周期可以包括:多个间隔的子驱动阶段,且该子驱动阶段的个数与阵列基板包括的栅线的条数相同。相应的,上述步骤601记载的向一条开关信号线提供开关信号,即可以包括:在每个子驱动阶段内,向一条开关信号线提供处于第一电位的开关信号,且在每相邻两个子驱动阶段的间隔时间段内,向一条开关信号线提供处于第二电位的开关信号。
相应的,上述步骤601记载的向多条栅线依次提供栅极驱动信号,即可以包括:在每个子驱动阶段内,向一条栅线提供栅极驱动信号,且在不同的子驱动阶段内,向不同的栅线提供栅极驱动信号。
结合上述图3,由于像素10需要在栅极驱动信号、数据信号和开关信号的共同控制下发光,即在每个驱动周期内,在栅线未提供栅极驱动信号时,开关信号线无需提供开关信号,或,在开关信号线未提供开关信号时,栅线无需提供栅极驱动信号。因此采用上述另一种可选的实现方式向栅线和开关信号线提供信号,即在每个驱动周期内,同时向开关信号线和栅线分别提供信号,且同时向开关信号线和栅线分别停止提供信号,可以避免在未向栅线提供栅极驱动信号时,向开关信号线提供开关信号造成的功耗损失。
以图3所示的阵列基板为例,且以驱动晶体管T1和开关晶体管K1均为N型晶体管,提供信号相当于提供处于第一电位的信号,停止提供信号相当于提供处于第二电位的信号,且第一电位相对于第二电位为高电位为例,对本公开实施例提供的阵列基板的驱动原理进行介绍:
作为一种可选的实现方式,图7是本公开实施例提供的一种阵列基板的各信号线时序图。因阵列基板100共包括k条开关信号线SW1至SWk,因此参考图7,共包括k个驱动周期Pe1至Pek,且该k个驱动周期SW1至SWk的驱动扫描即可以实现一帧画面的更新,且由于各驱动周期的驱动切换时间较短,因此在人眼看来,该一帧画面是一次同时显示的。
参考图7,在该k个驱动周期Pe1至Pek内,向k条开关信号线SW1至SWk依次提供处于第一电位的开关信号,且在每个驱动周期Pe内,仅向一条开关信号线SW持续提供处于第一电位的开关信号。相应的,位于第一个分区P1的多个像素10的开关晶体管K1至位于第k个分区Pk的多个像素10的开关晶体管K1可以依次开启,且位于同一个分区P的多个像素10的开关晶体管K1可以同时开启。数据线S1至Sm可以通过位于一个分区P内的多个开关晶体管K1,向每个开关晶体管K1连接的驱动晶体管T1输出数据信号。
并且,参考图7,在向一条开关信号线SW处于第一电位的开关信号的时长内,可以向第一条栅线G1至第n条栅线Gn依次提供栅极驱动信号。相应的,位于同一个分区P内的n行像素10的驱动晶体管T1可以逐行开启,且位于同一行的m个像素10的驱动晶体管T1可以同时开启。数据信号可以通过开启的驱动晶体管T1,向驱动晶体管T1所连接的像素电极充电,使得液晶分子发生偏转,像素发光。也即是,在向开关信号线SW和栅线G同时提供信号,开关晶体管K1和驱动晶体管T1同时开启时,发光元件即可以发光显示。
示例的,以第一个驱动周期Pe1为例,参考图7,在该驱动周期Pe1内,仅向第一条开关信号线SW1提供处于第一电位的开关信号为例,位于第一个分区P1内的多个开关晶体管K1均开启,且位于第二个分区P2至第k个分区Pk内的开关晶体管K1均关断。此时,数据线S1至数据线Sm通过位于该第一个分区P1内的多个开关晶体管K1,向位于该第一个分区P1内的n行m列像素10的驱动晶体管T1输出数据信号。
并且,在该驱动周期Pe1内,向第一条栅线G1至第n条栅线Gn依次提供处于第一电位的栅极驱动信号。各个分区P内的第一行像素10中的驱动晶体管T1至第n行像素中的驱动晶体管T1逐行开启。如,在第一条栅线G1提供处于第一电位的栅极驱动信号时,位于各个分区内的第一行的m个像素10中的驱动晶体管T1开启。由于数据线S1至Sm仅向位于该第一分区P1内的多个驱动晶体管T1输出了数据信号,因此此时,数据信号仅通过位于该第一个分区P1内逐行开启的驱动晶体管T1,逐行输出至位于该第一分区P1内的多行像素的像素电极,即依序实现对位于该第一个分区P1内的n行像素的逐行充电。其他驱动周期Pe的驱动方式可以参考该第一个驱动周期Pe1的驱动方式,在此不再赘述。
作为另一种可选的实现方式,图8是本公开实施例提供的另一种阵列基板的各信号线时序图。因共包括n条栅线G,因此参考图8,每个驱动周期Pe均分别包括n个间隔的子驱动阶段t1至tn(图8仅示出了驱动周期Pe1包括的n个子驱动阶段t1至tn)。
如图8所示,在每个驱动周期Pe的各个子驱动阶段t1至tn内,均向一条条开关信号线提供处于第一电位的开关信号,且在每相邻两个子驱动阶段的间隔时间段内,向一条开关信号线提供处于第二电位的开关信号。各个分区P内的多个像素10的开关晶体管在各个子驱动阶段内开启,且在每相邻两个子驱动阶段的间隔时间段内关断。数据线S1至Sm可以通过位于一个分区P内的多个开关晶体管K1,向每个开关晶体管K1连接的驱动晶体管T1输出数据信号。
并且,参考图8,在每个子驱动阶段内,可以向一条栅线提供处于第一电位的栅极驱动信号,且在不同子驱动阶段内,向不同的栅线提供处于第一电位的栅极驱动信号。即在子驱动阶段t1至tn,向n条栅线依次提供处于第一电位的栅极驱动信号。相应的,在每个子驱动阶段内,位于各个分区P内的一行像素10的驱动晶体管T1可以开启,且位于一个分区P内的n行像素10的驱动晶体管T1可以逐行开启。数据信号可以通过开启的驱动晶体管T1,向该驱动晶体管T1所连接的像素电极充电,使得液晶分子发生偏转,像素发光。也即是,同图7,在向开关信号线SW和栅线G同时提供信号,开关晶体管K1和驱动晶体管T1同时开启时,发光元件即可以发光显示。
示例的,以第一个驱动周期Pe1内的n个子驱动阶段t1至tn为例,参考图8,在该第一个驱动周期Pe1内的各个子驱动阶段内,均向第一条开关信号线SW1提供处于第一电位的开关信号,且在每相邻两个子驱动阶段(如t1和t2)的间隔时间段内,向该第一条开关信号线SW1提供处于第二电位的开关信号。位于第一个分区P1内的多个像素10的开关晶体管K1仅在子驱动阶段内开启,且在每相邻两个子驱动阶段的间隔时间段内关断。相应的,数据线S1至Sm仅在每个子驱动阶段内向位于该第一个分区P1内的n行m列像素10的驱动晶体管T1输出数据信号。
并且,在该第一个驱动周期Pe1的第一个子驱动阶段t1至第n个子驱动阶段tn,依次向第一条栅线G1至第n条栅线Gn提供处于第一电位的栅极驱动信号,且在一个子驱动阶段内,向一条栅线提供栅极驱动信号,位于各个分区内的第一行像素10中的驱动晶体管T1至第n行像素中的驱动晶体管T1逐行开启。由于数据线S1至Sm仅向位于该第一个分区P1内的多个驱动晶体管T1输出了数据信号,因此此时,数据信号仅通过位于该第一个分区P1内逐行开启的驱动晶体管T1,逐行输出至位于该第一分区P1内的多行像素的像素电极。即依序实现对位于该第一个分区P1内的n行像素的像素电极的逐行充电。其他驱动周期Pe的驱动方式可以参考该第一个驱动周期Pe1的驱动方式,在此不再赘述。
综上所述,本公开实施例提供了一种阵列基板的驱动方法。由于开关电路可以响应于开关信号线提供的开关信号,向其所连接的位于至少一个分区内的多个驱动电路输出数据线提供的数据信号。因此可以仅设置一条栅线与位于不同分区的多行像素的驱动电路连接,通过对各信号线提供的信号的灵活控制,即可以实现对阵列基板包括的多行像素的可靠驱动。该阵列基板上所需设置的栅线数量较少,相应的,所需设置的栅极驱动IC数量即较少,成本较低。
图9是本公开实施例提供的一种显示模组的结构示意图。如图9所示,该显示模组可以包括:栅极驱动电路01、源极驱动电路02、控制电路03以及如图1至图3任一所示的阵列基板100。
其中,栅极驱动电路01可以与阵列基板100中的栅线G连接,栅极驱动电路01可以用于向栅线提供栅极驱动信号。源极驱动电路02可以与阵列基板100中的数据线S连接,源极驱动电路02可以向数据线S提供数据信号。控制电路03可以与阵列基板100中的开关信号线SW连接,控制电路03可以向开关信号线SW提供开关信号。
例如,参考图9,其示出的阵列基板100共包括n条栅线G1至Gn,k条第开关信号线SW1至SWk,m条数据线S1至Sm。则参考图9,该栅极驱动电路01可以与该n条栅线G1至Gn连接,该源极驱动电路02可以与该m条数据线S1至Sm连接,该控制电路03可以与该k条开关信号线SW1至SWk连接。
可选的,本公开实施例提供了一种显示装置,该显示装置可以包括:如图9所示的显示模组。该显示装置可以为:LCD显示装置、OLED显示装置、AMOLED显示装置、电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的阵列基板和各电路的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
以上所述仅为本公开的可选实施例,并不用以限制本公开,凡在本公开的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本公开的保护范围之内。
Claims (14)
1.一种阵列基板,其特征在于,所述阵列基板具有多个分区,所述阵列基板包括:多条数据线、多条栅线、多条开关信号线以及阵列排布的多个像素,每个所述像素包括:开关电路、驱动电路和发光元件,所述开关电路与所述驱动电路连接,所述驱动电路与所述发光元件连接;
每条所述开关信号线与位于一个分区的多个所述像素的开关电路连接,且各条所述开关信号线连接的所述开关电路位于不同分区,每条所述开关信号线用于为其所连接的所述开关电路提供开关信号;
每条所述数据线与一列所述像素的开关电路连接,且各条所述数据线连接的所述开关电路位于不同列,每条所述数据线用于为其所连接的所述开关电路提供数据信号,所述开关电路用于响应于所述开关信号,向其所连接的驱动电路输出所述数据信号;
每条所述栅线与多行所述像素的驱动电路连接,且每条所述栅线连接的多行所述驱动电路均位于不同分区,且各条所述栅线连接的所述驱动电路位于不同行,每条所述栅线用于为其所连接的所述驱动电路提供栅极驱动信号,所述驱动电路用于响应于所述栅极驱动信号和所述数据信号,驱动其所连接的发光元件发光。
2.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板包括n条所述栅线,每个所述分区均包括n行所述像素;
第i条所述栅线与各个所述分区的第i行所述像素的驱动电路连接,n为大于1的正整数,且i为小于等于n的正整数。
3.根据权利要求1或2所述的阵列基板,其特征在于,所述驱动电路包括:驱动晶体管;
所述驱动晶体管的栅极与所述栅线连接,所述驱动晶体管的第一极与所述开关电路连接,所述驱动晶体管的第二极与所述发光元件连接。
4.根据权利要求1或2所述的阵列基板,其特征在于,所述开关电路包括:开关晶体管;
所述开关晶体管的栅极与所述开关信号线连接,所述开关晶体管的第一极与所述数据线连接,所述开关晶体管的第二极与所述驱动电路连接。
5.根据权利要求1或2所述的阵列基板,其特征在于,所述开关电路包括:两个开关晶体管;
所述两个开关晶体管的栅极均与所述开关信号线连接,且一个所述开关晶体管的第一极与所述数据线连接,第二极与另一个所述开关晶体管的第一极连接,另一个所述开关晶体管的第二极与所述驱动电路连接。
6.根据权利要求1或2所述的阵列基板,其特征在于,所述开关电路包括:两个开关晶体管;
一个所述开关晶体管的栅极与所述开关信号线连接,一个所述开关晶体管的第一极与另一个所述开关晶体管的栅极连接,一个所述开关晶体管的第二极与所述驱动电路连接;
另一个所述开关晶体管的第一极与所述数据线连接,另一个所述开关晶体管的第二极与所述驱动电路连接。
7.根据权利要求1或2所述的阵列基板,其特征在于,所述阵列基板包括的阵列排布的多个像素的列数小于行数。
8.根据权利要求1或2所述的阵列基板,其特征在于,每条所述栅线包括:第一子线段和第二子线段;每条所述开关信号线包括:第三子线段和第四子线段;
其中,各条所述第一子线段和各条所述第三子线段相互平行,且均与所述数据线的延伸方向平行;
各条所述第二子线段和各条所述第四子线段相互平行,且均与所述数据线的延伸方向垂直。
9.根据权利要求1或2所述的阵列基板,其特征在于,所述多条开关信号线的数量与所述多个分区的数量相同。
10.一种阵列基板的驱动方法,应用于如权利要求1至9任一所述的阵列基板中,所述方法包括:多个驱动周期,所述驱动周期的个数与所述阵列基板包括的开关信号线的条数相同;
在每个所述驱动周期内,向每条数据线提供数据信号,向一条开关信号线提供开关信号,并向多条栅线依次提供栅极驱动信号,与所述开关信号线连接的开关电路响应于所述开关信号,向其所连接的驱动电路输出所述数据信号,所述驱动电路响应于所述栅极驱动信号和所述数据信号,驱动其所连接的发光元件发光;
其中,在不同的驱动周期内,向不同的开关信号线提供开关信号。
11.根据权利要求10所述的方法,其特征在于,所述向一条开关信号线提供开关信号,包括:
在每个所述驱动周期内,向一条开关信号线持续提供处于第一电位的开关信号。
12.根据权利要求10所述的方法,其特征在于,每个所述驱动周期包括:多个间隔的子驱动阶段,所述子驱动阶段的个数与所述阵列基板包括的栅线的条数相同;所述向一条开关信号线提供开关信号,包括:
在每个所述子驱动阶段内,向一条开关信号线提供处于第一电位的开关信号,且在每相邻两个子驱动阶段的间隔时间段内,向所述一条开关信号线提供处于第二电位的开关信号;
所述向多条栅线依次提供栅极驱动信号,包括:
在每个所述子驱动阶段内,向一条栅线提供栅极驱动信号,且在不同的子驱动阶段内,向不同的栅线提供栅极驱动信号。
13.一种显示模组,其特征在于,所述显示模组包括:栅极驱动电路、源极驱动电路、控制电路以及如权利要求1至9任一所述的阵列基板;
所述栅极驱动电路与所述阵列基板中的栅线连接,所述栅极驱动电路用于向所述栅线提供栅极驱动信号;
所述源极驱动电路与所述阵列基板中的数据线连接,所述源极驱动电路用于向所述数据线提供数据信号;
所述控制电路与所述阵列基板中的开关信号线连接,所述控制电路用于向所述开关信号线提供开关信号。
14.一种显示装置,其特征在于,所述显示装置包括:如权利要求13所述的显示模组。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911308038.4A CN112992087B (zh) | 2019-12-18 | 2019-12-18 | 阵列基板及其驱动方法、显示模组、显示装置 |
US16/916,245 US20210191205A1 (en) | 2019-12-18 | 2020-06-30 | Array substrate, method for driving same, display module and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911308038.4A CN112992087B (zh) | 2019-12-18 | 2019-12-18 | 阵列基板及其驱动方法、显示模组、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112992087A CN112992087A (zh) | 2021-06-18 |
CN112992087B true CN112992087B (zh) | 2023-01-06 |
Family
ID=76344301
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911308038.4A Active CN112992087B (zh) | 2019-12-18 | 2019-12-18 | 阵列基板及其驱动方法、显示模组、显示装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20210191205A1 (zh) |
CN (1) | CN112992087B (zh) |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20050069040A (ko) * | 2003-12-30 | 2005-07-05 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 |
CN102201215A (zh) * | 2008-12-24 | 2011-09-28 | 北京京东方光电科技有限公司 | Tft-lcd阵列基板及其驱动方法 |
WO2014069529A1 (ja) * | 2012-10-30 | 2014-05-08 | シャープ株式会社 | アクティブマトリクス基板、表示パネル及びそれを備えた表示装置 |
KR20170051629A (ko) * | 2015-10-29 | 2017-05-12 | 엘지디스플레이 주식회사 | 유기발광 표시장치 |
CN107967908A (zh) * | 2018-01-31 | 2018-04-27 | 京东方科技集团股份有限公司 | 显示基板及其驱动方法、显示面板 |
CN108169968A (zh) * | 2016-12-08 | 2018-06-15 | 中华映管股份有限公司 | 显示装置 |
CN110429120A (zh) * | 2019-08-05 | 2019-11-08 | 京东方科技集团股份有限公司 | 一种阵列基板、其驱动方法、显示面板及显示装置 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009211039A (ja) * | 2008-03-04 | 2009-09-17 | Samsung Mobile Display Co Ltd | 有機電界発光表示装置 |
JP4688006B2 (ja) * | 2008-07-18 | 2011-05-25 | ソニー株式会社 | 表示装置 |
US20130257837A1 (en) * | 2012-03-28 | 2013-10-03 | Shenzhen China Star Optoelectronics Technology Co. Ltd. | Liquid crystal display device, driving circuit, and driving method thereof |
US20140104148A1 (en) * | 2012-10-11 | 2014-04-17 | Shenzhen China Star Potoelectronics Technology Co., Ltd. | Liquid Crystal Display and the Driving Circuit Thereof |
US10235938B2 (en) * | 2013-07-18 | 2019-03-19 | Joled Inc. | Gate driver circuit including variable clock cycle control, and image display apparatus including the same |
CN106157896B (zh) * | 2016-09-26 | 2021-01-26 | 京东方科技集团股份有限公司 | 像素驱动电路、像素驱动方法、阵列基板和显示面板 |
CN110264966A (zh) * | 2019-05-09 | 2019-09-20 | 京东方科技集团股份有限公司 | 显示基板及其驱动方法、显示装置 |
-
2019
- 2019-12-18 CN CN201911308038.4A patent/CN112992087B/zh active Active
-
2020
- 2020-06-30 US US16/916,245 patent/US20210191205A1/en not_active Abandoned
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20050069040A (ko) * | 2003-12-30 | 2005-07-05 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 |
CN102201215A (zh) * | 2008-12-24 | 2011-09-28 | 北京京东方光电科技有限公司 | Tft-lcd阵列基板及其驱动方法 |
WO2014069529A1 (ja) * | 2012-10-30 | 2014-05-08 | シャープ株式会社 | アクティブマトリクス基板、表示パネル及びそれを備えた表示装置 |
KR20170051629A (ko) * | 2015-10-29 | 2017-05-12 | 엘지디스플레이 주식회사 | 유기발광 표시장치 |
CN108169968A (zh) * | 2016-12-08 | 2018-06-15 | 中华映管股份有限公司 | 显示装置 |
CN107967908A (zh) * | 2018-01-31 | 2018-04-27 | 京东方科技集团股份有限公司 | 显示基板及其驱动方法、显示面板 |
CN110429120A (zh) * | 2019-08-05 | 2019-11-08 | 京东方科技集团股份有限公司 | 一种阵列基板、其驱动方法、显示面板及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN112992087A (zh) | 2021-06-18 |
US20210191205A1 (en) | 2021-06-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110992888B (zh) | 具有包括共享寄存器电路的栅极驱动器电路系统的显示器 | |
JP7240487B2 (ja) | ゲート駆動回路、ゲート駆動回路を制御する方法、及びモバイル端末 | |
EP3102999B1 (en) | Displays with intra-frame pause | |
US9424793B2 (en) | Displays with intra-frame pause | |
US9318047B2 (en) | Organic light emitting display unit structure and organic light emitting display unit circuit | |
US8723853B2 (en) | Driving device, display apparatus having the same and method of driving the display apparatus | |
US11450270B2 (en) | Pixel circuit and method of driving the same, display device | |
KR20150106371A (ko) | 표시장치 및 그 구동방법 | |
CN111273495B (zh) | 显示模组及其阵列基板的驱动方法、显示装置 | |
US8089445B2 (en) | Display apparatus | |
KR20150116015A (ko) | 표시 장치 | |
KR101904277B1 (ko) | 액정 디스플레이 장치 | |
KR20080010551A (ko) | 표시 장치의 구동 장치 및 이를 포함하는 표시 장치 | |
KR102203773B1 (ko) | 표시패널과 이를 이용한 oled 표시 장치 | |
KR20160017390A (ko) | 디스플레이 장치의 게이트 드라이버 | |
WO2020134947A1 (zh) | 显示模组及显示装置 | |
US10127873B2 (en) | Slim display device | |
KR102455584B1 (ko) | Oled 표시패널과 이를 이용한 oled 표시 장치 | |
CN109308884B (zh) | 无驱动芯片的显示装置 | |
JP2008298904A (ja) | 液晶表示装置 | |
CN112987421B (zh) | 阵列基板及其驱动方法、显示模组、显示装置 | |
US10176779B2 (en) | Display apparatus | |
CN112992087B (zh) | 阵列基板及其驱动方法、显示模组、显示装置 | |
US7446759B2 (en) | Array substrate for flat display device | |
JP2014107001A (ja) | シフトレジスタ回路および画像表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |