[go: up one dir, main page]

CN112527401A - 存储器的启动方法、装置、电子设备及存储介质 - Google Patents

存储器的启动方法、装置、电子设备及存储介质 Download PDF

Info

Publication number
CN112527401A
CN112527401A CN202110180143.5A CN202110180143A CN112527401A CN 112527401 A CN112527401 A CN 112527401A CN 202110180143 A CN202110180143 A CN 202110180143A CN 112527401 A CN112527401 A CN 112527401A
Authority
CN
China
Prior art keywords
memory
write data
storage area
main storage
write
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110180143.5A
Other languages
English (en)
Inventor
马继荣
黄金煌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Unigroup Tsingteng Microsystems Co Ltd
Original Assignee
Beijing Unigroup Tsingteng Microsystems Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Unigroup Tsingteng Microsystems Co Ltd filed Critical Beijing Unigroup Tsingteng Microsystems Co Ltd
Priority to CN202110180143.5A priority Critical patent/CN112527401A/zh
Publication of CN112527401A publication Critical patent/CN112527401A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)

Abstract

本申请提出一种存储器的启动方法、装置、电子设备及存储介质。该方法包括:响应于用于启动存储器的启动指令;接收针对状态寄存器的第一写入数据,并存储所述第一写入数据;读取所述第一写入数据,并将所述第一写入数据存储到所述存储器中的锁存器;对所述存储器的主存储区进行写操作。由此,对存储器的主存储区进行写操作之前,仅接收针对状态寄存器的第一写入数据,将第一写入数据存储到存储器中的锁存器,不对存储器中的状态寄存器进行写操作,可有效减少存储器启动后存储器主存储区的写操作的等待时长,提高了通信设备的开机响应速度。

Description

存储器的启动方法、装置、电子设备及存储介质
技术领域
本申请涉及存储器技术领域,尤其涉及一种存储器的启动方法、装置、电子设备及存储介质。
背景技术
相关技术中,在存储器启动之后,就立即对存储器中的状态寄存器进行写操作,在状态寄存器的写操作完成之后,才对存储器的主存储区进行写操作,而状态寄存器的写操作耗时较长,存储器启动较长时间之后才对主存储区进行写操作,存储器主存储区的写操作需要等待较长时间,进而通信设备的开机响应速度也较慢。
发明内容
本申请旨在至少在一定程度上解决上述技术中的技术问题之一。
为此,本申请的第一个目的在于提出一种存储器的启动方法,响应于用于启动存储器的启动指令,接收针对状态寄存器的第一写入数据,并存储第一写入数据,读取第一写入数据,并将第一写入数据存储到存储器中的锁存器,对存储器的主存储区进行写操作。由此,对存储器的主存储区进行写操作之前,仅接收针对状态寄存器的第一写入数据,将第一写入数据存储到存储器中的锁存器,不对存储器中的状态寄存器进行写操作,可有效减少存储器启动后存储器主存储区的写操作的等待时长,提高了通信设备的开机响应速度。
本申请的第二个目的在于提出一种存储器的启动装置。
本申请的第三个目的在于提出一种电子设备。
本申请的第四个目的在于提出一种计算机可读存储介质。
本申请第一方面实施例提出了一种存储器的启动方法,包括:响应于用于启动存储器的启动指令;接收针对状态寄存器的第一写入数据,并存储所述第一写入数据;读取所述第一写入数据,并将所述第一写入数据存储到所述存储器中的锁存器;对所述存储器的主存储区进行写操作。
根据本申请实施例的存储器的启动方法,响应于用于启动存储器的启动指令,接收针对状态寄存器的第一写入数据,并存储第一写入数据,读取第一写入数据,并将第一写入数据存储到存储器中的锁存器,对存储器的主存储区进行写操作。由此,对存储器的主存储区进行写操作之前,仅接收针对状态寄存器的第一写入数据,将第一写入数据存储到存储器中的锁存器,不对存储器中的状态寄存器进行写操作,可有效减少存储器启动后存储器主存储区的写操作的等待时长,提高了通信设备的开机响应速度。
另外,根据本申请上述实施例提出的存储器的启动方法还可以具有如下附加的技术特征:
在本申请的一个实施例中,所述对所述存储器的主存储区进行写操作,包括:读取所述主存储区的第一原始数据;接收针对所述主存储区的第二写入数据;擦除所述主存储区的所述第一原始数据;根据所述第二写入数据,对所述主存储区进行编程。
在本申请的一个实施例中,所述擦除所述主存储区的所述第一原始数据的过程中,擦除所述状态寄存器的第二原始数据。
在本申请的一个实施例中,所述对所述主存储区进行编程之后,还包括:读取所述锁存器中的所述第一写入数据;根据所述第一写入数据,对所述状态寄存器进行编程。
在本申请的一个实施例中,所述编程为按照字节顺序串行编程。
在本申请的一个实施例中,所述存储器为非挥发性存储器。
本申请第二方面实施例提出了一种存储器的启动装置,包括:响应模块,用于响应于用于启动存储器的启动指令;接收模块,用于接收针对状态寄存器的第一写入数据,并存储所述第一写入数据;存储模块,用于读取所述第一写入数据,并将所述第一写入数据存储到所述存储器中的锁存器;写模块,用于对所述存储器的主存储区进行写操作。
本申请实施例的存储器的启动装置,响应于用于启动存储器的启动指令,接收针对状态寄存器的第一写入数据,并存储第一写入数据,读取第一写入数据,并将第一写入数据存储到存储器中的锁存器,对存储器的主存储区进行写操作。由此,对存储器的主存储区进行写操作之前,仅接收针对状态寄存器的第一写入数据,将第一写入数据存储到存储器中的锁存器,不对存储器中的状态寄存器进行写操作,可有效减少存储器启动后存储器主存储区的写操作的等待时长,提高了通信设备的开机响应速度。
另外,根据本申请上述实施例提出的存储器的启动装置还可以具有如下附加的技术特征:
在本申请的一个实施例中,所述写模块,具体用于:读取所述主存储区的第一原始数据;接收针对所述主存储区的第二写入数据;擦除所述主存储区的所述第一原始数据;根据所述第二写入数据,对所述主存储区进行编程。
在本申请的一个实施例中,所述写模块,还用于:擦除所述主存储区的所述第一原始数据的过程中,擦除所述状态寄存器的第二原始数据。
在本申请的一个实施例中,所述写模块,还用于:读取所述锁存器中的所述第一写入数据;根据所述第一写入数据,对所述状态寄存器进行编程。
在本申请的一个实施例中,所述编程为按照字节顺序串行编程。
在本申请的一个实施例中,所述存储器为非挥发性存储器。
本申请第三方面实施例提出了一种电子设备,包括:存储器、处理器;其中,所述处理器通过读取所述存储器中存储的可执行程序代码来运行与所述可执行程序代码对应的程序,以用于实现本申请第一方面实施例所述的存储器的启动方法。
本申请实施例的电子设备,通过处理器执行存储在存储器上的计算机程序,响应于用于启动存储器的启动指令,接收针对状态寄存器的第一写入数据,并存储第一写入数据,读取第一写入数据,并将第一写入数据存储到存储器中的锁存器,对存储器的主存储区进行写操作。由此,对存储器的主存储区进行写操作之前,仅接收针对状态寄存器的第一写入数据,将第一写入数据存储到存储器中的锁存器,不对存储器中的状态寄存器进行写操作,可有效减少存储器启动后存储器主存储区的写操作的等待时长,提高了通信设备的开机响应速度。
本申请第四方面实施例提出了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现本申请第一方面实施例所述的存储器的启动方法。
本申请实施例的计算机可读存储介质,通过存储计算机程序并被处理器执行,响应于用于启动存储器的启动指令,接收针对状态寄存器的第一写入数据,并存储第一写入数据,读取第一写入数据,并将第一写入数据存储到存储器中的锁存器,对存储器的主存储区进行写操作。由此,对存储器的主存储区进行写操作之前,仅接收针对状态寄存器的第一写入数据,将第一写入数据存储到存储器中的锁存器,不对存储器中的状态寄存器进行写操作,可有效减少存储器启动后存储器主存储区的写操作的等待时长,提高了通信设备的开机响应速度。
本申请附加的方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本申请的实践了解到。
附图说明
本申请上述的和/或附加的方面和优点从下面结合附图对实施例的描述中将变得明显和容易理解,其中:
图1 为根据本申请一个实施例的存储器的启动方法的流程示意图;
图2 为根据本申请一个具体示例的存储器的启动方法的流程示意图;
图3为根据本申请一个实施例的存储器的启动装置的结构示意图;以及
图4为根据本申请一个实施例的电子设备的结构示意图。
具体实施方式
下面详细描述本申请的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,旨在用于解释本申请,而不能理解为对本申请的限制。
下面结合附图描述本申请实施例的存储器的启动方法、装置、电子设备及存储介质。
图1为根据本申请一个实施例的存储器的启动方法的流程示意图。
如图1所示,本申请实施例的存储器的启动方法,包括以下步骤:
S101,响应于用于启动存储器的启动指令。
可以理解的是,存储器被广泛应用于通信设备上,通信设备包括但不限于手机、电脑、电话、智能家电等,这里不做过多限定。
本申请的实施例中,可响应于用于启动存储器的启动指令。其中,启动指令可由用户通过语言、通信设备的机身按钮等方式发送至存储器。
需要说明的是,本申请的实施例中,对存储器的类型不做限定。例如,存储器可为非挥发性存储器,比如可为NOR FLASH存储器。
S102,接收针对状态寄存器的第一写入数据,并存储第一写入数据。
需要说明的是,存储器的部分存储空间为状态寄存器。
本申请的实施例中,可接收针对状态寄存器的第一写入数据,并存储第一写入数据。其中,第一写入数据可由用户通过存储器的交互界面、操控面板等方式发送至存储器。
需要说明的是,本申请的实施例中,对第一写入数据的内容、数量等均不做限定。例如,第一写入数据的数量可为一个或两个字节。
S103,读取第一写入数据,并将第一写入数据存储到存储器中的锁存器。
需要说明的是,存储器的部分存储空间为锁存器。
可以理解的是,本申请的实施例中,接收针对状态寄存器的第一写入数据之后,可将第一写入数据存储到存储器中,之后还可从存储器中读取第一写入数据,并将读取的第一写入数据存储到存储器中的锁存器。
S104,对存储器的主存储区进行写操作。
相关技术中,在存储器启动之后,就立即对存储器中的状态寄存器进行写操作,在状态寄存器的写操作完成之后,才对存储器的主存储区进行写操作,而状态寄存器的写操作耗时较长,存储器启动较长时间之后才对主存储区进行写操作,存储器主存储区的写操作需要等待较长时间,进而通信设备的开机响应速度也较慢。
本申请的实施例中,将第一写入数据存储到存储器中的锁存器之后,就可对存储器的主存储区进行写操作,也就是说,对存储器的主存储区进行写操作之前,仅接收针对状态寄存器的第一写入数据,将第一写入数据存储到存储器中的锁存器,不对存储器中的状态寄存器进行写操作,可有效减少存储器启动后存储器主存储区的写操作的等待时长,提高了通信设备的开机响应速度。
可选的,对存储器的主存储区进行写操作,可包括读取主存储区的第一原始数据,接收针对主存储区的第二写入数据,擦除主存储区的第一原始数据,根据第二写入数据,对主存储区进行编程。
其中,第二写入数据可由用户通过存储器的交互界面、操控面板等方式发送至存储器。需要说明的是,本申请的实施例中,对第二写入数据的内容、数量等均不做限定。例如,第二写入数据的数量可为256个字节。
其中,擦除主存储区的第一原始数据,可通过对主存储区施加高压的方式来实现。
其中,根据第二写入数据,对主存储区进行编程,可包括将第二写入数据存储到主存储区的存储单元中。可以理解的是,主存储区可包括多个存储单元,每个存储单元的大小可根据实际情况进行设置,例如可为一个字节。例如,若第二写入数据为“0”,则可将“0”存储到主存储区对应的存储单元中。
综上,根据本申请实施例的存储器的启动方法,响应于用于启动存储器的启动指令,接收针对状态寄存器的第一写入数据,并存储第一写入数据,读取第一写入数据,并将第一写入数据存储到存储器中的锁存器,对存储器的主存储区进行写操作。由此,对存储器的主存储区进行写操作之前,仅接收针对状态寄存器的第一写入数据,将第一写入数据存储到存储器中的锁存器,不对存储器中的状态寄存器进行写操作,可有效减少存储器启动后存储器主存储区的写操作的等待时长,提高了通信设备的开机响应速度。
在上述任一实施例的基础上,擦除主存储区的第一原始数据的过程中,可擦除状态寄存器的第二原始数据。可以理解的是,状态寄存器通常为一个或两个字节,占用的存储空间很小,在擦除主存储区的第一原始数据的过程中,可同时擦除状态寄存器的第二原始数据,有助于节省状态寄存器写操作的时间。
可选的,对主存储区进行编程之后,还包括读取锁存器中的第一写入数据,根据第一写入数据,对状态寄存器进行编程,以实现状态寄存器的写操作。应说明的是,关于根据第一写入数据,对状态寄存器进行编程的相关内容,可参见上述实施例,这里不再赘述。
可选的,对主存储区进行编程和/或对状态寄存器进行编程,可包括按照字节顺序串行编程。例如,若主存储区包括256个字节,则可按照字节顺序串行编程,每次仅对主存储区的一个字节进行编程,共进行256次编程。
为使本领域技术人员更清楚地了解本申请,图2为根据本申请一个具体示例的存储器的启动方法的流程示意图,如图2所示,该方法可包括以下步骤:
S201,响应于用于启动存储器的启动指令。
S202,接收针对状态寄存器的第一写入数据,并存储第一写入数据。
S203,读取第一写入数据,并将第一写入数据存储到存储器中的锁存器。
S204,读取主存储区的第一原始数据。
S205,接收针对主存储区的第二写入数据。
S206,擦除主存储区的第一原始数据,同时擦除状态寄存器的第二原始数据。
S207,根据第二写入数据,对主存储区进行编程。
S208,读取锁存器中的第一写入数据。
S209,根据第一写入数据,对状态寄存器进行编程。
步骤的具体介绍参见上述实施例中相关内容的记载,此处不再赘述。
为了实现上述实施例,本申请还提出一种存储器的启动装置。
图3为根据本申请一个实施例的存储器的启动装置的结构示意图。
如图3所示,本申请实施例的存储器的启动装置100,包括:响应模块110、接收模块120、存储模块130和写模块140。
响应模块110,用于响应于用于启动存储器的启动指令;
接收模块120,用于接收针对状态寄存器的第一写入数据,并存储所述第一写入数据;
存储模块130,用于读取所述第一写入数据,并将所述第一写入数据存储到所述存储器中的锁存器;
写模块140,用于对所述存储器的主存储区进行写操作。
在本申请的一个实施例中,所述写模块140,具体用于:读取所述主存储区的第一原始数据;接收针对所述主存储区的第二写入数据;擦除所述主存储区的所述第一原始数据;根据所述第二写入数据,对所述主存储区进行编程。
在本申请的一个实施例中,所述写模块140,还用于:擦除所述主存储区的所述第一原始数据的过程中,擦除所述状态寄存器的第二原始数据。
在本申请的一个实施例中,所述写模块140,还用于:读取所述锁存器中的所述第一写入数据;根据所述第一写入数据,对所述状态寄存器进行编程。
在本申请的一个实施例中,所述编程为按照字节顺序串行编程。
在本申请的一个实施例中,所述存储器为非挥发性存储器。
需要说明的是,本申请实施例的存储器的启动装置中未披露的细节,请参照本申请上述实施例中的存储器的启动方法所披露的细节,这里不再赘述。
综上,本申请实施例的存储器的启动装置,响应于用于启动存储器的启动指令,接收针对状态寄存器的第一写入数据,并存储第一写入数据,读取第一写入数据,并将第一写入数据存储到存储器中的锁存器,对存储器的主存储区进行写操作。由此,对存储器的主存储区进行写操作之前,仅接收针对状态寄存器的第一写入数据,将第一写入数据存储到存储器中的锁存器,不对存储器中的状态寄存器进行写操作,可有效减少存储器启动后存储器主存储区的写操作的等待时长,提高了通信设备的开机响应速度。
为了实现上述实施例,如图4所示,本申请实施例提出了一种电子设备200,包括:存储器210、处理器220及存储在存储器210上并可在处理器220上运行的计算机程序,所述处理器220执行所述程序时,实现上述的存储器的启动方法。
本申请实施例的电子设备,通过处理器执行存储在存储器上的计算机程序,响应于用于启动存储器的启动指令,接收针对状态寄存器的第一写入数据,并存储第一写入数据,读取第一写入数据,并将第一写入数据存储到存储器中的锁存器,对存储器的主存储区进行写操作。由此,对存储器的主存储区进行写操作之前,仅接收针对状态寄存器的第一写入数据,将第一写入数据存储到存储器中的锁存器,不对存储器中的状态寄存器进行写操作,可有效减少存储器启动后存储器主存储区的写操作的等待时长,提高了通信设备的开机响应速度。
为了实现上述实施例,本申请实施例提出了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时,实现上述的存储器的启动方法。
本申请实施例的计算机可读存储介质,通过存储计算机程序并被处理器执行,响应于用于启动存储器的启动指令,接收针对状态寄存器的第一写入数据,并存储第一写入数据,读取第一写入数据,并将第一写入数据存储到存储器中的锁存器,对存储器的主存储区进行写操作。由此,对存储器的主存储区进行写操作之前,仅接收针对状态寄存器的第一写入数据,将第一写入数据存储到存储器中的锁存器,不对存储器中的状态寄存器进行写操作,可有效减少存储器启动后存储器主存储区的写操作的等待时长,提高了通信设备的开机响应速度。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、 “示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本申请的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本申请的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
流程图中或在此以其他方式描述的任何过程或方法描述可以被理解为,表示包括一个或更多个用于实现定制逻辑功能或过程的步骤的可执行指令的代码的模块、片段或部分,并且本申请的优选实施方式的范围包括另外的实现,其中可以不按所示出或讨论的顺序,包括根据所涉及的功能按基本同时的方式或按相反的顺序,来执行功能,这应被本申请的实施例所属技术领域的技术人员所理解。
在流程图中表示或在此以其他方式描述的逻辑和/或步骤,例如,可以被认为是用于实现逻辑功能的可执行指令的定序列表,可以具体实现在任何计算机可读介质中,以供指令执行系统、装置或设备(如基于计算机的系统、包括处理器的系统或其他可以从指令执行系统、装置或设备取指令并执行指令的系统)使用,或结合这些指令执行系统、装置或设备而使用。就本说明书而言,"计算机可读介质"可以是任何可以包含、存储、通信、传播或传输程序以供指令执行系统、装置或设备或结合这些指令执行系统、装置或设备而使用的装置。计算机可读介质的更具体的示例(非穷尽性列表)包括以下:具有一个或多个布线的电连接部(电子装置),便携式计算机盘盒(磁装置),随机存取存储器(RAM),只读存储器(ROM),可擦除可编辑只读存储器(EPROM或闪速存储器),光纤装置,以及便携式光盘只读存储器(CDROM)。另外,计算机可读介质甚至可以是可在其上打印所述程序的纸或其他合适的介质,因为可以例如通过对纸或其他介质进行光学扫描,接着进行编辑、解译或必要时以其他合适方式进行处理来以电子方式获得所述程序,然后将其存储在计算机存储器中。
应当理解,本申请的各部分可以用硬件、软件、固件或它们的组合来实现。在上述实施方式中,多个步骤或方法可以用存储在存储器中且由合适的指令执行系统执行的软件或固件来实现。如,如果用硬件来实现和在另一实施方式中一样,可用本领域公知的下列技术中的任一项或他们的组合来实现:具有用于对数据信号实现逻辑功能的逻辑门电路的离散逻辑电路,具有合适的组合逻辑门电路的专用集成电路,可编程门阵列(PGA),现场可编程门阵列(FPGA)等。
本技术领域的普通技术人员可以理解实现上述实施例方法携带的全部或部分步骤是可以通过程序来指令相关的硬件完成,所述的程序可以存储于一种计算机可读存储介质中,该程序在执行时,包括方法实施例的步骤之一或其组合。
此外,在本申请各个实施例中的各功能单元可以集成在一个处理模块中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。所述集成的模块如果以软件功能模块的形式实现并作为独立的产品销售或使用时,也可以存储在一个计算机可读取存储介质中。
上述提到的存储介质可以是只读存储器,磁盘或光盘等。尽管上面已经示出和描述了本申请的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本申请的限制,本领域的普通技术人员在本申请的范围内可以对上述实施例进行变化、修改、替换和变型。

Claims (14)

1.一种存储器的启动方法,其特征在于,包括:
响应于用于启动存储器的启动指令;
接收针对状态寄存器的第一写入数据,并存储所述第一写入数据;
读取所述第一写入数据,并将所述第一写入数据存储到所述存储器中的锁存器;
对所述存储器的主存储区进行写操作。
2.根据权利要求1所述的存储器的启动方法,其特征在于,所述对所述存储器的主存储区进行写操作,包括:
读取所述主存储区的第一原始数据;
接收针对所述主存储区的第二写入数据;
擦除所述主存储区的所述第一原始数据;
根据所述第二写入数据,对所述主存储区进行编程。
3.根据权利要求2所述的存储器的启动方法,其特征在于,所述擦除所述主存储区的所述第一原始数据的过程中,擦除所述状态寄存器的第二原始数据。
4.根据权利要求3所述的存储器的启动方法,其特征在于,所述对所述主存储区进行编程之后,还包括:
读取所述锁存器中的所述第一写入数据;
根据所述第一写入数据,对所述状态寄存器进行编程。
5.根据权利要求2至4任一项所述的存储器的启动方法,其特征在于,所述编程为按照字节顺序串行编程。
6.根据权利要求1至4任一项所述的存储器的启动方法,其特征在于,所述存储器为非挥发性存储器。
7.一种存储器的启动装置,其特征在于,包括:
响应模块,用于响应于用于启动存储器的启动指令;
接收模块,用于接收针对状态寄存器的第一写入数据,并存储所述第一写入数据;
存储模块,用于读取所述第一写入数据,并将所述第一写入数据存储到所述存储器中的锁存器;
写模块,用于对所述存储器的主存储区进行写操作。
8.根据权利要求7所述的存储器的启动装置,其特征在于,所述写模块,具体用于:
读取所述主存储区的第一原始数据;
接收针对所述主存储区的第二写入数据;
擦除所述主存储区的所述第一原始数据;
根据所述第二写入数据,对所述主存储区进行编程。
9.根据权利要求8所述的存储器的启动装置,其特征在于,所述写模块,还用于:擦除所述主存储区的所述第一原始数据的过程中,擦除所述状态寄存器的第二原始数据。
10.根据权利要求9所述的存储器的启动装置,其特征在于,所述写模块,还用于:
读取所述锁存器中的所述第一写入数据;
根据所述第一写入数据,对所述状态寄存器进行编程。
11.根据权利要求8至10任一项所述的存储器的启动装置,其特征在于,所述编程为按照字节顺序串行编程。
12.根据权利要求7至10任一项所述的存储器的启动装置,其特征在于,所述存储器为非挥发性存储器。
13.一种电子设备,其特征在于,包括:存储器、处理器及存储在所述存储器上并可在所述处理器上运行的计算机程序,所述处理器执行所述程序时,实现如权利要求1至6中任一项所述的存储器的启动方法。
14.一种计算机存储介质,其上存储有计算机程序,其特征在于,该程序被处理器执行时实现如权利要求1至6中任一项所述的存储器的启动方法。
CN202110180143.5A 2021-02-08 2021-02-08 存储器的启动方法、装置、电子设备及存储介质 Pending CN112527401A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110180143.5A CN112527401A (zh) 2021-02-08 2021-02-08 存储器的启动方法、装置、电子设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110180143.5A CN112527401A (zh) 2021-02-08 2021-02-08 存储器的启动方法、装置、电子设备及存储介质

Publications (1)

Publication Number Publication Date
CN112527401A true CN112527401A (zh) 2021-03-19

Family

ID=74975538

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110180143.5A Pending CN112527401A (zh) 2021-02-08 2021-02-08 存储器的启动方法、装置、电子设备及存储介质

Country Status (1)

Country Link
CN (1) CN112527401A (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103129150A (zh) * 2011-11-28 2013-06-05 珠海天威技术开发有限公司 耗材芯片及其数据写入方法、耗材容器
US20140032816A1 (en) * 2012-07-27 2014-01-30 Winbond Electronics Corp. Serial interface flash memory apparatus and writing method for status register thereof
CN106255961A (zh) * 2014-05-09 2016-12-21 索尼公司 存储控制设备、存储设备及存储控制方法
FR3095073A1 (fr) * 2019-04-12 2020-10-16 Stmicroelectronics (Rousset) Sas Codage de données sur bus série

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103129150A (zh) * 2011-11-28 2013-06-05 珠海天威技术开发有限公司 耗材芯片及其数据写入方法、耗材容器
US20140032816A1 (en) * 2012-07-27 2014-01-30 Winbond Electronics Corp. Serial interface flash memory apparatus and writing method for status register thereof
CN106255961A (zh) * 2014-05-09 2016-12-21 索尼公司 存储控制设备、存储设备及存储控制方法
FR3095073A1 (fr) * 2019-04-12 2020-10-16 Stmicroelectronics (Rousset) Sas Codage de données sur bus série

Similar Documents

Publication Publication Date Title
EP0991081B1 (en) Emulated EEPROM memory device and corresponding method
KR101395778B1 (ko) 메모리 카드 및 그것을 포함하는 메모리 시스템 그리고그것의 동작 방법
US8996795B2 (en) Storage device for mounting to a host
US9146691B2 (en) Method for managing commands in command queue, memory control circuit unit and memory storage apparatus
WO2009017368A2 (en) Input/output control method and apparatus optimized for flash memory
CN104123153A (zh) 用于使用usb升级固件的装置与方法
US20040193864A1 (en) System and method for actively booting a computer system
US20100169546A1 (en) Flash memory access circuit
JP4373943B2 (ja) メモリコントローラ、フラッシュメモリシステム及びフラッシュメモリの制御方法
CN114296764A (zh) 系统升级方法、装置、存储介质和电子设备
CN103339603A (zh) 计算机重新编程方法、数据存储介质和机动车辆计算机
CN106980513A (zh) 一种双引导文件的切换方法及装置
CN112527401A (zh) 存储器的启动方法、装置、电子设备及存储介质
KR100223844B1 (ko) 옵션 자동 설정 회로
US20120166740A1 (en) Data writing method, memory controller, and memory storage apparatus
CN100573450C (zh) 在具有与非闪速存储器的系统执行应用程序的方法和设备
CN117931404A (zh) 基于fpga的多应用切换方法、装置、设备和介质
US7287104B2 (en) Interface circuit for card-type memory, ASIC including interface circuit, and image forming apparatus including ASIC
US8209475B2 (en) Write timeout control methods for flash memory and memory devices using the same
CN111966285B (zh) 向eeprom存储数据的方法、主控芯片和系统
CN116009969A (zh) 应用程序控制方法、装置、电子设备、芯片及存储介质
JP3450071B2 (ja) Pcカード
JP4826232B2 (ja) 情報処理装置およびブートプログラムの書き換え方法
KR20000033437A (ko) 부트스트랩로더 기능 구현 장치
CN115857819A (zh) 一种数据存储方法、数据读取方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination