CN112312040B - 视频处理器和显示系统 - Google Patents
视频处理器和显示系统 Download PDFInfo
- Publication number
- CN112312040B CN112312040B CN201910695075.9A CN201910695075A CN112312040B CN 112312040 B CN112312040 B CN 112312040B CN 201910695075 A CN201910695075 A CN 201910695075A CN 112312040 B CN112312040 B CN 112312040B
- Authority
- CN
- China
- Prior art keywords
- video
- video source
- video processing
- processing unit
- processor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/222—Studio circuitry; Studio devices; Studio equipment
- H04N5/262—Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/222—Studio circuitry; Studio devices; Studio equipment
- H04N5/262—Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
- H04N5/265—Mixing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/222—Studio circuitry; Studio devices; Studio equipment
- H04N5/262—Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
- H04N5/268—Signal distribution or switching
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/765—Interface circuits between an apparatus for recording and another apparatus
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Controls And Circuits For Display Device (AREA)
- Studio Circuits (AREA)
Abstract
本发明实施例提出一种视频处理器和一种显示系统,所述视频处理器例如包括:存储模块,存储有与多个工作模式分别对应的多个链表,且每一个链表包含至少一个播放场景;视频处理模块包括多个视频处理单元,且所述多个视频处理单元依序连接以用于进行视频源共享;控制模块,连接所述存储模块和所述视频处理模块,用于从所述存储模块中获取所述多个链表中的目标链表,从目标链表中选取目标播放场景,并根据目标播放场景产生多个控制信息;所述多个控制信息用于分别配置所述多个视频处理单元工作在多个工作模式中与目标链表对应的目标工作模式下。本发明实施例提供的视频处理器解决了传统视频处理器工作模式单一,无法满足多样化现场需求的问题。
Description
技术领域
本发明涉及视频处理及显示技术领域,尤其涉及一种视频处理器和一种显示系统。
背景技术
视频处理器是一种视频处理设备,它的基本功能是对多个输入的视频源信号进行处理(源信号图像叠加、位置与尺寸变换等)并输出处理后的视频信号。视频处理器主要应用于舞台演出、展览展示、媒体广告、视频会议、军事指挥、监控安防和电视台演播等多种大屏显示场合。现有的视频处理器采用标准视频信号(例如VGA、HDMI、CVBS等信号)作为视频源输入,视频源输出仍然采用标准视频信号输出。这样的视频源输入输出特性决定了视频处理器的视频源主要由现场的电脑或视频录放设备提供,处理后的视频信号主要提供给现场的大屏显示设备进行显示。
随着大屏显示的应用需求呈指数上升,人们对视频拼接产品提出了更多、更精细的要求。用户为了一次满足多个现场需求不得不添置繁多的设备,例如视频拼接器、切换台、字符叠加器等组合来满足现场需求,由现场工作人员依据不同场景选择不同设备连接至显示介质,操作各个设备的交互接口完成视频输出的工作,伴随而来的就是大量的设备安装、设备设置和设备切换等工作,极大的影响了用户操作体验,而且涉及的设备繁多,安装购买成本成倍增加,用户需要学习熟悉各式各样的交互界面,增加了操作难度。
发明内容
因此,为克服现有技术,本发明提出一种视频处理器和一种显示系统,其可以解决传统视频处理器工作模式单一,无法满足多样化现场需求的问题。
具体地,本发明实施例提供一种视频处理器,包括:存储模块,存储有与多个工作模式分别对应的多个链表,且每一个所述链表包含至少一个播放场景;视频处理模块,包括多个视频处理单元,且所述多个视频处理单元依序连接以用于进行视频源共享;控制模块,连接所述存储模块和所述视频处理模块,用于从所述存储模块中获取所述多个链表中的目标链表,从所述目标链表中选取目标播放场景,并根据所述目标播放场景产生多个控制信息;其中,所述多个控制信息用于分别配置所述多个视频处理单元工作在所述多个工作模式中与所述目标链表对应的目标工作模式下。
在现有技术中,用户为了一次满足多个现场需求不得不添置繁多的设备,通过视频拼接器、切换台、字符叠加器等组合来满足现场需求,由现场工作人员依据不同场景选择不同设备连接至显示介质,操作各个设备的交互接口完成视频输出的工作,伴随而来的就是大量的设备安装、设备设置和设备切换等工作,极大的影响了用户操作体验,而且涉及的设备繁多,安装购买成本成倍增加,增加了操作难度。本发明实施例通过将视频处理器兼容多个工作模式,可根据控制信息选择与目标链表对应的目标工作模式,解决了传统视频处理器工作模式单一,无法满足多样化现场需求的问题,避免增加购买多种设备的花销,减少成本,简化了设备的操作流程,避免用户需要学习熟悉各式各样的交互界面的情况,降低了操作难度。
在本发明的一个实施例中,所述多个视频处理单元中每个视频处理单元包括视频源输入接口组和视频源输出接口组;所述视频源输入接口组用于接收至少一个输入视频源;所述视频源输出接口组用于输出至少一个输出视频源。
在本发明的一个实施例中,所述多个视频处理单元中所述每个视频处理单元还包括可编程逻辑器件;所述视频源输入接口组和所述视频源输出接口组分别连接所述可编程逻辑器件。
在本发明的一个实施例中,所述控制模块具体用于根据所述目标播放场景产生第一控制信息和第二控制信息;所述视频处理模块包括:第一视频处理单元和第二视频处理单元;其中,所述第一视频处理单元和所述第二视频处理单元用于分别在所述第一控制信息和所述第二控制信息的控制下工作在所述多个工作模式中与所述目标链表对应的目标工作模式下;所述第一视频处理单元包括第一视频源共享接口,所述第二视频处理单元包括第二视频源共享接口;所述第一视频源共享接口连接所述第二视频共享接口,以用于所述第一视频处理单元和所述第二视频处理单元进行视频源共享。
在本发明的一个实施例中,所述第一视频处理单元包括第一可编程逻辑器件,所述第一视频源共享接口设置于所述第一可编程逻辑器件;所述第二视频处理单元包括第二可编程逻辑器件,所述第二视频共享接口设置于所述第二可编程逻辑器件。
在本发明的一个实施例中,所述第一视频处理单元还包括第一视频源输入接口组和第一视频源输出接口组;所述第一视频源输入接口组和所述第一视频源输出接口组分别连接于所述第一可编程逻辑器件;其中,所述第一视频源输入接口组用于接收至少一个第一输入视频源;所述第一视频源输出接口组用于输出至少一个第一输出视频源。
在本发明的一个实施例中,所述第二视频处理单元还包括第二视频源输入接口组和第二视频源输出接口组;所述第二视频源输入接口组和所述第二视频源输出接口组分别连接于所述第二可编程逻辑器件;其中,所述第二视频源输入接口组用于接收至少一个第二输入视频源;所述第二视频源输出接口组用于输出至少一个第二输出视频源。
在本发明的一个实施例中,所述播放场景的数据结构包括:图层属性、屏体结构和背景图。
再者,本发明实施例提供一种显示系统,包括:如上述中任意一项所述的视频处理器;以及自发光显示屏,其中,所述视频处理器的多个视频处理单元分别连接所述自发光显示屏的不同显示屏幕,从而所述自发光显示屏用于接收所述视频处理器输出的视频源以进行显示。
此外,本发明实施例提供一种显示系统,包括:如上述中任意一项所述的视频处理器;自发光显示屏,连接于所述视频处理器,用于接收所述视频处理器输出的第一视频源以进行显示;以及预监显示屏,连接于所述视频处理器,用于接收所述视频处理器输出的第二视频源以供预监。
由上可知,本发明实施例可以达成以下一个或多个有益效果:实现了视频处理器具有多种工作模式,解决了传统视频处理器工作模式单一,无法满足多样化现场需求的问题;避免增加购买多种设备的花销,减少成本;简化了设备的操作流程,避免用户需要学习熟悉各式各样的交互界面的情况,降低了操作难度。
通过以下参考附图的详细说明,本发明的其它方面和特征变得明显。但是应当知道,该附图仅仅为解释的目的设计,而不是作为本发明的范围的限定。还应当知道,除非另外指出,不必要依比例绘制附图,它们仅仅力图概念地说明此处描述的结构和流程。
附图说明
下面将结合附图,对本发明的具体实施方式进行详细的说明。
图1为本发明第一实施例提出的一种视频处理器的结构示意图;
图2为本发明第一实施例提出的一种视频处理器的具体结构示意图;
图3为本发明第一实施例提出的一种视频处理器具体实施方式的示意图;
图4为本发明第一实施例提出的一种视频处理器具体实施方式中的存储模块的示意图;
图5为本发明第一实施例提出的一种视频处理器具体实施方式中的存储模块中播放场景的示意图;
图6为本发明第一实施例提出的一种视频处理器具体实施方式中的视频数据传输拓扑图;
图7为本发明第一实施例提出的一种视频处理器具体实施方式中的拼接器模式工作拓扑图;
图8为本发明第一实施例提出的一种视频处理器具体实施方式中的切换台模式工作拓扑图;
图9为本发明第二实施例提出的一种视频处理器的结构示意图;
图10为本发明第三实施例提出的一种显示系统的结构示意图;
图11为本发明第四实施例提出的一种显示系统的结构示意图。
【附图标记说明】
10:视频处理器;11控制模块;12:存储模块;13:视频处理模块;131:视频处理单元;1311:视频源共享接口;1312:可编程逻辑器件;1313:视频源输入接口组;1314:视频源输出接口组;132:视频处理单元;1321:视频源共享接口;1322:可编程逻辑器件;1323:视频源输入接口组;1324:视频源输出接口组;
20:视频处理器;21:控制模块;22:存储模块;23:视频处理模块;231:视频处理单元;232:视频处理单元;233:视频处理单元;
30:显示系统;31:视频处理器;32:自发光显示屏;
40:显示系统;41:视频处理器;42:自发光显示屏;43:预监显示屏。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明的具体实施方式做详细的说明。
为了使本领域普通技术人员更好地理解本发明的技术方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应当理解这样使用的术语在适当情况下可以互换,以便这里描述的本发明实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其他步骤或单元。
还需要说明的是,本发明中多个实施例的划分仅是为了描述的方便,不应构成特别的限定,各种实施例中的特征在不矛盾的情况下可以相结合,相互引用。
【第一实施例】
参见图1,其为本发明第一实施例提出的一种视频处理器。下面结合图1和图2,对本发明实施例提出的视频处理器10进行详细描述。如图1所示,本实施例的视频处理器10例如包括:控制模块11、存储模块12和视频处理模块13。
具体地,存储模块12存储有与多个工作模式分别对应的多个链表,且每一个所述链表包含至少一个播放场景。控制模块11连接存储模块12,用于从存储模块12中获取所述多个链表中的目标链表,从所述目标链表中选取目标播放场景,并根据所述目标播放场景产生第一控制信息和第二控制信息。视频处理模块13连接控制模块11,且包括视频处理单元131和视频处理单元132。其中,视频处理单元131和视频处理单元132用于分别在所述第一控制信息和所述第二控制信息的控制下工作在所述多个工作模式中与所述目标链表对应的目标工作模式下。视频处理单元131包括视频源共享接口1311,视频处理单元132包括视频源共享接口1321。视频源共享接口1311连接视频共享接口1321,以用于视频处理单元131和视频处理单元132进行视频源共享。
进一步地,如图2所示,视频处理单元131包括可编程逻辑器件1312,视频源共享接口1311设置于可编程逻辑器件1312。视频处理单元132包括可编程逻辑器件1322,视频共享接口1321设置于可编程逻辑器件1322。
进一步地,视频处理单元131还包括视频源输入接口组1313和视频源输出接口组1314。视频源输入接口组1313和视频源输出接口组1314分别连接于可编程逻辑器件1312的输入侧和输出侧。其中,视频源输入接口组1313用于接收至少一个第一输入视频源。视频源输出接口组1314用于输出至少一个第一输出视频源。
进一步地,视频处理单元132还包括视频源输入接口组1323和视频源输出接口组1324。视频源输入接口组1323和视频源输出接口组1324分别连接于可编程逻辑器件1322的输入侧和输出侧。其中,视频源输入接口组1323用于接收至少一个第二输入视频源。视频源输出接口组1324用于输出至少一个第二输出视频源。
进一步地,提到的播放场景的数据结构例如包括:图层属性、屏体结构和背景图。图层属性例如包括输出窗口大小等参数,屏体结构例如包括显示屏的分辨率等参数,背景图例如包括纯色图以及纯文本等选项。
进一步地,提到的控制模块11例如包括MCU(Microcontroller Unit,微控制器,又称单片机)或其他具有一定的数据处理及运算能力的微处理器,像ARM处理器、DSP处理器等。控制模块11分别连接于视频处理模块13的视频处理单元131中的可编程逻辑器件1312和视频处理单元132中的可编程逻辑器件1322。
进一步地,提到的存储模块12例如包括闪存Flash、EMMC(Embedded Multi MediaCard)等非易失性存储器。
进一步地,提到的视频源共享接口1311和视频源共享接口1321例如可以同时传输多个视频源或依序传输多个视频源。视频源共享接口1311和视频源共享接口1321例如采用GTX技术。GTX(Gigabit Transceiver)技术是为了满足现代数字处理技术和计算技术庞大数据的高速、实时的传输,其可以避免传统的并行传输技术存在抗干扰能力低,同步能力差,传输速率低和信号质量差等问题。GTX目前的线速度范围为1Gbps~12Gbps,有效负载范围为0.8Gbps~10Gbps。
进一步地,提到的可编程逻辑器件1312和可编程逻辑器件1322例如是FPGA(FieldProgrammable Gate Array,现场可编程门阵列)等。且可编程逻辑器件1312和可编程逻辑器件1322均例如具有包括亮度、色度、饱和度、Gamma调整、肤色补偿、色彩增强等色彩处理功能,完成图像去隔行、无级缩放等视频增强处理功能,并能够实现PIP、图文叠加等图像融合功能。
进一步地,提到的视频源输入接口组1313和视频源输入接口组1323例如包括HDMI(High Definition Multimedia Interface,高清晰度多媒体接口)、DP(Display Port)和/或SDI(serial digital interface,串行数字接口)等数字音视频混合接口,或DVI(Digital Visual Interface)等数字视频接口、VGA(Video Graphics Array)、S端子、分量视频和/或复合视频等模拟视频接口。需要说明的是,当视频源输入接口为HDMI接口时,在HDMI接口和可编程逻辑器件之间还设置有HDMI视频解码芯片。当视频源输入接口为SDI接口时,在SDI接口和可编程逻辑器件之间还设置有SDI视频解码芯片。当视频源输入接口为DP接口时,在DP接口和可编程逻辑器件之间还设置有DP视频解码芯片。当视频源输入接口为DVI接口时,在DVI接口和可编程逻辑器件之间还设置有DVI视频解码芯片。
进一步地,提到的视频源输出接口组1314和视频源输出接口组1324例如包括数字视频接口、网口或光纤接口。需要说明的是,当视频源输出接口为数字视频接口,例如为DVI接口时,在DVI接口与可编程逻辑器件之间还设置有DVI视频编码芯片。当视频源输出接口为网口,例如千兆网口时,在千兆网口与可编程逻辑器件之间还设置有千兆以太网PHY芯片。当视频源输出接口为光纤接口,例如为10G光纤接口时,在光纤接口和可编程逻辑器件之间还设置有SFP光模块。
此外,用户通过网络或人机交互界面例如旋钮、人机交互显示屏或按钮等连接到控制模块11,用户选择视频处理器的工作模式,相应地控制模块11会从存储模块12中获取对应工作模式的目标链表,然后用户选择目标播放场景,相应地,控制模块11从所述目标链表中获取目标播放场景,然后根据所述目标播放场景产生第一控制信息和第二控制信息到视频处理模块13以根据用户选择需求完成相应的功能。
下面,为了更好地理解本实施例,下面结合图3-图8对本实施例视频处理器10的具体实施方式进行更详细的说明。
如图3所示,视频处理器包括:控制模块、存储模块、视频处理模块。
控制模块通过内部总线与视频处理模块和存储模块相连,它可以根据用户的选择灵活配置FPGA的工作方法,然后在不同的工作模式下从存储模块中高速读/写需要的数据。视频处理模块中视频处理单元通过内部总线与输入数据通道和输出数据通道相连,它将输入数据通道发送的视频数据按照控制模块的配置进行缩放处理,然后返回给输出数据通道。
此处设定情景:视频处理器10拥有传统视频拼接器的硬件,但要能同时具备拼接器和切换台的功能。多种工作模式并存,在其各自的性能上必然要至少和原来多设备轮番使用时相等,那么各自的数据必须独立且能调用快捷。如图4所示,存储模块为了实现双模式架构,通过软件将物理存储单元划分成有限个孤立的块,每个孤立的块代表一种播放场景。如图5所示,每一种播放场景内含划分好的数据结构包含图层属性、屏体结构、背景图,而每个孤立的块由依据所属工作模式组成了两组独立链表。当控制模块需要加载或存储不同工作模式的播放场景时,就可以通过相应链表快速查找出对应的快进行读写。这样的存储方案实现了多模式例如双模式互不影响,且不同模式下的播放场景快速跳转。
在有限的FPGA引脚资源限制下不可能直接接入全部的视频源输入信号,为了实现双模式设计,每片FPGA必须拿到全部的视频源输入信号,否则就要增加额外的视频处理芯片,不但提高了成本对已有硬件资源也没有最大化利用。如图6所示,在视频处理模块中,两片FPGA通过内部总线各自只直接引入一半的视频源输入信号,缺失的视频源输入信号通过使用GTX(Gigabit Transceiver,吉比特收发器)技术互相实时拷贝。这样一来在传统视频拼接器的硬件资源上,两个FPGA都可以拿到全部的视频源输入信号,为实现视频处理器的多模式例如双模式提供了支持。
视频处理器的双模式间的切换必然要求视频处理模块内部耦合多种工作模式且可以灵活切换,为了达到这种要求,FPGA内部程序使用模块化编程,使内部资源具有可调度性能组合出不同的功能。如图7所示,为视频处理器处于拼接器模式时,为了输出最终拼接画面到播放介质上,所有的FPGA资源都用来处理自己所涉及视频源输入信号的缩放裁减,使其最后整合成一张用户所需要的图层。每个FPGA对应两个物理输出接口,根据对应屏幕上播放画面涉及的输入源进行缩放处理然后合成视频信号输出。
如图8所示,为视频处理器处于切换台模式,FPGA2资源用来给PGM(Program,最终播出的节目视频信号)做支持,提供给用户最终的拼接画面。FPGA1资源用来给PVW(Preview,演播室里的预监画面)做支持,提供给用户一个可以在播放时进行场景编辑和预览的平台。每个FPGA有全部的视频源输入信号,所以可以完整的使用所有视频源输入信号进行画面拼接,用户编辑时也不会影响播放场景。
控制模块例如包括MCU通过视频处理模块提供的可编程模块接口,在保证传统视频拼接器的硬件资源不需要额外增加的情况下,实现了FPGA的灵活调度,根据不同的工作模式合理使用FPGA资源,在拼接器模式下使用每个FPGA资源完成整个画面布局的计算输出。在切换台的模式下,FPGA资源被用来分成两部分完成PVW和PGM的计算输出。而各个模式的应用数据在MCU的调控下都被分割在不同的存储单元里面,保证一台拼接器实现两种工作模式互不串扰并且功能和市场的拼接器、切换台完全一致。
综上所述,本实施例提供的视频处理器实现了多种工作模式,解决了传统视频处理器工作模式单一,无法满足多样化现场需求的问题;避免增加购买多种设备的花销,减少成本;简化了设备的操作流程,避免用户需要学习熟悉各式各样的交互界面的情况,降低了操作难度。
【第二实施例】
如图9所示,本发明第二实施例提出的一种视频处理器的结构示意图。视频处理器20例如包括:控制模块21、存储模块22和视频处理模块23。
具体地,存储模块22,存储有与多个工作模式分别对应的多个链表,且每一个所述链表包含至少一个播放场景。视频处理模块23,包括多个视频处理单元,且所述多个视频处理单元依序连接以用于进行视频源共享。控制模块21,连接存储模块22和视频处理模块23,用于从存储模块22中获取所述多个链表中的目标链表,从所述目标链表中选取目标播放场景,并根据所述目标播放场景产生多个控制信息。其中,所述多个控制信息用于分别配置所述多个视频处理单元工作在所述多个工作模式中与所述目标链表对应的目标工作模式下。
进一步地,提到的多个视频处理单元中每个视频处理单元例如包括视频源输入接口组和视频源输出接口组。所述视频源输入接口组用于接收至少一个输入视频源。所述视频源输出接口组用于输出至少一个输出视频源。
进一步地,提到的多个视频处理单元中所述每个视频处理单元还包括可编程逻辑器件。所述视频源输入接口组和所述视频源输出接口组分别连接所述可编程逻辑器件。
本实施例提供的视频处理器20与第一实施例提供的视频处理器10的主要区别在于,本实施例中提供的视频处理器20中视频处理模块23包括多个视频处理单元。且多个视频处理单元之间依序连接实现视频处理单元之间的数据共享。举例而言,本实施例将多个视频处理单元例如设置为3个:视频处理单元231、视频处理单元232和视频处理单元233。应该说明的是,本发明实施例并不限制视频处理单元的数量,上述仅仅为了更好地说明本实施例。本实施例提供的视频处理器20的其他结构以及相应的功能介绍可参考第一实施例,在此不再赘述。
综上所述,本实施例提供的视频处理器实现了多种工作模式,解决了传统视频处理器工作模式单一,无法满足多样化现场需求的问题;避免增加购买多种设备的花销,减少成本;简化了设备的操作流程,避免用户需要学习熟悉各式各样的交互界面的情况,降低了操作难度。
【第三实施例】
如图10所示,本发明第三实施例提出的一种显示系统的结构示意图。显示系统30例如包括视频处理器31和自发光显示屏32。
其中,视频处理器31为如第一实施例或第二实施例所述的视频处理器10/20。视频处理器31的介绍可参考第一实施例和第二实施例,为了简洁,在此不再对视频处理器进行重复的介绍。
自发光显示屏32,例如包括接收卡,且接收卡上典型地配置有网口,用于通过发送卡与视频处理器31连接。自发光显示屏32通过接收卡及发送卡连接视频处理器31、且用于接收视频处理器的输出的视频源进行显示。自发光显示屏32例如为由多个LED箱体拼接而成的LED显示屏。
综上所述,本实施例提供的显示系统包括的视频处理器具有多种工作模式,解决了传统视频处理器工作模式单一,无法满足多样化现场需求的问题;避免增加购买多种设备的花销,减少成本;简化了设备的操作流程,避免用户需要学习熟悉各式各样的交互界面的情况,降低了操作难度。
【第四实施例】
如图11所示,本发明第四实施例提出的一种显示系统的结构示意图。一种显示系统40例如包括:视频处理器41、自发光显示屏42和预监显示屏43。
其中,视频处理器41为如第一实施例或第二实施例所述的视频处理器10/20。视频处理器41的介绍可参考第一实施例和第二实施例,为了简洁,在此不再对视频处理器进行重复的介绍。
自发光显示屏42,例如包括接收卡,且接收卡上典型地配置有网口,通过发送卡与视频处理器41连接以接收视频处理器41输出的第一视频源以进行显示。自发光显示屏42例如为由多个LED箱体拼接而成的LED显示屏。
预监显示屏43,连接于视频处理器41,用于接收视频处理器41输出的第二视频源以供预监。显示屏43例如为液晶(LCD)显示屏。
综上所述,本实施例提供的显示系统包括的视频处理器具有多种工作模式,解决了传统视频处理器工作模式单一,无法满足多样化现场需求的问题;避免增加购买多种设备的花销,减少成本;简化了设备的操作流程,避免用户需要学习熟悉各式各样的交互界面的情况,降低了操作难度。
另外,值得一提的是,本发明各个实施例的视频处理器并不限于连接自发光显示屏、液晶显示屏,也可以连接其他显示屏。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利用上述揭示的技术内容作出些许更动或修饰为等同变化的等效实施例,但凡是未脱离本发明技术方案内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。
Claims (9)
1.一种视频处理器,其特征在于,包括:
存储模块,存储有与多个工作模式分别对应的多个链表,且每一个所述链表包含至少一个播放场景;其中,所述多个工作模式包括拼接器模式和切换台模式;
视频处理模块,包括多个视频处理单元,且所述多个视频处理单元依序连接以用于进行视频源共享;
控制模块,连接所述存储模块和所述视频处理模块,用于从所述存储模块中获取所述多个链表中的目标链表,从所述目标链表中选取目标播放场景,并根据所述目标播放场景产生多个控制信息;
其中,所述多个控制信息用于分别配置所述多个视频处理单元工作在所述多个工作模式中与所述目标链表对应的目标工作模式下;
其中,所述多个视频处理单元中每个视频处理单元包括视频源输入接口组和视频源输出接口组;所述视频源输入接口组用于接收至少一个输入视频源;所述视频源输出接口组用于输出至少一个输出视频源。
2.根据权利要求1所述的视频处理器,其特征在于,所述多个视频处理单元中所述每个视频处理单元还包括可编程逻辑器件;所述视频源输入接口组和所述视频源输出接口组分别连接所述可编程逻辑器件。
3.根据权利要求1所述的视频处理器,其特征在于,包括:
所述控制模块具体用于:根据所述目标播放场景产生第一控制信息和第二控制信息;
所述视频处理模块包括:第一视频处理单元和第二视频处理单元;
其中,所述第一视频处理单元和所述第二视频处理单元用于分别在所述第一控制信息和所述第二控制信息的控制下工作在所述多个工作模式中与所述目标链表对应的目标工作模式下;
所述第一视频处理单元包括第一视频源共享接口,所述第二视频处理单元包括第二视频源共享接口;所述第一视频源共享接口连接所述第二视频源共享接口,以用于所述第一视频处理单元和所述第二视频处理单元进行视频源共享。
4.根据权利要求3所述的视频处理器,其特征在于,所述第一视频处理单元包括第一可编程逻辑器件,所述第一视频源共享接口设置于所述第一可编程逻辑器件;所述第二视频处理单元包括第二可编程逻辑器件,所述第二视频共享接口设置于所述第二可编程逻辑器件。
5.根据权利要求4所述的视频处理器,其特征在于,所述第一视频处理单元还包括第一视频源输入接口组和第一视频源输出接口组;所述第一视频源输入接口组和所述第一视频源输出接口组分别连接于所述第一可编程逻辑器件;其中,所述第一视频源输入接口组用于接收至少一个第一输入视频源;所述第一视频源输出接口组用于输出至少一个第一输出视频源。
6.根据权利要求4所述的视频处理器,其特征在于,所述第二视频处理单元还包括第二视频源输入接口组和第二视频源输出接口组;所述第二视频源输入接口组和所述第二视频源输出接口组分别连接于所述第二可编程逻辑器件;其中,所述第二视频源输入接口组用于接收至少一个第二输入视频源;所述第二视频源输出接口组用于输出至少一个第二输出视频源。
7.根据权利要求3所述的视频处理器,其特征在于,所述播放场景的数据结构包括:图层属性、屏体结构和背景图。
8. 一种显示系统,其特征在于,包括:
如权利要求1-7中任意一项所述的视频处理器;以及
自发光显示屏,其中所述视频处理器的多个视频处理单元分别连接所述自发光显示屏的不同显示屏幕,从而所述自发光显示屏用于接收所述视频处理器输出的视频源以进行显示;
其中,当所述视频处理器处于拼接器模式时,所述多个视频处理单元中的每个视频处理单元用于处理所述每个视频处理单元自身所涉及的视频源输入信号的缩放裁剪,并将缩放裁剪后的视频输出至与多个视频处理单元对应的所述不同显示屏幕上,以使得所述自发光显示屏显示所述缩放裁剪后视频。
9.一种显示系统,其特征在于,包括:
如权利要求4-7中任意一项所述的视频处理器;
自发光显示屏,连接于所述视频处理器,用于接收所述视频处理器输出的第一输出视频源以进行显示;以及
预监显示屏,连接于所述视频处理器,用于接收所述视频处理器输出的第二输出视频源以供预监;
其中,当所述视频处理器处于切换台模式时,所述视频处理器的第一视频处理单元的第一可编程逻辑器件用于对全部输入视频源进行处理得到第一输出视频源、并将所述第一输出视频源输出至所述自发光显示屏以进行显示;所述视频处理器的第二视频处理单元的第二可编程逻辑器件用于对全部输入视频源进行处理得到第二输出视频源、并将所述第二输出视频源输出至所述预监显示屏以进行显示。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910695075.9A CN112312040B (zh) | 2019-07-30 | 2019-07-30 | 视频处理器和显示系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910695075.9A CN112312040B (zh) | 2019-07-30 | 2019-07-30 | 视频处理器和显示系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112312040A CN112312040A (zh) | 2021-02-02 |
CN112312040B true CN112312040B (zh) | 2023-10-20 |
Family
ID=74330218
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910695075.9A Active CN112312040B (zh) | 2019-07-30 | 2019-07-30 | 视频处理器和显示系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112312040B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113259603B (zh) * | 2021-05-11 | 2022-04-08 | 深圳市新龙鹏科技有限公司 | 一种视频多功能一体化控制方法、装置、设备及存储介质 |
CN113422935B (zh) * | 2021-07-06 | 2022-09-30 | 城云科技(中国)有限公司 | 视频流处理方法、装置及系统 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN202422700U (zh) * | 2012-01-17 | 2012-09-05 | 深圳市迈普视通科技有限公司 | 一种支持多模式的led屏拼接装置 |
CN105657291A (zh) * | 2016-01-12 | 2016-06-08 | 西安诺瓦电子科技有限公司 | 视频控制器 |
CN106303298A (zh) * | 2015-05-28 | 2017-01-04 | 福建星网视易信息系统有限公司 | 一种视频信号输出电路结构、电子设备、终端及系统 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8698812B2 (en) * | 2006-08-04 | 2014-04-15 | Ati Technologies Ulc | Video display mode control |
US9210361B2 (en) * | 2012-04-24 | 2015-12-08 | Skreens Entertainment Technologies, Inc. | Video display system |
-
2019
- 2019-07-30 CN CN201910695075.9A patent/CN112312040B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN202422700U (zh) * | 2012-01-17 | 2012-09-05 | 深圳市迈普视通科技有限公司 | 一种支持多模式的led屏拼接装置 |
CN106303298A (zh) * | 2015-05-28 | 2017-01-04 | 福建星网视易信息系统有限公司 | 一种视频信号输出电路结构、电子设备、终端及系统 |
CN105657291A (zh) * | 2016-01-12 | 2016-06-08 | 西安诺瓦电子科技有限公司 | 视频控制器 |
Also Published As
Publication number | Publication date |
---|---|
CN112312040A (zh) | 2021-02-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20240184438A1 (en) | Interactive content generation method and apparatus, and storage medium and electronic device | |
US20240062443A1 (en) | Video sharing method and apparatus, device, and medium | |
US8117275B2 (en) | Media fusion remote access system | |
CN104601935A (zh) | 一种画面拼接方法及装置 | |
CN105100658A (zh) | 多屏显示控制方法和控制系统 | |
CN105739934A (zh) | 多屏拼接显示处理方法和设备 | |
US20090160933A1 (en) | Video perspective navigation system and method | |
CN113010249B (zh) | 页面切换方法、装置、设备及介质 | |
CN112312040B (zh) | 视频处理器和显示系统 | |
US20150084986A1 (en) | Compositor, system-on-chip having the same, and method of driving system-on-chip | |
CN110070496A (zh) | 图像特效的生成方法、装置和硬件装置 | |
CN112261434A (zh) | 界面布局控制、处理方法及其相应的装置、设备、介质 | |
CN110012336B (zh) | 直播界面的图片配置方法、终端及装置 | |
CN101783917B (zh) | 一种高清视频无缝切换的实现方法 | |
CN115243107B (zh) | 短视频播放的方法、装置、系统、电子设备和介质 | |
WO2021207979A1 (zh) | 处理视频的装置和系统 | |
US9454284B2 (en) | Web server for supporting collaborative animation production service and method thereof | |
CN111355861A (zh) | 一种多屏视频同步拼接装置和方法 | |
CN108462839B (zh) | 导播控制系统及方法 | |
CN102665048A (zh) | 一种实现多画面合成的方法及系统 | |
CN114866841A (zh) | 具有回显功能的超高清多画面显示系统及方法 | |
CN205864587U (zh) | 一种4k液晶电视拼接装置及液晶拼接系统 | |
CN1873607A (zh) | 高速多画面多屏融合显示处理装置 | |
CN113596346B (zh) | 视频处理方法和视频处理设备 | |
CN109889765A (zh) | 视频处理方法、视频处理装置和会议系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |