CN111883489B - 包括扇出子封装件的层叠封装件 - Google Patents
包括扇出子封装件的层叠封装件 Download PDFInfo
- Publication number
- CN111883489B CN111883489B CN201911199510.5A CN201911199510A CN111883489B CN 111883489 B CN111883489 B CN 111883489B CN 201911199510 A CN201911199510 A CN 201911199510A CN 111883489 B CN111883489 B CN 111883489B
- Authority
- CN
- China
- Prior art keywords
- package
- semiconductor die
- die
- fan
- bump
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 claims abstract description 258
- 239000000758 substrate Substances 0.000 claims abstract description 62
- 238000004806 packaging method and process Methods 0.000 claims abstract description 9
- 238000005538 encapsulation Methods 0.000 claims description 32
- 239000010410 layer Substances 0.000 description 41
- 239000011295 pitch Substances 0.000 description 17
- 238000000034 method Methods 0.000 description 12
- 230000008569 process Effects 0.000 description 8
- 239000000463 material Substances 0.000 description 7
- 239000012790 adhesive layer Substances 0.000 description 6
- 238000004891 communication Methods 0.000 description 6
- 230000006870 function Effects 0.000 description 5
- 239000012778 molding material Substances 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 229920006336 epoxy molding compound Polymers 0.000 description 4
- 238000000465 moulding Methods 0.000 description 3
- 229910000679 solder Inorganic materials 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 238000009826 distribution Methods 0.000 description 2
- 238000005476 soldering Methods 0.000 description 2
- 238000007792 addition Methods 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000010365 information processing Effects 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012858 packaging process Methods 0.000 description 1
- 238000012536 packaging technology Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000003860 storage Methods 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
- H01L23/3128—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/19—Manufacturing methods of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of semiconductor or other solid state devices
- H01L25/03—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H10D89/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/525—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/528—Layout of the interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/14—Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/20—Structure, shape, material or disposition of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L24/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L24/46—Structure, shape, material or disposition of the wire connectors prior to the connecting process of a plurality of wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0237—Disposition of the redistribution layers
- H01L2224/02379—Fan-out arrangement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04105—Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/12105—Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32135—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/32145—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48145—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
- H01L2224/48464—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area also being a ball bond, i.e. ball-to-ball
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73257—Bump and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/8319—Arrangement of the layer connectors prior to mounting
- H01L2224/83191—Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
- H01L2225/04—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same main group of the same subclass of class H10
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06506—Wire or wire-like electrical connections between devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
- H01L2225/04—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same main group of the same subclass of class H10
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06517—Bump or bump-like direct electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
- H01L2225/04—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same main group of the same subclass of class H10
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06555—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
- H01L2225/06562—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking at least one device in the stack being rotated or offset
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1517—Multilayer substrate
- H01L2924/15172—Fan-out arrangement of the internal vias
- H01L2924/15173—Fan-out arrangement of the internal vias in a single layer of the multilayer substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1517—Multilayer substrate
- H01L2924/15192—Resurf arrangement of the internal vias
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
- H01L2924/1816—Exposing the passive side of the semiconductor or solid-state body
- H01L2924/18165—Exposing the passive side of the semiconductor or solid-state body of a wire bonded chip
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Geometry (AREA)
- Manufacturing & Machinery (AREA)
- Wire Bonding (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
包括扇出子封装件的层叠封装件。一种层叠封装件包括:封装基板;以及使用第一连接凸块和第二连接凸块安装在封装基板上的扇出子封装件。扇出子封装件包括第一半导体管芯和再分配线RDL图案。第二半导体管芯层叠在封装基板上以提供第一阶梯结构,并且第三半导体管芯层叠在第二半导体管芯上以提供第二阶梯结构。第二半导体管芯和第三半导体管芯通过接合布线连接至封装基板。
Description
技术领域
本公开的实施方式涉及封装技术,并且更具体地,涉及包括扇出子封装件的层叠封装件。
背景技术
近来,已经提出了高性能半导体封装件来提高操作速度。高性能半导体封装件中的每一个可以制造为包括层叠在封装基板上的多个半导体管芯。可以使用布线接合技术将多个半导体管芯电连接至封装基板。随着由电子系统处理的数据量的增加,可能需要增加半导体管芯的输入/输出(I/O)端子的数量,以便高速地处理数据。在这种情况下,可能需要先进的技术将半导体管芯的I/O端子电连接至封装基板。
发明内容
根据实施方式,层叠封装件包括:封装基板;使用第一连接凸块和第二连接凸块安装在封装基板上的扇出子封装件;层叠在扇出子封装件上的第二半导体管芯;层叠在第二半导体管芯上的第三半导体管芯;连接至第二半导体管芯的第一接合布线;以及连接至第三半导体管芯的第二接合布线。封装基板包括:连接至第一接合布线的第一布线接合指(finger);连接至第二接合布线的第二布线接合指;与第一连接凸块连接的第一凸块接合指;以及与第二连接凸块连接的第二凸块接合指。扇出子封装件包括:嵌入有第一半导体管芯的包封层;从第一半导体管芯的表面延伸并连接至设置在包封层的底表面上的第一连接凸块的第一再分配线(RDL)图案;以及从第一半导体管芯的表面延伸并且将第一半导体管芯连接至设置在包封层的底表面上的第二连接凸块的第二RDL图案。
根据另一实施方式,层叠封装件包括:封装基板;使用第一连接凸块和第二连接凸块安装在封装基板上的扇出子封装件;层叠在扇出子封装件上以提供阶梯结构的第二半导体管芯;将第二半导体管芯连接至封装基板的接合布线;以及设置在第一连接凸块和第二连接凸块之间以在结构上支撑扇出子封装件的虚设凸块。扇出子封装件包括:嵌入有第一半导体管芯的包封层;从第一半导体管芯的表面延伸并连接至设置在包封层的底表面上的第一连接凸块的第一再分配线(RDL)图案;以及从第一半导体管芯的表面延伸并且将第一半导体管芯连接至设置在包封层的底表面上的第二连接凸块的第二RDL图案。
附图说明
图1是例示根据实施方式的层叠封装件的截面图。
图2和图3是例示图1所示的层叠封装件的部分的放大截面图。
图4是例示图1所示的层叠封装件的布线接合指、连接凸块和管芯焊盘的平面图。
图5是例示图4所示的管芯焊盘的放大平面图。
图6是例示图4所示的连接凸块和管芯焊盘的平面图。
图7是例示根据实施方式的层叠封装件中所包括的扇出子封装件的边缘部分的放大截面图。
图8是例示根据另一实施方式的层叠封装件的截面图。
图9是例示根据又一实施方式的层叠封装件的截面图。
图10是例示采用包括根据实施方式的至少一个层叠封装件的存储卡的电子系统的框图。
图11是例示包括根据实施方式的至少一个层叠封装件的另一电子系统的框图。
具体实施方式
本文使用的术语可以对应于考虑到它们在实施方式中的功能而选择的词,并且术语的含义可以根据实施方式所属领域的普通技术人员而解释为不同。如果详细定义了术语,则可以根据定义来解释术语。除非另有定义,否则本文中使用的术语(包括技术术语和科学术语)具有与实施方式所属领域的普通技术人员通常所理解的含义相同的含义。
将理解的是,尽管在本文中可以使用术语“第一”、“第二”、“第三”等来描述各种元件,但是这些元件不应受这些术语的限制。这些术语用于将相似的元件彼此区分开,并非用于指示此类元件的数量或顺序。
还应理解,当元件或层被称为在另一元件或层“上”、“上方”、“下”、“下方”或“外部”时,该元件或层可以直接接触另一元件或层或者可以存在中间元件或层。应该以类似的方式来解释用于描述元件或层之间的关系的其它词语(例如,“在……之间”与“直接在……之间”或“相邻”与“直接相邻”)。
诸如“之下”、“下方”、“低于”、“上方”、“高于”、“顶”、“底”等的空间相对术语可以用于描述例如附图中所示出的元件和/或特征与另一元件和/或特征的关系。将理解的是,除了附图中描绘出的方位之外,空间相对术语还旨在涵盖装置在使用和/或操作中的不同方位。例如,当附图中的装置被翻转时,则被描述为在其它元件或特征之下和/或下方的元件将被定向为在其它元件或特征上方。装置可以以其它方式被定向(旋转90度或在其它方位)并且本文使用的空间相对描述符被相应地解释。
层叠封装件可以对应于半导体封装件,并且半导体封装件可以包括诸如半导体芯片或半导体管芯之类的电子装置。半导体芯片或半导体管芯可以通过使用管芯切割工艺将诸如晶圆之类的半导体基板分成多片来获得。半导体芯片可以对应于存储芯片、逻辑芯片或专用集成电路(ASIC)芯片。存储芯片可以包括集成在半导体基板上的动态随机存取存储器(DRAM)电路、静态随机存取存储器(SRAM)电路、NAND型闪存电路、NOR型闪存电路、磁随机存取存储器(MRAM)电路、电阻随机存取存储器(ReRAM)电路、铁电随机存取存储器(FeRAM)电路或相变随机存取存储器(PcRAM)电路。半导体封装件可以用于诸如移动电话之类的通信系统、与生物技术或医疗保健相关联的电子系统、或可穿戴电子系统。半导体封装件可以应用于物联网(IoT)。
在整个说明书中,相同的附图标记指代相同的元件。即使未参照附图提及或描述附图标记,也可以参照另一附图提及或描述该附图标记。另外,即使附图标记在该附图中未示出,也可以参照另一附图来提及或描述该附图标记。
图1是例示根据实施方式的层叠封装件10的截面图。
参照图1,层叠封装件10可以被配置为包括封装基板100、嵌入有第一半导体管芯200的扇出子封装件500、以及包括多个第二半导体管芯711的第一层叠物701。包括多个第三半导体管芯712的第二层叠物702可以层叠在包括多个第二半导体管芯711的第一层叠物701上。层叠封装件10还可以包括多条第一接合布线801和多条第二接合布线802。可以使用设置在扇出子封装件500和封装基板100之间的多个第一连接凸块601和多个第二连接凸块602来将扇出子封装件500安装在封装基板100上。第一连接凸块601和第二连接凸块602当从平面图观看时可以与第一半导体管芯200间隔开。
层叠封装件10还可以包括外包封层900,该外包封层900设置在封装基板100上,以覆盖和保护扇出子封装件500、第一层叠物701和第二层叠物702。外包封层900可以包括诸如环氧成型化合物(EMC)材料之类的封装成型材料。
封装基板100可以包括将层叠封装件10电连接至外部装置的互连结构。封装基板100可以是印刷电路板(PCB)。封装基板100可以具有在其上层叠有扇出子封装件500的第一表面101和位于扇出子封装件500的相对侧上的第二表面102。外连接器109可以设置在封装基板100的第二表面102上。外连接器109可以包括能够连接至外部装置的连接构件。例如,外连接器109可以包括焊球。
第一布线接合指140和第二布线接合指170可以设置在封装基板100的第一表面101上。第一布线接合指140和第二布线接合指170可以设置在封装基板100的相对的端部上。也就是说,第一布线接合指140可以设置在封装基板100的第一端部的第一表面101上,并且第二布线接合指170可以设置在封装基板100的与第一端部相对的第二端部的第一表面101上。第一布线接合指140可以设置在封装基板100的第一端部上,以与扇出子封装件500的第一端部相邻,并且第二布线接合指170可以设置在封装基板100的第二端部上,以与扇出子封装件500的第二端部相邻。第一布线接合指140和第二布线接合指170可以分别设置在封装基板100的与扇出子封装件500交叠的部分的两侧。因此,第一布线接合指140可以通过封装基板100的与扇出子封装件500交叠的中央区域与第二布线接合指170分开。
第一接合布线801可以分别电连接至第一布线接合指140。第二接合布线802可以分别电连接至第二布线接合指170。第一接合布线801可以将第一层叠物701的第二半导体管芯711电连接至第一布线接合指140。第二接合布线802可以将第二层叠物702的第三半导体管芯712电连接至第二布线接合指170。第一接合布线801可以设置在第一层叠物701的第一侧,并且第二接合布线802可以设置在第一层叠物701的与第一接合布线801相对的第二侧。
第一层叠物701可以被配置为包括层叠的第二半导体管芯711。第二半导体管芯711可以顺序地层叠成横向偏移,以提供第一阶梯结构701S。例如,第二半导体管芯711可以顺序地层叠以在从第一布线接合指140指向第二布线接合指170的第一偏移方向上偏移。第二半导体管芯711可以层叠以露出第一接合布线801所连接至的它们的边缘部分。可以使用第一粘合层721将第二半导体管芯711附接至并层叠在扇出子封装件500上。
第二层叠物702可以被配置为包括层叠的第三半导体管芯712。第三半导体管芯712可以顺序地层叠成横向偏移,以提供第二阶梯结构702S。例如,第三半导体管芯712可以顺序地层叠以在从第二布线接合指170指向第一布线接合指140的第二偏移方向上偏移。第二偏移方向可以与第一偏移方向相反。第三半导体管芯712可以层叠以露出第二接合布线802所连接至的它们的边缘部分。可以使用第二粘合层722将第三半导体管芯712附接至并且层叠在第一层叠物701上。
第一接合布线801可以包括将封装基板100的第一布线接合指140电连接至与第一层叠物701的最底端管芯相对应的第二最底端半导体管芯711B的第一子接合布线811。第二最底端半导体管芯711B可以是第二半导体管芯711当中最靠近封装基板100的半导体管芯。第一接合布线801还可以包括将第二半导体管芯711彼此电连接的第二子接合布线821。第一子接合布线811可以电连接至第二子接合布线821。
第二接合布线802可以将第二接合指170电连接至包括第三半导体管芯712的第二层叠物702,并且可以延伸以将第三半导体管芯712彼此电连接。
第一凸块接合指150和第二凸块接合指180可以设置在封装基板100的第一表面101上。第一凸块接合指150可以电连接至第一布线接合指140。第一凸块接合指150可以通过设置在封装基板100的第一表面101上的第一互连线160电连接至第一布线接合指140。第二凸块接合指180可以通过设置在封装基板100的第一表面101上的第二互连线190电连接至第二布线接合指170。
第一连接凸块601可以分别物理地且机械地接合至并且电连接至第一凸块接合指150。第二连接凸块602可以分别物理地且机械地接合至并且电连接至第二凸块接合指180。第一连接凸块601和第二连接凸块602可以是基本相同或相似的连接构件。例如,第一连接凸块601和第二连接凸块602中的每一个可以被配置为包括凸块主体611和导电粘合层612。凸块主体611可以形成为包括诸如铜材料之类的金属材料,并且导电粘合层612可以形成为包括焊料层。第一连接凸块601和第二连接凸块602的凸块主体611可以连接至扇出子封装件500,并且第一连接凸块601和第二连接凸块602的导电粘合层612可以连接至第一凸块接合指150和第二凸块接合指180。
扇出子封装件500可以形成为具有嵌入有第一半导体管芯200的扇出封装形式。例如,扇出子封装件500可以被配置为包括第一半导体管芯200、内包封层300、以及第一再分配线(RDL)图案401和第二再分配线(RDL)图案402。
内包封层300可以覆盖并嵌入第一半导体管芯200以充当扇出子封装件500的主体。内包封层300可以包括诸如环氧成型化合物(EMC)材料之类的封装成型材料。内包封层300可以设置为露出第一半导体管芯200的表面201。第一管芯焊盘210和第二管芯焊盘220可以设置在第一半导体管芯200的表面201上。第一管芯焊盘210和第二管芯焊盘220可以是连接至第一半导体管芯200的连接端子。
第一半导体管芯200可以设置在封装基板100上,使得第一半导体管芯200的表面201面对封装基板100的第一表面101。第一半导体管芯200可以设置在第一布线接合指140和第二布线接合指170之间的区域中。
第一半导体管芯200可以电连接至第一层叠物701的第二半导体管芯711和第二层叠物702的第三半导体管芯712。第一半导体管芯200可以被配置为包括控制第一层叠物701的第二半导体管芯711的操作和第二层叠物702的第三半导体管芯712的操作的控制器。第一层叠物701的第二半导体管芯711和第二层叠物702的第三半导体管芯712可以是用于存储数据的存储器半导体管芯。第一层叠物701的第二半导体管芯711和第二层叠物702的第三半导体管芯712可以是通过第一半导体管芯200的控制操作向第一半导体管芯200提供数据和/或存储数据的存储器半导体管芯。第二半导体管芯711和第三半导体管芯712可以是NAND型闪存装置。
图2和图3是例示图1所示的层叠封装件10的一些部分(包括扇出子封装件500)的放大截面图。
参照图1和图2,第一半导体管芯200可以通过第一RDL图案401、第一连接凸块601、第一凸块接合指150、第一互连线160、第一布线接合指140和第一接合布线801电连接至第一层叠物701的第二半导体管芯711。这样,第一RDL图案401、第一连接凸块601、第一凸块接合指150、第一互连线160、第一布线接合指140和第一接合布线801可以提供用于第一半导体管芯200和第二半导体管芯711之间的通信的第一通道。
参照图1和图3,第一半导体管芯200可以通过第二RDL图案402、第二连接凸块602、第二凸块接合指180、第二互连线190、第二布线接合指170和第二接合布线802电连接至第二层叠物702的第三半导体管芯712。这样,第二RDL图案402、第二连接凸块602、第二凸块接合指180、第二互连线190、第二布线接合指170和第二接合布线802可以提供用于第一半导体管芯200和第三半导体管芯712之间的通信的第二通道。第一半导体管芯200可以使用多个通道(即,第一通道和第二通道)与第二半导体管芯711和第三半导体管芯712进行通信,从而提高了层叠封装件10的操作速度。
再次参照图1和图2,第一RDL图案401可以将第一半导体管芯200电连接至第一连接凸块601。第一RDL图案401可以从第一半导体管芯200的表面201延伸到内包封层300的底表面上。第一RDL图案401可以从第一半导体管芯200的表面201延伸,以连接至设置在内包封层300的底表面上的第一连接凸块601。第一RDL图案401可以由金属层形成。第一RDL图案401可以包括铜材料或铝材料。每个第一RDL图案401可以是包括第一部分411、第一延伸部分412和第二部分413的导电图案。第一RDL图案401的第一部分411可以是第一连接凸块601所连接至的着陆件。第一RDL图案401的第一部分411可以设置在内包封层300的底表面上,以与第一半导体管芯200横向间隔开。第一RDL图案401的第二部分413可以设置为与第一半导体管芯200的第一管芯焊盘210垂直交叠并且可以电连接至第一管芯焊盘210。第一RDL图案401的第一延伸部分412可以是将第一部分411电连接至第二部分413的线形图案。
再次参照图1和图3,第二RDL图案402可以在与第一RDL图案401从第一半导体管芯200的表面201延伸的方向相反的方向上延伸。第二RDL图案402可以从第一半导体管芯200的表面201延伸到内包封层300的底表面上,并且也可以朝向第二连接凸块602延伸。第二RDL图案402可以将第一半导体管芯200电连接至第二连接凸块602。每个第二RDL图案402可以是包括第三部分415、第二延伸部分416和第四部分417的导电图案。第二RDL图案402的第三部分415可以是第二连接凸块602所连接至的着陆件。第二RDL图案402的第三部分415可以设置在内包封层300的底表面上,以与第一半导体管芯200横向间隔开。第二RDL图案402的第四部分417可以设置为与第一半导体管芯200的第二管芯焊盘220垂直交叠并且可以电连接至第二管芯焊盘220。第二RDL图案402的第二延伸部分416可以是将第三部分415电连接至第四部分417的线形图案。
介电层350可以设置在内包封层300的底表面上以覆盖第一半导体管芯200以及第一RDL图案401和第二RDL图案402。第一RDL图案401和第二RDL图案402可以通过介电层350彼此电隔离。介电层350可以包括阻焊层。
参照图2,第一电路径P1可以形成为包括第一管芯焊盘210、第一RDL图案401、第一连接凸块601、第一凸块接合指150、第一互连线160和第一布线接合指140。参照图3,第二电路径P2可以形成为包括第二管芯焊盘220、第二RDL图案402、第二连接凸块602、第二凸块接合指180、第二互连线190和第二布线接合指170。第一电路径P1中的一个可以设置为与第二电路径P2中的任何一个具有基本相同的长度。
在实施方式中,第一RDL图案401中的一个可以形成为与第二RDL图案402中任何一个具有基本相同的长度。在另一实施方式中,对应的第一RDL图案401和第二RDL图案402可以形成为具有基本相同的长度。在平面图中,第一RDL图案401可以关于第一半导体管芯200与第二RDL图案402具有对称布局。在这种情况下,当在平面图中观看时,第一半导体管芯200的第一管芯焊盘210也可以关于穿过第一半导体管芯200的中心点的直线与第一半导体管芯200的第二管芯焊盘220对称。当从平面图观看时,第一半导体管芯200的第一管芯焊盘210也可以关于第一半导体管芯200的中心点与第一半导体管芯200的第二管芯焊盘220点对称。
第一凸块接合指150、第一互连线160和第一布线接合指140可以分别与第二凸块接合指180、第二互连线190和第二布线接合指170具有基本相同的长度和形状。当在平面图中观看时,第一凸块接合指150、第一互连线160和第一布线接合指140可以设置为关于第一半导体管芯200与第二凸块接合指180、第二互连线190和第二布线接合指170中的相应一个对称。
作为上述布局的结果,可以有效地减小在将第一半导体管芯200连接至第一层叠物701的第二半导体管芯711的路径与将第一半导体管芯200连接至第二层叠物(图1的702)的第三半导体管芯(图1的712)的路径之间的长度差。例如,在相应路径之间减小或消除了在长度方面的路径差,相应路径中的一个路径将第一半导体管芯200连接至第一层叠物701的第二半导体管芯711,而相应路径中的另一个路径将第一半导体管芯200连接至第二层叠物702的第三半导体管芯712。将第一半导体管芯200连接至第二半导体管芯711的路径可以设置为与将第一半导体管芯200连接至第二层叠物(图1的702)的第三半导体管芯(图1的712)的路径具有基本相同的长度。因此,第一半导体管芯200可以以基本相同的信号路由长度或相似的信号路由长度来访问第二半导体管芯711和第三半导体管芯712,从而提高层叠封装件10的信号完整性。
图4是例示图1所示的层叠封装件10的第一布线接合指140和第二布线接合指170、第一连接凸块601和第二连接凸块602以及第一管芯焊盘210和第二管芯焊盘220的平面图。图5是例示图4所示的第一半导体管芯200的第一管芯焊盘210和第二管芯焊盘220的放大平面图。图6是聚焦于图4的第一连接凸块601和第一管芯焊盘210的平面图。
参照图1和图4,与第二半导体管芯711和第三半导体管芯712相比,第一半导体管芯200可以具有相对小的尺寸。为了将具有相对小尺寸的第一半导体管芯200设置在包括第二半导体管芯711的第一层叠物701下方,第一半导体管芯200可以提供为嵌入在扇出子封装件500中。第一布线接合指140可以在安装有扇出子封装件500的封装基板100的第一部分上排列成列。第二布线接合指170可以在封装基板100的与第一布线接合指140所排列在其上的第一部分相对的第二部分上排列成列。在平面图中,第一布线接合指140所排列成的列和第二布线接合指170所排列成的列可以关于第一半导体管芯200基本对称。
扇出子封装件500可以使用第一连接凸块601和第二连接凸块602安装在封装基板100上。第一连接凸块601和第二连接凸块602可以设置在封装基板100和扇出子封装件500的内包封层300之间。当在平面图中观看时,第一连接凸块601和第二连接凸块602可以设置为关于位于第一连接凸块601和第二连接凸块602之间的第一半导体管芯200对称。
将第一连接凸块601连接至第一半导体管芯200的第一管芯焊盘210的第一RDL图案401可以设置在扇出子封装件500中。将第二连接凸块602连接至第一半导体管芯200的第二管芯焊盘220的第二RDL图案402可以设置在扇出子封装件500中。
将第一布线接合指140连接至第一连接凸块601的第一互连线160可以设置在封装基板100上。将第二布线接合指170连接至第二连接凸块602的第二互连线190可以设置在封装基板100上。
通常,半导体管芯的输入/输出(I/O)端子可以设置在其中形成有分立器件(例如,MOS晶体管)的激活层的表面上。如果I/O端子形成在第一半导体管芯200的表面201上,则能够设置在第一半导体管芯200的表面201上的I/O端子的数量会根据第一半导体管芯200的表面201的有限平面面积而受到限制。为了使第一半导体管芯200用作控制第二半导体管芯711和第三半导体管芯712的操作的控制器,第一半导体管芯200必须电连接至第二半导体管芯711和第三半导体管芯712。
参照图1、图4和图5,尽管第一半导体管芯200具有在其上设置I/O端子的表面201的有限面积,但是可能需要增加将第一半导体管芯200电连接至第二半导体管芯711和第三半导体管芯712的第一半导体管芯200的I/O端子的数量。根据实施方式,将第一半导体管芯200连接至第二半导体管芯711的第一路径和将第一半导体管芯200连接至第三半导体管芯712的第二路径可以独立地提供,以构成多个通道。另选地,第二半导体管芯711可以通过至少两个通道信号地连接至第一半导体管芯200,并且第三半导体管芯712可以通过至少两个通道信号地连接至第一半导体管芯200。这样,如果在第一半导体管芯200与第二半导体管芯711和第三半导体管芯712之间建立多个通道,则第一半导体管芯200的I/O端子的数量可以显著增加。
随着第一半导体管芯200所需的I/O端子的数量增加,对应于I/O端子的第一管芯焊盘210和第二管芯焊盘220的数量也可以增加。此外,随着半导体装置的改进的制造技术的发展,半导体装置能够制造为更小,并具有相同功能甚至更复杂功能。在这种情况下,随着第一半导体管芯200的尺寸的减小,第一半导体管芯200的表面201的平面面积也可以减小。为了增加设置在有限面积上的第一管芯焊盘210和第二管芯焊盘220的数量,第一管芯焊盘210和第二管芯焊盘220可以设置为沿着第一半导体管芯200的四个边缘具有环形。在实施方式中,第一管芯焊盘210和第二管芯焊盘220、或者第一管芯焊盘210和第二管芯焊盘220中的一些可以沿着第一半导体管芯200的边缘排列成至少两列。第一管芯焊盘210和第二管芯焊盘220中的一些可以以Z字方式沿着第一半导体管芯200的边缘排列成两列。
在实施方式中,第一半导体管芯200可以具有两个相对边缘,例如,第一边缘291和第二边缘292。在这种情况下,第一组第一管芯焊盘210-1可以在第一半导体管芯200的与第一边缘291相邻的边缘区域上排列成第一列。第二组第一管芯焊盘210-2可以排列成与第一列相邻的第二列,该第二列位于与第一边缘291相对。另外,第一组第二管芯焊盘220-1可以在第一半导体管芯200的与第二边缘292相邻的边缘区域上排列成第三列。第二组第二管芯焊盘220-2可以排列成与第三列相邻的第四列,该第四列位于与第二边缘292相对。第一半导体管芯200还可以包括将第一边缘291连接至第二边缘292的两个附加的相对边缘,例如,第三边缘293和第四边缘294。在这种情况下,第一管芯焊盘中的附加管芯焊盘210-3和第二管芯焊盘中的附加管芯焊盘220-3可以排列在与第三边缘293和第四边缘294相邻的边缘区域上。第一管芯焊盘中的附加管芯焊盘210-3和第二管芯焊盘中的附加管芯焊盘220-3未排列在第一列至第四列中,而是沿着第三边缘293和第四边缘294排列,以与第一组第一管芯焊盘210-1和第二组第一管芯焊盘210-2以及第一组第二管芯焊盘220-1和第二组第二管芯焊盘220-2一起构成环形。
如上所述,第一管芯焊盘210和第二管芯焊盘220中的一些可以沿着第一边缘291和第二边缘292排列成两列,并且第一管芯焊盘210和第二管芯焊盘220中的其余管芯焊盘可以沿第三边缘293和第四边缘294排列。因此,第一管芯焊盘210和第二管芯焊盘220可以排列成在平面图中具有环形或圈形。因此,即使第一半导体管芯200的尺寸减小,也可以在不减少I/O端子数量的情况下制造第一半导体管芯200。结果,即使第一半导体管芯200通过多个通道信号地连接至第二半导体管芯711和第三半导体管芯712,也可以布置相应数量的I/O端子。在诸如层叠封装件10之类的多芯片封装件的架构被实现为具有多个通道的情况下,与具有单通道架构的多芯片封装件相比,具有多通道架构的多芯片封装件的性能可以得到改善。
参照图4、图5和图6,第一管芯焊盘210可以通过第一RDL图案401电连接至第一连接凸块601。第二管芯焊盘220可以通过第二RDL图案402电连接至第二连接凸块602。第一半导体管芯200的第一管芯焊盘210和第二管芯焊盘220的尺寸D1(即,宽度)可以小于第一连接凸块601和第二连接凸块602的直径D2。如上所述,因为虽然第一半导体管芯200的尺寸减小但是第一半导体管芯200需要许多I/O端子,所以可能难以增大第一管芯焊盘210和第二管芯焊盘220的尺寸。此外,为了将扇出子封装件500安装在封装基板100上,可能需要即使封装基板100和扇出子封装件500在层叠封装件10的封装工艺期间变形也稳定地保持层叠封装件10中的电连接。因此,第一连接凸块601和第二连接凸块602的尺寸应大于一定值。例如,第一管芯焊盘210和第二管芯焊盘220可以形成为具有大约几微米到大约几十微米的尺寸D1(即,宽度),并且第一连接凸块601和第二连接凸块602可以形成为具有大约几十微米至大约几百微米的直径D2。因为第一管芯焊盘210和第二管芯焊盘220的尺寸D1相对小,所以可能难以将第一管芯焊盘210和第二管芯焊盘220直接连接至具有相对大值的直径D2的第一连接凸块601和第二连接凸块602。因此,第一连接凸块601和第二连接凸块602可以通过第一RDL图案401和第二RDL图案402连接至第一管芯焊盘210和第二管芯焊盘220。
第一连接凸块601可以沿着扇出子封装件500的与第一布线接合指140相邻的边缘设置,以与各个第一管芯焊盘210相对应。当第一管芯焊盘210排列成两列时,第一连接凸块601也可以排列成两列以与各个第一管芯焊盘210相对应。第一连接凸块601可以包括第一组第一连接凸块601-1和第二组第一连接凸块601-2。第一组第一连接凸块601-1可以排列成与扇出子封装件500的边缘相邻的第一列,并且第二组第一连接凸块601-2可以排列成位于第一列和第一半导体管芯200之间的第二列。第一连接凸块601可以以Z字方式排列成两列。因此,可以使第一组第一连接凸块601-1与第二组第一连接凸块601-2之间的空间最大化。第二连接凸块602也可以排列成两列以与排列成两列的各个第二管芯焊盘220相对应。第二连接凸块602可以以Z字方式排列成两列。与第一连接凸块601类似,第二连接凸块602可以包括第一组第二连接凸块602-1和第二组第二连接凸块602-2。
再次参照图4、图5和图6,第一连接凸块601可以设置为具有第二节距W2,该第二节距W2大于第一管芯焊盘210的第一节距W1。第一布线接合指140可以设置为具有小于第一连接凸块601的第二节距W2的第三节距W3。在第一布线接合指140当中,设置为彼此紧接着相邻的第一子布线接合指141和第二子布线接合指142可以设置为具有第三节距W3。在第一布线接合指140之间的距离当中,第一子布线接合指141和第二子布线接合指142之间的距离可以是最小的。因此,第三节距W3可以表示第一布线接合指140的节距当中的最小节距。
为了将第一管芯焊盘210设置为在有限面积中具有第一节距,第一管芯焊盘210可以排列成两列。排列成两列的第一管芯焊盘210的第一节距W1可以大于当第一管芯焊盘210排列成一列时第一管芯焊盘210的节距。因此,当形成连接至第一管芯焊盘210的第一RDL图案401时,可以增加或最大化第一RDL图案401之间的距离。
第一布线接合指140可以设置为具有大于第一管芯焊盘210的第一节距W1的第三节距W3。因为第一布线接合指140形成为具有与第一管芯焊盘210的比例(scale)不同的比例,所以可能难以将第一布线接合指140直接连接至第一管芯焊盘210。因此,互连结构可以用于将第一布线接合指140电连接至第一管芯焊盘210。第一RDL图案401、第一连接凸块601和第一互连线160可以用于将第一布线接合指140电连接至第一管芯焊盘210。
参照图1和图4,第一连接凸块601可以通过导电粘合层612的焊接工艺而接合至第一凸块接合指150。在这种情况下,为了防止彼此相邻的第一连接凸块601由于焊接工艺不良而导致彼此不期望的连接,第一连接凸块601可以设置为具有大于第一布线接合指140的第三节距W3的第二节距W2。为了使第一连接凸起601设置为具有与相对大的节距相对应的第二节距W2,第一组第一连接凸块601-1和第二组第一连接凸块601-2可以以Z字方式排列成两列。
再次参照图1,扇出子封装件500的尺寸可以大于第一层叠物701中所包括的第二最底端半导体管芯711B的尺寸。在实施方式中,扇出子封装件500可以与第二最底端半导体管芯711B具有基本相同的尺寸。第二最底端半导体管芯711B可以对应于第一层叠物701的第二半导体管芯711当中最接近于扇出子封装件500的第二半导体管芯711。因为扇出子封装件500与第二最底端半导体管芯711B具有相同的尺寸或具有比第二最底端半导体管芯711B的尺寸大的尺寸,所以第二最底端半导体管芯711B可以设置在扇出子封装件500上,而没有任何悬垂。因此,第二最底端半导体管芯711B可以设置为与扇出子封装件500完全交叠。此外,因为层叠在第二最底端半导体管芯711B上的其余第二半导体管芯711能够没有任何悬垂地设置,所以可以在扇出子封装件500上形成稳定的层叠结构。
图7是例示根据实施方式的层叠封装件10中所包括的扇出子封装件500的边缘部分500E的放大截面图。
参照图7,扇出子封装件500可以设置在封装基板100上,以当从平面图观看时具有延伸超过包括第二半导体管芯711的第一层叠物701的侧表面的突出部500P。在平面图中,扇出子封装件500的突出部500P可以延伸超过第一层叠物701中所包括的第二最底端半导体管芯711B的侧表面。第二最底端半导体管芯711B可以设置在扇出子封装件500上,使得当从平面图观看时,扇出子封装件500的边缘部分500E的一部分延伸超过第二最底端半导体管芯711B的侧表面。
第一连接凸块601当中的第一组第一连接凸块601-1可以被扇出子封装件500的突出部500P垂直地交叠。因此,第一组第一连接凸块601-1可以稳定地支撑扇出子封装件500的突出部500P。
第一连接凸块601当中的第二组第一连接凸块601-2可以被连接部分811A垂直交叠,在连接部分811A中第一接合布线801连接至第二半导体管芯711当中的最靠近扇出子封装件500的第二最底端半导体管芯711B。
第二组第一连接凸块601-2可以被第二最底端半导体管芯711B的边缘部分711E垂直交叠。与第一子接合布线811的第一端相对应的连接部分811A可以接合至第二最底端半导体管芯711B的边缘部分711E。第二组第一连接凸块601-2可以被第一接合布线801的连接部分811A部分地或完全地交叠。因此,当第一接合布线801接合到第二最底端半导体管芯711B时,第二组第一连接凸块601-2可以支撑第二最底端半导体管芯711B的边缘部分711E,使得扇出子封装件500和第二最底端半导体管芯711B不会被接合压力损坏。因此,第一接合布线801可以更稳定地接合至第二最底端半导体管芯711B。
因此,第二组第一连接凸块601-2被第一接合布线801的连接部分811A交叠,扇出子封装件500的边缘部分500E可以延伸为被第一接合布线801的连接部分811A交叠。
图8是例示根据另一实施方式的层叠封装件11的截面图。在图8中,与图1中使用的附图标记相同的附图标记指代相同的元件。
参照图8,层叠封装件11可以包括封装基板100、包括第一半导体管芯200的扇出子封装件500、包括第二半导体管芯711的第一层叠物701、包括第三半导体管芯712的第二层叠物702、第一接合布线801和第二接合布线802、第一连接凸块601和第二连接凸块602、以及外包封层900。第二半导体管芯711可以层叠在扇出子封装件500上以提供第一阶梯结构701S,并且第三半导体管芯712可以层叠在第一层叠物701上以提供第二阶梯结构702S。第一RDL图案401和第二RDL图案402可以设置在扇出子封装件500中。
第一虚设凸块604可以设置在第一连接凸块601所设置于的位置与第二连接凸块602所设置于的位置之间。第一虚设凸块604可以包括至少两个凸块,以在结构上支撑扇出子封装件500。第一虚设凸块604可以设置在介电层350上。因为第一虚设凸块604设置在介电层350上,所以第一RDL图案401和第二RDL图案402可以通过介电层350与第一虚设凸块604电绝缘和隔离。封装基板100还可以包括第一虚设凸块604所接合至的第一虚设指120。第一虚设指120可以是类似于第一布线接合指140的导电图案。第一虚设凸块604可以形成为与第一连接凸块601具有基本相同的形状或者与第一连接凸块601具有相似的形状。
第一虚设凸块604可以被扇出子封装件500的内包封层300垂直交叠,并且可以在水平方向上与第一半导体管芯200间隔开。第一虚设凸块604可以设置为与第一连接凸块601和第二连接凸块602相邻。例如,第一虚设凸块604中的一些可以设置为与第二组第一连接凸块601-2相邻。当第一接合布线801接合到第二半导体管芯711时,如上所述设置的第一虚设凸块604可以附加地支撑第二半导体管芯711。因此,可以防止扇出子封装件500由于接合压力而被损坏或防止第二半导体管芯711由于接合压力而弯曲。结果,可以有效地降低或抑制接合失败的发生。
图9是例示根据又一实施方式的层叠封装件12的截面图。在图9中,与图1中使用的附图标记相同的附图标记指代相同的元件。
参照图9,层叠封装件12可以包括封装基板100、包括第一半导体管芯200的扇出子封装件500、包括第二半导体管芯711的第一层叠物701、包括第三半导体管芯712的第二层叠物702、第一接合布线801和第二接合布线802、第一连接凸块601和第二连接凸块602、以及外包封层900。
第二虚设凸块605可以设置在第一连接凸块601所设置于的位置与第二连接凸块602所设置于的位置之间。第二虚设凸块605可以被与扇出子封装件500的中央部分相对应的第一半导体管芯200交叠。第二虚设凸块605可以包括至少两个凸块,以支撑扇出子封装件500。第二虚设凸块605可以设置在介电层350上。封装基板100还可以包括第二虚设凸块605所接合至的第二虚设指130。
第二虚设凸块605可以用作用于在结构上支撑扇出子封装件500的支撑体。第二虚设凸块605可以使施加到扇出子封装件500的负荷去集中化。第二虚设凸块605可以充当用于分散在第一接合布线801接合到第二半导体管芯711的布线接合工艺期间局部施加到扇出子封装件500的压力的分布器。
图8中例示的第一虚设凸块604可以设置为包括至少两个凸块,并且可以设置在第一连接凸块601所设置于的位置与第二连接凸块602所设置于的位置之间。类似地,
图9中所例示的第二虚设凸块605也可以设置为包括至少两个凸块,并且可以设置在第一连接凸块601所设置于的位置与第二连接凸块602所设置于的位置之间。第一虚设凸块604和第二虚设凸块605可以使外包封层900更容易地填充扇出子封装件500和封装基板100之间的空间。在用于形成外包封层900的成型工艺期间,成型材料可以填充扇出子封装件500和封装基板100之间的空间。第一虚设凸块604和第二虚设凸块605可以分散成型材料,以在成型工艺期间使成型材料均匀流动。因此,当执行成型工艺时,第一虚设凸块604和第二虚设凸块605可以防止、抑制或减轻在扇出子封装件500与封装基板100之间的空间中产生空隙。
在实施方式中,扇出子封装件500和封装基板100之间的空间可以用底部填充材料填充。在这种情况下,第一虚设凸块604和第二虚设凸块605可以改善底部填充材料的可流动性,以防止在扇出子封装件500与封装基板100之间的空间中形成空隙。
图10是例示包括采用根据实施方式的至少一个层叠封装件的存储卡7800的电子系统的框图。存储卡7800包括诸如非易失性存储器装置之类的存储器7810和存储器控制器7820。存储器7810和存储器控制器7820可以存储数据和/或读出所存储的数据。存储器7810和存储器控制器7820中的至少一个可以包括根据实施方式的至少一个层叠封装件。
存储器7810可以包括可以应用本公开的教导的非易失性存储器装置。存储器控制器7820可以控制存储器7810,使得响应于来自主机7830的读取请求或写入请求,而读出所存储的数据或存储数据。
图11是例示包括根据实施方式的至少一个层叠封装件的电子系统8710的框图。电子系统8710可以包括控制器8711、输入/输出单元8712和存储器8713。控制器8711、输入/输出单元8712和存储器8713可以通过提供数据移动所经由的路径的总线8715彼此联接。
在实施方式中,控制器8711可以包括一个或更多个微处理器、数字信号处理器、微控制器和/或能够执行与这些组件相同的功能的逻辑器件。控制器8711和/或存储器8713可以包括根据本公开的实施方式的至少一个层叠封装件。输入/输出单元8712可以包括从小键盘、键盘、显示装置、触摸屏等当中选择的至少一个。存储器8713是用于存储数据的装置。存储器8713可以存储控制器8711要执行的命令和/或数据等。
存储器8713可以包括诸如DRAM之类的易失性存储器装置和/或诸如闪存之类的非易失性存储器装置。例如,闪存可以安装到诸如移动终端或台式计算机之类的信息处理系统。闪存可以构成固态盘(SSD)。在这种情况下,电子系统8710可以在闪存系统中稳定地存储大量数据。
电子系统8710还可以包括被配置为向通信网络发送数据和从通信网络接收数据的接口8714。接口8714可以是有线型的或无线型的。例如,接口8714可以包括天线、或者有线或无线收发器。
电子系统8710可以实现为执行各种功能的移动系统、个人计算机、工业计算机或逻辑系统。例如,移动系统可以是个人数字助理(PDA)、便携式计算机、平板计算机、移动电话、智能电话、无线电话、膝上型计算机、存储卡、数字音乐系统、以及信息发送/接收系统中的任何之一。
如果电子系统8710表示能够执行无线通信的装备,则电子系统8710可用于使用CDMA(码分多址)、GSM(全球移动通信系统)、NADC(北美数字蜂窝)、E-TDMA(增强型时分多址)、WCDMA(宽带码分多址)、CDMA2000、LTE(长期演进)、或Wibro(无线宽带互联网)中的一协议的通信系统中。
已经出于示例的目的而呈现了本公开的有限数量的可能实施方式。本领域技术人员将理解,在不脱离本公开和所附权利要求的范围和精神的情况下,可以进行各种修改、添加和替换。
相关申请的交叉引用
本申请要求于2019年5月2日提交的韩国申请No.10-2019-0051865的优先权,其全部内容通过引用合并于此。
Claims (20)
1.一种层叠封装件,该层叠封装件包括:
封装基板;
扇出子封装件,所述扇出子封装件使用第一连接凸块和第二连接凸块安装在所述封装基板上;
第二半导体管芯的第一层叠物,所述第一层叠物层叠在所述扇出子封装件上;
第三半导体管芯的第二层叠物,所述第二层叠物层叠在所述第二半导体管芯上;
第一接合布线,所述第一接合布线连接至所述第二半导体管芯;以及
第二接合布线,所述第二接合布线连接至所述第三半导体管芯,
其中,所述封装基板包括:
第一布线接合指,所述第一布线接合指连接至所述第一接合布线;
第二布线接合指,所述第二布线接合指连接至所述第二接合布线;
第一凸块接合指,所述第一连接凸块连接至所述第一凸块接合指;以及
第二凸块接合指,所述第二连接凸块连接至所述第二凸块接合指,并且
其中,所述扇出子封装件包括:
包封层,所述包封层嵌入有第一半导体管芯;
第一再分配线RDL图案,所述第一RDL图案从所述第一半导体管芯的表面延伸并且连接至设置在所述包封层的底表面上的所述第一连接凸块;以及
第二RDL图案,所述第二RDL图案从所述第一半导体管芯的所述表面延伸并且将所述第一半导体管芯连接至设置在所述包封层的所述底表面上的所述第二连接凸块。
2.根据权利要求1所述的层叠封装件,
其中,所述第二半导体管芯被层叠为具有沿从所述第一布线接合指指向所述第二布线接合指的第一偏移方向的偏移,以提供第一阶梯结构;并且
其中,所述第三半导体管芯被层叠为具有沿从所述第二布线接合指指向所述第一布线接合指的第二偏移方向的偏移,以提供第二阶梯结构。
3.根据权利要求1所述的层叠封装件,其中,
所述第一布线接合指位于所述扇出子封装件的第一侧上;并且
所述第二布线接合指位于所述扇出子封装件的第二侧上,所述第二侧与所述扇出子封装件的所述第一侧相对。
4.根据权利要求1所述的层叠封装件,其中,所述第一半导体管芯设置在所述封装基板的位于所述第一布线接合指和所述第二布线接合指之间的中央部分上方。
5.根据权利要求1所述的层叠封装件,其中,所述第一连接凸块和所述第二连接凸块与所述第一半导体管芯横向间隔开。
6.根据权利要求1所述的层叠封装件,其中,所述封装基板还包括:
第一互连线,所述第一互连线分别将所述第一布线接合指连接至所述第一凸块接合指;以及
第二互连线,所述第二互连线分别将所述第二布线接合指连接至所述第二凸块接合指。
7.根据权利要求6所述的层叠封装件,其中,所述第一半导体管芯包括:
第一管芯焊盘,所述第一管芯焊盘分别电连接至所述第一RDL图案;以及
第二管芯焊盘,所述第二管芯焊盘分别电连接至所述第二RDL图案,
其中,所述第一管芯焊盘和所述第二管芯焊盘的宽度小于所述第一连接凸块和所述第二连接凸块的直径。
8.根据权利要求7所述的层叠封装件,其中,
所述第一管芯焊盘、所述第一RDL图案、所述第一连接凸块、所述第一凸块接合指、所述第一互连线和所述第一布线接合指形成第一电路径;并且
所述第二管芯焊盘、所述第二RDL图案、所述第二连接凸块、所述第二凸块接合指、所述第二互连线和所述第二布线接合指形成第二电路径。
9.根据权利要求8所述的层叠封装件,其中,所述第一电路径分别与所述第二电路径具有相同的长度。
10.根据权利要求7所述的层叠封装件,其中,所述第一管芯焊盘沿着所述第一半导体管芯的边缘以Z字方式排列成两列。
11.根据权利要求10所述的层叠封装件,其中,所述第一连接凸块以Z字方式排列成两列,以对应于以Z字方式排列成两列的所述第一管芯焊盘。
12.根据权利要求7所述的层叠封装件,其中,所排列的所述第一连接凸块的节距大于所排列的所述第一管芯焊盘的节距。
13.根据权利要求12所述的层叠封装件,其中,所排列的所述第一布线接合指的节距小于所排列的所述第一连接凸块的节距。
14.根据权利要求7所述的层叠封装件,其中,所述第一管芯焊盘和所述第二管芯焊盘沿着所述第一半导体管芯的边缘以环形布局设置。
15.根据权利要求7所述的层叠封装件,其中,
所述第一管芯焊盘和所述第二管芯焊盘位于所述第一半导体管芯的主体表面上;
所述第一管芯焊盘的位置关于所述第一半导体管芯的所述主体表面上的中心点与所述第二管芯焊盘的位置点对称;
所述第一连接凸块的位置关于所述第一半导体管芯与所述第二连接凸块的位置对称;并且
所述第一布线接合指的位置关于所述第一半导体管芯与所述第二布线接合指的位置对称。
16.根据权利要求1所述的层叠封装件,其中,所述第一半导体管芯的尺寸小于所述第二半导体管芯的尺寸。
17.根据权利要求1所述的层叠封装件,其中,所述扇出子封装件的尺寸基本等于或大于所述第二半导体管芯当中被层叠为最靠近所述扇出子封装件的第二最底端半导体管芯的尺寸。
18.根据权利要求17所述的层叠封装件,其中,所述第二最底端半导体管芯设置为与所述扇出子封装件完全交叠。
19.根据权利要求1所述的层叠封装件,其中,所述扇出子封装件具有延伸超过所述第一层叠物的侧表面的突出部。
20.一种层叠封装件,该层叠封装件包括:
封装基板;
扇出子封装件,所述扇出子封装件使用第一连接凸块和第二连接凸块安装在所述封装基板上;
第二半导体管芯,所述第二半导体管芯层叠在所述扇出子封装件上以提供阶梯结构;
接合布线,所述接合布线将所述第二半导体管芯连接至所述封装基板;以及
虚设凸块,所述虚设凸块设置在所述第一连接凸块和所述第二连接凸块之间,以在结构上支撑所述扇出子封装件,
其中,所述扇出子封装件包括:
包封层,所述包封层嵌入有第一半导体管芯;
第一再分配线RDL图案,所述第一RDL图案从所述第一半导体管芯的表面延伸并且连接至设置在所述包封层的底表面上的所述第一连接凸块;以及
第二RDL图案,所述第二RDL图案从所述第一半导体管芯的所述表面延伸并且将所述第一半导体管芯连接至设置在所述包封层的所述底表面上的所述第二连接凸块。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020190051865A KR102671078B1 (ko) | 2019-05-02 | 2019-05-02 | 팬 아웃 서브 패키지를 포함한 스택 패키지 |
KR10-2019-0051865 | 2019-05-02 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111883489A CN111883489A (zh) | 2020-11-03 |
CN111883489B true CN111883489B (zh) | 2023-06-13 |
Family
ID=73016877
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911199510.5A Active CN111883489B (zh) | 2019-05-02 | 2019-11-29 | 包括扇出子封装件的层叠封装件 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11004831B2 (zh) |
KR (1) | KR102671078B1 (zh) |
CN (1) | CN111883489B (zh) |
TW (1) | TWI832924B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022165749A1 (en) * | 2021-02-05 | 2022-08-11 | Yangtze Memory Technologies Co., Ltd. | Flip-chip stacking structures and methods for forming the same |
JP2022129462A (ja) * | 2021-02-25 | 2022-09-06 | キオクシア株式会社 | 半導体装置および半導体装置の製造方法 |
US20240304598A1 (en) * | 2023-03-08 | 2024-09-12 | Micron Technology, Inc. | Microelectronic devices, and related memory device packages and electronic systems |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106910736A (zh) * | 2015-12-22 | 2017-06-30 | 爱思开海力士有限公司 | 半导体封装及其制造方法 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101167533B1 (ko) * | 2010-11-29 | 2012-07-20 | 주식회사 심텍 | 인쇄회로기판 패널 및 제조 방법 |
KR101774938B1 (ko) * | 2011-08-31 | 2017-09-06 | 삼성전자 주식회사 | 지지대를 갖는 반도체 패키지 및 그 형성 방법 |
KR20150009146A (ko) * | 2013-07-16 | 2015-01-26 | 삼성전자주식회사 | 멀티-칩 패키지 |
KR102191669B1 (ko) * | 2013-08-05 | 2020-12-16 | 삼성전자주식회사 | 멀티-칩 패키지 |
US9761562B2 (en) | 2015-05-06 | 2017-09-12 | Micron Technology, Inc. | Semiconductor device packages including a controller element |
KR20170027391A (ko) * | 2015-09-02 | 2017-03-10 | 에스케이하이닉스 주식회사 | 복수의 칩들이 내장된 반도체 패키지 및 그의 제조방법 |
US10636773B2 (en) * | 2015-09-23 | 2020-04-28 | Mediatek Inc. | Semiconductor package structure and method for forming the same |
US10580728B2 (en) * | 2016-06-23 | 2020-03-03 | Samsung Electronics Co., Ltd. | Fan-out semiconductor package |
KR101942727B1 (ko) * | 2016-09-12 | 2019-01-28 | 삼성전기 주식회사 | 팬-아웃 반도체 패키지 |
KR102499954B1 (ko) * | 2016-10-24 | 2023-02-15 | 삼성전자주식회사 | 멀티-칩 패키지 및 그의 제조 방법 |
KR102591618B1 (ko) * | 2016-11-02 | 2023-10-19 | 삼성전자주식회사 | 반도체 패키지 및 반도체 패키지의 제조 방법 |
KR102605617B1 (ko) | 2016-11-10 | 2023-11-23 | 삼성전자주식회사 | 적층 반도체 패키지 |
KR101983188B1 (ko) * | 2016-12-22 | 2019-05-28 | 삼성전기주식회사 | 팬-아웃 반도체 패키지 |
KR102540050B1 (ko) * | 2018-07-05 | 2023-06-05 | 삼성전자주식회사 | 반도체 패키지 |
-
2019
- 2019-05-02 KR KR1020190051865A patent/KR102671078B1/ko active Active
- 2019-11-12 TW TW108140990A patent/TWI832924B/zh active
- 2019-11-20 US US16/689,659 patent/US11004831B2/en active Active
- 2019-11-29 CN CN201911199510.5A patent/CN111883489B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106910736A (zh) * | 2015-12-22 | 2017-06-30 | 爱思开海力士有限公司 | 半导体封装及其制造方法 |
Also Published As
Publication number | Publication date |
---|---|
KR102671078B1 (ko) | 2024-05-30 |
TW202042352A (zh) | 2020-11-16 |
CN111883489A (zh) | 2020-11-03 |
US11004831B2 (en) | 2021-05-11 |
US20200350290A1 (en) | 2020-11-05 |
KR20200127535A (ko) | 2020-11-11 |
TWI832924B (zh) | 2024-02-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108933110B (zh) | 包括层叠的芯片的半导体封装 | |
US9991226B2 (en) | Semiconductor packages having asymmetric chip stack structure | |
US11380651B2 (en) | Semiconductor package including stacked semiconductor chips | |
TW202029423A (zh) | 包括橋接晶粒的半導體封裝 | |
TWI810380B (zh) | 包括橋接晶粒的系統級封裝件 | |
US10903131B2 (en) | Semiconductor packages including bridge die spaced apart from semiconductor die | |
US10971479B2 (en) | Semiconductor package including stacked semiconductor chips | |
CN112786565B (zh) | 具有中介层桥的层叠封装 | |
TWI791664B (zh) | 包含直通塑模穿孔的堆疊封裝 | |
US10971452B2 (en) | Semiconductor package including electromagnetic interference shielding layer | |
CN111883489B (zh) | 包括扇出子封装件的层叠封装件 | |
US11462511B2 (en) | Semiconductor package including stacked semiconductor chips | |
CN111668180A (zh) | 包括混合布线接合结构的层叠封装件 | |
US11222872B2 (en) | Semiconductor package including stacked semiconductor chips | |
US11127722B2 (en) | Stack packages including vertically stacked sub-packages with interposer bridges | |
US10998294B2 (en) | Semiconductor packages having stacked chip structure | |
CN112103283B (zh) | 包括支撑基板的层叠封装件 | |
CN113257787A (zh) | 包括层叠在基础模块上的芯片的半导体封装 | |
US11270958B2 (en) | Semiconductor package including capacitor | |
US20200328189A1 (en) | Semiconductor packages including a thermal conduction network structure | |
CN112234045A (zh) | 包括桥式晶片的半导体封装 | |
TWI874440B (zh) | 包括堆疊半導體晶片的半導體封裝件 | |
US11227858B2 (en) | Semiconductor package including stacked semiconductor chips |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |