CN111883055B - 像素电路及其驱动方法 - Google Patents
像素电路及其驱动方法 Download PDFInfo
- Publication number
- CN111883055B CN111883055B CN202010753219.4A CN202010753219A CN111883055B CN 111883055 B CN111883055 B CN 111883055B CN 202010753219 A CN202010753219 A CN 202010753219A CN 111883055 B CN111883055 B CN 111883055B
- Authority
- CN
- China
- Prior art keywords
- gray scale
- black insertion
- pixel circuit
- module
- driving transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0257—Reduction of after-image effects
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本发明实施例公开了一种像素电路及其驱动方法。该驱动方法包括:获取像素电路在相邻两显示帧的灰阶数据,其中灰阶数据包括显示灰阶及对应的数据电压;根据相邻两显示帧中的至少前一显示帧对应的灰阶数据计算插黑灰阶对应的数据电压;在相邻两显示帧之间的插黑阶段,向像素电路的驱动晶体管栅极写入插黑灰阶对应的数据电压,向驱动晶体管的第一极写入第一电源电压,并向像素电路中的发光控制模块提供关断控制信号。本发明实施例提供的技术方案通过对相邻两显示帧中的前一显示帧显示后的驱动晶体管施加偏置电压,以对驱动晶体管的迟滞进行复位,以减小在不同灰阶画面切换时因驱动晶体管栅极的数据电压变化引起的迟滞效应,进而改善残影问题。
Description
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种像素电路及其驱动方法。
背景技术
随着显示技术的不断发展,有机发光二极管(Organic Light Emitting Diode,OLED)显示面板凭借自发光、高亮度、宽视角等优良特性,在光电显示领域有着广泛的应用。
显示面板中通常包括多个像素电路,其中像素电路包括驱动晶体管,驱动晶体管生成驱动信号以驱动发光元件发光显示。而现有技术中,在进行显示画面切换时,显示面板存在残影的现象,降低了显示效果,进而造成用户体验效果较差。
发明内容
本发明实施例提供一种像素电路及其驱动方法,以实现在进行显示画面切换时,改善显示残影。
第一方面,本发明实施例提供了一种像素电路的驱动方法,包括:
获取所述像素电路在相邻两显示帧的灰阶数据,其中所述灰阶数据包括显示灰阶及对应的数据电压;
根据所述相邻两显示帧中的至少前一显示帧对应的灰阶数据计算插黑灰阶对应的数据电压;
在相邻两显示帧之间的插黑阶段,向所述像素电路的驱动晶体管栅极写入所述插黑灰阶对应的数据电压,向所述驱动晶体管的第一极写入第一电源电压,并向所述像素电路中的发光控制模块提供关断控制信号。
可选地,所述插黑灰阶对应的数据电压与所述相邻两显示帧中的所述像素电路在前一帧对应的数据电压负相关。
可选地,所述根据所述相邻两显示帧中的至少前一显示帧对应的灰阶数据计算插黑灰阶对应的数据电压包括:
根据所述相邻两显示帧中所述像素电路在前一显示帧对应的灰阶数据计算所述插黑灰阶;
优选的,所述插黑灰阶等于最大灰阶与所述相邻两显示帧中所述像素电路在前一显示帧显示灰阶的差值;
根据所述插黑灰阶确定所述插黑灰阶对应的数据电压。
可选地,所述根据所述相邻两显示帧中的至少前一显示帧对应的灰阶数据计算插黑灰阶对应的数据电压包括:
根据所述相邻两显示帧中所述像素电路在前一显示帧对应的灰阶数据和后一显示帧对应的灰阶数据计算所述插黑灰阶;所述插黑灰阶与所述相邻两显示帧中的所述像素电路在前一显示帧的灰阶负相关,所述插黑灰阶与所述相邻两显示帧中的所述像素电路在后一显示帧的灰阶正相关;
根据所述插黑灰阶确定所述插黑灰阶对应的数据电压。
可选地,所述插黑灰阶等于2倍的相邻两显示帧中后一显示帧显示灰阶与前一显示帧显示灰阶的差值。
可选地,所述根据所述相邻两显示帧中的至少前一显示帧对应的灰阶数据计算插黑灰阶对应的数据电压包括:
若所述插黑灰阶大于最大灰阶,则将所述插黑灰阶对应的数据电压设定为最大灰阶对应的数据电压;
若所述插黑灰阶小于最小灰阶,则将所述插黑灰阶对应的数据电压设定为最小灰阶对应的数据电压。
可选地,所述插黑阶段的时间小于所述显示帧的一帧时间。
可选地,在相邻两所述显示帧之间包括插黑帧,所述在相邻两显示帧之间的插黑阶段,向所述像素电路的驱动晶体管栅极写入所述插黑灰阶对应的数据电压,向所述驱动晶体管的第一极写入第一电源电压,并向所述像素电路中的发光控制模块提供关断控制信号,包括:
在所述插黑帧,向所述像素电路的驱动晶体管栅极写入所述插黑灰阶对应的数据电压,向所述驱动晶体管的第一极写入第一电源电压,并向所述像素电路中的发光控制模块提供关断控制信号;
所述插黑帧的时间与所述显示帧的时间相等。
可选地,所述发光控制模块包括第一发光控制单元和第二发光控制单元,所述第一发光控制单元、所述驱动晶体管、所述第二发光控制单元和发光模块连接依次串联于第一电源端和第二电源端之间;所述像素电路还包括第一极电压写入模块、数据电压写入模块和补偿模块,所述第一极电压写入模块与所述第一发光控制单元并联;
所述在相邻两显示帧之间的插黑阶段,向所述像素电路的驱动晶体管栅极写入所述插黑灰阶对应的数据电压,向所述驱动晶体管的第一极写入第一电源电压,并向所述像素电路中的发光控制模块提供关断控制信号,还包括:
在所述插黑阶段的第一子阶段,向所述数据电压写入模块和所述补偿模块提供导通控制信号,以向所述像素电路的驱动晶体管栅极写入所述插黑灰阶对应的数据电压;
在所述插黑阶段的第二子阶段,向所述第一极电压写入模块提供导通控制信号,以使所述第一电源端的第一电源电压写入到所述驱动晶体管的第一极;
在所述插黑阶段,向所述第一发光控制单元和所述第二发光控制单元提供关断控制信号。
第二方面,本发明实施例还提供了一种像素电路,该像素电路由第一方面所述的像素电路的驱动方法驱动。该像素电路包括:驱动晶体管、数据电压写入模块、存储模块、补偿模块、发光模块、第一极电压写入模块和发光控制模块;
所述数据电压写入模块的控制端与第一扫描信号输入端连接,所述数据电压写入模块的第一端与数据电压输入端连接,所述数据电压写入模块的第二端与所述驱动晶体管的第一极连接,所述驱动晶体管的栅极与所述补偿模块的第一端连接,所述补偿模块的第二端与所述驱动晶体管的第二极连接,所述补偿模块的控制端与所述第一扫描信号输入端连接;
所述存储模块连接于所述第一电源端和所述驱动晶体管的栅极之间;
所述发光控制模块包括第一发光控制单元和第二发光控制单元,所述第一发光控制单元的控制端和所述第二发光控制单元的控制端均与发光控制信号输入端连接,所述第一发光控制单元的第一端与第一电源端连接,所述第一发光控制单元的第二端与所述驱动晶体管的第一极连接,所述第二发光控制单元的第一端与所述驱动晶体管的第二极连接,所述第二发光控制单元的第二端与所述发光模块的阳极连接,所述发光模块的阴极与第二电源端连接;
所述第一极电压写入模块的控制端与电压控制信号输入端连接,所述第一极电压写入模块的第一端与所述第一发光控制单元的第一端连接,所述第一极电压写入模块的第二端与所述第一发光控制单元的第二端连接;
所述数据电压写入模块和所述补偿模块用于在相邻两显示帧之间的插黑阶段向所述驱动晶体管栅极写入所述插黑灰阶对应的数据电压;所述第一极电压写入模块用于在所述插黑阶段向所述驱动晶体管的第一极写入第一电源电压;所述发光控制模块用于在所述插黑阶段关断。
本发明实施例提供一种像素电路及其驱动方法,通过获取像素电路在相邻两显示帧的灰阶数据,并根据相邻两显示帧中的至少前一显示帧对应的灰阶数据计算插黑灰阶对应的数据电压,在相邻两显示帧之间的插黑阶段,向像素电路的驱动晶体管的栅极写入插黑灰阶对应的数据电压,并向驱动晶体管的第一极写入第一电源电压,即通过在相邻两显示帧中的前一显示帧显示画面后对驱动晶体管施加偏置电压,以对驱动晶体管的迟滞进行复位,以减小在不同灰阶画面切换时由于写入驱动晶体管栅极的数据电压变化而导致的迟滞效应,从而能够改善残影问题。此外,在向像素电路的驱动晶体管的栅极写入插黑灰阶对应的数据电压,以及向驱动晶体管的第一极写入第一电源电压时,向发光控制模块提供关断控制信号,使得发光模块处于不发光状态,避免在插黑阶段发光模块偷亮对显示效果造成的不良影响。
附图说明
图1为现有技术残影现象中驱动晶体管输出的驱动电流的曲线图;
图2为本发明实施例提供的一种像素电路的驱动方法的流程图;
图3为本发明实施例提供的一种像素电路的结构示意图;
图4为本发明实施例提供的另一种像素电路的驱动方法的流程图;
图5为本发明实施例提供的另一种像素电路的驱动方法的流程图;
图6为本发明实施例提供的一种插黑方法的时序图;
图7为本发明实施例提供的另一种像素电路的驱动方法的流程图;
图8为本发明实施例提供的另一种插黑方法的时序图;
图9为本发明实施例提供的另一种像素电路的驱动方法的流程图;
图10为本发明实施例提供的另一种像素电路的结构示意图;
图11为本发明实施例提供的一种像素电路的驱动时序图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
正如背景技术所述,现有的显示面板在切换显示画面时,前一显示帧的画面不会立刻消失,其视觉效果会与下一显示帧的画面同时出现,存在残影的现象,出现残影现象的原因与像素电路中驱动晶体管的迟滞效应有关。由于驱动晶体管的迟滞效应,使得显示不同显示灰阶的显示面板在向同一显示灰阶切换时发光亮度不同,即驱动晶体管产生的驱动电流大小不同。图1为现有技术残影现象中驱动晶体管输出的驱动电流的曲线图。参考图1,虚线100为显示画面从最大灰阶(图1以最大灰阶为L255,即255灰阶为例进行示意性示出)切换至中间灰阶(如图1点虚线300所示,其中中间灰阶以48灰阶为例进行示意性示出)时驱动电流的变化情况,实线200为显示画面从最小灰阶(图1以最小灰阶为L0,即0灰阶为例进行示意性示出)切换至相同中间灰阶时驱动电流的变化情况。当显示画面从最大灰阶切换至中间灰阶时,驱动晶体管输出的驱动电流减小,当显示画面从最小灰阶切换至中间灰阶时,驱动晶体管输出的驱动电流增大;从图1中可知,由于驱动晶体管的迟滞效应使得显示画面从最大灰阶切换至中间灰阶和从最小灰阶切换至同一中间灰阶时驱动电流不一致,也就是说,驱动晶体管的迟滞效应导致驱动晶体管在不同的数据电压下的特性偏移程度不一致,从而导致最大灰阶和最小灰阶切换至同一中间灰阶之间存在亮度差,进而出现残影的现象。
有鉴于此,本发明实施例提供一种像素电路及其驱动方法,通过获取像素电路在相邻两显示帧的灰阶数据,并根据相邻两显示帧中的至少前一显示帧对应的灰阶数据计算插黑灰阶对应的数据电压,在相邻两显示帧之间的插黑阶段,向像素电路的驱动晶体管的栅极写入插黑灰阶对应的数据电压,并向驱动晶体管的第一极写入第一电源电压,即通过在相邻两显示帧中的前一显示帧显示画面后对驱动晶体管施加偏置电压,以对驱动晶体管的迟滞进行复位,以减小在不同灰阶画面切换时由于写入驱动晶体管栅极的数据电压变化而导致的迟滞效应,从而能够改善残影问题。此外,在向像素电路的驱动晶体管的栅极写入插黑灰阶对应的数据电压,以及向驱动晶体管的第一极写入第一电源电压时,向发光控制模块提供关断控制信号,使得发光模块处于不发光状态,避免在插黑阶段发光模块偷亮对显示效果造成的不良影响。
以上是本发明的核心思想,下面将继续结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本发明保护的范围。
图2为本发明实施例提供的一种像素电路的驱动方法的流程图,图3为本发明实施例提供的一种像素电路的结构示意图。其中,图2所示驱动方法可用于驱动图3所示像素电路,参考图2和图3,该驱动方法包括:
S110、获取像素电路在相邻两显示帧的灰阶数据,其中灰阶数据包括显示灰阶及对应的数据电压。
其中,显示画面通常为一帧一帧进行显示,显示帧可以指用于进行画面显示的帧。其中进行像素电路驱动时,可以每一帧均为显示帧;本发明其他实施例中,还可以包括插黑帧,与显示帧不同的是,插黑帧不用于进行画面的显示。
具体地,像素电路在正常工作时,至少包括数据写入阶段和发光阶段。在数据写入阶段,根据第一扫描信号端Scan1输出的第一扫描信号控制数据电压写入模块120和补偿模块150导通,数据电压Vdata通过数据电压写入模块120、驱动晶体管TD和补偿模块150写入至驱动晶体管TD的栅极和存储模块130连接驱动晶体管TD栅极的一端,该过程也即对存储模块130进行充电的过程,充电完成后,数据电压Vdata存储在存储模块130上。在发光阶段,根据发光控制信号EM控制发光控制模块160导通,使驱动晶体管TD根据其栅极写入的电压生成驱动信号,如电流信号,驱动晶体管TD生成驱动电流以驱动发光模块140发光。当像素电路以一定频率显示画面时,在显示完成一显示帧后,再进行后一显示帧的显示。获取像素电路在相邻两显示帧的灰阶数据,其中灰阶数据包括显示灰阶以及显示灰阶对应的数据电压,例如,连续接收第N显示帧和第N+1显示帧的显示画面,以获取像素电路在第N显示帧和第N+1显示帧的灰阶数据。
S120、根据相邻两显示帧中的至少前一显示帧对应的灰阶数据计算插黑灰阶对应的数据电压。
具体地,在获取像素电路在相邻两显示帧的灰阶数据后,根据获取到的灰阶数据计算插黑灰阶对应的数据电压。插黑灰阶指的是在相邻两显示灰阶之间插入的另一显示灰阶,使得在完成前一显示帧显示画面后,向驱动晶体管TD的栅极写入插黑灰阶对应的数据电压,以改变驱动晶体管TD的栅极电压。可以根据前一显示帧对应的灰阶数据计算插黑灰阶对应的数据电压,也可以根据前一显示帧和后一显示帧对应的灰阶数据计算插黑灰阶对应的数据电压。
S130、在相邻两显示帧之间的插黑阶段,向像素电路的驱动晶体管栅极写入插黑灰阶对应的数据电压,向驱动晶体管的第一极写入第一电源电压,并向像素电路中的发光控制模块提供关断控制信号。
具体地,像素电路在正常工作时,还包括插黑阶段,插黑阶段介于相邻两显示帧之间,即相邻两显示帧的前一显示帧结束之后和相邻两显示帧的后一帧开始之前,用于向驱动晶体管TD的栅极写入插黑灰阶对应的数据电压,并向驱动晶体管TD的第一极写入第一电源电压VDD,以向驱动晶体管TD的栅极和第一极施加偏置电压,其中该偏置电压Vgs0=VGn-VDD,其中VGn表示插黑灰阶对应的数据电压,如步骤120中所述的,该插黑灰阶对应的数据电压可以由前一显示帧对应的灰阶数据计算得到,也可以根据前一显示帧和后一显示帧对应的灰阶数据计算得到驱动晶体管TD。即通过根据前一显示帧对应的灰阶数据或者根据前一显示帧和后一显示帧对应的灰阶数据来得到插黑灰阶对应的数据电压,而第一电源电压VDD为固定电压,因此,也即根据前一显示帧对应的灰阶数据或者根据前一显示帧和后一显示帧对应的灰阶数据来得到插黑阶段向驱动晶体管所施加的偏置电压,进而根据像素电路前一显示帧对应的灰阶数据或者根据前一显示帧和后一显示帧对应的灰阶数据得到的偏置电压来对驱动晶体管的迟滞进行复位,进而有利于改善残影。
并且在插黑阶段,控制像素电路中的发光控制模块160关断,使得插黑阶段发光模块140不发光,避免在插黑阶段发光模块偷亮(在除发光阶段以外的非发光阶段点亮均属于偷亮)对显示效果造成的不良影响。示例性地,在数据写入阶段,控制数据电压写入模块120和补偿模块150导通,数据电压Vdata通过数据电压写入模块120、驱动晶体管TD和补偿模块150写入至驱动晶体管TD的栅极和存储模块130连接驱动晶体管TD栅极的一端,数据电压Vdata存储在存储模块130上。在发光阶段,根据发光控制信号EM控制发光控制模块160导通,驱动晶体管TD生成驱动电流以驱动发光模块140发光。至此,完成一显示帧(如,第N显示帧)的显示,当在进行后一显示帧(如,第N+1显示帧)之前,像素电路进入插黑阶段。在插黑阶段,控制数据电压写入模块120导通,插黑灰阶对应的数据电压通过数据电压写入模块120、驱动晶体管TD和补偿模块150写入至驱动晶体管TD的栅极,其中插黑灰阶对应的数据电压可以是根据相邻两显示帧中的至少前一显示帧对应的灰阶数据计算得到的。在向驱动晶体管TD的栅极写入插黑灰阶对应的数据电压之后,控制第一极电压写入模块170导通,向驱动晶体管TD的第一极写入第一电源电压VDD。在插黑阶段,由于向发光控制模块160提供关断控制信号,发光模块140不发光,当显示后一显示帧时,像素电路恢复正常显示。因此,无论前一显示帧对应的数据电压是多少,在相邻两显示帧之间的插黑阶段向驱动晶体管TD的栅极写入插黑灰阶对应的数据电压,使得进行后一显示帧的画面显示时,驱动晶体管TD的栅极均由插黑灰阶对应的数据电压进行后一显示帧数据电压的写入,进而在不同灰阶画面切换时,减小了因驱动晶体管TD的迟滞效应导致驱动晶体管TD的偏移特性不一致,而出现的残影现象。
本发明实施例提供的技术方案,通过获取像素电路在相邻两显示帧的灰阶数据,并根据相邻两显示帧中的至少前一显示帧对应的灰阶数据计算插黑灰阶对应的数据电压,在相邻两显示帧之间的插黑阶段,向像素电路的驱动晶体管的栅极写入插黑灰阶对应的数据电压,并向驱动晶体管的第一极写入第一电源电压,即通过在相邻两显示帧中的前一显示帧显示画面后对驱动晶体管施加偏置电压,以对驱动晶体管的迟滞进行复位,以减小在不同灰阶画面切换时由于写入驱动晶体管栅极的数据电压变化而导致的迟滞效应,从而能够改善残影问题。此外,在向像素电路的驱动晶体管的栅极写入插黑灰阶对应的数据电压,以及向驱动晶体管的第一极写入第一电源电压时,向发光控制模块160提供关断控制信号,使得发光模块140处于不发光状态,避免在插黑阶段发光模块偷亮对显示效果造成的不良影响。
图4为本发明实施例提供的另一种像素电路的驱动方法的流程图,该驱动方法同样适用于图3所示像素电路,在上述技术方案的基础上,参考图4,本发明实施例提供的像素电路的驱动方法包括:
S210、获取像素电路在相邻两显示帧的灰阶数据,其中灰阶数据包括显示灰阶及对应的数据电压;该步骤与上述实施例中S110过程相同,在此不再赘述。
S220、根据相邻两显示帧中像素电路在前一显示帧对应的灰阶数据计算插黑灰阶。
S230、根据插黑灰阶确定插黑灰阶对应的数据电压。
具体地,在像素电路完成前一显示帧的显示画面后,在后一显示帧进行显示之前设置插黑阶段,并在插黑阶段向驱动晶体管TD写入插黑灰阶对应的数据电压。因此,可以根据相邻两显示帧中像素电路在前一显示帧对应的显示灰阶计算插黑灰阶,再根据插黑灰阶计算插黑灰阶对应的数据电压,插黑灰阶对应的数据电压与相邻两显示帧中的像素电路在前一帧对应的数据电压负相关,可选地,插黑灰阶等于最大灰阶与相邻两显示帧中像素电路在前一显示帧显示灰阶的差值。示例性地,获取像素电路在第N显示帧和第N+1显示帧的灰阶数据,包括第N显示帧和第N+1显示帧的显示灰阶以及对应的数据电压,插黑灰阶对应的数据电压可以表示为Gray(Gn)=Gray(Graymax)-Gray(第N显示帧),其中,Gray(Gn)为插黑灰阶,Gray(Graymax)为最大灰阶,例如最大灰阶为255灰阶,Gray(第N显示帧)为第N显示帧显示灰阶。获得到插黑灰阶后,可以根据插黑灰阶进一步确定插黑灰阶对应的数据电压,根据灰阶与数据电压的关系可知,Data(Gn)=Data(Graymax)-Data(第N显示帧)。例如,最大灰阶为255灰阶,第N帧显示画面的灰阶为232灰阶时,根据上述公式可知,插黑灰阶为23灰阶,也即插黑灰阶对应的数据电压为23灰阶对应的数据电压。
S240、在相邻两显示帧之间的插黑阶段,向像素电路的驱动晶体管栅极写入插黑灰阶对应的数据电压,向驱动晶体管的第一极写入第一电源电压,并向像素电路中的发光控制模块提供关断控制信号;该步骤与上述实施例中S130过程相同,在此不再赘述。
作为本发明实施例的一种可实施方式,图5为本发明实施例提供的另一种像素电路的驱动方法的流程图,该驱动方法同样适用于图3所示像素电路,在上述技术方案的基础上,参考图5,本发明实施例提供的像素电路的驱动方法包括:
S310、获取像素电路在相邻两显示帧的灰阶数据,其中灰阶数据包括显示灰阶及对应的数据电压;该步骤与上述实施例中S110过程相同,在此不再赘述。
S320、根据相邻两显示帧中像素电路在前一显示帧对应的灰阶数据和后一显示帧对应的灰阶数据计算插黑灰阶;插黑灰阶与相邻两显示帧中的像素电路在前一显示帧的灰阶负相关,插黑灰阶与相邻两显示帧中的像素电路在后一显示帧的灰阶正相关。
S330、根据插黑灰阶确定插黑灰阶对应的数据电压。
具体地,由于驱动晶体管TD具有迟滞效应,可以对显示前一显示帧画面后的驱动晶体管的迟滞进行复位,驱动晶体管TD以减小驱动晶体管TD的迟滞效应对后一显示帧的影响。因此,插黑灰阶可以同时与相邻两显示帧中的前一显示帧的显示灰阶和后一显示帧的显示灰阶相关联,插黑灰阶与相邻两显示帧中的像素电路在前一显示帧的灰阶负相关,插黑灰阶与相邻两显示帧中的像素电路在后一显示帧的灰阶正相关。可选地,在本发明实施例提供的技术方案中,插黑灰阶等于2倍的相邻两显示帧中后一显示帧显示灰阶与前一显示帧显示灰阶的差值,即Gray(Gn)=2*Gray(第N+1显示帧)-Gray(第N显示帧),其中Gray(Gn)为插黑灰阶。获得到插黑灰阶后,可以根据插黑灰阶进一步确定插黑灰阶对应的数据电压,根据灰阶与数据电压的关系可知,Data(Gn)=2*Data(第N+1显示帧)-Data(第N显示帧)。示例性地,获取第N显示帧和第N+1显示帧的灰阶数据,其中,第N显示帧和第N+1显示帧的灰阶数据包括第N显示帧的显示灰阶和第N显示帧的显示灰阶对应的数据电压,以及第N+1显示帧的显示灰阶和第N+1显示帧的显示灰阶对应的数据电压,如第N显示帧的显示灰阶为46灰阶,第N+1显示帧的显示灰阶为104灰阶。则根据上述公式可知,插黑灰阶为162灰阶,并根据插黑灰阶计算插黑灰阶对应的数据电压。
可选地,若插黑灰阶大于最大灰阶,则将插黑灰阶对应的数据电压设定为最大灰阶对应的数据电压。其中,具体地,最大灰阶可以为255灰阶。获取到像素电路在相邻两显示帧的灰阶数据后,当根据公式Gray(Gn)=2*Gray(第N+1显示帧)-Gray(第N显示帧)计算出插黑灰阶大于255灰阶时,则将插黑灰阶设定为255灰阶,同时将插黑灰阶对应的数据电压设定为255灰阶对应的数据电压,以提高插黑灰阶的有效性。若插黑灰阶小于最小灰阶,则将插黑灰阶对应的数据电压设定为最小灰阶对应的数据电压。其中,最小灰阶可以0灰阶。获取到像素电路在相邻两显示帧的灰阶数据后,当根据公式Gray(Gn)=2*Gray(第N+1显示帧)-Gray(第N显示帧)计算出插黑灰阶小于0灰阶时,则将插黑灰阶设定为0灰阶,同时将插黑灰阶对应的数据电压设定为0灰阶对应的数据电压,同样可以提高插黑灰阶的有效性。若插黑灰阶大于或等于最小灰阶,且小于或等于最大灰阶,则根据公式Gray(Gn)=2*Gray(第N+1显示帧)-Gray(第N显示帧)计算插黑灰阶所对应的数据电压即可。
S340、在相邻两显示帧之间的插黑阶段,向像素电路的驱动晶体管栅极写入插黑灰阶对应的数据电压,向驱动晶体管的第一极写入第一电源电压,并向像素电路中的发光控制模块提供关断控制信号;该步骤与上述实施例中S130过程相同,在此不再赘述。
本发明实施例提供的技术方案,可以根据相邻两显示帧中的像素电路在前一显示帧的灰阶数据计算插黑灰阶对应的数据电压,或者根据相邻两显示帧中像素电路在前一显示帧对应的灰阶数据和后一显示帧对应的灰阶数据计算插黑灰阶对应的数据电压。在实际应用过程中,可以根据实际需求选择任意一种计算方法对插黑灰阶对应的数据电压进行计算,本发明实施例对此不作任何限制。
图6为本发明实施例提供的一种插黑方法的时序图。参考图3和图6,以图3所示的像素电路结合图6来说明本发明实施例提供像素电路的驱动方法的具体工作原理。
当显示装置以一定频率驱动像素电路工作时,像素电路是逐帧显示画面的。在数据写入阶段,根据第一扫描信号端Scan1输出的第一扫描信号控制数据电压写入模块120和补偿模块150导通,数据电压Vdata通过数据电压写入模块120、驱动晶体管TD和补偿模块150写入至驱动晶体管TD的栅极和存储模块130连接驱动晶体管TD栅极的一端,该过程也即对存储模块130进行充电的过程,充电完成后,数据电压Vdata存储在存储模块130上。在发光阶段,根据发光控制信号EM控制发光控制模块160导通,使驱动晶体管TD根据其栅极写入的电压生成驱动信号,如电流信号,驱动晶体管TD生成驱动电流以驱动发光模块140发光,至此像素电路完成前一帧的显示。在相邻两显示帧之间设置有插黑阶段,插黑阶段的时间小于显示帧的一帧时间,也就是说,插黑阶段的时间小于显示一帧画面所需要的时间。获取相邻两显示帧的灰阶数据,在插黑阶段,控制数据电压写入模块120导通,插黑灰阶对应的数据电压通过数据电压写入模块120、驱动晶体管TD和补偿模块150写入至驱动晶体管TD的栅极,其中插黑灰阶对应的数据电压可以是根据相邻两显示帧中的至少前一显示帧对应的灰阶数据计算得到的。在向驱动晶体管TD的栅极写入插黑灰阶对应的数据电压之后,控制第一极电压写入模块170导通,向驱动晶体管TD的第一极写入第一电源电压VDD。在插黑阶段,由于向发光控制模块160提供关断控制信号,发光模块140不发光,当显示后一显示帧时,像素电路恢复正常显示。在显示后一帧画面时,驱动晶体管TD的栅极均由插黑灰阶对应的数据电压进行后一显示帧数据电压的写入,进而在切换至后一显示帧时,减小了因驱动晶体管TD的迟滞效应导致驱动晶体管TD的偏移特性不一致,而出现的残影现象。
可选的,在相邻两显示帧之间包括插黑帧。图7为本发明实施例提供的另一种像素电路的驱动方法的流程图,在上述技术上方案的基础上,参考图7,本发明实施例提供的技术方案包括:
S410、获取像素电路在相邻两显示帧的灰阶数据,其中灰阶数据包括显示灰阶及对应的数据电压;该步骤与上述实施例中S110过程相同,在此不再赘述。
S420、根据相邻两显示帧中的至少前一显示帧对应的灰阶数据计算插黑灰阶对应的数据电压;该步骤与上述实施例中S120过程相同,在此不再赘述。
S430、在插黑帧,向像素电路的驱动晶体管栅极写入插黑灰阶对应的数据电压,向驱动晶体管的第一极写入第一电源电压,并向像素电路中的发光控制模块提供关断控制信号;插黑帧的时间与显示帧的时间相等。
具体地,图8为本发明实施例提供的另一种插黑方法的时序图,参考图8,在相邻两显示帧(第N显示帧和第N+1显示帧)之间包括插黑帧,插黑帧的时间与显示帧的时间相等,即以2倍频率来进行显示。例如未设置插黑阶段的驱动扫描频率为60Hz,在相邻两显示帧之间设置插黑阶段,插黑阶段包括插黑帧,插黑帧的时间与显示帧的时间相等,即以120Hz频率来显示60Hz频率的画面,增加了帧扫描频率,以此来减小驱动晶体管的迟滞效应所带来的残影问题。其工作原理与插黑阶段的时间小于显示帧的一帧时间的插黑方法相同,在此不再赘述。
作为本发明实施例另一种可选的实施方式,图3所示的像素电路中的发光控制模块160包括第一发光控制单元161和第二发光控制单元162,第一发光控制单元161、驱动晶体管TD、第二发光控制单元162和发光模块140连接依次串联于第一电源端和第二电源端之间;像素电路还包括第一极电压写入模块170、数据电压写入模块120和补偿模块150,第一极电压写入模块170与第一发光控制单元161并联。图9为本发明实施例提供的另一种像素电路的驱动方法的流程图,该驱动方法同样适用于图3所示像素电路,参考图9,本发明实施例提供的像素电路的驱动方法包括:
S510、获取像素电路在相邻两显示帧的灰阶数据,其中灰阶数据包括显示灰阶及对应的数据电压;该步骤与上述实施例中S110过程相同,在此不再赘述。
S520、根据相邻两显示帧中的至少前一显示帧对应的灰阶数据计算插黑灰阶对应的数据电压;该步骤与上述实施例中S120过程相同,在此不再赘述。
S530、在插黑阶段的第一子阶段,向数据电压写入模块和补偿模块提供导通控制信号,以向像素电路的驱动晶体管栅极写入插黑灰阶对应的数据电压。
具体地,插黑阶段的第一子阶段为向驱动晶体管TD的栅极写入插黑灰阶对应的数据电压的阶段。在此阶段,第一扫描信号端Scan1输出的第一扫描信号导通数据电压写入模块120和补偿模块150,插黑灰阶对应的数据电压通过数据电压写入模块120、驱动晶体管TD和补偿模块150写入至驱动晶体管TD的栅极,对相邻两显示帧之间进行插黑处理。其中,插黑灰阶对应的数据电压可以根据相邻两显示帧中像素电路在前一显示帧对应的数据电压来计算[Data(Gn)=Data(Graymin)-Data(第N显示帧)],也可以根据相邻两显示帧中像素电路在前一显示帧对应的灰阶电压和后一显示帧对应的灰阶电压来计算[Data(Gn)=2*Data(第N+1显示帧)-Data(第N显示帧)]。
S540、在插黑阶段的第二子阶段,向第一极电压写入模块提供导通控制信号,以使第一电源端的第一电源电压写入到驱动晶体管的第一极。
具体地,插黑阶段的第二子阶段为对驱动晶体管TD的第一极施加第一电源电压VDD的阶段。在插黑阶段的第二子阶段,第一扫描信号端Scan1输出的第一扫描信号控制数据电压写入模块120和补偿模块150关断,控制信号端EN向第一极电压写入模块170提供导通控制信号,第一电源电压VDD通过第一极电压写入模块170施加至驱动晶体管TD的第一极,由于存储模块130能够维持驱动晶体管TD栅极的电位,因此,驱动晶体管TD的栅极与第一极之间形成电压差,以对驱动晶体管的迟滞进行复位,从而减小在不同灰阶画面切换时由于写入驱动晶体管栅极的数据电压变化而导致的迟滞效应,进而能够改善残影问题。
S550、在插黑阶段,向第一发光控制单元和第二发光控制单元提供关断控制信号。
具体地,在插黑阶段,向第一发光控制单元161和第二发光控制单元162提供关断控制信号,以保证发光模块140处于不发光状态,避免在插黑阶段发光模块140偷亮对显示效果造成的不良影响。
本发明实施例还提供了一种像素电路,可以由本发明任意技术方案所提供的像素电路的驱动方法驱动。图10为本发明实施例提供的另一种像素电路的结构示意图,参考图10,本发明实施例提供的像素电路包括:驱动晶体管TD、数据电压写入模块120、存储模块130、补偿模块150、发光模块140、第一极电压写入模块170和发光控制模块160;数据电压写入模块120的控制端与第一扫描信号输入端Scan1连接,数据电压写入模块120的第一端与数据电压输入端Vdata连接,数据电压写入模块120的第二端与驱动晶体管TD的第一极连接,驱动晶体管TD的栅极与补偿模块150的第一端连接,补偿模块150的第二端与驱动晶体管TD的第二极连接,补偿模块150的控制端与第一扫描信号输入端Scan1连接;存储模块130连接于第一电源端和驱动晶体管TD的栅极之间;发光控制模块160包括第一发光控制单元161和第二发光控制单元162,第一发光控制单元161的控制端和第二发光控制单元162的控制端均与发光控制信号输入端EM连接,第一发光控制单元161的第一端与第一电源端连接,第一发光控制单元161的第二端与驱动晶体管TD的第一极连接,第二发光控制单元162的第一端与驱动晶体管TD的第二极连接,第二发光控制单元162的第二端与发光模块140的阳极连接,发光模块140的阴极与第二电源端连接;第一极电压写入模块170的控制端与电压控制信号输入端EN连接,第一极电压写入模块170的第一端与第一发光控制单元161的第一端连接,第一极电压写入模块170的第二端与第一发光控制单元161的第二端连接;数据电压写入模块120和补偿模块150用于在相邻两显示帧之间的插黑阶段向驱动晶体管TD栅极写入插黑灰阶对应的数据电压;第一极电压写入模块170用于在插黑阶段向驱动晶体管TD的第一极写入第一电源电压VDD;发光控制模块160用于在插黑阶段关断。
继续参考图10,本发明实施例提供的像素电路还包括第一初始化模块180和第二初始化模块190,第一初始化模块180的控制端和第二初始化模块的控制端均与第二扫描信号端连接,第一初始化模块180的第一端输入参考电压Vref,第一初始化模块180的第二端与驱动晶体管TD的栅极连接;第二初始化模块190的第一端输入参考电压Vref,第二初始化模块190的第二端与发光模块140的阳极连接。其中,数据电压写入模块120包括第一晶体管T1,补偿模块包括第二晶体管T2,第一发光控制单元161包括第三晶体管T3,第二发光控制单元162包括第四晶体管T4,第一极电压写入模块170包括第五晶体管T5,第一初始化模块180包括第六晶体管T6,第二初始化模块190包括第七晶体管T7,存储模块130包括存储电容Cs,发光模块140包括发光二极管D1。
图11为本发明实施例提供的一种像素电路的驱动时序图,该驱动时序可应用于图10所示的像素电路。以图10所示的像素电路为例,结合图11具体说明本发明实施例提供的像素电路的工作原理。
本发明实施例所提供的像素电路包括初始化阶段t1、数据写入阶段t2、发光阶段t3和插黑阶段t4。
初始化阶段t1,发光控制信号输入端输入关断控制信号,第一发光控制单元161和第二发光控制单元162关断;第一扫描信号端Scan1输入关断控制信号,数据电压写入模块120和补偿模块150关断;第二扫描信号端Scan2输入导通控制信号,第一初始化模块180和第二初始化模块190导通。参考电压Vref通过第一初始化模块180写入至驱动晶体管TD的栅极,驱动晶体管TD的栅极的电位被初始化为参考电压Vref的电位。参考电压Vref还通过第二初始化模块190写入至发光模块140的阳极,发光模块140的阳极的电位被初始化为参考电压Vref的电位。
数据写入阶段t2,发光控制信号输入端输入关断控制信号,第一发光控制单元161和第二发光控制单元162关断;第一扫描信号端Scan1输入导通控制信号,数据电压写入模块120和补偿模块150导通;第二扫描信号端Scan2输入关断控制信号,第一初始化模块180和第二初始化模块190关断。数据电压输入端输入的数据电压Vdata通过数据电压写入模块120、驱动晶体管TD和补偿模块150写入至驱动晶体管TD的栅极,同时通过补偿模块150实现驱动晶体管TD的阈值电压补偿。此时,存储模块130将驱动晶体管TD的栅极电位维持在Vdata-|Vth|,其中Vth为驱动晶体管TD的阈值电压。
发光阶段t3,发光控制信号输入端输入导通控制信号,第一发光控制单元161和第二发光控制单元162导通;第一扫描信号端Scan1输入关断控制信号,数据电压写入模块120和补偿模块150关断;第二扫描信号端Scan2输入关断控制信号,第一初始化模块180和第二初始化模块190关断。第一电源电压VDD通过第一发光控制单元161、驱动晶体管TD和第二发光控制单元162写入至发光模块140的阳极,第二电源端输入第二电源电压VSS至发光模块140的阴极,驱动晶体管TD根据其栅极的数据电压生成驱动电流,驱动发光模块发光,以完成前一显示帧的显示。
插黑阶段t4的初始化子阶段t40,发光控制信号输入端输入关断控制信号,第一发光控制单元161和第二发光控制单元162关断;第一扫描信号端Scan1输入关断控制信号,数据电压写入模块120和补偿模块150关断;第二扫描信号端Scan2输入导通控制信号,第一初始化模块180和第二初始化模块190导通。参考电压Vref通过第一初始化模块180写入至驱动晶体管TD的栅极,驱动晶体管TD的栅极的电位被初始化为参考电压Vref的电位。参考电压Vref还通过第二初始化模块190写入至发光模块140的阳极,发光模块140的阳极的电位被初始化为参考电压Vref的电位。
插黑阶段t4的第一子阶段t41,发光控制信号输入端输入关断控制信号,第一发光控制单元161和第二发光控制单元162关断;第二扫描信号端Scan2输入关断控制信号,第一初始化模块180和第二初始化模块190关断,第一扫描信号端Scan1输入导通控制信号,数据电压写入模块120和补偿模块150导通。插黑灰阶对应的数据电压通过数据电压写入模块120、驱动晶体管TD和补偿模块150写入驱动晶体管TD的栅极以及存储模块130。
插黑阶段t4的第二子阶段t42,发光控制信号输入端输入关断控制信号,第一发光控制单元161和第二发光控制单元162关断;第二扫描信号端Scan2输入关断控制信号,第一初始化模块180和第二初始化模块190关断,第一扫描信号端Scan1输入关断控制信号,数据电压写入模块120和补偿模块150关断,控制信号端EN向第一极电压写入模块170提供导通控制信号,第一电源电压VDD通过第一极电压写入模块170施加至驱动晶体管TD的第一极,由于存储模块130能够维持驱动晶体管TD栅极的电位,因此,驱动晶体管TD的栅极与第一极之间形成电压差,以对驱动晶体管的迟滞进行复位,从而减小在不同灰阶画面切换时由于写入驱动晶体管栅极的数据电压变化而导致的迟滞效应,进而能够改善残影问题。
本发明实施例提供的技术方案,通过获取像素电路在相邻两显示帧的灰阶数据,并根据相邻两显示帧中的至少前一显示帧对应的灰阶数据计算插黑灰阶对应的数据电压,在相邻两显示帧之间的插黑阶段,向像素电路的驱动晶体管的栅极写入插黑灰阶对应的数据电压,并向驱动晶体管的第一极写入第一电源电压,即通过在相邻两显示帧中的前一显示帧显示画面后对驱动晶体管的栅极施加插黑灰阶对应的数据电压,以及向第一极电压写入模块提供导通控制信号,将第一电源电压通过第一极电压写入模块施加至驱动晶体管的第一极,以对驱动晶体管的迟滞进行复位,从而减小在不同灰阶画面切换时由于写入驱动晶体管栅极的数据电压变化而导致的迟滞效应,从而能够改善残影问题。此外,在向像素电路的驱动晶体管的栅极写入插黑灰阶对应的数据电压,以及向驱动晶体管的第一极写入第一电源电压时,向发光控制模块提供关断控制信号,使得发光模块处于不发光状态,避免在插黑阶段发光模块偷亮对显示效果造成的不良影响。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (9)
1.一种像素电路的驱动方法,其特征在于,包括:
获取所述像素电路在相邻两显示帧的灰阶数据,其中所述灰阶数据包括显示灰阶及对应的数据电压;
根据所述相邻两显示帧中的至少前一显示帧对应的灰阶数据计算插黑灰阶对应的数据电压;
在相邻两显示帧之间的插黑阶段,向所述像素电路的驱动晶体管栅极写入所述插黑灰阶对应的数据电压,向所述驱动晶体管的第一极写入第一电源电压,并向所述像素电路中的发光控制模块提供关断控制信号;
其中,所述插黑灰阶等于最大灰阶与所述相邻两显示帧中所述像素电路在前一显示帧显示灰阶的差值;或,所述插黑灰阶等于2倍的相邻两显示帧中后一显示帧显示灰阶与前一显示帧显示灰阶的差值。
2.根据权利要求1所述的像素电路的驱动方法,其特征在于,所述插黑灰阶对应的数据电压与所述相邻两显示帧中的所述像素电路在前一帧对应的数据电压负相关。
3.根据权利要求2所述的像素电路的驱动方法,其特征在于,所述根据所述相邻两显示帧中的至少前一显示帧对应的灰阶数据计算插黑灰阶对应的数据电压包括:
根据所述相邻两显示帧中所述像素电路在前一显示帧对应的灰阶数据计算所述插黑灰阶;
其中,所述插黑灰阶等于最大灰阶与所述相邻两显示帧中所述像素电路在前一显示帧显示灰阶的差值;
根据所述插黑灰阶确定所述插黑灰阶对应的数据电压。
4.根据权利要求1所述的像素电路的驱动方法,其特征在于,所述根据所述相邻两显示帧中的至少前一显示帧对应的灰阶数据计算插黑灰阶对应的数据电压包括:
根据所述相邻两显示帧中所述像素电路在前一显示帧对应的灰阶数据和后一显示帧对应的灰阶数据计算所述插黑灰阶;所述插黑灰阶与所述相邻两显示帧中的所述像素电路在前一显示帧的灰阶负相关,所述插黑灰阶与所述相邻两显示帧中的所述像素电路在后一显示帧的灰阶正相关;其中,所述插黑灰阶等于2倍的相邻两显示帧中后一显示帧显示灰阶与前一显示帧显示灰阶的差值;
根据所述插黑灰阶确定所述插黑灰阶对应的数据电压。
5.根据权利要求4所述的像素电路的驱动方法,其特征在于,所述根据所述相邻两显示帧中的至少前一显示帧对应的灰阶数据计算插黑灰阶对应的数据电压包括:
若所述插黑灰阶大于最大灰阶,则将所述插黑灰阶对应的数据电压设定为最大灰阶对应的数据电压;
若所述插黑灰阶小于最小灰阶,则将所述插黑灰阶对应的数据电压设定为最小灰阶对应的数据电压。
6.根据权利要求1所述的像素电路的驱动方法,其特征在于,所述插黑阶段的时间小于所述显示帧的一帧时间。
7.根据权利要求1所述的像素电路的驱动方法,其特征在于,在相邻两所述显示帧之间包括插黑帧,所述在相邻两显示帧之间的插黑阶段,向所述像素电路的驱动晶体管栅极写入所述插黑灰阶对应的数据电压,向所述驱动晶体管的第一极写入第一电源电压,并向所述像素电路中的发光控制模块提供关断控制信号,包括:
在所述插黑帧,向所述像素电路的驱动晶体管栅极写入所述插黑灰阶对应的数据电压,向所述驱动晶体管的第一极写入第一电源电压,并向所述像素电路中的发光控制模块提供关断控制信号;
所述插黑帧的时间与所述显示帧的时间相等。
8.根据权利要求1所述的像素电路的驱动方法,其特征在于,所述发光控制模块包括第一发光控制单元和第二发光控制单元,所述第一发光控制单元、所述驱动晶体管、所述第二发光控制单元和发光模块连接依次串联于第一电源端和第二电源端之间;所述像素电路还包括第一极电压写入模块、数据电压写入模块和补偿模块,所述第一极电压写入模块与所述第一发光控制单元并联;
所述在相邻两显示帧之间的插黑阶段,向所述像素电路的驱动晶体管栅极写入所述插黑灰阶对应的数据电压,向所述驱动晶体管的第一极写入第一电源电压,并向所述像素电路中的发光控制模块提供关断控制信号,还包括:
在所述插黑阶段的第一子阶段,向所述数据电压写入模块和所述补偿模块提供导通控制信号,以向所述像素电路的驱动晶体管栅极写入所述插黑灰阶对应的数据电压;
在所述插黑阶段的第二子阶段,向所述第一极电压写入模块提供导通控制信号,以使所述第一电源端的第一电源电压写入到所述驱动晶体管的第一极;
在所述插黑阶段,向所述第一发光控制单元和所述第二发光控制单元提供关断控制信号。
9.一种像素电路,其特征在于,由权利要求1-8任一项所述的像素电路的驱动方法驱动;所述像素电路包括驱动晶体管、数据电压写入模块、存储模块、补偿模块、发光模块、第一极电压写入模块和发光控制模块;
所述数据电压写入模块的控制端与第一扫描信号输入端连接,所述数据电压写入模块的第一端与数据电压输入端连接,所述数据电压写入模块的第二端与所述驱动晶体管的第一极连接,所述驱动晶体管的栅极与所述补偿模块的第一端连接,所述补偿模块的第二端与所述驱动晶体管的第二极连接,所述补偿模块的控制端与所述第一扫描信号输入端连接;
所述发光控制模块包括第一发光控制单元和第二发光控制单元,所述第一发光控制单元的控制端和所述第二发光控制单元的控制端均与发光控制信号输入端连接,所述第一发光控制单元的第一端与第一电源端连接,所述第一发光控制单元的第二端与所述驱动晶体管的第一极连接,所述第二发光控制单元的第一端与所述驱动晶体管的第二极连接,所述第二发光控制单元的第二端与所述发光模块的阳极连接,所述发光模块的阴极与第二电源端连接;
所述存储模块连接于所述第一电源端和所述驱动晶体管的栅极之间;
所述第一极电压写入模块的控制端与电压控制信号输入端连接,所述第一极电压写入模块的第一端与所述第一发光控制单元的第一端连接,所述第一极电压写入模块的第二端与所述第一发光控制单元的第二端连接;
所述数据电压写入模块和所述补偿模块用于在相邻两显示帧之间的插黑阶段向所述驱动晶体管栅极写入所述插黑灰阶对应的数据电压;所述第一极电压写入模块用于在所述插黑阶段向所述驱动晶体管的第一极写入第一电源电压;所述发光控制模块用于在所述插黑阶段关断。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010753219.4A CN111883055B (zh) | 2020-07-30 | 2020-07-30 | 像素电路及其驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010753219.4A CN111883055B (zh) | 2020-07-30 | 2020-07-30 | 像素电路及其驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111883055A CN111883055A (zh) | 2020-11-03 |
CN111883055B true CN111883055B (zh) | 2021-09-10 |
Family
ID=73205707
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010753219.4A Active CN111883055B (zh) | 2020-07-30 | 2020-07-30 | 像素电路及其驱动方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111883055B (zh) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112634832B (zh) | 2020-12-31 | 2022-05-31 | 武汉天马微电子有限公司 | 一种显示面板、驱动方法及显示装置 |
CN115240599B (zh) * | 2021-03-01 | 2024-08-23 | 上海天马微电子有限公司 | 显示面板及其驱动方法和显示装置 |
CN113012652B (zh) * | 2021-03-09 | 2022-11-08 | Tcl华星光电技术有限公司 | 一种背光驱动电路及液晶显示装置 |
CN113160740A (zh) | 2021-04-28 | 2021-07-23 | 厦门天马微电子有限公司 | 显示面板和显示装置 |
WO2023004813A1 (zh) | 2021-07-30 | 2023-02-02 | 京东方科技集团股份有限公司 | 像素电路、驱动方法和显示装置 |
CN113611248B (zh) * | 2021-08-11 | 2023-08-11 | 合肥京东方卓印科技有限公司 | 显示面板及其开关电路的驱动方法、显示装置 |
CN113689821A (zh) * | 2021-09-03 | 2021-11-23 | 深圳市华星光电半导体显示技术有限公司 | 发光器件驱动电路、背光模组以及显示面板 |
CN114187871B (zh) * | 2021-12-10 | 2023-03-21 | 北京欧铼德微电子技术有限公司 | 电压调整方法及装置、电子设备 |
CN114420032B (zh) * | 2021-12-31 | 2023-09-19 | 湖北长江新型显示产业创新中心有限公司 | 显示面板、集成芯片和显示装置 |
US20240249679A1 (en) * | 2022-02-11 | 2024-07-25 | Hefei Boe Joint Technology Co., Ltd. | Display panel, driving method thereof and display apparatus |
CN114927099B (zh) * | 2022-06-15 | 2023-12-22 | 京东方科技集团股份有限公司 | 显示面板及其驱动方法、显示装置 |
CN114999402B (zh) * | 2022-06-22 | 2025-03-21 | 合肥维信诺科技有限公司 | 一种像素驱动电路及其驱动方法 |
CN115588397B (zh) * | 2022-10-26 | 2024-10-18 | 武汉天马微电子有限公司 | 显示面板及其驱动方法、显示装置 |
CN115966180A (zh) * | 2023-01-03 | 2023-04-14 | 京东方科技集团股份有限公司 | 显示画面切换残影补偿方法、像素驱动电路及显示基板 |
CN118016025B (zh) * | 2024-04-09 | 2024-08-30 | 惠科股份有限公司 | 显示面板及其驱动方法、显示装置 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150070718A (ko) * | 2013-12-17 | 2015-06-25 | 삼성디스플레이 주식회사 | 유기전계 발광 표시장치 |
CN104464618B (zh) * | 2014-11-04 | 2017-02-15 | 深圳市华星光电技术有限公司 | Amoled驱动装置及驱动方法 |
CN107274830B (zh) * | 2017-07-12 | 2019-07-02 | 上海天马有机发光显示技术有限公司 | 一种像素电路、其驱动方法及有机电致发光显示面板 |
CN107452334B (zh) * | 2017-08-30 | 2020-01-03 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示基板及其驱动方法、显示装置 |
KR102450894B1 (ko) * | 2017-11-10 | 2022-10-05 | 엘지디스플레이 주식회사 | 전계 발광 표시장치와 그 구동 방법 |
-
2020
- 2020-07-30 CN CN202010753219.4A patent/CN111883055B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN111883055A (zh) | 2020-11-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111883055B (zh) | 像素电路及其驱动方法 | |
CN110942743B (zh) | 像素电路的驱动方法、显示面板和显示装置 | |
CN107358917B (zh) | 一种像素电路、其驱动方法、显示面板及显示装置 | |
CN107610652B (zh) | 像素电路、其驱动方法、显示面板及显示装置 | |
CN109493794B (zh) | 像素电路、像素驱动方法和显示装置 | |
KR101779076B1 (ko) | 화소를 포함하는 유기전계발광 표시장치 | |
US10714002B2 (en) | Pixel circuit and driving method thereof, display panel and display device | |
JP5890656B2 (ja) | 電気光学装置の駆動方法および電気光学装置 | |
CN112164374A (zh) | 亮度调节方法、亮度调节装置、显示面板和显示装置 | |
CN107945743A (zh) | 一种像素电路、其驱动方法及显示装置 | |
CN112908246A (zh) | 像素电路及其驱动方法、显示面板 | |
JP2003043998A (ja) | ディスプレイ装置 | |
CN114495836B (zh) | 像素电路及其驱动方法、显示面板及电子设备 | |
CN112086056B (zh) | 像素电路及其驱动方法、显示面板及其驱动方法 | |
CN109064973B (zh) | 显示方法和显示装置 | |
CN112908245B (zh) | 像素电路及其驱动方法、显示面板 | |
CN110322827B (zh) | 一种显示面板的数字驱动方法和显示面板 | |
KR20180074949A (ko) | 표시장치 및 그 구동방법 | |
CN105405399A (zh) | 一种像素电路、其驱动方法、显示面板及显示装置 | |
CN112289269A (zh) | 一种像素电路及其控制方法和显示面板 | |
CN111433839A (zh) | 像素驱动电路、方法、以及显示设备 | |
JP2018105917A (ja) | 表示パネルおよび表示装置 | |
CN113903286B (zh) | 显示面板、显示面板的驱动方法、制备方法及显示装置 | |
CN115588397A (zh) | 显示面板及其驱动方法、显示装置 | |
CN109377944B (zh) | 像素驱动电路、显示面板及其驱动方法和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |