CN111786675A - 一种基于动态追踪的电荷共享式模数转换器量化方法 - Google Patents
一种基于动态追踪的电荷共享式模数转换器量化方法 Download PDFInfo
- Publication number
- CN111786675A CN111786675A CN202010708674.2A CN202010708674A CN111786675A CN 111786675 A CN111786675 A CN 111786675A CN 202010708674 A CN202010708674 A CN 202010708674A CN 111786675 A CN111786675 A CN 111786675A
- Authority
- CN
- China
- Prior art keywords
- capacitor
- comparator
- quantization
- array
- code word
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/124—Sampling or signal conditioning arrangements specially adapted for A/D converters
- H03M1/1245—Details of sampling arrangements or methods
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
- H03M1/46—Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter
- H03M1/462—Details of the control circuitry, e.g. of the successive approximation register
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
- H03M1/46—Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter
- H03M1/466—Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter using switched capacitors
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
一种基于动态追踪的电荷共享式模数转换器量化方法,本发明通过量化两个采样点之间的码字之差,由比较器的比较结果判定电容切换方向,将以二进制增大或减小的方式寻找采样点所在区间,直到比较结果反转,确定采样点所在区间,得到新的预测码字和最终的输出码字;DAC模块采用电荷分享切换方式,只需一组电容阵列,精简了电容阵列,减少了功耗;在预测不准确时引入两组电容替补阵列,在量化过程中除使用电容替补阵列外最多有1~2个电容进行切换,能够改善微分非线性DNL,从整体上降低了模数转换器的功耗;本发明尤其适用于传感器信号幅度变化缓慢且不会突变的温度传感器信号,可以大大减少比较器的比较次数和DAC的电容阵列切换次数。
Description
技术领域
本发明属于模拟集成电路技术领域,涉及一种基于动态追踪的电荷共享式模数转换器量化方法,适用于幅度变化缓慢、不会突变的温度等传感器信号量化。
背景技术
温度等传感器信号具有幅度变化缓慢且不突变的特点。量化温度等信号时,相邻两个采样点相比,往往码字差很小,因此可以采用区间预测算法进行量化,实现低功耗转换。
传统的区间预测算法将上次量化结果的高几位直接加载到本次量化的高位中,然后通过冗余电容的切换判断预测是否正确。如果预测正确则只需要将低位码字量化出来,如果预测错误则复位整个电容阵列,重新量化所有码字。
但是区间预测算法存在一个缺点,就是区间预测算法跟预测码字的位置相关。当输入信号采样点位于预测区间之外但较为接近预测区间时,前后两次采样的信号幅度变化仍然很小,但此时区间预测算法会判断预测错误,并重新量化所有码字,从而造成了能量的浪费。
为了克服传统区间预测算法的缺点,申请号为201910813740X的发明专利申请提出了一种码字重组的量化方法,以更低的功耗量化相邻两个采样点之间码字的差异部分。将上一次的量化码字加载到DAC电容阵列上,根据比较器的比较结果对该量化码字进行运算得到新的预测码字,进而指导电容进行相应的切换。重复上述过程,直至找到采样点所在码字区间。但上述码字重组的量化方法,通过重组后的新预测码字指导电容切换过程中,可能存在多个电容同时进行切换的情况,对DNL(微分非线性)的优良度有所影响,而且会带来电容阵列切换功耗高的问题;此外,在码字的运算过程中还可能存在溢出的情况。
发明内容
针对上述传统区间预测算法存在的由于预测判断错误导致能量浪费和现有的码字重组量化方存在的多个电容同时切换和码字溢出问题,本发明提出一种基于动态追踪的电荷共享式模数转换器量化方法,在预测不准确时引入两个电容替补阵列,按照电荷共享式切换方式切换第二电容替补阵列,不再通过产生的二进制码字对电容阵列进行控制,避免了码字溢出的问题;同时由于采用电荷共享式电容阵列,DAC模块不需要设置两组DAC电容阵列,能够进一步减小功耗,使电容阵列更加精简。
本发明的技术方案为:
一种基于动态追踪的电荷共享式模数转换器量化方法,所述电荷共享式模数转换器包括DAC模块、比较器和数字逻辑模块,所述DAC模块包括DAC电容阵列和两个采样电容,两个采样电容的上极板分别连接所述比较器的正向输入端和负向输入端,其下极板均连接参考地电压;所述DAC电容阵列包括N-1个量化电容以及两个冗余电容CR1和CR2,其中N为所述电荷共享式模数转换器的位数;将所述N-1个量化电容按照权重从高到底依次排序并编号为CN-1至C1,冗余电容CR1与量化电容C1的电容值相等,冗余电容CR2与量化电容C2的电容值相等,冗余电容CR1连接在量化电容C1之后,冗余电容CR2连接在冗余电容CR1之后;所述N-1个量化电容和两个冗余电容的上极板分别通过开关后连接参考高电压、参考地电压、比较器正向输入端或比较器负向输入端,所述N-1个量化电容和两个冗余电容的下极板分别通过开关后连接参考高电压、参考地电压、比较器正向输入端或比较器负向输入端;所述数字逻辑模块用于根据比较器的比较结果产生所述电荷共享式模数转换器的输出码字并控制所述DAC电容阵列中开关切换;
所述量化方法在所述电荷共享式模数转换器的一次量化过程中包括如下步骤:
步骤一、所述电荷共享式模数转换器上电,将所述两个采样电容的上极板分别连接正向输入信号和负向输入信号,将所述DAC电容阵列中的N-1个量化电容和两个冗余电容的上极板均连接参考高电压,下极板均连接参考地电压,所述DAC电容阵列采样保持;采样结束后,将两个采样电容的上极板断开连接,将上一次量化得到的输出码字中的低N-1位码字作为本次量化的原始预测码字,根据所述原始预测码字切换所述DAC电容阵列中的N-1个量化电容,比较器进行第一次比较获得第一次比较结果d1;
步骤二、根据所述第一次比较结果d1切换所述DAC电容阵列中的冗余电容CR1,比较器进行第二次比较获得第二次比较结果d2;
步骤三、比较d1和d2,若d1≠d2,则结束本次量化,将所述原始预测码字加上最高位码字作为本次量化的输出码字;若d1=d2,则根据所述第二次比较结果d2切换所述DAC电容阵列中的冗余电容CR2,比较器进行第三次比较获得第三次比较结果d3;
步骤四、比较d2和d3,若d2≠d3,判断第二次比较结果d2,当d2=1时,将所述原始预测码字加一作为新的预测码字,当d2=0时,将所述原始预测码字减一作为新的预测码字,将所述新的预测码字加上最高位码字作为本次量化的输出码字;
若d2=d3,接入第一电容替补阵列和第二电容替补阵列,所述第一电容替补阵列和第二电容替补阵列的结构与所述DAC电容阵列的结构相等;将所述第一电容替补阵列和第二电容替补阵列中所有电容的上极板连接参考高电压、下极板连接参考地电压进行复位,复位结束后,根据所述原始预测码字取反后的结果切换所述第一电容替补阵列中的N-1个量化电容,比较器进行第四次比较获得第四次比较结果d4;
接下来按照权重最高位至权重最低位的顺序依次切换所述第二电容替补阵列中的N-1个量化电容,所述第二电容替补阵列中每一位量化电容的切换根据上一位量化电容切换后比较器进行比较获得的比较结果,所述第二电容替补阵列中的最高位量化电容CN-1根据所述第四次比较结果d4进行切换;所述第二电容替补阵列中的N-1个量化电容全部切换完成后,数字逻辑模块根据比较器的比较结果产生本次量化的输出码字,并将本次量化获得的输出码字中低N-1位作为下一次量化的原始预测码字。
具体的,所述步骤一中根据本次量化的原始预测码字切换所述DAC电容阵列中的N-1个量化电容的具体方法为:当本次量化的原始预测码字中第i位为1时,将所述DAC电容阵列中的量化电容CN-i的上极板连接比较器正向输入端、下极板连接比较器负向输入端;当本次量化的原始预测码字中第i位为0时,将所述DAC电容阵列中的量化电容CN-i的上极板连接比较器负向输入端、下极板连接比较器正向输入端;
所述步骤四中根据所述原始预测码字取反后的结果切换所述第一电容替补阵列中的N-1个量化电容的具体方法为:将本次量化的原始预测码字取反得到N-1位替补预测码字,所述替补预测码字的第i位为1时,将所述第一电容替补阵列中的量化电容CN-i的上极板连接比较器正向输入端、下极板连接比较器负向输入端;所述替补预测码字的第i位为0时,将所述第一电容替补阵列中的量化电容CN-i的上极板连接比较器负向输入端、下极板连接比较器正向输入端;i为正整数且i∈[1,N-1]。
具体的,所述步骤二中根据所述第一次比较结果d1切换所述DAC电容阵列中的冗余电容CR1的具体方法为:当d1=1时,将所述DAC电容阵列中的冗余电容CR1的上极板连接比较器负向输入端、下极板连接比较器正向输入端;当d1=0时,将所述DAC电容阵列中的冗余电容CR1的上极板连接比较器正向输入端、下极板连接比较器负向输入端;
所述步骤三中根据所述第二次比较结果d2切换所述DAC电容阵列中的冗余电容CR2的具体方法为:当d2=1时,将所述DAC电容阵列中的冗余电容CR2的上极板连接比较器负向输入端、下极板连接比较器正向输入端;当d2=0时,将所述DAC电容阵列中的冗余电容CR2的上极板连接比较器正向输入端、下极板连接比较器负向输入端。
具体的,所述步骤四中切换所述第二电容替补阵列中的N-1个量化电容的具体方法为:
比较器进行第j次比较后,根据第j次比较结果dj切换所述第二电容替补阵列中量化电容CN+3-j,若dj=1,所述第二电容替补阵列中量化电容CN+3-j的上极板连接比较器负向输入端、下极板连接比较器正向输入端;若dj=0,所述第二电容替补阵列中量化电容CN+3-j的上极板连接比较器正向输入端、下极板连接比较器负向输入端,比较器进行第j+1次比较获得第j+1次比较结果dj+1;j为正整数且j∈[4,N+2]。
具体的,所述两个采样电容的电容值均为量化电容CN-1电容值的四倍。
本发明的有益效果为:本发明通过量化两个采样点之间的码字之差,由比较器的比较结果判定电容切换方向,将以二进制增大或减小的方式寻找采样点所在区间,直到比较结果反转,确定采样点所在区间,得到新的预测码字和最终的输出码字;且DAC模块采用电荷分享切换方式,只需一组电容阵列,精简了电容阵列,减少了功耗;对于温度等温度传感器信号幅度变化缓慢且不会突变的特性,采用本发明的量化方法可以大大减少比较器的比较次数和DAC的电容阵列切换次数,本发明在量化过程中,除特殊情况使用电容替补模块之外最多有1~2个电容进行切换,能够改善微分非线性DNL,从整体上降低了模数转换器的功耗。
附图说明
图1为采用本发明提出的一种基于动态追踪的电荷共享式模数转换器量化方法的模数转换器系统框图。
图2为电荷共享式模数转换器中DAC模块内部采样电容以及DAC电容阵列的量化电容和冗余电容的结构示意图。
图3为本发明提出的一种基于动态追踪的电荷共享式模数转换器量化方法中引入的两组电容替补阵列,其中图3的(a)为第一电容替补阵列内部结构图,图3的(b)为第二电容替补阵列内部结构图。
具体实施方式
下面结合附图,通过实施例进一步说明本发明。
本发明提出的量化方法适用于电荷共享式模数转换器,如图1所示,电荷共享式模数转换器包括DAC模块101、比较器102和数字逻辑模块,DAC模块101用于对输入信号进行采样,其输出端连接比较器模块102的输入端。数字逻辑模块用于根据比较器的比较结果产生电荷共享式模数转换器的输出码字并控制DAC电容阵列中开关切换,数字逻辑模块包括预测判断模块103、二进制码产生模块104、预测码字模块105、切换控制模块106和码字重组模块107,比较器模块102的输出端连接预测判断模块103的输入端,其时钟控制端连接预测判断模块103的第一输出端;预测判断模块103的第二输出端连接切换控制模块106的第一输入端,其第三输出端连接二进制码产生模块104的输入端,其第四输出端连接码字重组模块107的第一输入端;预测码字模块105的第一输出端连接切换控制模块106的第二输入端,其第二输出端连接码字重组模块107的第二输入端;切换控制模块106的输出端连接DAC模块101的控制输入端,控制DAC电容阵列中电容的切换;码字重组模块107的输出端打出量化码字。
DAC模块101包括DAC电容阵列和两个采样电容,本发明还引入了与DAC电容阵列结构相同的第一电容替补阵列和第二电容替补阵列,当预测准确时第一电容替补阵列和第二电容替补阵列不接入比较器,只有在预测不准确时接入第一电容替补阵列和第二电容替补阵列。如图2所示,DAC电容阵列包括基于预充电的N-1位二进制开关电容阵列以及冗余电容CR1和冗余电容CR2,按权重由高到低给DAC电容阵列的N-1个量化电容编号为CN-1、CN-2、……、C2、C1;如图3所示,第一电容替补阵列和第二电容替补阵列与DAC电容阵列结构相同,也包括N-1位量化电容CN-1、CN-2、……、C2、C1和两个冗余电容CR1和CR2,下面以DAC电容阵列为例说明其内部连接,第一电容替补阵列和第二电容替补阵列类似不再赘述。
DAC电容阵列中权重由高到低的N-1个量化电容的电容值分别是2N-2C、2N-3C、2C、1C,C为单位电容值,DAC电容阵列中冗余电容CR1与量化电容C1的电容值相等为1C,且冗余电容CR1依次连接在DAC电容阵列量化电容C1之后,DAC电容阵列中冗余电容CR2与量化电容C2的电容值相等为2C,且冗余电容CR2依次连接在DAC电容阵列量化电容CR1之后。DAC电容阵列中的量化电容C1至CN-1以及CR1和冗余电容CR2上极板通过开关阵列分别由各自的开关控制连接参考高电压Vpc、参考地电压、比较器P端(即比较器正向输入端)或比较器N端(即比较器负向输入端)。两个采样电容的上极板分别连接比较器两个输入端,下极板均连接参考地电压。采样电容Csam的电容值为:
VIR为电荷共享式模数转换器的输入电压范围大小,Vpc为输入参考高电压。为保证采样信号不在预测区间情况下正确比较,采样电容Csam的电容值优选为量化电容CN-1电容值的四倍Csam=4CN-1。
利用本发明提出的量化方法,在电荷共享式模数转换器的每次量化过程中进行预测码字的自适应调整,包括如下步骤:
步骤一、电荷共享模数转换器上电,DAC模块中两个采样电容进行采样,将两个采样电容上极板分别连接正向输入信号Vip和负向输入信号Vin;同时将DAC电容阵列中N-1个量化电容的上极板均连接参考高电压Vpc,下极板均连接参考地电压进行预充电;采样结束后,将两个采样电容的上极板与输入信号断开,下极板不变还是接到参考地电压,DAC电容阵列中N-1个量化电容的上下极板由上一次量化得到的输出码字中低N-1位码字作为本次量化的原始预测码字进行控制连接到比较器两个输入端,预测码字模块105将原始预测码字加载到切换控制模块106,切换控制模块106控制DAC模块101中的开关阵列,使DAC电容阵列中的量化电容上下极板接到对应的比较器P端、N端,来控制量化电容的切换。具体切换方法为:当本次量化的原始预测码字中第i位为1时,将DAC电容阵列中的量化电容CN-i的上极板连接比较器正向输入端、下极板连接比较器负向输入端;当本次量化的原始预测码字中第i位为0时,将DAC电容阵列中的量化电容CN-i的上极板连接比较器负向输入端、下极板连接比较器正向输入端。同时DAC电容阵列中冗余电容CR1和CR2的下极板连接参考地电压,上极板连接参考高电压Vpc。然后比较器根据DAC电容阵列的输出信号进行第一次比较获得第一次比较结果d1。
步骤二、根据第一次比较结果d1切换DAC电容阵列中的冗余电容CR1,第一次比较结果d1=1时,冗余电容CR1切换为上极板连接比较器N端,下极板接到比较器P端;第一次比较结果d1=0时,冗余电容CR1切换为上极板连接比较器P端,下极板接到比较器N端。
随后进行第二次比较,获得第二次比较结果d2。
步骤三、判断d1和d2是否相等,若d1≠d2,则结束量化,预测码字不变,将本次量化的原始预测码字加上最高位码字作为输出码字。
若d1=d2,说明输入信号不在原预测区间内需要修正当前的预测码字,根据第二次比较结果d2切换冗余电容CR2,当d1=d2=1时,将DAC电容阵列中的冗余电容CR2的上极板连接比较器负向输入端、下极板连接比较器正向输入端;当d1=d2=0时,将DAC电容阵列中的冗余电容CR2的上极板连接比较器正向输入端、下极板连接比较器负向输入端。
随后进行第三次比较,获得第三次比较结果d3。
步骤四、判断d2和d3是否相等,若d2≠d3,判断第三次比较结果d3,当d2=1,d3=0时,将原始预测码字加一作为新的预测码字,将当前的预测码字(即在上一次量化后得到的预测码字)加上N-1位的作为新的预测码字;当d2=0,d3=1时,将原始预测码字减一作为新的预测码字,将当前的预测码字(即在上一次量化后得到的预测码字)减去N-1位的作为新的预测码字,随后将新的预测码字加上最高位码字作为最终输出码字。
若d2=d3,即前三次的比较结果相同,说明输入信号不在预测区间。此时引入了第一电容替补阵列和第二电容替补阵列,首先将第一电容替补阵列和第二电容替补阵列中的所有电容(每个电容替补阵列都包括N-1个量化电容和两个冗余电容)进行复位,电容上极板接参考高电压Vpc,下极板接参考地电压。复位结束后,首先将此时的预测码字取反得到N-1位替补预测码字,根据取反后的码字切换第一电容替补阵列中的N-1个量化电容,并将第一电容替补阵列中的P1和N1端分别连接到比较器输入P端和N端,比较器进行第四次比较获得第四次比较结果d4。其中第一电容替补阵列中的N-1个量化电容的切换方式与步骤一中DAC电容阵列的N-1个量化电容切换方式类似,替补预测码字的第i位为1时,将第一电容替补阵列中的量化电容CN-i的上极板连接比较器正向输入端、下极板连接比较器负向输入端;替补预测码字的第i位为0时,将第一电容替补阵列中的量化电容CN-i的上极板连接比较器负向输入端、下极板连接比较器正向输入端。
随后按照权重最高位至权重最低位的顺序依次切换第二电容替补阵列中的N-1个量化电容,第二电容替补阵列中电容切换与预测码字无关,将第二电容替补阵列中的P2和N2端连接到比较器P端和N端后,按照电荷共享式从高位到低位电荷共享的方式切换电容重新量化采样信号的大小得到本次量化的输出码字。首先根据d4切换第二电容替补阵列中最高位量化电容CN-1,若d4=1,第二电容替补阵列中CN-1的上极板连接比较器负向输入端、下极板连接比较器正向输入端;若d4=0,第二电容替补阵列中CN-1的上极板连接比较器正向输入端、下极板连接比较器负向输入端,随后进行第五次比较得到d5。根据d5切换第二电容替补阵列中次高位量化电容CN-2,若d5=1,第二电容替补阵列中CN-2的上极板连接比较器负向输入端、下极板连接比较器正向输入端;若d5=0,第二电容替补阵列中CN-2的上极板连接比较器正向输入端、下极板连接比较器负向输入端,随后进行第六次比较得到d6。以此类推分别切换第二电容替补阵列中的CN-1、CN-2、CN-3、……、C2、C1,全部切换完成后,数字逻辑模块根据比较器的比较结果产生本次量化的输出码字,并将本次量化获得的输出码字中低N-1位作为下一次量化的原始预测码字。
本发明在量化过程中,只会切换一个或两个电容,解决了传统量化方法中存在多个电容同时切换的问题,改善了DNL(微分非线性)的优良度和电容阵列切换的高功耗;不存在溢出的情况。
综上所述,本发明提出一种基于动态追踪的电荷共享式模数转换器量化方法,将传统逐次逼近模数转换的量化方式转变为量化两个采样点之间的码字之差,由比较器的比较结果判定电容切换方向,将以二进制增大或减小的方式寻找采样点所在区间,直到比较结果反转,确定采样点所在区间,得到新的预测码字和最终的输出码字;其中DAC模块采用电荷分享切换方式,只需一组电容阵列;对于温度等温度传感器信号幅度变化缓慢且不会突变的特性,采用本发明的量化方法可以大大减少比较器的比较次数和DAC的电容阵列切换次数,从整体上降低了模数转换器的功耗,更加适用于传感器信号的低功耗模数转换设计。
本领域的普通技术人员可以根据本发明公开的这些技术启示做出各种不脱离本发明实质的其他各种具体变形和组合,这些变形和组合仍然在本发明的保护范围内。
Claims (5)
1.一种基于动态追踪的电荷共享式模数转换器量化方法,所述电荷共享式模数转换器包括DAC模块、比较器和数字逻辑模块,所述DAC模块包括DAC电容阵列和两个采样电容,两个采样电容的上极板分别连接所述比较器的正向输入端和负向输入端,其下极板均连接参考地电压;所述DAC电容阵列包括N-1个量化电容以及两个冗余电容CR1和CR2,其中N为所述电荷共享式模数转换器的位数;将所述N-1个量化电容按照权重从高到底依次排序并编号为CN-1至C1,冗余电容CR1与量化电容C1的电容值相等,冗余电容CR2与量化电容C2的电容值相等,冗余电容CR1连接在量化电容C1之后,冗余电容CR2连接在冗余电容CR1之后;所述N-1个量化电容和两个冗余电容的上极板分别通过开关后连接参考高电压、参考地电压、比较器正向输入端或比较器负向输入端,所述N-1个量化电容和两个冗余电容的下极板分别通过开关后连接参考高电压、参考地电压、比较器正向输入端或比较器负向输入端;所述数字逻辑模块用于根据比较器的比较结果产生所述电荷共享式模数转换器的输出码字并控制所述DAC电容阵列中开关切换;
其特征在于,所述量化方法在所述电荷共享式模数转换器的一次量化过程中包括如下步骤:
步骤一、所述电荷共享式模数转换器上电,将所述两个采样电容的上极板分别连接正向输入信号和负向输入信号,将所述DAC电容阵列中的N-1个量化电容和两个冗余电容的上极板均连接参考高电压,下极板均连接参考地电压,所述DAC电容阵列采样保持;采样结束后,将两个采样电容的上极板断开连接,将上一次量化得到的输出码字中的低N-1位码字作为本次量化的原始预测码字,根据所述原始预测码字切换所述DAC电容阵列中的N-1个量化电容,比较器进行第一次比较获得第一次比较结果d1;
步骤二、根据所述第一次比较结果d1切换所述DAC电容阵列中的冗余电容CR1,比较器进行第二次比较获得第二次比较结果d2;
步骤三、比较d1和d2,若d1≠d2,则结束本次量化,将所述原始预测码字加上最高位码字作为本次量化的输出码字;若d1=d2,则根据所述第二次比较结果d2切换所述DAC电容阵列中的冗余电容CR2,比较器进行第三次比较获得第三次比较结果d3;
步骤四、比较d2和d3,若d2≠d3,判断第二次比较结果d2,当d2=1时,将所述原始预测码字加一作为新的预测码字,当d2=0时,将所述原始预测码字减一作为新的预测码字,将所述新的预测码字加上最高位码字作为本次量化的输出码字;
若d2=d3,接入第一电容替补阵列和第二电容替补阵列,所述第一电容替补阵列和第二电容替补阵列的结构与所述DAC电容阵列的结构相等;将所述第一电容替补阵列和第二电容替补阵列中所有电容的上极板连接参考高电压、下极板连接参考地电压进行复位,复位结束后,根据所述原始预测码字取反后的结果切换所述第一电容替补阵列中的N-1个量化电容,比较器进行第四次比较获得第四次比较结果d4;
接下来按照权重最高位至权重最低位的顺序依次切换所述第二电容替补阵列中的N-1个量化电容,所述第二电容替补阵列中每一位量化电容的切换根据上一位量化电容切换后比较器进行比较获得的比较结果,所述第二电容替补阵列中的最高位量化电容CN-1根据所述第四次比较结果d4进行切换;所述第二电容替补阵列中的N-1个量化电容全部切换完成后,数字逻辑模块根据比较器的比较结果产生本次量化的输出码字,并将本次量化获得的输出码字中低N-1位作为下一次量化的原始预测码字。
2.根据权利要求1所述的基于动态追踪的电荷共享式模数转换器量化方法,其特征在于,所述步骤一中根据本次量化的原始预测码字切换所述DAC电容阵列中的N-1个量化电容的具体方法为:当本次量化的原始预测码字中第i位为1时,将所述DAC电容阵列中的量化电容CN-i的上极板连接比较器正向输入端、下极板连接比较器负向输入端;当本次量化的原始预测码字中第i位为0时,将所述DAC电容阵列中的量化电容CN-i的上极板连接比较器负向输入端、下极板连接比较器正向输入端;
所述步骤四中根据所述原始预测码字取反后的结果切换所述第一电容替补阵列中的N-1个量化电容的具体方法为:将本次量化的原始预测码字取反得到N-1位替补预测码字,所述替补预测码字的第i位为1时,将所述第一电容替补阵列中的量化电容CN-i的上极板连接比较器正向输入端、下极板连接比较器负向输入端;所述替补预测码字的第i位为0时,将所述第一电容替补阵列中的量化电容CN-i的上极板连接比较器负向输入端、下极板连接比较器正向输入端;i为正整数且i∈[1,N-1]。
3.根据权利要求1或2所述的基于动态追踪的电荷共享式模数转换器量化方法,其特征在于,所述步骤二中根据所述第一次比较结果d1切换所述DAC电容阵列中的冗余电容CR1的具体方法为:当d1=1时,将所述DAC电容阵列中的冗余电容CR1的上极板连接比较器负向输入端、下极板连接比较器正向输入端;当d1=0时,将所述DAC电容阵列中的冗余电容CR1的上极板连接比较器正向输入端、下极板连接比较器负向输入端;
所述步骤三中根据所述第二次比较结果d2切换所述DAC电容阵列中的冗余电容CR2的具体方法为:当d2=1时,将所述DAC电容阵列中的冗余电容CR2的上极板连接比较器负向输入端、下极板连接比较器正向输入端;当d2=0时,将所述DAC电容阵列中的冗余电容CR2的上极板连接比较器正向输入端、下极板连接比较器负向输入端。
4.根据权利要求3所述的基于动态追踪的电荷共享式模数转换器量化方法,其特征在于,所述步骤四中切换所述第二电容替补阵列中的N-1个量化电容的具体方法为:
比较器进行第j次比较后,根据第j次比较结果dj切换所述第二电容替补阵列中量化电容CN+3-j,若dj=1,所述第二电容替补阵列中量化电容CN+3-j的上极板连接比较器负向输入端、下极板连接比较器正向输入端;若dj=0,所述第二电容替补阵列中量化电容CN+3-j的上极板连接比较器正向输入端、下极板连接比较器负向输入端,比较器进行第j+1次比较获得第j+1次比较结果dj+1;j为正整数且j∈[4,N+2]。
5.根据权利要求1或4所述的基于动态追踪的电荷共享式模数转换器量化方法,其特征在于,所述两个采样电容的电容值均为量化电容CN-1电容值的四倍。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010708674.2A CN111786675B (zh) | 2020-07-22 | 2020-07-22 | 一种基于动态追踪的电荷共享式模数转换器量化方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010708674.2A CN111786675B (zh) | 2020-07-22 | 2020-07-22 | 一种基于动态追踪的电荷共享式模数转换器量化方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111786675A true CN111786675A (zh) | 2020-10-16 |
CN111786675B CN111786675B (zh) | 2022-03-29 |
Family
ID=72764450
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010708674.2A Active CN111786675B (zh) | 2020-07-22 | 2020-07-22 | 一种基于动态追踪的电荷共享式模数转换器量化方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111786675B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112968704A (zh) * | 2021-02-03 | 2021-06-15 | 电子科技大学 | 一种基于暂态电容切换方式的逐次逼近型模数转换器及其量化方法 |
CN113078906A (zh) * | 2021-06-07 | 2021-07-06 | 微龛(广州)半导体有限公司 | 逐次逼近型模数转换器及其转换方法 |
CN115441875A (zh) * | 2022-11-08 | 2022-12-06 | 电子科技大学 | 一种基于预测方式的免复位分段式模拟数字转换器 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1179214A (en) * | 1967-06-08 | 1970-01-28 | Siemens Ag | Analogue-Digital Conversion. |
TW201119249A (en) * | 2009-11-25 | 2011-06-01 | Ind Tech Res Inst | Sigma delta modulator and quantizer and quantization method thereof |
US20150308900A1 (en) * | 2013-09-05 | 2015-10-29 | Elmos Semiconductor Ag | Device for operating passive infrared sensors |
US9559713B1 (en) * | 2016-02-23 | 2017-01-31 | Broadcom Corporation | Dynamic tracking nonlinearity correction |
CN106992781A (zh) * | 2017-03-27 | 2017-07-28 | 电子科技大学 | 二进制电荷重分配型逐次逼近模数转换器的预测量化方法 |
US20180007655A1 (en) * | 2011-06-28 | 2018-01-04 | Nextnav, Llc | Coding in a positioning system |
CN109150186A (zh) * | 2018-08-22 | 2019-01-04 | 电子科技大学 | 一种适用于逐次逼近模数转换器的预测量化方法 |
CN110661530A (zh) * | 2019-08-30 | 2020-01-07 | 电子科技大学 | 一种模数转换器及其基于码字重组的量化方法 |
-
2020
- 2020-07-22 CN CN202010708674.2A patent/CN111786675B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1179214A (en) * | 1967-06-08 | 1970-01-28 | Siemens Ag | Analogue-Digital Conversion. |
TW201119249A (en) * | 2009-11-25 | 2011-06-01 | Ind Tech Res Inst | Sigma delta modulator and quantizer and quantization method thereof |
US20180007655A1 (en) * | 2011-06-28 | 2018-01-04 | Nextnav, Llc | Coding in a positioning system |
US20150308900A1 (en) * | 2013-09-05 | 2015-10-29 | Elmos Semiconductor Ag | Device for operating passive infrared sensors |
US9559713B1 (en) * | 2016-02-23 | 2017-01-31 | Broadcom Corporation | Dynamic tracking nonlinearity correction |
CN106992781A (zh) * | 2017-03-27 | 2017-07-28 | 电子科技大学 | 二进制电荷重分配型逐次逼近模数转换器的预测量化方法 |
CN109150186A (zh) * | 2018-08-22 | 2019-01-04 | 电子科技大学 | 一种适用于逐次逼近模数转换器的预测量化方法 |
CN110661530A (zh) * | 2019-08-30 | 2020-01-07 | 电子科技大学 | 一种模数转换器及其基于码字重组的量化方法 |
Non-Patent Citations (4)
Title |
---|
L. DORRER等: "A 3-mW 74-dB SNR 2-MHz continuous-time delta-sigma ADC with a tracking ADC quantizer in 0.13-/spl mu/m CMOS", 《 IEEE JOURNAL OF SOLID-STATE CIRCUITS 》 * |
ZHONG ZHANG等: "A 12-Bit Dynamic Tracking Algorithm-Based SAR ADC With Real-Time QRS Detection", 《 IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS I: REGULAR PAPERS 》 * |
于奇: "CCD高清图像处理模拟前端关键技术研究", 《中国优秀博硕士学位论文全文数据库(博士)信息科技辑》 * |
程敏等: "用于温湿度信号采集的Σ-△型ADC的设计与实现", 《测控技术》 * |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112968704A (zh) * | 2021-02-03 | 2021-06-15 | 电子科技大学 | 一种基于暂态电容切换方式的逐次逼近型模数转换器及其量化方法 |
CN112968704B (zh) * | 2021-02-03 | 2022-07-29 | 电子科技大学 | 基于暂态电容切换方式的逐次逼近型模数转换器量化方法 |
CN113078906A (zh) * | 2021-06-07 | 2021-07-06 | 微龛(广州)半导体有限公司 | 逐次逼近型模数转换器及其转换方法 |
CN113078906B (zh) * | 2021-06-07 | 2021-08-27 | 微龛(广州)半导体有限公司 | 逐次逼近型模数转换器及其转换方法 |
CN115441875A (zh) * | 2022-11-08 | 2022-12-06 | 电子科技大学 | 一种基于预测方式的免复位分段式模拟数字转换器 |
CN115441875B (zh) * | 2022-11-08 | 2023-03-14 | 电子科技大学 | 一种基于预测方式的免复位分段式模拟数字转换器 |
Also Published As
Publication number | Publication date |
---|---|
CN111786675B (zh) | 2022-03-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10135457B2 (en) | Successive approximation register analog-digital converter having a split-capacitor based digital-analog converter | |
CN103281083B (zh) | 带数字校正的逐次逼近全差分模数转换器及其处理方法 | |
CN111786675A (zh) | 一种基于动态追踪的电荷共享式模数转换器量化方法 | |
CN112367084B (zh) | 一种基于终端电容复用的逐次逼近型模数转换器量化方法 | |
CN106992781A (zh) | 二进制电荷重分配型逐次逼近模数转换器的预测量化方法 | |
CN109150186A (zh) | 一种适用于逐次逼近模数转换器的预测量化方法 | |
CN106374930A (zh) | 基于数字域自校正的逐次逼近模数转换器及模数转换方法 | |
CN110661530A (zh) | 一种模数转换器及其基于码字重组的量化方法 | |
US11984905B2 (en) | High-speed and low-power successive approximation register analog-to-digital converter (SAR ADC) and analog-to-digital conversion method | |
CN111585577A (zh) | 一种用于逐次逼近型模数转换器的电容阵列开关方法 | |
CN107888191A (zh) | 逐次逼近模数转换器及其基于自适应预测区间的量化方法 | |
CN111953347A (zh) | 一种适用于两步式单斜模数转换器的校正算法 | |
KR20190071536A (ko) | 연속근사 레지스터 아날로그 디지털 변환기 및 그것의 동작 방법 | |
CN110190854A (zh) | 一种面向两步式sar adc共用一组参考电压的实现电路及方法 | |
CN110071723A (zh) | 一种用于逐次逼近型模数转换器的伪共模开关方法 | |
Lee et al. | Capacitor array structure and switch control for energy-efficient SAR analog-to-digital converters | |
CN110380730B (zh) | 一种应用于低电压sar adc的电容阵列开关方法 | |
CN112653463A (zh) | 一种应用于sar-adc的模拟域校准方法 | |
CN111756380A (zh) | 一种共享桥接电容阵列的两步式逐次逼近型模数转换器 | |
CN108718197A (zh) | 一种低功耗的sar adc电容阵列及其开关切换方法 | |
CN110995269B (zh) | 一种适用于低电压sar adc设计的节能开关切换电路及其方法 | |
CN111510146B (zh) | 一种基于码字重组的模数转换器量化方法 | |
TW202023204A (zh) | 連續逼近式類比數位轉換器及其操作方法 | |
CN112332846B (zh) | 一种基于电荷回收的低电压sar adc开关切换方法 | |
CN107835023B (zh) | 一种逐次逼近型数模转换器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |