CN110998848A - 一种光阻剥离液的隔离结构、tft阵列及其制备方法 - Google Patents
一种光阻剥离液的隔离结构、tft阵列及其制备方法 Download PDFInfo
- Publication number
- CN110998848A CN110998848A CN201980002741.4A CN201980002741A CN110998848A CN 110998848 A CN110998848 A CN 110998848A CN 201980002741 A CN201980002741 A CN 201980002741A CN 110998848 A CN110998848 A CN 110998848A
- Authority
- CN
- China
- Prior art keywords
- layer
- isolation structure
- photoresist
- protective layer
- photoresist stripper
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 229920002120 photoresistant polymer Polymers 0.000 title claims abstract description 96
- 238000002955 isolation Methods 0.000 title claims abstract description 55
- 239000007788 liquid Substances 0.000 title claims abstract description 29
- 238000002360 preparation method Methods 0.000 title claims abstract description 15
- 239000010410 layer Substances 0.000 claims abstract description 158
- 239000011241 protective layer Substances 0.000 claims abstract description 73
- 208000034189 Sclerosis Diseases 0.000 claims abstract description 14
- 238000000034 method Methods 0.000 claims description 29
- IAZDPXIOMUYVGZ-UHFFFAOYSA-N Dimethylsulphoxide Chemical compound CS(C)=O IAZDPXIOMUYVGZ-UHFFFAOYSA-N 0.000 claims description 19
- HZAXFHJVJLSVMW-UHFFFAOYSA-N 2-Aminoethan-1-ol Chemical compound NCCO HZAXFHJVJLSVMW-UHFFFAOYSA-N 0.000 claims description 12
- 239000000758 substrate Substances 0.000 claims description 11
- 238000004519 manufacturing process Methods 0.000 claims description 7
- 229910015844 BCl3 Inorganic materials 0.000 claims description 6
- 229960002887 deanol Drugs 0.000 claims description 4
- 238000001259 photo etching Methods 0.000 claims description 4
- IAZDPXIOMUYVGZ-WFGJKAKNSA-N Dimethyl sulfoxide Chemical group [2H]C([2H])([2H])S(=O)C([2H])([2H])[2H] IAZDPXIOMUYVGZ-WFGJKAKNSA-N 0.000 claims 1
- 239000003153 chemical reaction reagent Substances 0.000 abstract description 4
- 239000007789 gas Substances 0.000 description 12
- 238000005530 etching Methods 0.000 description 5
- 230000035515 penetration Effects 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 238000000206 photolithography Methods 0.000 description 4
- 150000002500 ions Chemical class 0.000 description 3
- 206010040844 Skin exfoliation Diseases 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 239000002346 layers by function Substances 0.000 description 2
- 230000000873 masking effect Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000002161 passivation Methods 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 238000004140 cleaning Methods 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000001035 drying Methods 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 238000000265 homogenisation Methods 0.000 description 1
- 238000011065 in-situ storage Methods 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 238000009616 inductively coupled plasma Methods 0.000 description 1
- 238000010849 ion bombardment Methods 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 150000007530 organic bases Chemical group 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 230000008961 swelling Effects 0.000 description 1
- 238000002834 transmittance Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/411—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs characterised by materials, geometry or structure of the substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/31058—After-treatment of organic layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/02227—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
- H01L21/02252—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by plasma treatment, e.g. plasma oxidation of the substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31127—Etching organic layers
- H01L21/31133—Etching organic layers by chemical means
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0212—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or coating of substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/451—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs characterised by the compositions or shapes of the interlayer dielectrics
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31127—Etching organic layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- General Chemical & Material Sciences (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Thin Film Transistor (AREA)
- Liquid Crystal (AREA)
Abstract
本发明公开了一种光阻剥离液的隔离结构、TFT阵列及其制备方法,所述隔离结构包括:保护层、设置在所述保护层上的硬化层;所述硬化层采用气体进行等离子轰击所述保护层而成,并用于隔离所述光阻剥离液。通过在有机保护层等保护层表面形成一层硬化层,硬化层可以防止后续工序中的化学试剂,如光阻剥离液,进入到保护层中,从而达到将光阻剥离液隔离在保护层外的目的,保护了保护层。
Description
技术领域
本发明涉及薄膜晶体管阵列技术领域,尤其涉及的是一种光阻剥离液的隔离结构、TFT阵列及其制备方法。
背景技术
现有技术中,如图1所示,制备薄膜晶体管阵列(TFT array matrix)时,在玻璃基板1上依次制备电极2、有机平坦层3和铟锡氧化物导体透明导电膜(简称ITO)层后,进行光刻过程后,需要采用光阻剥离液去除光阻5(具体为感光性光阻)和电极开口区(即曝光显影后打开的区域)的有机物残留,而ITO层4并不是完全覆盖有机平坦层的,光阻剥离液从没有覆盖ITO层4处进入有机平坦层中而使有机平坦层膨胀,肿胀处的凸起21会使顶起ITO层4(如图2所示),导致ITO层4脱落。一旦ITO层4与有机平坦层3之间出现缝隙,则光阻剥离液从裂缝处更容易地进入到有机平坦层中。
因此,现有技术还有待于改进和发展。
发明内容
本发明要解决的技术问题在于,针对现有技术的上述缺陷,提供一种光阻剥离液的隔离结构、TFT阵列及其制备方法,旨在解决现有技术中光阻剥离液的渗入所导致有机平坦层的膨胀的问题。
本发明解决技术问题所采用的技术方案如下:
一种光阻剥离液的隔离结构,其中,包括:保护层、设置在所述保护层上的硬化层;所述硬化层采用气体进行等离子轰击所述保护层而成,并用于隔离所述光阻剥离液。
所述的光阻剥离液的隔离结构,其中,所述气体包括:Ar、N2、BCl3中的一种或多种。
所述的光阻剥离液的隔离结构,其中,所述保护层为有机平坦层。
所述的光阻剥离液的隔离结构,其中,所述隔离结构还包括:设置在所述有机平坦层下的电极。
所述的光阻剥离液的隔离结构,其中,所述隔离结构还包括:设置在所述硬化层上的ITO层和设置在所述ITO层上的光阻层。
任意一项所述的光阻剥离液的隔离结构,其中,所述等离子轰击的参数为:温度为20-30℃;压力为10-30mT;轰击时间为10-20s;功率密度为2000~3000w/cm2。
任意一项所述的光阻剥离液的隔离结构,其中,所述光阻剥离液包括二甲基亚砜和乙醇胺。
一种TFT阵列,其中,包括:如上述任意一项所述的光阻剥离液的隔离结构。
一种光阻剥离液的隔离结构的制备方法,其中,所述隔离结构的制备方法包括如下步骤:
提供保护层;
在采用气体进行等离子轰击所述保护层,并在所述隔离层上形成硬化层得到光阻剥离液的隔离结构;其中,所述硬化层用于隔离所述光阻剥离液。
所述的光阻剥离液的隔离结构的制备方法,其中,所述气体包括:Ar、N2、BCl3中的一种或多种。
所述的光阻剥离液的隔离结构的制备方法,其中,所述保护层为有机平坦层。
所述的光阻剥离液的隔离结构的制备方法,其中,所述等离子轰击的参数为:温度为20-30℃;压力为10-30mT;轰击时间为10-20s,功率密度为2000~3000w/cm2。
所述的光阻剥离液的隔离结构的制备方法,其中,所述光阻剥离液为二甲基亚砜和乙醇胺。
一种TFT阵列的制备方法,其中,所述TFT阵列的制备方法包括如下步骤:
提供基板;
在基板上制备电极;
在电极上制备保护层;其中,所述保护层为有机平坦层;
采用如上述任意一项光阻剥离液的隔离结构的制备方法在有机平坦层上制备硬化层。
所述的TFT阵列的制备方法,其中,所述TFT阵列的制备方法还包括如下步骤:
在硬化层上制备ITO层;
在ITO层上制备光阻层并进行光刻处理;
采用光阻剥离液对光阻层进行剥离处理。
有益效果:通过在有机平坦层等保护层表面形成一层硬化层,硬化层可以防止后续工序中的化学试剂,如光阻剥离液,进入到保护层中,从而达到将光阻剥离液隔离在保护层外的目的,保护了保护层。
附图说明
图1是现有技术中TFT阵列制备的示意图。
图2是现有技术中ITO层脱落的示意图。
图3是本发明中保护层的结构示意图。
图4是本发明中保护层和硬化层的结构示意图。
图5是本发明中保护层、硬化层以及ITO层的结构示意图。
图6是本发明中保护层、硬化层、ITO层以及光阻层的结构示意图。
图7是本发明中光罩处理的示意图。
图8是本发明中显影处理后光阻层的示意图。
图9是本发明中刻蚀处理后光阻层和ITO层的示意图。
图10是本发明中剥离处理后ITO层和硬化层的示意图。
图11是本发明中光阻剥离液的隔离结构的制备方法的流程图。
图12是本发明中TFT阵列的制备方法的流程图。
具体实施方式
为使本发明的目的、技术方案及优点更加清楚、明确,以下参照附图并举实施例对本发明进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
请同时参阅图1-图10,本发明提供了一种光阻剥离液的隔离结构的一些实施例。
如图1所示,现有技术中,在TFT阵列制备过程中,对铟锡氧化物导体透明导电膜(简称ITO)层进行光刻可以得到预设图形的ITO层4,在光刻过程中,通常在ITO层4上涂上光阻剂形成光阻层5,然后在预设图形的反结构的光罩6下进行曝光,曝光的光阻层5也就具有预设图形,在通过显影去除曝光的光阻层后,通过刻蚀去除对应的ITO层,保留未曝光的光阻层对应的ITO层,最后采用光阻剥离液去除光阻层,则得到预设图形的ITO层。
而ITO层4通常是设置在有机平坦(保护)层上的,在去除光阻层对应的ITO层后,露出了保护层3,在后续制程的采用光阻剥离液去除曝光的光阻层5时,光阻剥离液会渗入到保护层3中,则造成保护层3膨胀,肿胀处会使顶起ITO层,导致ITO层脱落。一旦ITO层与保护层3之间出现缝隙,则光阻剥离液从裂缝处更容易地进入到保护层3中。当然,这里不仅限于保护层3存在这种问题,在另一些应用场景下,其它功能层(如,电极上的bank层)同样存在这种问题,本发明中,将上述这些功能层统称为保护层。
为了解决上述光阻剥离液的渗入所导致保护层的膨胀的问题,如图4所示,本发明的一种光阻剥离液的隔离结构,包括:保护层30、设置在所述保护层30上的硬化层70;所述硬化层70采用气体进行等离子轰击所述保护层30而成,并用于隔离所述光阻剥离液。以下有机平坦层作为保护层30进行说明。
通过等离子轰击后,保护层30表面形成一层硬化层70,硬化层70可以防止后续工序中的化学试剂(如光阻剥离液)进入到保护层30中,从而达到将光阻剥离液隔离在保护层30外的目的,保护了保护层30。
此外,硬化层70也可以阻绝水气,防止水气进入到保护层30中。采用等离子轰击,可以使硬化层70保持良好的粗糙程度和穿透率,利于光线的匀化和穿透。
在本发明的一个较佳实施例中,所述气体包括:Ar、N2、BCl3中的一种或多种。具体地,采用N2、He、Ar等物理化学性质相对稳定、不易参与发生反应的气体,还可以很好地确保保护层30不会受到杂质离子的影响;也可以采用BCl3等气体,可以快速形成硬化层70,增加硬化层70的致密度,提高硬化层70的隔离能力。
在等离子轰击过程中,上述气体形成等离子体,等离子体可以原位制造或在远处制造再流到等离子轰击腔体中。可使用包含电容式耦合等离子体、感应耦合等离子体、磁控等离子体、电子回旋共振、或微波等各种制造等离子体的应用方法。等离子体可具有高离子密度。
在本发明的一个较佳实施例中,所述等离子轰击的参数为:温度为20-30℃;压力为10-30mT;轰击时间为10-20s,功率密度为2000~3000w/cm2。具体地,在这种等离子轰击参数下,可得到厚度为10nm~100nm的硬化层70。硬化层70的厚度不宜过厚,也不宜过薄,过厚则导致保护层穿透效率降低;过薄则容易出现不能完全隔离光阻剥离液的情况。
在本发明的一个较佳实施例中,如图4-图6所示,所述隔离结构还包括:设置在所述保护层下的电极20。所述隔离结构还包括:设置在所述硬化层70上的ITO层40和设置在所述ITO层40上的光阻层50。
在本发明的一个较佳实施例中,所述光阻剥离液为有机碱,例如,所述光阻剥离液包括二甲基亚砜(DMSO)和乙醇胺(MEA)。具体地,采用光阻剥离液TOK-106(30wt%DMSO和70wt%MEA),当然,还可以采用其它光阻剥离液,如长赖(N-300)。
基于上述任意一实施例所述的光阻剥离液的隔离结构,本发明还提供了一种TFT阵列的较佳实施例:
本发明实施例所述一种TFT阵列,包括上述任一实施例中所述的光阻剥离液的隔离结构,具体如上所述。
基于上述任意一实施例所述的光阻剥离液的隔离结构,本发明还提供了一种光阻剥离液的隔离结构的制备方法的较佳实施例:
如图11所示,本发明实施例所述一种光阻剥离液的隔离结构的制备方法,包括以下步骤:
步骤S10、提供保护层30。
具体地,所述保护层30可以是有机平坦层或bank层(bank layer)。
步骤S20、在采用气体进行等离子轰击所述保护层30,并在所述保护层上形成硬化层70得到光阻剥离液的隔离结构;其中,所述硬化层70用于隔离所述光阻剥离液。
在本发明的一个较佳实施例中,所述气体包括:Ar、N2、BCl3中的一种或多种。具体地,采用N2、He、Ar等物理化学性质相对稳定、不易参与发生反应的气体,还可以很好地保护保护层30不会受到杂质离子的影响;也可以采用BCl3等气体,可以快速形成硬化层70,增加硬化层70的致密度,提高硬化层70的隔离能力。
在本发明的一个较佳实施例中,所述等离子轰击的参数为:温度为20-30℃;压力为10-30mT;轰击时间为10-20s,功率密度为2000~3000w/cm2。具体地,在这种等离子轰击参数下,可得到厚度为10nm~100nm的硬化层70。硬化层70的厚度不宜过厚,也不宜过薄,过厚则透光率降低;过薄则容易出现不能完全隔离光阻剥离液的情况。
在本发明的一个较佳实施例中,所述光阻剥离液包括二甲基亚砜(DMSO)和乙醇胺(MEA)。例如,采用光阻剥离液TOK-106(30wt%DMSO和70wt%MEA),具体地,还可以采用其它光阻剥离液。由于在TFT阵列中保护层采用有机材料,光阻剥离液及其容易渗入保护层,造成保护层膨胀,并使ITO层40脱落。
基于上述任意一实施例所述的光阻剥离液的隔离结构的制备方法,本发明还提供了一种TFT阵列的制备方法的较佳实施例:
如图12所示,本发明实施例所述一种TFT阵列的制备方法,包括以下步骤:
步骤S100、提供基板10。
步骤S200、在基板10上制备电极20。
具体地,本发明中基板10可以是玻璃基板、硅基板、柔性基板等。当然,这里的电极20可以是阴极或阳极。
步骤S300、在电极20上制备保护层30;其中,所述保护层30为有机平坦层或bank层,具体如上所述。
步骤S400、采用如上述任意一项光阻剥离液的隔离结构的制备方法在保护层上制备硬化层70。
具体地,对保护层30进行等离子轰击形成硬化层70。
步骤S500、在硬化层70上制备ITO层40。
具体地,ITO层40可以采用沉积法制备。
步骤S600、在ITO层40上制备光阻层50并进行光刻处理。
具体地,这里的光刻包括:光罩、曝光、显影、刻蚀等处理,当然在光刻过程中还包括烘干、检测、清洗等步骤。如图7所示,光罩处理是采用采用光罩60对准遮挡光阻层50后进行曝光处理,然后通过显影处理将未曝光的光阻层去除(如图8所示),最后通过刻蚀将未曝光处理的光阻层对应的ITO层刻蚀掉(如图9所示)。
步骤S700、采用光阻剥离液对光阻层50进行剥离处理。
具体地,如图6-图10所示,在光刻完后需要采用光阻剥离液对剩余的光阻层50进行剥离处理,由于本发明中在保护层上形成了硬化层70,在去除未曝光的光阻层50对应的ITO层40后,露出了硬化层70,而没有露出保护层,一方面,硬化层70较为致密,光阻剥离液无法穿过硬化层70而渗入到保护层中,另一方面,硬化层70的硬度较高,即使有光阻剥离液渗入到保护层中,高硬度的硬化层70也会阻碍保护层的膨胀,而且(纳米级)粗糙的硬化层70可以加强保护层与ITO层40之间的粘附性,进一步防止ITO层40从硬化层70上脱落。
综上所述,本发明所提供的一种光阻剥离液的隔离结构、TFT阵列及其制备方法,所述隔离结构包括:保护层、设置在所述保护层上的硬化层;所述硬化层采用气体进行等离子轰击所述保护层而成,并用于隔离所述光阻剥离液。通过在有机平坦层等保护层表面形成一层硬化层,硬化层可以防止后续工序中的化学试剂,如光阻剥离液,进入到保护层中,从而达到将光阻剥离液隔离在保护层外的目的,保护了保护层。
应当理解的是,本发明的应用不限于上述的举例,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,所有这些改进和变换都应属于本发明所附权利要求的保护范围。
Claims (15)
1.一种光阻剥离液的隔离结构,其特征在于,包括:保护层、设置在所述保护层上的硬化层;所述硬化层采用气体进行等离子轰击所述保护层而成,并用于隔离所述光阻剥离液。
2.根据权利要求1所述的光阻剥离液的隔离结构,其特征在于,所述气体包括:Ar、N2、BCl3中的一种或多种。
3.根据权利要求1所述的光阻剥离液的隔离结构,其特征在于,所述保护层为有机平坦层。
4.根据权利要求3所述的光阻剥离液的隔离结构,其特征在于,所述隔离结构还包括:设置在所述有机平坦层下的电极。
5.根据权利要求4所述的光阻剥离液的隔离结构,其特征在于,所述隔离结构还包括:设置在所述硬化层上的ITO层和设置在所述ITO层上的光阻层。
6.根据权利要求1-5任意一项所述的光阻剥离液的隔离结构,其特征在于,所述等离子轰击的参数为:温度为20-30℃;压力为10-30mT;轰击时间为10-20s,功率密度为2000~3000w/cm2。
7.根据权利要求1-5任意一项所述的光阻剥离液的隔离结构,其特征在于,所述光阻剥离液包括二甲基亚砜和乙醇胺。
8.一种TFT阵列,其特征在于,包括:如权利要求1-7任意一项所述的光阻剥离液的隔离结构。
9.一种光阻剥离液的隔离结构的制备方法,其特征在于,所述隔离结构的制备方法包括如下步骤:
提供保护层;
在采用气体进行等离子轰击所述保护层,并在所述保护层上形成硬化层得到光阻剥离液的隔离结构;其中,所述硬化层用于隔离所述光阻剥离液。
10.根据权利要求9所述的光阻剥离液的隔离结构的制备方法,其特征在于,所述气体包括:Ar、N2、BCl3中的一种或多种。
11.根据权利要求9所述的光阻剥离液的隔离结构的制备方法,其特征在于,所述保护层为有机平坦层。
12.根据权利要求9-11任意一项所述的光阻剥离液的隔离结构的制备方法,其特征在于,所述等离子轰击的参数为:温度为20-30℃;压力为10-30mT;轰击时间为10-20s,功率密度为2000~3000w/cm2。
13.根据权利要求9-11任意一项所述的光阻剥离液的隔离结构的制备方法,其特征在于,所述光阻剥离液为二甲基亚砜和乙醇胺。
14.一种TFT阵列的制备方法,其特征在于,所述TFT阵列的制备方法包括如下步骤:
提供基板;
在基板上制备电极;
在电极上制备保护层;其中,所述保护层为有机平坦层;
采用如权利要求9-13任意一项光阻剥离液的隔离结构的制备方法在有机平坦层上制备硬化层。
15.根据权利要求14所述的TFT阵列的制备方法,其特征在于,所述TFT阵列的制备方法还包括如下步骤:
在硬化层上制备ITO层;
在ITO层上制备光阻层并进行光刻处理;
采用光阻剥离液对光阻层进行剥离处理。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2019/120763 WO2021102661A1 (zh) | 2019-11-26 | 2019-11-26 | 一种光阻剥离液的隔离结构、tft阵列及其制备方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN110998848A true CN110998848A (zh) | 2020-04-10 |
Family
ID=70080476
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201980002741.4A Pending CN110998848A (zh) | 2019-11-26 | 2019-11-26 | 一种光阻剥离液的隔离结构、tft阵列及其制备方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20220285408A1 (zh) |
CN (1) | CN110998848A (zh) |
WO (1) | WO2021102661A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111584426A (zh) * | 2020-05-14 | 2020-08-25 | 深圳市华星光电半导体显示技术有限公司 | 一种显示面板的制备方法、显示面板及显示装置 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101414580A (zh) * | 2007-10-18 | 2009-04-22 | 东部高科股份有限公司 | Cmos图像传感器及其制造方法 |
CN104658906A (zh) * | 2013-11-22 | 2015-05-27 | 上海和辉光电有限公司 | 一种半导体平坦化层的制作方法 |
US20160141390A1 (en) * | 2014-11-14 | 2016-05-19 | Innolux Corporation | Method for manufacturing display panel |
CN105895661A (zh) * | 2015-02-17 | 2016-08-24 | 富士胶片株式会社 | 薄膜晶体管基板的制造方法及其应用 |
CN107316872A (zh) * | 2017-07-12 | 2017-11-03 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板及其制造方法、液晶显示面板 |
CN107895713A (zh) * | 2017-11-30 | 2018-04-10 | 深圳市华星光电半导体显示技术有限公司 | Tft基板制作方法 |
CN108010923A (zh) * | 2017-11-30 | 2018-05-08 | 深圳市华星光电半导体显示技术有限公司 | Tft基板制作方法 |
CN108803168A (zh) * | 2018-06-05 | 2018-11-13 | 深圳市华星光电半导体显示技术有限公司 | 一种阵列基板及其制作方法、液晶显示装置 |
Family Cites Families (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5480748A (en) * | 1992-10-21 | 1996-01-02 | International Business Machines Corporation | Protection of aluminum metallization against chemical attack during photoresist development |
US5286337A (en) * | 1993-01-25 | 1994-02-15 | North American Philips Corporation | Reactive ion etching or indium tin oxide |
US6150274A (en) * | 1999-05-03 | 2000-11-21 | Winbond Electronics Corp. | Method of enhancing CMP removal rate of polymer-like material and improving planarization in integrated circuit structure |
US6114259A (en) * | 1999-07-27 | 2000-09-05 | Lsi Logic Corporation | Process for treating exposed surfaces of a low dielectric constant carbon doped silicon oxide dielectric material to protect the material from damage |
US6268294B1 (en) * | 2000-04-04 | 2001-07-31 | Taiwan Semiconductor Manufacturing Company | Method of protecting a low-K dielectric material |
US6492272B1 (en) * | 2001-02-15 | 2002-12-10 | Advanced Micro Devices, Inc. | Carrier gas modification for use in plasma ashing of photoresist |
US6753130B1 (en) * | 2001-09-18 | 2004-06-22 | Seagate Technology Llc | Resist removal from patterned recording media |
US7274038B2 (en) * | 2003-06-30 | 2007-09-25 | Semiconductor Energy Laboratory Co., Ltd. | Silicon nitride film, a semiconductor device, a display device and a method for manufacturing a silicon nitride film |
US6958291B2 (en) * | 2003-09-04 | 2005-10-25 | Taiwan Semiconductor Manufacturing Co., Ltd. | Interconnect with composite barrier layers and method for fabricating the same |
US7005385B2 (en) * | 2003-12-15 | 2006-02-28 | Infineon Technologies Ag | Method for removing a resist mask with high selectivity to a carbon hard mask used for semiconductor structuring |
US20070054492A1 (en) * | 2004-06-17 | 2007-03-08 | Elliott David J | Photoreactive removal of ion implanted resist |
KR100649032B1 (ko) * | 2005-08-10 | 2006-11-27 | 동부일렉트로닉스 주식회사 | 씨모스 이미지 센서의 제조방법 |
JP4736923B2 (ja) * | 2006-04-19 | 2011-07-27 | 大日本印刷株式会社 | エレクトロルミネッセント素子の製造方法 |
US7605063B2 (en) * | 2006-05-10 | 2009-10-20 | Lam Research Corporation | Photoresist stripping chamber and methods of etching photoresist on substrates |
JP2013077494A (ja) * | 2011-09-30 | 2013-04-25 | Canon Inc | 発光装置の製造方法 |
US10012883B2 (en) * | 2014-02-10 | 2018-07-03 | Sharp Kabushiki Kaisha | Semiconductor device including a silicon nitride dielectric layer and method for producing same |
CN103871847A (zh) * | 2014-03-19 | 2014-06-18 | 武汉新芯集成电路制造有限公司 | 一种干法刻蚀方法 |
CN104157612A (zh) * | 2014-08-21 | 2014-11-19 | 深圳市华星光电技术有限公司 | Tft阵列基板的制作方法及tft阵列基板结构 |
CN104201188B (zh) * | 2014-08-22 | 2017-07-25 | 京东方科技集团股份有限公司 | Oled像素单元及其制备方法、显示面板和显示装置 |
US10199223B2 (en) * | 2016-01-26 | 2019-02-05 | Asm Ip Holding B.V. | Semiconductor device fabrication using etch stop layer |
KR102567547B1 (ko) * | 2016-03-22 | 2023-08-17 | 삼성디스플레이 주식회사 | 디스플레이 장치 |
CN106847742A (zh) * | 2017-01-22 | 2017-06-13 | 信利(惠州)智能显示有限公司 | 阵列基板的制作方法及阵列基板 |
US10388510B2 (en) * | 2018-01-12 | 2019-08-20 | International Business Machines Corporation | Wet strippable OPL using reversible UV crosslinking and de-crosslinking |
CN108766870B (zh) * | 2018-05-31 | 2020-06-30 | 武汉华星光电技术有限公司 | Ltps tft基板的制作方法及ltps tft基板 |
KR102623838B1 (ko) * | 2018-08-20 | 2024-01-11 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 제조 방법 |
KR102775872B1 (ko) * | 2020-04-09 | 2025-03-05 | 삼성디스플레이 주식회사 | 표시 장치 및 그 제조 방법 |
US11373877B2 (en) * | 2020-04-13 | 2022-06-28 | Applied Materials, Inc. | Methods and apparatus for in-situ protection liners for high aspect ratio reactive ion etching |
-
2019
- 2019-11-26 CN CN201980002741.4A patent/CN110998848A/zh active Pending
- 2019-11-26 US US17/280,098 patent/US20220285408A1/en not_active Abandoned
- 2019-11-26 WO PCT/CN2019/120763 patent/WO2021102661A1/zh active Application Filing
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101414580A (zh) * | 2007-10-18 | 2009-04-22 | 东部高科股份有限公司 | Cmos图像传感器及其制造方法 |
CN104658906A (zh) * | 2013-11-22 | 2015-05-27 | 上海和辉光电有限公司 | 一种半导体平坦化层的制作方法 |
US20160141390A1 (en) * | 2014-11-14 | 2016-05-19 | Innolux Corporation | Method for manufacturing display panel |
CN105895661A (zh) * | 2015-02-17 | 2016-08-24 | 富士胶片株式会社 | 薄膜晶体管基板的制造方法及其应用 |
CN107316872A (zh) * | 2017-07-12 | 2017-11-03 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板及其制造方法、液晶显示面板 |
CN107895713A (zh) * | 2017-11-30 | 2018-04-10 | 深圳市华星光电半导体显示技术有限公司 | Tft基板制作方法 |
CN108010923A (zh) * | 2017-11-30 | 2018-05-08 | 深圳市华星光电半导体显示技术有限公司 | Tft基板制作方法 |
CN108803168A (zh) * | 2018-06-05 | 2018-11-13 | 深圳市华星光电半导体显示技术有限公司 | 一种阵列基板及其制作方法、液晶显示装置 |
Non-Patent Citations (1)
Title |
---|
周炳炎等: "《固体废物鉴别原理与方法》", 31 October 2016, 中国环境出版社 * |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111584426A (zh) * | 2020-05-14 | 2020-08-25 | 深圳市华星光电半导体显示技术有限公司 | 一种显示面板的制备方法、显示面板及显示装置 |
CN111584426B (zh) * | 2020-05-14 | 2023-03-28 | 深圳市华星光电半导体显示技术有限公司 | 一种显示面板的制备方法、显示面板及显示装置 |
US11916086B2 (en) | 2020-05-14 | 2024-02-27 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Manufacturing method of display panel, display panel, and display device |
Also Published As
Publication number | Publication date |
---|---|
WO2021102661A1 (zh) | 2021-06-03 |
US20220285408A1 (en) | 2022-09-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101042987B (zh) | 基板处理方法 | |
US6358676B1 (en) | Method for reworking photoresist | |
US10916568B2 (en) | Manufacturing method of display substrate, array substrate and display device | |
CN111128877B (zh) | 刻蚀阻挡型阵列基板的制备方法 | |
JP2007317983A (ja) | 基板処理装置、基板処理方法及び同方法に用いる薬液 | |
US20210225903A1 (en) | Etching method, manufacturing method of thin film transistor, process device and display device | |
CN110998848A (zh) | 一种光阻剥离液的隔离结构、tft阵列及其制备方法 | |
CN1866130A (zh) | 缩小关键尺寸的方法 | |
CN101308335A (zh) | 去除光阻层的方法及使用此方法的半导体元件的制造方法 | |
US20150017785A1 (en) | Method of forming salicide block with reduced defects | |
KR102545448B1 (ko) | 오정렬 에러 보호를 포함하는 패터닝 방법 | |
CN108198751A (zh) | 光阻层剥离方法 | |
US20060105574A1 (en) | Process for defining integrated circuits in semiconductor electronic devices | |
CN106601668B (zh) | 平板显示设备、薄膜晶体管基板及其制作方法 | |
CN113206144B (zh) | 薄膜晶体管的制备方法、薄膜晶体管及显示面板 | |
US20160246171A1 (en) | Method for Patterning Using a Composite Pattern | |
WO2018094595A1 (zh) | 阵列基板的制造方法 | |
CN108010923B (zh) | Tft基板制作方法 | |
CN111192855A (zh) | 一种阵列基板的制造方法、显示面板及显示装置 | |
KR102137145B1 (ko) | 식각장치, 이를 이용한 식각방법 및 표시장치의 제조방법 | |
CN117215148B (zh) | 阵列基板的制备方法、阵列基板及显示面板 | |
CN107316872A (zh) | 阵列基板及其制造方法、液晶显示面板 | |
CN111584506B (zh) | 一种显示面板的制作方法 | |
US11803125B2 (en) | Method of forming a patterned structure and device thereof | |
US7413848B2 (en) | Method of removing photoresist and photoresist rework method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20200410 |
|
RJ01 | Rejection of invention patent application after publication |