CN110571226B - 一种显示面板及其制备方法 - Google Patents
一种显示面板及其制备方法 Download PDFInfo
- Publication number
- CN110571226B CN110571226B CN201910836523.2A CN201910836523A CN110571226B CN 110571226 B CN110571226 B CN 110571226B CN 201910836523 A CN201910836523 A CN 201910836523A CN 110571226 B CN110571226 B CN 110571226B
- Authority
- CN
- China
- Prior art keywords
- layer
- metal
- active
- conductor
- dielectric layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000002360 preparation method Methods 0.000 title abstract description 6
- 239000010410 layer Substances 0.000 claims abstract description 382
- 229910052751 metal Inorganic materials 0.000 claims abstract description 141
- 239000002184 metal Substances 0.000 claims abstract description 141
- 239000004020 conductor Substances 0.000 claims abstract description 57
- 239000011241 protective layer Substances 0.000 claims abstract description 47
- 239000011229 interlayer Substances 0.000 claims abstract description 35
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 claims abstract description 19
- 239000000758 substrate Substances 0.000 claims abstract description 16
- 239000003990 capacitor Substances 0.000 claims abstract description 15
- 238000000034 method Methods 0.000 claims abstract description 15
- 238000003860 storage Methods 0.000 claims abstract description 15
- 239000004065 semiconductor Substances 0.000 claims abstract description 11
- 125000004430 oxygen atom Chemical group O* 0.000 claims abstract description 8
- 238000002161 passivation Methods 0.000 claims description 9
- 229910052782 aluminium Inorganic materials 0.000 claims description 7
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 7
- 238000004519 manufacturing process Methods 0.000 claims description 7
- 238000000059 patterning Methods 0.000 claims description 7
- 239000010409 thin film Substances 0.000 claims description 7
- 239000010408 film Substances 0.000 claims description 5
- 238000000137 annealing Methods 0.000 claims description 4
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims description 4
- 229910052760 oxygen Inorganic materials 0.000 claims description 4
- 239000001301 oxygen Substances 0.000 claims description 4
- 238000010030 laminating Methods 0.000 claims description 2
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 abstract description 20
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 abstract description 10
- 229910052733 gallium Inorganic materials 0.000 abstract description 10
- 229910052738 indium Inorganic materials 0.000 abstract description 10
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 abstract description 10
- 239000011787 zinc oxide Substances 0.000 abstract description 10
- AZDRQVAHHNSJOQ-UHFFFAOYSA-N alumane Chemical group [AlH3] AZDRQVAHHNSJOQ-UHFFFAOYSA-N 0.000 abstract description 5
- 238000009792 diffusion process Methods 0.000 abstract description 4
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 230000009286 beneficial effect Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 239000003989 dielectric material Substances 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012805 post-processing Methods 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/451—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs characterised by the compositions or shapes of the interlayer dielectrics
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/481—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs integrated with passive devices, e.g. auxiliary capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1216—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/126—Shielding, e.g. light-blocking means over the TFTs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/34—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies not provided for in groups H01L21/18, H10D48/04 and H10D48/07, with or without impurities, e.g. doping materials
- H01L21/38—Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions
- H01L21/385—Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions using diffusion into or out of a solid from or into a solid phase, e.g. a doped oxide layer
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6704—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device
- H10D30/6723—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device having light shields
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/421—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer
- H10D86/423—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer comprising semiconductor materials not belonging to the Group IV, e.g. InGaZnO
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H29/00—Integrated devices, or assemblies of multiple devices, comprising at least one light-emitting semiconductor element covered by group H10H20/00
- H10H29/10—Integrated devices comprising at least one light-emitting semiconductor component covered by group H10H20/00
- H10H29/14—Integrated devices comprising at least one light-emitting semiconductor component covered by group H10H20/00 comprising multiple light-emitting semiconductor components
- H10H29/142—Two-dimensional arrangements, e.g. asymmetric LED layout
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/1201—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/124—Insulating layers formed between TFT elements and OLED elements
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Geometry (AREA)
- Manufacturing & Machinery (AREA)
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本发明提供一种显示面板及其制备方法,显示面板包括基板、设置于基板上的遮光层、覆盖遮光层的缓冲层、设置于缓冲层上的有源层、层叠设置于有源层上的栅极绝缘层以及栅极金属层、设置于缓冲层上且覆盖栅极金属层的层间介质层、设置于层间介质层上的第二金属层;其中,有源层包括有源岛,有源岛包括导体层以及与栅极绝缘层对应并接触的半导体层,导体层上设置有保护层。利用铝原子与铟镓锌氧化物中的氧原子的相互扩散作用,在导体层的表面生成的结构致密的三氧化二铝保护层,保护导体化后的导体层,使导体层免受后续制程的影响;同时三氧化二铝具有高阻值的特性,可有效提高存储电容的单位面积电容,满足高解析度要求。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种显示面板及其制备方法。
背景技术
在显示面板行业,目前Oxide TFT(氧化物薄膜晶体管)中,由IGZO(indiumgallium zinc oxide,铟镓锌氧化物)制成的半导体层的部分被导体化,当后续热制程时间增加时,半导体层中被导体化的部分有阻抗升高的问题。
发明内容
本发明提供一种显示面板,以解决当后续热制程时间增加时,半导体层中被导体化的部分有阻抗升高的技术问题。
为解决上述问题,本发明提供的技术方案如下:
一种显示面板,包括:
基板;
设置于所述基板上的遮光层;
设置于所述基板上且覆盖所述遮光层的缓冲层;
设置于所述缓冲层上的有源层;
层叠设置于所述有源层上的栅极绝缘层以及栅极金属层;
设置于所述缓冲层上且覆盖所述栅极金属层的层间介质层;
设置于所述层间介质层上的第二金属层,所述第二金属层包括源漏金属层;
层叠设置于所述层间介质层上的钝化层和平坦层;
层叠设置于所述平坦层上的阳极金属层、发光层和阴极金属层;
其中,所述有源层包括有源岛,所述有源岛包括导体层以及与所述栅极绝缘层对应并接触的半导体层,所述导体层上设置有保护层,所述源漏金属层穿过所述保护层与所述导体层接触连接。
进一步的,所述栅极金属层上也设置有覆盖所述栅极金属层的保护层。
进一步的,所述遮光层包括第一金属极板,所述有源层还包括与所述有源岛相互独立的介电层,所述介电层的位置与所述第一金属极板相对应,所述第二金属层还包括设置在所述介电层上且与所述源漏金属层相互独立的第二金属极板。
进一步的,所述介电层上也设置有覆盖所述介电层的保护层。
进一步的,所述层间介质层上设置有开孔,所述第二金属极板位于所述开孔中。
进一步的,所述保护层为三氧化二铝保护层。
本发明还提供一种显示面板的制备方法,包括以下步骤:
S10、在基板上形成遮光层以及覆盖所述遮光层的缓冲层,所述遮光层包括第一金属极板;
S20、在所述缓冲层上形成图案化的有源层,所述有源层包括有源岛和与所述有源岛相互独立的介电层,所述介电层的位置与所述第一金属极板相对应;
S30、在所述有源岛上依次层叠形成栅极绝缘层和栅极金属层;
S40、对所述有源岛露出所述栅极绝缘层的部分进行导体化,形成导体层,并形成覆盖所述导体层的保护层;
S50、形成覆盖所述有源层以及所述栅极金属层的层间介质层;
S60、在所述层间介质层和所述介电层上形成第二金属层,并对所述第二金属层进行图案化处理,以形成与所述导体层接触连接的源漏金属层以及与所述源漏金属层相互独立的第二金属极板,所述第二金属极板设置在所述介电层上,以与所述第一金属极板形成存储电容;
S70、在所述层间介质层上层叠形成钝化层以及平坦层;
S80、在所述平坦层上依次层叠形成阳极金属层、发光层和阴极金属层。
进一步的,所述步骤S40包括:
S41、在所述有源岛露出所述栅极绝缘层的部分上由铝或/和氧化铝形成薄膜;
S42、在有氧的环境中对薄膜进行热退火,使铝分子扩散到所述有源岛露出所述栅极绝缘层的部分中,以使有源岛露出所述栅极绝缘层的部分形成导体层,同时有源岛中的氧原子扩散到薄膜中,以在所述导体层上形成保护层,所述保护层为三氧化二铝保护层。
进一步的,在所述导体层上形成保护层的同时,在所述栅极金属层和所述介电层上也形成保护层。
进一步的,所述步骤S60包括:
S61、在所述层间介质层上与所述第一金属极板对应的位置处形成开孔,以露出所述介电层;
S62、在所述层间介质层和所述介电层上形成第二金属层;
S63、对所述第二金属层进行图案化处理,以形成与所述导体层接触连接的源漏金属层以及与所述源漏金属层相互独立的第二金属极板,所述第二金属极板设置在所述介电层上,以与所述第一金属极板形成存储电容。
本发明的有益效果为:利用铝原子与铟镓锌氧化物中的氧原子的相互扩散作用,达到使铟镓锌氧化物由半导体变成导体,从而形成导体层,同时在导体层的表面生成的结构致密的三氧化二铝保护层,保护导体化后的导体层,使导体层免受后续制程的影响;同时三氧化二铝具有高阻值的特性,可有效提高存储电容的单位面积电容,满足高解析度要求。
附图说明
为了更清楚地说明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单介绍,显而易见地,下面描述中的附图仅仅是发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明具体实施方式中显示面板的结构示意图;
图2为本发明具体实施方式中显示面板的制备步骤示意图;
图3至图7为本发明具体实施方式中显示面板的制备流程示意图。
附图标记:
10、基板;21、第一金属极板;30、缓冲层;40、有源层;41、有源岛;411、导体层;42、介电层;50、栅极绝缘层;60、栅极金属层;70、层间介质层;71、开孔;81、源漏金属层;82、第二金属极板;101、钝化层;102、平坦层;103、阳极金属层;104、发光层;105、阴极金属层;106、像素定义层;107、保护层。
具体实施方式
以下各实施例的说明是参考附加的图示,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如[上]、[下]、[前]、[后]、[左]、[右]、[内]、[外]、[侧面]等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。在图中,结构相似的单元是用以相同标号表示。
本发明针对现有的显示面板中,当后续热制程时间增加时,半导体层中被导体化的部分有阻抗升高的技术问题。本发明可以解决上述问题。
一种显示面板,如图1所示,包括基板10、设置于所述基板10上的遮光层、设置于所述基板10上且覆盖所述遮光层的缓冲层30、设置于所述缓冲层30上的有源层40、层叠设置于所述有源层40上的栅极绝缘层50以及栅极金属层60、设置于所述缓冲层30上且覆盖所述栅极金属层60的层间介质层70、设置于所述层间介质层70上的第二金属层、层叠设置于所述层间介质层70上的钝化层101和平坦层102,以及,层叠设置于所述平坦层102上的阳极金属层103、发光层104和阴极金属层105。
其中,所述平坦层102上还设置有像素定义层106,所述像素定义层106上设置有像素开口,所述发光层104位于所述像素开口中。
其中,所述有源层40包括有源岛41,所述有源岛41包括导体层411以及与所述栅极绝缘层50对应并接触的半导体层411,所述导体层411的表面上设置有覆盖所述导体层411的保护层107;所述第二金属层包括源漏金属层81,所述源漏金属层81穿过所述保护层107与所述导体层411接触连接。
通过保护层107覆盖所述导体层411,起到隔热的作用,防止后续热制程使导体层411的阻抗升高,使导体层411免受后续热制程的影响,提高导体层411的热稳定性。
具体的,所述遮光层包括第一金属极板21,所述有源层40还包括与所述有源岛41相互独立的介电层42,所述介电层42的位置与所述第一金属极板21相对应,所述第二金属层还包括设置在所述介电层42上且与所述源漏金属层81相互独立的第二金属极板82。
所述第一金属极板21与所述第二金属极板82形成存储电容,利用有源层40的部分充当存储电容的介电材料。
进一步的,所述栅极金属层60的表面和所述介电层42的表面均覆盖有保护层107。
利用保护层107保护栅极金属层60,同时利用保护层107和有源层40同时充当存储电容的介电材料,有效提升存储电容的单位面积电容,进而满足高解析度的需求。
具体的,所述有源层40的制成材料为铟镓锌氧化物,所述保护层107为三氧化二铝保护层107。
利用结构致密的三氧化二铝保护层107可以保护导体化后的导体层411,使其免受后制程的影响,提高导体层411的稳定性,同时三氧化二铝具有高阻值的特性,可有效提高存储电容的单位面积电容,满足高解析度要求。
具体的,所述层间介质层70上设置有开孔71,所述第二金属极板82位于所述开孔71中。
根据上述显示面板,本发明还提供一种显示面板的制备方法,如图2所示,包括以下步骤:
S10、在基板10上形成遮光层以及覆盖所述遮光层的缓冲层30,所述遮光层包括第一金属极板21;
S20、在所述缓冲层30上形成图案化的有源层40,所述有源层40包括有源岛41和与所述有源岛41相互独立的介电层42,所述介电层42的位置与所述第一金属极板21相对应;
S30、在所述有源岛41上依次层叠形成栅极绝缘层50和栅极金属层60;
S40、对所述有源岛41露出所述栅极绝缘层50的部分进行导体化,形成导体层411,并形成覆盖所述导体层411的保护层107;
S50、形成覆盖所述有源层40以及所述栅极金属层60的层间介质层70;
S60、在所述层间介质层70和所述介电层42上形成第二金属层,并对所述第二金属层进行图案化处理,以形成与所述导体层411接触连接的源漏金属层81以及与所述源漏金属层81相互独立的第二金属极板82,所述第二金属极板82设置在所述介电层42上,以与所述第一金属极板21形成存储电容;
S70、在所述层间介质层70上层叠形成钝化层101以及平坦层102;
S80、在所述平坦层102上依次层叠形成阳极金属层103、发光层104和阴极金属层105。
具体的,所述步骤S40包括:
S41、在所述有源岛41露出所述栅极绝缘层50的部分上由铝或/和氧化铝形成薄膜;
S42、在有氧的环境中对薄膜进行热退火,使铝分子扩散到所述有源岛41露出所述栅极绝缘层50的部分中,以使有源岛41露出所述栅极绝缘层50的部分形成导体层411,同时有源岛41中的氧原子扩散到薄膜中,以在所述导体层411上形成保护层107,所述保护层107为三氧化二铝保护层107。
所述有源层40的制成材料为铟镓锌氧化物,利用铝原子与铟镓锌氧化物中氧原子的相互扩散作用,达到使铟镓锌氧化物由半导体变成导体,从而形成导体层411,同时在导体层411的表面生成的结构致密的三氧化二铝保护层107,可以保护导体化后的导体层411,使导体层411免受后续热制程的影响。
进一步的,在所述导体层411上形成保护层107的同时,在所述栅极金属层60和所述介电层42上也形成保护层107。
具体的,所述步骤S60包括:
S61、在所述层间介质层70上与所述第一金属极板21对应的位置处形成开孔71,以露出所述介电层42;
S62、在所述层间介质层70和所述介电层42上形成第二金属层;
S63、对所述第二金属层进行图案化处理,以形成与所述导体层411接触连接的源漏金属层81以及与所述源漏金属层81相互独立的第二金属极板82,所述第二金属极板82设置在所述介电层42上,以与所述第一金属极板21形成存储电容。
三氧化二铝具有高阻值的特性,可有效提高存储电容的单位面积电容,满足高解析度要求。
参见图3至图7,图3至图7为显示面板的制备流程示意图。
如图3所示,在基板10上形成遮光层后,对所述遮光层进行图案化处理,形成第一金属极板21后,形成覆盖所述遮光层的缓冲层30。
如图4所示,在所述缓冲层30上形成有源层40,并对所述有源层40进行图案化处理,形成有源岛41以及位置与所述第一金属极板21相对应并与所述有源岛41相互独立的介电层42后,在所述有源岛41上依次层叠形成栅极绝缘层50和栅极金属层60。
如图5所示,利用铝或/和氧化铝靶材用溅射的方式,或者利用ALD机台形成覆盖有源层40以及栅极金属层60的薄膜,并在有氧环境下进行热褪火,使铝原子扩散到有源层40中,形成导体层411,同时有源层40中的氧原子扩散到薄膜中,形成三氧化二铝保护层107。
如图6所示,利用氧化硅材料形成覆盖所述有源层40以及所述栅极金属层60的层间介质层70。
如图7所示,在层间介质层70上形成用于源漏金属层81与导体层411连接的孔洞,并去除与所述孔洞对应位置处的保护层107,以便于源漏金属层81与导体层411连接,同时在层间介质层70上形成开孔71,以露出所述介电层42。
随后,在所述层间介质层70上形成填充孔洞和开孔71的第二金属层,并对所述第二金属层进行图案化处理,以形成与所述导体层411接触连接的源漏金属层81以及与所述源漏金属层81相互独立的第二金属极板82。
随后,在所述层间介质层70上形成覆盖第二金属层的钝化层101,在所述钝化层101上形成平坦层102。
随后,在所述平坦层102上形成像素定义层106和与所述源漏金属层81中的漏极接触连接的阳极金属层103后,在阳极金属层103上形成发光层104和阴极金属层105。
本发明的有益效果为:利用铝原子与铟镓锌氧化物中的氧原子的相互扩散作用,达到使铟镓锌氧化物由半导体变成导体,从而形成导体层411,同时在导体层411的表面生成的结构致密的三氧化二铝保护层107,保护导体化后的导体层411,使导体层411免受后续制程的影响;同时三氧化二铝具有高阻值的特性,可有效提高存储电容的单位面积电容,满足高解析度要求。
综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。
Claims (6)
1.一种显示面板,其特征在于,包括:
基板;
设置于所述基板上的遮光层;
设置于所述基板上且覆盖所述遮光层的缓冲层;
设置于所述缓冲层上的有源层;
层叠设置于所述有源层上的栅极绝缘层以及栅极金属层;
设置于所述缓冲层上且覆盖所述栅极金属层的层间介质层;
设置于所述层间介质层上的第二金属层,所述第二金属层包括源漏金属层;
层叠设置于所述层间介质层上的钝化层和平坦层;
层叠设置于所述平坦层上的阳极金属层、发光层和阴极金属层;
其中,所述有源层包括有源岛,所述有源岛包括导体层以及与所述栅极绝缘层对应并接触的半导体层,所述导体层上设置有保护层,所述源漏金属层穿过所述保护层与所述导体层接触连接;所述遮光层包括第一金属极板,所述有源层还包括与所述有源岛相互独立的介电层,所述介电层的位置与所述第一金属极板相对应,所述第二金属层还包括设置在所述介电层上且与所述源漏金属层相互独立的第二金属极板,所述介电层上也设置有覆盖所述介电层的保护层,所述保护层为三氧化二铝保护层。
2.根据权利要求1所述的显示面板,其特征在于,所述栅极金属层上也设置有覆盖所述栅极金属层的保护层。
3.根据权利要求1所述的显示面板,其特征在于,所述层间介质层上设置有开孔,所述第二金属极板位于所述开孔中。
4.一种显示面板的制备方法,其特征在于,包括以下步骤:
S10、在基板上形成遮光层以及覆盖所述遮光层的缓冲层,所述遮光层包括第一金属极板;
S20、在所述缓冲层上形成图案化的有源层,所述有源层包括有源岛和与所述有源岛相互独立的介电层,所述介电层的位置与所述第一金属极板相对应;
S30、在所述有源岛上依次层叠形成栅极绝缘层和栅极金属层;
S40、对所述有源岛露出所述栅极绝缘层的部分进行导体化,形成导体层,并形成覆盖所述导体层的保护层,在所述导体层上形成保护层的同时,在所述栅极金属层和所述介电层上也形成保护层,所述保护层为三氧化二铝保护层;
S50、形成覆盖所述有源层以及所述栅极金属层的层间介质层;
S60、在所述层间介质层和所述介电层上形成第二金属层,并对所述第二金属层进行图案化处理,以形成与所述导体层接触连接的源漏金属层以及与所述源漏金属层相互独立的第二金属极板,所述第二金属极板设置在所述介电层上,以与所述第一金属极板形成存储电容;
S70、在所述层间介质层上层叠形成钝化层以及平坦层;
S80、在所述平坦层上依次层叠形成阳极金属层、发光层和阴极金属层。
5.根据权利要求4所述的显示面板的制备方法,其特征在于,所述步骤S40包括:
S41、在所述有源岛露出所述栅极绝缘层的部分上由铝或/和氧化铝形成薄膜;
S42、在有氧的环境中对薄膜进行热退火,使铝分子扩散到所述有源岛露出所述栅极绝缘层的部分中,以使有源岛露出所述栅极绝缘层的部分形成导体层,同时有源岛中的氧原子扩散到薄膜中,以在所述导体层上形成保护层。
6.根据权利要求4所述的显示面板的制备方法,其特征在于,所述步骤S60包括:
S61、在所述层间介质层上与所述第一金属极板对应的位置处形成开孔,以露出所述介电层;
S62、在所述层间介质层和所述介电层上形成第二金属层;
S63、对所述第二金属层进行图案化处理,以形成与所述导体层接触连接的源漏金属层以及与所述源漏金属层相互独立的第二金属极板,所述第二金属极板设置在所述介电层上,以与所述第一金属极板形成存储电容。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910836523.2A CN110571226B (zh) | 2019-09-05 | 2019-09-05 | 一种显示面板及其制备方法 |
PCT/CN2019/116107 WO2021042500A1 (zh) | 2019-09-05 | 2019-11-06 | 一种显示面板及其制备方法 |
US16/625,722 US11309341B2 (en) | 2019-09-05 | 2019-11-06 | Display panel and method of fabricating same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910836523.2A CN110571226B (zh) | 2019-09-05 | 2019-09-05 | 一种显示面板及其制备方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110571226A CN110571226A (zh) | 2019-12-13 |
CN110571226B true CN110571226B (zh) | 2021-03-16 |
Family
ID=68777884
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910836523.2A Active CN110571226B (zh) | 2019-09-05 | 2019-09-05 | 一种显示面板及其制备方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11309341B2 (zh) |
CN (1) | CN110571226B (zh) |
WO (1) | WO2021042500A1 (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111276519B (zh) * | 2020-02-10 | 2021-06-01 | 武汉华星光电半导体显示技术有限公司 | 一种显示面板 |
CN114883370A (zh) * | 2022-05-07 | 2022-08-09 | 深圳市华星光电半导体显示技术有限公司 | 显示面板及其制备方法、显示终端 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100282233B1 (ko) * | 1998-12-09 | 2001-02-15 | 구본준 | 박막트랜지스터 및 그 제조방법 |
JP4731715B2 (ja) * | 2000-04-19 | 2011-07-27 | 株式会社半導体エネルギー研究所 | 発光装置の作製方法 |
US6706544B2 (en) | 2000-04-19 | 2004-03-16 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device and fabricating method thereof |
KR100556702B1 (ko) * | 2003-10-14 | 2006-03-07 | 엘지.필립스 엘시디 주식회사 | 표시 소자용 박막 트랜지스터 기판 및 그 제조 방법 |
TWI401802B (zh) | 2005-06-30 | 2013-07-11 | Samsung Display Co Ltd | 薄膜電晶體板及其製造方法 |
KR101188868B1 (ko) * | 2005-06-30 | 2012-10-09 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 그 제조 방법 |
JP5806043B2 (ja) * | 2010-08-27 | 2015-11-10 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
KR20120039947A (ko) * | 2010-10-18 | 2012-04-26 | 삼성모바일디스플레이주식회사 | 표시 장치 및 그 제조 방법 |
KR101938761B1 (ko) * | 2012-05-23 | 2019-01-16 | 삼성디스플레이 주식회사 | 박막 트랜지스터 어레이 기판, 이를 포함하는 유기 발광 표시 장치 및 그 제조 방법 |
CN103199113B (zh) * | 2013-03-20 | 2018-12-25 | 京东方科技集团股份有限公司 | 薄膜晶体管及其制备方法、阵列基板、显示装置 |
JP6374221B2 (ja) * | 2013-06-05 | 2018-08-15 | 株式会社半導体エネルギー研究所 | 半導体装置 |
CN103646966B (zh) | 2013-12-02 | 2016-08-31 | 京东方科技集团股份有限公司 | 一种薄膜晶体管、阵列基板及其制备方法、显示装置 |
KR102124025B1 (ko) * | 2013-12-23 | 2020-06-17 | 엘지디스플레이 주식회사 | 유기발광다이오드 표시장치 및 그 제조방법 |
EP3018726B1 (en) * | 2014-11-10 | 2023-09-06 | LG Display Co., Ltd. | Organic light-emitting diode display having multi-mode cavity structure |
CN105514116B (zh) | 2015-12-03 | 2018-08-14 | 深圳市华星光电技术有限公司 | Tft背板结构及其制作方法 |
-
2019
- 2019-09-05 CN CN201910836523.2A patent/CN110571226B/zh active Active
- 2019-11-06 US US16/625,722 patent/US11309341B2/en active Active
- 2019-11-06 WO PCT/CN2019/116107 patent/WO2021042500A1/zh active Application Filing
Also Published As
Publication number | Publication date |
---|---|
US20220005842A1 (en) | 2022-01-06 |
CN110571226A (zh) | 2019-12-13 |
US11309341B2 (en) | 2022-04-19 |
WO2021042500A1 (zh) | 2021-03-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110379823B (zh) | 一种阵列基板及oled显示面板 | |
CN106935658B (zh) | 一种薄膜晶体管及其制备方法、阵列基板 | |
CN102646699A (zh) | 一种氧化物薄膜晶体管及其制备方法 | |
WO2021093687A1 (zh) | 显示基板及其制备方法、显示装置 | |
CN107658345A (zh) | 氧化物薄膜晶体管及其制备方法、阵列基板和显示装置 | |
KR20110010274A (ko) | 어레이 기판 및 이의 제조방법 | |
CN113745249B (zh) | 显示面板及其制备方法、移动终端 | |
US20230317826A1 (en) | Method for manufacturing thin film transistor, and thin film transistor | |
US6850000B1 (en) | Thin film transistor organic light emitting diode structure | |
CN110600517B (zh) | 一种显示面板及其制备方法 | |
CN110993644A (zh) | Oled显示面板及制备方法 | |
CN113345837A (zh) | 一种显示面板的制作方法及显示面板 | |
WO2021012449A1 (zh) | Tft器件及其制备方法、tft阵列基板 | |
CN111554695A (zh) | 显示基板及其制造方法、显示装置 | |
CN110571226B (zh) | 一种显示面板及其制备方法 | |
CN113270422B (zh) | 一种显示基板及其制备方法、显示面板 | |
WO2021248609A1 (zh) | 一种阵列基板及其制备方法以及显示面板 | |
CN111584575A (zh) | Oled显示面板及制备方法 | |
CN109742153B (zh) | 阵列基板、薄膜晶体管及其制造方法 | |
CN113192893B (zh) | 薄膜晶体管阵列基板及其制作方法 | |
CN109786323A (zh) | Tft阵列基板的制备方法及tft阵列基板 | |
CN114203778A (zh) | 有源矩阵oled显示面板及其制备方法 | |
CN112635534A (zh) | 显示面板、显示装置和显示面板的制作方法 | |
CN110224031A (zh) | 改善金属氧化物tft特性的结构与其制作方法 | |
US12119356B2 (en) | Driver board, display panel |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |