[go: up one dir, main page]

CN108281112A - 像素驱动电路及其控制方法、显示面板和显示装置 - Google Patents

像素驱动电路及其控制方法、显示面板和显示装置 Download PDF

Info

Publication number
CN108281112A
CN108281112A CN201810111279.9A CN201810111279A CN108281112A CN 108281112 A CN108281112 A CN 108281112A CN 201810111279 A CN201810111279 A CN 201810111279A CN 108281112 A CN108281112 A CN 108281112A
Authority
CN
China
Prior art keywords
node
switch unit
film transistor
electrically connected
tft
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810111279.9A
Other languages
English (en)
Inventor
李春阳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianma Microelectronics Co Ltd
Shanghai Tianma AM OLED Co Ltd
Original Assignee
Shanghai Tianma AM OLED Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Tianma AM OLED Co Ltd filed Critical Shanghai Tianma AM OLED Co Ltd
Priority to CN201810111279.9A priority Critical patent/CN108281112A/zh
Publication of CN108281112A publication Critical patent/CN108281112A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明实施例提供一种像素驱动电路及其控制方法、显示面板和显示装置,涉及显示技术领域,可以解决驱动晶体管阈值漂移问题,改善显示不均的问题。该像素驱动电路包括:电容,驱动晶体管,驱动晶体管的控制端电连接于第一节点,驱动晶体管的第一端电连接于第三节点;发光器件;第一开关单元,用于响应于第一扫描信号端的使能信号,使参考电压端和第一节点之间导通;第二开关单元,用于响应于第二扫描信号端的使能信号,使第二节点和数据信号端之间导通;第三开关单元,用于响应于第一扫描信号端的使能信号,使第二节点和第三节点之间导通;第四开关单元,用于响应于发光控制信号端的使能信号,使第二电源电压端和第三节点之间导通。

Description

像素驱动电路及其控制方法、显示面板和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种像素驱动电路及其控制方法、显示面板和显示装置。
背景技术
在有机发光显示(Organic Light-Emitting Diode,OLED)装置中,设置有与每个发光器件对应的像素驱动电路,像素驱动电路包括驱动晶体管,通过驱动晶体管的控制端电压控制驱动晶体管的漏极电流,漏极电流用于驱动发光器件发光。
然而,目前的像素驱动电路中的驱动晶体管的阈值电压会随着时间而漂移,从而导致OLED发光不稳定,并且各个像素的驱动晶体管的阈值电压漂移不同,当向驱动晶体管输入相同电压时,由于驱动晶体管的阈值电压不同产生不同的驱动电流,使得多个像素间的发光不均匀,亮度不一,导致显示不良。
发明内容
本发明实施例提供一种像素驱动电路及其控制方法、显示面板和显示装置,可以改善由于驱动晶体管阈值漂移问题而导致的显示不良。
一方面,本发明实施例提供一种像素驱动电路,包括:
电容,所述电容的第一端电连接于第一节点,所述电容的第二端电连接于第二节点;
驱动晶体管,所述驱动晶体管的控制端电连接于所述第一节点,所述驱动晶体管的第一端电连接于第三节点;
发光器件,所述发光器件的阳极电连接于所述驱动晶体管的第二端,所述发光器件的阴极电连接于第一电源电压端;
第一开关单元,电连接于参考电压端、所述第一节点和第一扫描信号端,所述第一开关单元用于响应于所述第一扫描信号端的使能信号,使所述参考电压端和所述第一节点之间导通;
第二开关单元,电连接于第二扫描信号端、数据信号端和所述第二节点,所述第二开关单元用于响应于所述第二扫描信号端的使能信号,使所述第二节点和所述数据信号端之间导通;
第三开关单元,电连接于所述第一扫描信号端、所述第二节点和所述第三节点,所述第三开关单元用于响应于所述第一扫描信号端的使能信号,使所述第二节点和所述第三节点之间导通;
第四开关单元,电连接于第二电源电压端、发光控制信号端和所述第三节点,所述第四开关单元用于响应于所述发光控制信号端的使能信号,使所述第二电源电压端和所述第三节点之间导通。
另一方面,本发明实施例提供一种显示面板,包括上述的像素驱动电路。
另一方面,本发明实施例提供一种显示装置,包括上述的显示面板。
另一方面,本发明实施例提供一种像素驱动电路控制方法,用于上述的像素驱动电路,所述方法包括:
第一阶段,向所述第一扫描信号端提供使能信号,通过所述第一开关单元控制所述参考电压端和所述第一节点之间导通,通过所述第三开关单元控制所述第二节点和所述第三节点之间导通,向所述第二扫描信号端提供非使能信号,通过所述第二开关单元控制所述数据信号端和所述第二节点之间截止,向所述发光控制信号端提供使能信号,通过所述第四开关单元控制所述第二电源电压端和所述第三节点之间导通;
第二阶段,向所述第一扫描信号端提供使能信号,通过所述第一开关单元控制所述参考电压端和所述第一节点之间导通,通过所述第三开关单元控制所述第二节点和所述第三节点之间导通,向所述第二扫描信号端提供非使能信号,通过所述第二开关单元控制所述数据信号端和所述第二节点之间截止,向所述发光控制信号端提供非使能信号,通过所述第四开关单元控制所述第二电源电压端和所述第三节点之间截止;
第三阶段,向所述第一扫描信号端提供非使能信号,通过所述第一开关单元控制所述参考电压端和所述第一节点之间截止,通过所述第三开关单元控制所述第二节点和所述第三节点之间截止,向所述第二扫描信号端提供使能信号,通过所述第二开关单元控制所述数据信号端和所述第二节点之间导通,向所述发光控制信号端提供非使能信号,通过所述第四开关单元控制所述第二电源电压端和所述第三节点之间截止;
第四阶段,向所述第一扫描信号端提供非使能信号,通过所述第一开关单元控制所述参考电压端和所述第一节点之间截止,通过所述第三开关单元控制所述第二节点和所述第三节点之间截止,向所述第二扫描信号端提供非使能信号,通过所述第二开关单元控制所述数据信号端和所述第二节点之间截止,向所述发光控制信号端提供使能信号,通过所述第四开关单元控制所述第二电源电压端和所述第三节点之间导通。
本发明实施例中的像素驱动电路及其驱动方法、显示面板和显示装置,可使得驱动晶体管驱动发光器件进行像素显示时,驱动晶体管产生的驱动电流仅与数据电压和第二电源电压端电压相关,而与驱动晶体管的阈值电压无关,从而可避免流过发光器件的驱动电流受到阈值电压不均匀和漂移的影响,进而有效的提高了流过发光器件的驱动电流的均匀性,保证了各个像素间的发光均匀、亮度一致。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例中一种像素驱动电路的示意图;
图2为图1中像素驱动电路中各端的时序信号图;
图3为本发明实施例中另一种像素驱动电路的示意图;
图4为图1和图3中像素驱动电路中各端的另一种时序信号图;
图5为本发明实施例中一种显示面板的结构示意图;
图6为图5的显示面板中局部的剖面结构示意图;
图7为本发明实施例中一种显示装置的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本发明。在本发明实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。
如图1所示,图1为本发明实施例提供的一种像素驱动电路的示意图,该像素驱动电路包括:电容Cst,电容Cst的第一端电连接于第一节点N1,电容Cst的第二端电连接于第二节点N2;驱动晶体管T,驱动晶体管T的控制端电连接于第一节点N1,驱动晶体管T的第一端电连接于第三节点N3;发光器件E,发光器件E的阳极电连接于驱动晶体管T的第二端,发光器件E的阴极电连接于第一电源电压端Vss;第一开关单元1,电连接于参考电压端Vref、第一节点N1和第一扫描信号端Scan1,第一开关单元1用于响应于第一扫描信号端Scan1的使能信号,使参考电压端Vref和第一节点N1之间导通,将参考电压端Vref的信号传输至第一节点N1;第二开关单元2,电连接于第二扫描信号端Scan2、数据信号端Vdata和第二节点N2,第二开关单元2用于响应于第二扫描信号端Scan2的使能信号,使第二节点N2和数据信号端Vdata之间导通,将数据信号端Vdata的信号传输至第二节点N2;第三开关单元3,电连接于第一扫描信号端Scan1、第二节点N2和第三节点N3,第三开关单元3用于响应于第一扫描信号端Scan1的使能信号,使第二节点N2和第三节点N3之间导通;第四开关单元4,电连接于第二电源电压端Vdd、发光控制信号端Emit和第三节点N3,第四开关单元4用于响应于发光控制信号端Emit的使能信号,使第二电源电压端Vdd和第三节点N3之间导通,将第二电源电压端Vdd的信号传输至第三节点N3。
如图2所示,图2为图1中像素驱动电路对应的一种时序信号图,本发明实施例还提供一种像素驱动电路控制方法,用于图1中所示的像素驱动电路,该方法包括:第一阶段t1,向第一扫描信号端Scan1提供使能信号,通过第一开关单元1控制参考电压端Vref和第一节点N1之间导通,通过第三开关单元3控制第二节点N2和第三节点N3之间导通,参考电压端Vref提供的信号传输至第一节点N1,此时第一节点N1的电位为Vref;同时,向发光控制信号端Emit提供使能信号,通过第四开关单元4控制第二电源电压端Vdd和第三节点N3之间导通,第二电源电压端Vdd提供的信号传输至第二节点N2和第三节点N3,此时第二节点N2和第三节点N3的电位为Vdd;同时,向第二扫描信号端Scan2提供非使能信号,通过第二开关单元2控制数据信号端Vdata和第二节点N2之间截止。此时,第一节点N1的电位Vref和第二节点N2的电位Vdd由电容Cst保持。
在第二阶段t2,向第一扫描信号端Scan1提供使能信号,通过第一开关单元1控制参考电压端Vref和第一节点之间导通,通过第三开关单元3控制第二节点N2和第三节点N3之间导通,向第二扫描信号端Scan2提供非使能信号,通过第二开关单元2控制数据信号端Vdata和第二节点N2之间截止,通过第四开关单元4控制第二电源电压端Vdd和第三节点N3之间导通;与第一阶段t1有所不同的是,向发光控制信号端Emit提供非使能信号,通过第四开关单元4控制第二电源电压端Vdd和第三节点N3之间截止。由于驱动晶体管T在第一阶段t1处于导通状态,本阶段第四开关单元4由导通变为截止,第三节点N3的电位从Vdd开始下降,直到第三节点N3的电位降至电位Vref+|Vth|,即第二节点N2充电至电位Vref+|Vth|,驱动晶体管T变为截止状态,Vth为驱动晶体管T的阈值电压,第二节点N2电位Vref+|Vth|,第一节点N1的电位仍为Vref,由电容Cst保持。
在第三阶段t3,向第一扫描信号端Scan1提供非使能信号,通过第一开关单元1控制参考电压端Vref和第一节点N1之间截止,通过第三开关单元3控制第二节点N2和第三节点N3之间截止,向发光控制信号端Emit提供非使能信号,通过第四开关单元4控制第二电源电压端Vdd和第三节点N3之间截止;向第二扫描信号端Scan2提供使能信号,通过第二开关单元2控制数据信号端Vdata和第二节点N2之间导通,使得第二节点N2电位由Vref+|Vth|变为Vdata,第二节点N2的电位变化量为Vdata-(Vref+|Vth|),同时通过电容Cst的耦合作用使第一节点N1电位发生变化,使得第一节点N1电位变化为Vref+Vdata-(Vref+|Vth|)=Vdata-|Vth|。
在第四阶段t4,向第一扫描信号端Scan1提供非使能信号,通过第一开关单元1控制参考电压端Vref和第一节点之间截止,通过第三开关单元3控制第二节点N2和第三节点N3之间截止,向第二扫描信号端Scan2提供非使能信号,通过第二开关单元2控制数据信号端Vdata和第二节点N2之间截止,向发光控制信号端Emit提供使能信号,通过第四开关单元4控制第二电源电压端Vdd和第三节点N3之间导通;由第一节点N1的电位驱动发光器件E发光,驱动晶体管T的栅源电压Vsg=Vdd-(Vdata-|Vth|),驱动电流I=k(Vsg-Vth)2=(Vdd-Vdata)2,其中,k为常数,可知,最终的驱动电流公式中,消除了阈值电压Vth的影响,因此,可以通过驱动电流I驱动发光器件E发光。从而使得流过发光器件E的电流和阈值电压Vth无关。
本发明实施例中的像素驱动电路及其驱动方法,驱动晶体管产生的驱动电流仅与第二电源电压端电压Vdd和数据信号端电压Vdata相关,而与驱动晶体管的阈值电压无关,从而可避免流过发光器件的驱动电流受到阈值电压不均匀和漂移的影响,进而有效的提高了流过发光器件的驱动电流的均匀性,保证了各个像素间的发光均匀、亮度一致。另外,本发明实施例中的像素驱动电路的器件较少,所占用的空间较少,有利于实现更高的分辨率。
可选地,如图2所示,图2为图1中像素驱动电路对应的一种时序信号图,本发明实施例还提供一种像素驱动电路控制方法,其中,第一阶段t1的时长小于第二阶段t2的时长。具体的,第一阶段t1时间设置较短即可,以避免第一阶段t1时间太长会不必要的延长发光器件E的驱动时间,影响显示,由于第二阶段t2需要保证第二节点N2充电至Vref+|Vth|,即进行阈值补偿的写入,因此第二阶段t2时间应设置较长,且大于第一阶段t1时间。
可选地,如图1所示,第一开关单元1包括第一薄膜晶体管M1,第一薄膜晶体管M1的控制端电连接于第一扫描信号端Scan1,第一薄膜晶体管M1的第一端电连接于参考电压端Vref,第一薄膜晶体管M1的第二端电连接于第一节点N1;第二开关单元2包括第二薄膜晶体管M2,第二薄膜晶体管M2的控制端电连接于第二扫描信号端Scan2,第二薄膜晶体管M2的第一端电连接于数据信号端Vdata,第二薄膜晶体管M2的第二端电连接于第二节点N2;第三开关单元3包括第三薄膜晶体管M3,第三薄膜晶体管M3的控制端电连接于第一扫描信号端Scan1,第三薄膜晶体管M3的第一端电连接于第二节点N2,第三薄膜晶体管M3的第二端电连接于第三节点N3;第四开关单元4包括第四薄膜晶体管M4,第四薄膜晶体管M4的控制端电连接于发光控制信号端Emit,第四薄膜晶体管M4的第一端电连接于第二电源电压端Vdd,第四薄膜晶体管M4的第二端电连接于第三节点N3。
具体地,第一阶段t1,向第一扫描信号端Scan1提供使能信号,使第一薄膜晶体管M1和第三薄膜晶体管M3导通,参考电压端Vref提供的信号传输至第一节点N1,此时第一节点N1的电位为Vref;同时,向发光控制信号端Emit提供使能信号,使第四薄膜晶体管M4导通,第二电源电压端Vdd提供的信号传输至第二节点N2和第三节点N3,此时第二节点N2和第三节点N3的电位为Vdd;同时,向第二扫描信号端Scan2提供非使能信号,使第二薄膜晶体管M2截止。此时,第一节点N1的电位Vref和第二节点N2的电位Vdd由电容Cst保持。
在第二阶段t2,向第一扫描信号端Scan1提供使能信号,第一薄膜晶体管M1和第三薄膜晶体管M3导通,向第二扫描信号端Scan2提供非使能信号,使第二薄膜晶体管M2截止,与第一阶段t1有所不同的是,向发光控制信号端Emit提供非使能信号,使第四薄膜晶体管M4截止。由于驱动晶体管T在第一阶段t1处于导通状态,本阶段第四薄膜晶体管M4由导通变为截止,第三节点N3的电位从Vdd开始下降,直到第三节点N3的电位降至电位Vref+|Vth|,即第二节点N2充电至电位Vref+|Vth|,驱动晶体管T变为截止状态,Vth为驱动晶体管T的阈值电压,第二节点N2电位Vref+|Vth|,第一节点N1的电位仍为Vref,由电容Cst保持。
在第三阶段t3,向第一扫描信号端Scan1提供非使能信号,通第一薄膜晶体管M1和第三薄膜晶体管M3截止,向发光控制信号端Emit提供非使能信号,第四薄膜晶体管M4截止;向第二扫描信号端Scan2提供使能信号,第二薄膜晶体管M2导通,使得第二节点N2电位由Vref+|Vth|变为Vdata,第二节点N2的电位变化量为Vdata-(Vref+|Vth|),同时通过电容Cst的耦合作用使第一节点N1电位发生变化,使得第一节点N1电位变化为Vref+Vdata-(Vref+|Vth|)=Vdata-|Vth|。
在第四阶段t4,向第一扫描信号端Scan1提供非使能信号,第一薄膜晶体管M1和第三薄膜晶体管M3截止,向第二扫描信号端Scan2提供非使能信号,第二薄膜晶体管M2截止,向发光控制信号端Emit提供使能信号,第四薄膜晶体管M4导通;由第一节点N1的电位驱动发光器件E发光,驱动晶体管T的栅源电压Vsg=Vdd-(Vdata-|Vth|),驱动电流I=k(Vsg-Vth)2=(Vdd-Vdata)2,其中,k为常数,可知,最终的驱动电流公式中,消除了阈值电压Vth的影响,从而使得流过发光器件E的电流和阈值电压Vth无关。因此,可以通过驱动电流I驱动发光器件E发光。
可选地,如图3所示,图3为本发明实施例中另一种像素驱动电路的示意图,上述像素驱动电路还包括:第五薄膜晶体管M5,第五薄膜晶体管M5的第一端电连接于发光器件E的阳极,第五薄膜晶体管M5的第二端电连接于参考电压端Vref。第五薄膜晶体管M5的控制端电连接于第一扫描信号端Scan1。第五薄膜晶体管M5用于实现发光器件E阳极的复位。
具体地,如图2和图3所示,在第一阶段t1和第二阶段t2,第五薄膜晶体管M5导通,使参考电压端Vref提供的参考电压Vref传输至发光器件E的阳极,以实现阳极复位。
需要说明的是,图3所示的结构中,第五薄膜晶体管M5的控制端电连接于第一扫描信号端Scan1,但是,本发明实施例对此不作限定,在其他可实现的实施方式中,第五薄膜晶体管M5的控制端也可以不连接于第一扫描信号端Scan1,例如,第五薄膜晶体管M5的控制端电连接于第二扫描信号端Scan2,此时,如图2所示,在第三阶段t3,第五薄膜晶体管M5导通,使参考电压端Vref提供的参考电压Vref传输至发光器件E的阳极,实现阳极复位。
如图4所示,图4为图1中像素驱动电路的另一种时序信号图,本发明实施例提供了另一种像素驱动电路控制方法,基于图4中所示的时序信号图,用于图1或图3中所示的像素驱动电路,该方法与上述方法相比,是在原有步骤的基础上增加了新的步骤:
在第二阶段t2之后,在第三阶段t3之前,还包括第一缓冲阶段t2’,在第一缓冲阶段t2’,向第一扫描信号端Scan1提供非使能信号,通过第一开关单元1控制参考电压端Vref和第一节点之间截止,通过第三开关单元3控制第二节点N2和第三节点N3之间截止,即第一薄膜晶体管M1和第三薄膜晶体管M3导通,向第二扫描信号端Scan2提供非使能信号,通过第二开关单元2控制数据信号端Vdata和第二节点N2之间截止,即第二薄膜晶体管M2截止,向发光控制信号端Emit提供非使能信号,通过第四开关单元4控制第二电源电压端Vdd和第三节点N3之间截止,即使第四薄膜晶体管M4截止。
在第三阶段t3之后,在第四阶段t4之前,还包括第二缓冲阶段t3’,在第二缓冲阶段t3’,向第一扫描信号端Scan1提供非使能信号,通过第一开关单元1控制参考电压端Vref和第一节点之间截止,通过第三开关单元3控制第二节点N2和第三节点N3之间截止,即第一薄膜晶体管M1和第三薄膜晶体管M3截止,向第二扫描信号端Scan2提供非使能信号,通过第二开关单元2控制数据信号端Vdata和第二节点N2之间截止,即第二薄膜晶体管M2截止,向发光控制信号端Emit提供非使能信号,通过第四开关单元4控制第二电源电压端Vdd和第三节点N3之间截止,即第四薄膜晶体管M4截止。
具体地,在如图4所示的时序信号图中,包括了两个缓冲阶段t2’和t3’,在这两个缓冲阶段,第一扫描信号端Scan1、第二扫描信号端Scan2和发光控制信号端Emit均提供非使能信号,以隔绝各阶段之间的相互影响,进一步保证像素驱动电路的性能。
需要说明的是,图1和图3中所示的各薄膜晶体管和驱动晶体管均为P型晶体管。但是本发明实施例对于薄膜晶体管和驱动晶体管的控制类型不作限定,例如,各薄膜晶体管和驱动晶体管T中的至少一个或任意组合均可以为N型晶体管。另外,与各薄膜晶体管的控制端连接的控制信号端所提供的信号类型与薄膜晶体管的控制类型相关,例如,当第一薄膜晶体管M1为P型晶体管时,第一扫描信号端Scan1所提供的使能信号为低电平,第一扫描信号端Scan1所提供的非使能信号为高电平;当第一薄膜晶体管M1为N型晶体管时,第一扫描信号端Scan1所提供的使能信号为高电平,第一扫描信号端Scan1所提供的非使能信号为低电平。
可选地,如图1所示,第一薄膜晶体管M1、第二薄膜晶体管M2、第三薄膜晶体管M3、第四薄膜晶体管M4、第五薄膜晶体管M5和驱动晶体管T均为P型晶体管。
可选地,发光器件E为有机发光二极管。
需要说明的是,本发明实施例对于发光器件E的类型不作限定,任何能够应用上述驱动电路和驱动方法的发光器件均可以作为本发明实施例中的发光器件E,例如有机发光二极管或微发光二极管。
可选地,如图1或图3所示,第一薄膜晶体管M1为双栅结构和/或第二薄膜晶体管为双栅结构。
具体地,第一节点N1和第二节点N2处的电位决定了发光器件E的发光亮度,由于第一薄膜晶体管M1和第二薄膜晶体管M2直接连接外部信号,因此可以设置第一薄膜晶体管M1和第二薄膜晶体管M2为双栅结构,这样,与单栅结构相比,可以进一步降低第一薄膜晶体管M1和第二薄膜晶体管M2的漏电流,从而进一步避免第一节点N1和第二节点N2处的电位由于第一薄膜晶体管M1和第二薄膜晶体管M2的漏电流而发生变化。
如图5和图6所示,图5为本发明实施例中一种显示面板的结构示意图,图6为图5的显示面板中局部的剖面结构示意图,本发明实施例还提供一种显示面板100,包括如图1或图3中任意的像素驱动电路。
具体地,显示面板100包括矩阵分布的多个子像素101,每个子像素对应一个像素驱动电路,每行子像素101对应第一扫描线S1、第二扫描线S2和第三扫描线S3,其中,第一扫描线S1用于提供该行子像素对应的第一扫描信号端Scan1,第二扫描线S2用于提供该行子像素对应的第二扫描信号端Scan2,第三扫描线S3用于提供该行子像素对应的发光控制信号端Emit,如图6所示,例如,每个发光器件E包括依次设置的阳极层21、发光层22和阴极层23,驱动晶体管T包括源极M11、漏极M12、栅极M13和有源层M14,电容C包括第一电极板C1和第二电极板C2,其中栅极M13和第二电极板C2位于第一金属层,第一电极板C1位于第二金属层,源极M11和漏极M12位于第三金属层,在阳极层21远离阴极层23的一侧,依次设置有第三金属层、第二金属层、第一金属层和有源层M14,漏极M12通过过孔连接于阳极层21。
需要说明的是,图6中仅示意了像素驱动电路中的驱动晶体管T和存储电容Cst这两个元件,其他晶体管的层结构可以与驱动晶体管T的结构相同,且与发光器件E的阳极连接的晶体管可以根据像素驱动电路的具体连接结构进行调整。另外,各层结构的关系也并不限于图6中所示的结构,例如,第一电极板C1和第二电极板C2也可以在其他层中制作,只要能构成电容的两个电极板即可。如果发光器件E为顶发光结构,即发光器件E从阴极层23远离阳极层21的一侧发光,则像素驱动电路中的各元件可以设置在发光器件E的下方;如果发光器件E为底发光结构,即发光器件E从阳极层21远离阴极层23的一侧发光,则像素驱动电路中的各元件需要设置在发光器件E的发光区域之外,以保证不会对显示造成不良影响。
其中,像素驱动电路的具体结构和工作原理与上述实施例相同,在此不再赘述。
本发明实施例中的显示面板,驱动晶体管产生的驱动电流仅与第二电源电压端电压Vdd和数据信号端电压Vdata相关,而与驱动晶体管的阈值电压无关,从而可避免流过发光器件的驱动电流受到阈值电压不均匀和漂移的影响,进而有效的提高了流过发光器件的驱动电流的均匀性,保证了各个像素间的发光均匀、亮度一致。
如图7所示,图7为本发明实施例中一种显示装置的结构示意图,本发明实施例提供一种显示装置,包括上述的显示面板100。
其中,显示面板100的具体结构和原理与上述实施例相同,在此不再赘述。显示装置可以是例如触摸显示屏、手机、平板计算机、笔记本电脑、电纸书或电视机等任何具有显示功能的电子设备。
本发明实施例中的显示装置,驱动晶体管产生的驱动电流仅与第二电源电压端电压Vdd和数据信号端电压Vdata相关,而与驱动晶体管的阈值电压无关,从而可避免流过发光器件的驱动电流受到阈值电压不均匀和漂移的影响,进而有效的提高了流过发光器件的驱动电流的均匀性,保证了各个像素间的发光均匀、亮度一致。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明保护的范围之内。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (13)

1.一种像素驱动电路,其特征在于,包括:
电容,所述电容的第一端电连接于第一节点,所述电容的第二端电连接于第二节点;
驱动晶体管,所述驱动晶体管的控制端电连接于所述第一节点,所述驱动晶体管的第一端电连接于第三节点;
发光器件,所述发光器件的阳极电连接于所述驱动晶体管的第二端,所述发光器件的阴极电连接于第一电源电压端;
第一开关单元,电连接于参考电压端、所述第一节点和第一扫描信号端,所述第一开关单元用于响应于所述第一扫描信号端的使能信号,使所述参考电压端和所述第一节点之间导通;
第二开关单元,电连接于第二扫描信号端、数据信号端和所述第二节点,所述第二开关单元用于响应于所述第二扫描信号端的使能信号,使所述第二节点和所述数据信号端之间导通;
第三开关单元,电连接于所述第一扫描信号端、所述第二节点和所述第三节点,所述第三开关单元用于响应于所述第一扫描信号端的使能信号,使所述第二节点和所述第三节点之间导通;
第四开关单元,电连接于第二电源电压端、发光控制信号端和所述第三节点,所述第四开关单元用于响应于所述发光控制信号端的使能信号,使所述第二电源电压端和所述第三节点之间导通。
2.根据权利要求1所述的像素驱动电路,其特征在于,
所述第一开关单元包括第一薄膜晶体管,所述第一薄膜晶体管的控制端电连接于所述第一扫描信号端,所述第一薄膜晶体管的第一端电连接于所述参考电压端,所述第一薄膜晶体管的第二端电连接于所述第一节点;
所述第二开关单元包括第二薄膜晶体管,所述第二薄膜晶体管的控制端电连接于所述第二扫描信号端,所述第二薄膜晶体管的第一端电连接于所述数据信号端,所述第二薄膜晶体管的第二端电连接于所述第二节点;
所述第三开关单元包括第三薄膜晶体管,所述第三薄膜晶体管的控制端电连接于所述第一扫描信号端,所述第三薄膜晶体管的第一端电连接于所述第二节点,所述第三薄膜晶体管的第二端电连接于所述第三节点;
所述第四开关单元包括第四薄膜晶体管,所述第四薄膜晶体管的控制端电连接于所述发光控制信号端,所述第四薄膜晶体管的第一端电连接于所述第二电源电压端,所述第四薄膜晶体管的第二端电连接于所述第三节点。
3.根据权利要求2所述的像素驱动电路,其特征在于,还包括:
第五薄膜晶体管,所述第五薄膜晶体管的第一端电连接于所述发光器件的阳极,所述第五薄膜晶体管的第二端电连接于所述参考电压端。
4.根据权利要求3所述的像素驱动电路,其特征在于,
所述第五薄膜晶体管的控制端电连接于所述第一扫描信号端。
5.根据权利要求3所述的像素驱动电路,其特征在于,
所述第五薄膜晶体管的控制端电连接于所述第二扫描信号端。
6.根据权利要求3所述的像素驱动电路,其特征在于,
所述第一薄膜晶体管、所述第二薄膜晶体管、所述第三薄膜晶体管、所述第四薄膜晶体管、所述第五薄膜晶体管和所述驱动晶体管均为P型晶体管。
7.根据权利要求2所述的像素驱动电路,其特征在于,
所述第一薄膜晶体管为双栅结构和/或所述第二薄膜晶体管为双栅结构。
8.一种显示面板,其特征在于,包括如权利要求1至7中任意一项所述的像素驱动电路。
9.一种显示装置,其特征在于,包括如权利要求8所述的显示面板。
10.一种像素驱动电路控制方法,其特征在于,用于如权利要求1至7中任意一项所述的像素驱动电路,所述方法包括:
第一阶段,向所述第一扫描信号端提供使能信号,通过所述第一开关单元控制所述参考电压端和所述第一节点之间导通,通过所述第三开关单元控制所述第二节点和所述第三节点之间导通,向所述第二扫描信号端提供非使能信号,通过所述第二开关单元控制所述数据信号端和所述第二节点之间截止,向所述发光控制信号端提供使能信号,通过所述第四开关单元控制所述第二电源电压端和所述第三节点之间导通;
第二阶段,向所述第一扫描信号端提供使能信号,通过所述第一开关单元控制所述参考电压端和所述第一节点之间导通,通过所述第三开关单元控制所述第二节点和所述第三节点之间导通,向所述第二扫描信号端提供非使能信号,通过所述第二开关单元控制所述数据信号端和所述第二节点之间截止,向所述发光控制信号端提供非使能信号,通过所述第四开关单元控制所述第二电源电压端和所述第三节点之间截止;
第三阶段,向所述第一扫描信号端提供非使能信号,通过所述第一开关单元控制所述参考电压端和所述第一节点之间截止,通过所述第三开关单元控制所述第二节点和所述第三节点之间截止,向所述第二扫描信号端提供使能信号,通过所述第二开关单元控制所述数据信号端和所述第二节点之间导通,向所述发光控制信号端提供非使能信号,通过所述第四开关单元控制所述第二电源电压端和所述第三节点之间截止;
第四阶段,向所述第一扫描信号端提供非使能信号,通过所述第一开关单元控制所述参考电压端和所述第一节点之间截止,通过所述第三开关单元控制所述第二节点和所述第三节点之间截止,向所述第二扫描信号端提供非使能信号,通过所述第二开关单元控制所述数据信号端和所述第二节点之间截止,向所述发光控制信号端提供使能信号,通过所述第四开关单元控制所述第二电源电压端和所述第三节点之间导通。
11.根据权利要求10所述的方法,其特征在于,
所述第一阶段的时长小于所述第二阶段的时长。
12.根据权利要求10所述的方法,其特征在于,
在所述第二阶段之后,在所述第三阶段之前,还包括第一缓冲阶段,在所述第一缓冲阶段,向所述第一扫描信号端提供非使能信号,通过所述第一开关单元控制所述参考电压端和所述第一节点之间截止,通过所述第三开关单元控制所述第二节点和所述第三节点之间截止,向所述第二扫描信号端提供非使能信号,通过所述第二开关单元控制所述数据信号端和所述第二节点之间截止,向所述发光控制信号端提供非使能信号,通过所述第四开关单元控制所述第二电源电压端和所述第三节点之间截止。
13.根据权利要求10所述的方法,其特征在于,
在所述第三阶段之后,在所述第四阶段之前,还包括第二缓冲阶段,在所述第二缓冲阶段,向所述第一扫描信号端提供非使能信号,通过所述第一开关单元控制所述参考电压端和所述第一节点之间截止,通过所述第三开关单元控制所述第二节点和所述第三节点之间截止,向所述第二扫描信号端提供非使能信号,通过所述第二开关单元控制所述数据信号端和所述第二节点之间截止,向所述发光控制信号端提供非使能信号,通过所述第四开关单元控制所述第二电源电压端和所述第三节点之间截止。
CN201810111279.9A 2018-02-05 2018-02-05 像素驱动电路及其控制方法、显示面板和显示装置 Pending CN108281112A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810111279.9A CN108281112A (zh) 2018-02-05 2018-02-05 像素驱动电路及其控制方法、显示面板和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810111279.9A CN108281112A (zh) 2018-02-05 2018-02-05 像素驱动电路及其控制方法、显示面板和显示装置

Publications (1)

Publication Number Publication Date
CN108281112A true CN108281112A (zh) 2018-07-13

Family

ID=62807513

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810111279.9A Pending CN108281112A (zh) 2018-02-05 2018-02-05 像素驱动电路及其控制方法、显示面板和显示装置

Country Status (1)

Country Link
CN (1) CN108281112A (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108806605A (zh) * 2018-06-15 2018-11-13 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板和显示装置
CN108877684A (zh) * 2018-08-31 2018-11-23 合肥鑫晟光电科技有限公司 像素电路及其驱动方法、阵列基板、显示面板、显示装置
CN109637443A (zh) * 2019-01-10 2019-04-16 云谷(固安)科技有限公司 像素补偿电路及驱动方法、显示装置
CN110349540A (zh) * 2019-07-26 2019-10-18 京东方科技集团股份有限公司 像素驱动电路、显示装置及像素驱动电路的控制方法
CN110620510A (zh) * 2019-09-29 2019-12-27 维沃移动通信有限公司 电源电路、电子设备及电源电路控制方法
CN111243502A (zh) * 2018-11-29 2020-06-05 昆山工研院新型平板显示技术中心有限公司 一种像素驱动电路和显示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003347667A (ja) * 2002-05-24 2003-12-05 Motorola Inc 発光素子駆動装置
CN104064149A (zh) * 2014-07-07 2014-09-24 深圳市华星光电技术有限公司 像素电路、具备该像素电路的显示面板和显示器
CN104821150A (zh) * 2015-04-24 2015-08-05 北京大学深圳研究生院 像素电路及其驱动方法和显示装置
CN104916257A (zh) * 2015-07-15 2015-09-16 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示面板和显示装置
CN106097965A (zh) * 2016-08-23 2016-11-09 上海天马微电子有限公司 像素驱动电路、像素驱动方法及显示装置
CN106128362A (zh) * 2016-06-24 2016-11-16 北京大学深圳研究生院 一种像素电路及显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003347667A (ja) * 2002-05-24 2003-12-05 Motorola Inc 発光素子駆動装置
CN104064149A (zh) * 2014-07-07 2014-09-24 深圳市华星光电技术有限公司 像素电路、具备该像素电路的显示面板和显示器
CN104821150A (zh) * 2015-04-24 2015-08-05 北京大学深圳研究生院 像素电路及其驱动方法和显示装置
CN104916257A (zh) * 2015-07-15 2015-09-16 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示面板和显示装置
CN106128362A (zh) * 2016-06-24 2016-11-16 北京大学深圳研究生院 一种像素电路及显示装置
CN106097965A (zh) * 2016-08-23 2016-11-09 上海天马微电子有限公司 像素驱动电路、像素驱动方法及显示装置

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108806605A (zh) * 2018-06-15 2018-11-13 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板和显示装置
WO2019237756A1 (zh) * 2018-06-15 2019-12-19 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板和显示装置
US11341912B2 (en) 2018-06-15 2022-05-24 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel circuit and method for driving the same, display panel and display device
CN108877684A (zh) * 2018-08-31 2018-11-23 合肥鑫晟光电科技有限公司 像素电路及其驱动方法、阵列基板、显示面板、显示装置
CN111243502A (zh) * 2018-11-29 2020-06-05 昆山工研院新型平板显示技术中心有限公司 一种像素驱动电路和显示装置
CN111243502B (zh) * 2018-11-29 2021-04-23 成都辰显光电有限公司 一种像素驱动电路和显示装置
CN109637443A (zh) * 2019-01-10 2019-04-16 云谷(固安)科技有限公司 像素补偿电路及驱动方法、显示装置
CN110349540A (zh) * 2019-07-26 2019-10-18 京东方科技集团股份有限公司 像素驱动电路、显示装置及像素驱动电路的控制方法
WO2021018034A1 (zh) * 2019-07-26 2021-02-04 京东方科技集团股份有限公司 像素驱动电路、显示装置及像素驱动电路的控制方法
US11423837B2 (en) 2019-07-26 2022-08-23 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel driving circuit and method for controlling the same, and display apparatus
US11763744B2 (en) 2019-07-26 2023-09-19 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel driving circuit and method for controlling the same, and display apparatus
CN110620510A (zh) * 2019-09-29 2019-12-27 维沃移动通信有限公司 电源电路、电子设备及电源电路控制方法

Similar Documents

Publication Publication Date Title
US11810507B2 (en) Display device and electronic apparatus
WO2021238470A1 (zh) 像素电路及其驱动方法、显示面板
CN107274825B (zh) 显示面板、显示装置、像素驱动电路及其控制方法
CN106409233B (zh) 一种像素电路、其驱动方法及有机发光显示面板
WO2020001635A1 (zh) 驱动电路及其驱动方法、显示装置
WO2023004818A1 (zh) 像素驱动电路及其驱动方法、显示面板
CN108281112A (zh) 像素驱动电路及其控制方法、显示面板和显示装置
JP2024528772A (ja) 画素回路及びその駆動方法、表示装置
JP2024528771A (ja) 画素回路、駆動方法及び表示装置
JP2019527844A (ja) 電子回路及び駆動方法、表示パネル、並びに表示装置
JP3986051B2 (ja) 発光装置、電子機器
KR20060023534A (ko) 화소회로, 표시장치 및 화소회로의 구동방법
KR20030066428A (ko) 표시 장치
CN101221726A (zh) 图像显示装置
US9035936B2 (en) Level shifter circuit, scanning circuit, display device and electronic equipment
CN113658554B (zh) 像素驱动电路、像素驱动方法及显示装置
CN114241993A (zh) 驱动电路及其驱动方法、显示面板
WO2021057653A1 (zh) 像素驱动电路及其驱动方法、显示面板和显示装置
CN108806601A (zh) 像素结构及其驱动方法、显示装置
CN115798411B (zh) 显示面板及其驱动方法、显示装置
JP7253796B2 (ja) 画素回路、及び、表示装置
CN111344774B (zh) 像素电路、显示装置和电子设备
KR101157265B1 (ko) 유기전계 발광표시장치
US20140218270A1 (en) Display device, driving method of display device, and electronic apparatus
CN115066718A (zh) 显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20180713

RJ01 Rejection of invention patent application after publication