[go: up one dir, main page]

CN107342048A - 像素电路及其驱动方法、显示装置 - Google Patents

像素电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN107342048A
CN107342048A CN201710705821.9A CN201710705821A CN107342048A CN 107342048 A CN107342048 A CN 107342048A CN 201710705821 A CN201710705821 A CN 201710705821A CN 107342048 A CN107342048 A CN 107342048A
Authority
CN
China
Prior art keywords
transistor
node
driving
signal
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710705821.9A
Other languages
English (en)
Inventor
李俊杰
李园园
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201710705821.9A priority Critical patent/CN107342048A/zh
Publication of CN107342048A publication Critical patent/CN107342048A/zh
Priority to US15/989,732 priority patent/US10657889B2/en
Priority to US16/845,113 priority patent/US11127348B2/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本发明公开了一种像素电路及其驱动方法、显示装置,属于显示技术领域。该像素电路包括复位模块、补偿模块、数据写入模块、存储电容、驱动晶体管、发光控制模块和发光模块,该补偿模块可以在数据写入阶段中将驱动晶体管的阈值电压写入至该驱动晶体管的栅极,使得在发光阶段中,该驱动晶体管输出的驱动电流的大小与该驱动晶体管的阈值电压无关,因此避免了该驱动晶体管阈值电压漂移对发光效果的影响,提高了OLED显示面板显示亮度的均匀性。

Description

像素电路及其驱动方法、显示装置
技术领域
本发明涉及显示技术领域,特别涉及一种像素电路及其驱动方法、显示装置。
背景技术
有机发光二极管(英文:Organic Light Emitting Diode;简称:OLED)的像素电路是一种通过驱动晶体管来控制流过OLED的电流的电路,主要应用在显示装置中。该OLED像素电路结构一般包括OLED和多个驱动晶体管。
相关技术中,OLED像素电路一般包括1个开关晶体管,1个驱动晶体管,1个电容和1个OLED,该驱动晶体管能够将数据信号端的数据电压转化为用于驱动OLED的驱动电流,驱动电流的大小与驱动晶体管的阈值电压(Vth)相关。
但是,如果不同像素单元之间驱动晶体管的Vth不同或者驱动晶体管的Vth随时间发生漂移,则流过各个像素单元的OLED的电流存在差异,使得OLED显示面板显示亮度的均匀性较低,显示效果较差。
发明内容
为了解决相关技术中OLED显示面板显示亮度的均匀性较低的问题,本发明提供了一种像素电路及其驱动方法、显示装置。所述技术方案如下:
第一方面,提供了一种像素电路,所述像素电路包括:复位模块、补偿模块、数据写入模块、存储电容、驱动晶体管、发光控制模块和发光模块;
所述复位模块分别与复位信号端、初始化信号端、参考信号端、第一节点和第二节点连接,用于在来自所述复位信号端的复位信号的控制下,向所述第一节点输出来自所述初始化信号端的初始化信号,以及向所述第二节点输出来自所述参考信号端的参考信号;
所述补偿模块分别与驱动信号端、所述第一节点和第三节点连接,用于在来自所述驱动信号端的驱动信号的控制下,将所述驱动晶体管的阈值电压写入所述第一节点;
所述数据写入模块分别与所述驱动信号端、数据信号端、参考信号端、所述第二节点和所述驱动晶体管的第二极连接,用于在所述驱动信号的控制下,向所述第二节点输出来自所述数据信号端的数据信号,以及向所述驱动晶体管的第二极输出所述参考信号;
所述存储电容的一端与所述第一节点连接,另一端与所述第二节点连接,用于根据所述第二节点的电位,调整所述第一节点的电位;
所述驱动晶体管的栅极与所述第一节点连接,所述驱动晶体管的第一极与所述第三节点连接,所述驱动晶体管的第二极与所述发光模块的一端连接,用于在所述第一节点和所述第三节点的驱动下,向所述发光模块输出驱动电流;
所述发光控制模块分别与使能信号端、第一电源端、参考信号端、所述第二节点和所述第三节点连接,用于在来自所述使能信号端的使能信号的控制下,向所述第二节点输出所述参考信号,以及向所述第三节点输出来自所述第一电源端的第一电源信号;
所述发光模块的一端与所述驱动晶体管的第二极连接,另一端与第二电源端连接,用于在所述驱动电流的驱动下发光。
可选的,所述补偿模块,包括:第一晶体管;
所述第一晶体管的栅极与所述驱动信号端连接,所述第一晶体管的第一极与所述第三节点连接,所述第一晶体管的第二极与所述第一节点连接。
可选的,所述复位模块,包括:第二晶体管和第三晶体管;
所述第二晶体管的栅极与所述复位信号端连接,所述第二晶体管的第一极与所述初始化信号端连接,所述第二晶体管的第二极与所述第一节点连接;
所述第三晶体管的栅极与所述复位信号端连接,所述第三晶体管的第一极与所述参考信号端连接,所述第三晶体管的第二极与所述第二节点连接。
可选的,所述数据写入模块,包括:第四晶体管和第五晶体管;
所述第四晶体管的栅极与所述驱动信号端连接,所述第四晶体管的第一极与所述数据信号端连接,所述第四晶体管的第二极与所述第二节点连接;
所述第五晶体管的栅极与所述驱动信号端连接,所述第五晶体管的第一极与所述参考信号端连接,所述第五晶体管的第二极与所述与驱动晶体管的第二极连接。
可选的,所述发光控制模块,包括:第六晶体管和第七晶体管;
所述第六晶体管的栅极与所述使能信号端连接,所述第六晶体管的第一极与所述参考信号端连接,所述第六晶体管的第二极与所述第二节点连接;
所述第七晶体管的栅极与所述使能信号端连接,所述第七晶体管的第一极与所述第一电源端连接,所述第七晶体管的第二极与所述第三节点连接。
可选的,所述发光模块,包括:有机发光二极管;
所述有机发光二极管的阳极与所述驱动晶体管的第二极连接,所述有机发光二极管的阴极与所述第二电源端连接。
可选的,所述晶体管均为P型晶体管。
第二方面,提供了一种像素电路的驱动方法,用于驱动如第一方面所述的像素电路,所述像素电路包括:复位模块、补偿模块、数据写入模块、存储电容、驱动晶体管、发光控制模块和发光模块,所述像素电路的驱动方法包括:
复位阶段,复位信号端提供的复位信号为第一电位,所述复位模块在所述复位信号的控制下,向第一节点输出来自初始化信号端的初始化信号,并向第二节点输出来自参考信号端的参考信号,所述初始化信号为第二电位;
数据写入阶段,驱动信号端提供的驱动信号为第一电位,所述数据写入模块向所述第二节点输出来自数据信号端的数据信号,并向所述驱动晶体管的第二极输出所述参考信号,所述补偿模块在所述驱动信号和第三节点的驱动下,将所述驱动晶体管的阈值电压写入所述第一节点;
发光阶段,使能信号端输出的使能信号为第一电位,所述发光控制模块向第二节点输出所述参考信号,并向所述第三节点输出来自第一电源端的第一电源信号,所述存储电容调整所述第一节点的电位,所述驱动晶体管在所述第一节点和所述第三节点的驱动下,向所述发光模块输出驱动电流,驱动所述发光模块发光。
可选的,所述驱动晶体管为P型晶体管,所述第一电位相对于所述第二电位为低电位。
第三方面,提供了一种显示装置,所述显示装置,包括:
如第一方面所述的像素电路。
本发明提供的技术方案带来的有益效果是:
发明实施例提供了一种像素电路及其驱动方法、显示装置,该像素电路包括复位模块、补偿模块、数据写入模块、存储电容、驱动晶体管、发光控制模块和发光模块,其中补偿模块可以在数据写入阶段中将驱动晶体管的阈值电压写入至该驱动晶体管的栅极,使得在发光阶段中,该驱动晶体管输出的驱动电流的大小与该驱动晶体管的阈值电压无关,因此避免了该驱动晶体管阈值电压漂移对发光效果的影响,提高了OLED显示面板显示亮度的均匀性。并且,由于该补偿模块分别与驱动晶体管的栅极和第一极连接,在显示面板显示低灰阶画面时,该补偿模块中晶体管两极的压差较小,可以避免补偿模块中晶体管漏电而对驱动晶体管栅极电位造成的影响,保证了像素电路工作时的稳定性。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种像素电路的结构示意图;
图2是本发明实施例提供的另一种像素电路的结构示意图;
图3是本发明实施例提供的一种像素电路的驱动方法的流程图;
图4是本发明实施例提供的一种像素电路驱动过程中各信号端的时序图;
图5是本发明实施例提供的一种像素电路在复位阶段的等效电路图;
图6是本发明实施例提供的一种像素电路在数据写入阶段的等效电路图;
图7是本发明实施例提供的一种像素电路在发光阶段的等效电路图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。
本发明所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件,根据在电路中的作用本发明的实施例所采用的晶体管主要为开关晶体管。由于这里采用的开关晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本发明实施例中,将其中源极称为第一级,漏极称为第二级。按附图中的形态规定晶体管的中间端为栅极、信号输入端为源极、信号输出端为漏极。本发明实施例所采用的开关晶体管可以为P型开关晶体管,P型开关晶体管在栅极为低电平时导通,在栅极为高电平时截止。此外,本发明各个实施例中的多个信号都对应有第一电位和第二电位。第一电位和第二电位仅代表该信号的电位有2个状态量,不代表全文中第一电位或第二电位具有特定的数值。本发明实施例中以第一电位为有效电位为例进行说明。
图1是本发明实施例提供的一种像素电路的结构示意图,如图1所示,该像素电路可以包括:复位模块10、补偿模块20、数据写入模块30、存储电容C、驱动晶体管T0、发光控制模块40和发光模块50。
该复位模块10分别与复位信号端RST、初始化信号端VINT、参考信号端VR、第一节点N1和第二节点N2连接,用于在来自该复位信号端RST的复位信号的控制下,向该第一节点N1输出来自该初始化信号端VINT的初始化信号,以及向该第二节点N2输出来自该参考信号端VR的参考信号。
该补偿模块20分别与驱动信号端G1、该第一节点N1和第三节点N3连接,用于在来自该驱动信号端G1的驱动信号的控制下,将驱动晶体管T0的阈值电压写入第一节点N1,以补偿该第一节点N1(即驱动晶体管T0的栅极)的电位。
该数据写入模块30分别与该驱动信号端G1、数据信号端DATA、参考信号端VR、该第二节点N2和该驱动晶体管T0的第二极连接,用于在该驱动信号的控制下,向该第二节点N2输出来自该数据信号端DATA的数据信号,以及向该驱动晶体管T0的第二极输出该参考信号。
该存储电容C的一端与该第一节点N1连接,另一端与该第二节点N2连接,用于根据该第二节点N2的电位,调整该第一节点N1的电位。
该驱动晶体管T0的栅极与该第一节点N1连接,该驱动晶体管T0的第一极与该第三节点N3连接,第二极与该发光模块50的一端连接,用于在该第一节点N1和第三节点N3的驱动下,向发光模块50输出驱动电流,以驱动该发光模块50发光。
该发光控制模块40分别与使能信号端EM、第一电源端VDD、参考信号端VR、该第二节点N2和该第三节点N3连接,用于在来自该使能信号端EM的使能信号的控制下,向该第二节点N2输出该参考信号,以及向该第三节点N3输出来自该第一电源端VDD的第一电源信号。
该发光模块50的一端与该驱动晶体管T0的第二极连接,另一端与第二电源端VSS连接,用于在该驱动晶体管T0输出的驱动电流的驱动下发光。
综上所述,本发明实施例提供了一种像素电路,该像素电路包括复位模块、补偿模块、数据写入模块、存储电容、驱动晶体管、发光控制模块和发光模块,其中补偿模块可以在数据写入阶段中将驱动晶体管的阈值电压写入至该驱动晶体管的栅极,使得在发光阶段中,该驱动晶体管输出的驱动电流的大小与该驱动晶体管的阈值电压无关,因此避免了该驱动晶体管阈值电压漂移对发光效果的影响,提高了OLED显示面板显示亮度的均匀性。并且,由于该补偿模块分别与驱动晶体管的栅极和第一极连接,在显示面板显示低灰阶画面时,该补偿模块中晶体管两极的压差较小,可以避免补偿模块中晶体管漏电而对驱动晶体管栅极电位造成的影响,保证了像素电路工作时的稳定性。
图2是本发明实施例提供的另一种像素电路的结构示意图,参考图2,该补偿模块20具体可以包括:第一晶体管T1;该复位模块10可以包括:第二晶体管T2和第三晶体管T3;该数据写入模块30可以包括:第四晶体管T4和第五晶体管T5;该发光控制模块40可以包括:第六晶体管T6和第七晶体管T7。
其中,该第一晶体管T1的栅极与该驱动信号端G1连接,该第一晶体管T1的第一极与该第三节点N3连接,该第一晶体管T1的第二极与第一节点N1连接。在数据写入阶段中,当第五晶体管T5、驱动晶体管T0以及该第一晶体管T1开启时,参考图2可以看出,该第一节点N1与参考信号端VR导通,使得该第一节点N1的电位为Vref+Vth,其中,Vref为参考信号端VR提供的参考信号的电位,Vth为驱动晶体管T0的阈值电压,由此可以将该阈值电压Vth提前写入至该第一节点N1(即驱动晶体管T0的栅极)。
第二晶体管T2的栅极与该复位信号端RST连接,该第二晶体管T2的第一极与该初始化信号端VINT连接,该第二晶体管T2的第二极与该第一节点N1连接。
第三晶体管T3的栅极与该复位信号端RST连接,该第三晶体管T3的第一极与该参考信号端VR连接,该第三晶体管T3的第二极与该第二节点N2连接。
在每一帧扫描结束后的复位阶段中,该复位信号端RST提供的复位信号为第一电位时,第二晶体管T2和第三晶体管T3开启,初始化信号端VINT可以向第一节点N1输出初始化信号,从而对该第一节点N1在上一帧中保留的电位进行复位;相应的,参考信号端VR可以向第二节点N2输出参考信号,以对该第二节点N2在上一帧中保留的电位进行复位。
第四晶体管T4的栅极与该驱动信号端G1连接,第一极与该数据信号端DATA连接,第二极与该第二节点N2连接。
第五晶体管T5的栅极与该驱动信号端G1连接,第一极与该参考信号端VR连接,第二极与驱动晶体管T0的第二极连接。
当该驱动信号端G1提供的驱动信号在数据写入阶段跳变为第一电位时,该第四晶体管T4和第五晶体管T5开启,数据信号端DATA可以将数据信号写入至第二节点N2,同时,参考信号端VR可以向驱动晶体管T0的第二极输出参考信号,以对该驱动晶体管T0的第二极,也即是OLED的阳极进行复位。
进一步的,第六晶体管T6的栅极与该使能信号端EM连接,该第六晶体管T6的第一极与该参考信号端VR连接,该第六晶体管T6的第二极与该第二节点N2连接。
第七晶体管T7的栅极与该使能信号端EM连接,第七晶体管T7的第一极与该第一电源端VDD连接,该第七晶体管T7的第二极与该第三节点N3连接。
该使能信号端EM提供的使能信号为第一电位时,第六晶体管T6和第七晶体管T7开启,参考信号端VR向第二节点N2输出参考信号,第一电源端VDD向第三节点N3输出第一电源信号。由于第二节点N2的电位发生变化,其变化量为Vref-Vdata(Vdata为数据信号的电位),在存储电容C的耦合作用下,第一节点N1的电位也相应抬升Vref-Vdata,变为2Vref-Vdata+Vth。此时驱动晶体管T0开启,并能够向OLED输出驱动电流,该驱动电流的大小与其阈值电压Vth无关。
进一步的,如图2所示,该发光模块50可以包括:有机发光二极管OLED,该OLED的阳极与该驱动晶体管T0的第二极连接,阴极与该第二电源端VSS连接。
需要说明的是,在本发明实施例中,该驱动晶体管T0以及第一至第七晶体管可以均为P型晶体管。
综上所述,本发明实施例提供了一种像素电路,该像素电路包括复位模块、补偿模块、数据写入模块、存储电容、驱动晶体管、发光控制模块和发光模块,该补偿模块可以在数据写入阶段中将驱动晶体管的阈值电压写入至该驱动晶体管的栅极,使得在发光阶段中,该驱动晶体管输出的驱动电流的大小与该驱动晶体管的阈值电压无关,因此避免了该驱动晶体管阈值电压漂移对发光效果的影响,提高了OLED显示面板显示亮度的均匀性。并且,由于该补偿模块分别与驱动晶体管的栅极和第一极连接,在显示面板显示低灰阶画面时,该补偿模块中晶体管两极的压差较小,可以避免补偿模块中晶体管漏电而对驱动晶体管栅极电位造成的影响,保证了像素电路工作时的稳定性。
图3是本发明实施例提供的一种像素电路的驱动方法的流程图,可以用于驱动如图1或图2所示的像素电路,该像素电路可以包括:复位模块10、补偿模块20、数据写入模块30、存储电容C、驱动晶体管T0、发光控制模块40和发光模块50。参考图3,该像素电路的驱动方法可以包括:
步骤101、复位阶段,复位信号端RST提供的复位信号为第一电位,该复位模块10在该复位信号的控制下,向第一节点N1输出来自初始化信号端VINT的初始化信号,并向第二节点N2输出来自参考信号端VR的参考信号。
该初始化信号的电位可以为第二电位,该初始化信号可以用于对第一节点N1进行复位。
步骤102、数据写入阶段,驱动信号端G1提供的驱动信号为第一电位,该数据写入模块30向该第二节点N2输出来自数据信号端DATA的数据信号,并向该驱动晶体管T0的第二极输出该参考信号,该补偿模块20在该驱动信号和第三节点N3的驱动下,将驱动晶体管的阈值电压写入该第一节点N1。
步骤103、发光阶段,使能信号端EM输出的使能信号为第一电位,该发光控制模块40向第二节点N2输出该参考信号,并向该第三节点N3输出来自第一电源端VDD的第一电源信号,该存储电容C调整该第一节点N1的电位,该驱动晶体管T0在该第一节点N1和该第三节点N3的驱动下,向该发光模块50输出驱动电流,驱动该发光模块50发光。
综上所述,本发明实施例提供了一种像素电路的驱动方法,在数据写入阶段中,补偿模块可以将驱动晶体管的阈值电压写入至该驱动晶体管的栅极,使得在发光阶段中,该驱动晶体管输出的驱动电流的大小与该驱动晶体管的阈值电压无关,因此避免了该驱动晶体管阈值电压漂移对发光效果的影响,提高了OLED显示面板显示亮度的均匀性。并且,由于该补偿模块分别与驱动晶体管的栅极和第一极连接,在显示面板显示低灰阶画面时,该补偿模块中晶体管两极的压差较小,可以避免补偿模块中晶体管漏电而对驱动晶体管栅极电位造成的影响,保证了像素电路工作时的稳定性。
进一步的,如图2所示,本发明实施例提供的像素电路中,该补偿模块20具体可以包括:第一晶体管T1;该复位模块10可以包括:第二晶体管T2和第三晶体管T3;该数据写入模块30可以包括:第四晶体管T4和第五晶体管T5;该发光控制模块40可以包括:第六晶体管T6和第七晶体管T7。
图4是本发明实施例提供的一种像素电路中各信号端的时序图,以图2所示的像素电路为例,详细介绍该像素电路的驱动原理。
在复位阶段t1中,复位信号端RST提供的复位信号为第一电位,该第一电位为有效电位,第二晶体管T2和第三晶体管T3开启,此时该像素电路的等效电路图可以如图5所示。从图5可以看出,初始化信号端VINT能够向第一节点N1输出初始化信号,参考信号端VR能够向第二节点N2输出参考信号,从而对该第一节点N1和第二节点N2进行复位。此时,该第一节点N1的电位可以为初始化信号的电位Vint,该第二节点N2的电位可以为参考信号的电位Vref。其中,电位Vint可以为低电位,电位Vref可以是根据实际情况预设的,本发明实施例对该电位Vref的具体大小不做限定。
在数据写入阶段t2中,驱动信号端G1提供的驱动信号为第一电位,第一晶体管T1、第四晶体管T4和第五晶体管T5开启,数据信号端DATA向第二节点N2写入数据信号,该第二节点N2的电位为数据信号的电位Vdata;参考信号端VR向该驱动晶体管T0的第二极(也即是OLED的阳极)输出该参考信号,从而可以对该OLED的阳极进行复位。进一步的,由于第二节点N2的电位发生变化,第一节点N1的电位也会在存储电容C的耦合作用下发生变化,并驱动该驱动晶体管T0开启,此时如图6所示,该参考信号端VR通过驱动晶体管T0和第一晶体管T1与该第一节点N1导通,第一节点N1此时的电位为:Vref+Vth,该Vth为驱动晶体管T0的阈值电压。
进一步的,在发光阶段t3中,使能信号端EM输出的使能信号为第一电位,第六晶体管T6和第七晶体管T7开启,参考信号端VR向第二节点N2输出参考信号,该第二节点N2的电位变为Vref;第一电源端VDD向第三节点N3(即驱动晶体管T0的源极)输出第一电源信号,该第一电源信号的电位为Vdd。由于第二节点N2电位的变化量为Vref-Vdata,在存储电容C的耦合作用下,第一节点N1的电位变化量也为Vref-Vdata,故此时第一节点N1(即驱动晶体管T0的栅极)的电位变为:2Vref-Vdata+Vth。驱动晶体管T0在该第一节点N1的驱动下开启,并向OLED输出驱动电流,驱动该OLED发光。此时该像素电路的等效电路图可以如图7所示。
其中,该驱动晶体管T0在该发光阶段t3中的栅源电压Vgs可以表示为:
Vgs=2Vref-Vdata+Vth-Vdd公式(1);
该驱动晶体管T0所产生的驱动电流IOLED可以表示为:
其中,μ为该驱动晶体管T0的载流子迁移率,Cox为该驱动晶体管T0的栅极绝缘层的电容,W/L为驱动晶体管T0的宽长比。从公式(2)可以看出,在OLED正常工作时,用于驱动OLED的驱动电流IOLED的大小只与参考信号的电位Vref、数据信号的电位Vdata以及第一电源信号的电位Vdd有关,而与驱动晶体管T0的阈值电压Vth无关,因此可以避免驱动晶体管阈值电压漂移对OLED发光效果的影响,保证了显示面板显示亮度的均一性。
此外,在显示面板显示低灰阶画面时,由于数据信号的电位Vdata较低,相应的在发光阶段中,第一节点N1的电位2Vref-Vdata+Vth会较高,由于本发明实施例提供的像素电路中,补偿模块20中第一晶体管T1的第一极是与第三节点N3(也即是驱动晶体管T0的第一极)连接,该第三节点N3的电位与第一电源信号的电位Vdd(一般为高电位)较为接近,由此可以使得该第一晶体管T1第一极和第二极的电位差较小,避免该第一晶体管T1出现漏电流而影响该第一节点N1的电位,因此保证了第一节点N1电位的稳定性,从而提高了该驱动晶体管T0输出的驱动电流的稳定性,改善了显示面板的显示效果。
此外,随着OLED工作时间的增加,其阳极(即驱动晶体管T0的第二极)电位也会发生变化。而由于在本发明实施例中,补偿模块中的第一晶体管T1的第一极与第三节点N3(即驱动晶体管T0的第一极)连接,因此该第一晶体管T1第一极的电位不会受到OLED阳极电位变化的影响,保证了补偿模块20补偿电压的稳定性,进而保证了像素电路工作时的稳定性。
综上所述,本发明实施例提供了一种像素电路的驱动方法,在数据写入阶段中,补偿模块可以将驱动晶体管的阈值电压写入至该驱动晶体管的栅极,使得在发光阶段中,该驱动晶体管输出的驱动电流的大小与该驱动晶体管的阈值电压无关,因此避免了该驱动晶体管阈值电压漂移对发光效果的影响,提高了OLED显示面板显示亮度的均匀性。并且,由于该补偿模块分别与驱动晶体管的栅极和第一极连接,在显示面板显示低灰阶画面时,该补偿模块中晶体管两极的压差较小,可以避免补偿模块中晶体管漏电而对驱动晶体管栅极电位造成的影响,保证了像素电路工作时的稳定性。
需要说明的是,在上述实施例中,均是以各个晶体管为P型晶体管,且第一电位为相对于该第二电位低电位为例进行的说明。当然,该各个晶体管还可以采用N型晶体管,当该各个晶体管采用N型晶体管时,该第一电位相对于该第二电位可以为高电位,且该各个信号端的电位变化可以与图4所示的电位变化相反。
本发明实施例提供一种显示装置,该显示装置可以包括如图1或图2所示的像素电路。该显示装置可以为:液晶面板、电子纸、OLED面板、AMOLED面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的电路和各模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种像素电路,其特征在于,所述像素电路包括:复位模块、补偿模块、数据写入模块、存储电容、驱动晶体管、发光控制模块和发光模块;
所述复位模块分别与复位信号端、初始化信号端、参考信号端、第一节点和第二节点连接,用于在来自所述复位信号端的复位信号的控制下,向所述第一节点输出来自所述初始化信号端的初始化信号,以及向所述第二节点输出来自所述参考信号端的参考信号;
所述补偿模块分别与驱动信号端、所述第一节点和第三节点连接,用于在来自所述驱动信号端的驱动信号的控制下,将所述驱动晶体管的阈值电压写入所述第一节点;
所述数据写入模块分别与所述驱动信号端、数据信号端、参考信号端、所述第二节点和所述驱动晶体管的第二极连接,用于在所述驱动信号的控制下,向所述第二节点输出来自所述数据信号端的数据信号,以及向所述驱动晶体管的第二极输出所述参考信号;
所述存储电容的一端与所述第一节点连接,另一端与所述第二节点连接,用于根据所述第二节点的电位,调整所述第一节点的电位;
所述驱动晶体管的栅极与所述第一节点连接,所述驱动晶体管的第一极与所述第三节点连接,所述驱动晶体管的第二极与所述发光模块的一端连接,用于在所述第一节点和所述第三节点的驱动下,向所述发光模块输出驱动电流;
所述发光控制模块分别与使能信号端、第一电源端、参考信号端、所述第二节点和所述第三节点连接,用于在来自所述使能信号端的使能信号的控制下,向所述第二节点输出所述参考信号,以及向所述第三节点输出来自所述第一电源端的第一电源信号;
所述发光模块的一端与所述驱动晶体管的第二极连接,另一端与第二电源端连接,用于在所述驱动电流的驱动下发光。
2.根据权利要求1所述的像素电路,其特征在于,所述补偿模块,包括:第一晶体管;
所述第一晶体管的栅极与所述驱动信号端连接,所述第一晶体管的第一极与所述第三节点连接,所述第一晶体管的第二极与所述第一节点连接。
3.根据权利要求1所述的像素电路,其特征在于,所述复位模块,包括:第二晶体管和第三晶体管;
所述第二晶体管的栅极与所述复位信号端连接,所述第二晶体管的第一极与所述初始化信号端连接,所述第二晶体管的第二极与所述第一节点连接;
所述第三晶体管的栅极与所述复位信号端连接,所述第三晶体管的第一极与所述参考信号端连接,所述第三晶体管的第二极与所述第二节点连接。
4.根据权利要求1所述的像素电路,其特征在于,所述数据写入模块,包括:第四晶体管和第五晶体管;
所述第四晶体管的栅极与所述驱动信号端连接,所述第四晶体管的第一极与所述数据信号端连接,所述第四晶体管的第二极与所述第二节点连接;
所述第五晶体管的栅极与所述驱动信号端连接,所述第五晶体管的第一极与所述参考信号端连接,所述第五晶体管的第二极与所述与驱动晶体管的第二极连接。
5.根据权利要求1所述的像素电路,其特征在于,所述发光控制模块,包括:第六晶体管和第七晶体管;
所述第六晶体管的栅极与所述使能信号端连接,所述第六晶体管的第一极与所述参考信号端连接,所述第六晶体管的第二极与所述第二节点连接;
所述第七晶体管的栅极与所述使能信号端连接,所述第七晶体管的第一极与所述第一电源端连接,所述第七晶体管的第二极与所述第三节点连接。
6.根据权利要求1所述的像素电路,其特征在于,所述发光模块,包括:有机发光二极管;
所述有机发光二极管的阳极与所述驱动晶体管的第二极连接,所述有机发光二极管的阴极与所述第二电源端连接。
7.根据权利要求1至6任一所述的像素电路,其特征在于,
所述晶体管均为P型晶体管。
8.一种像素电路的驱动方法,其特征在于,用于驱动如权利要求1至7中任一所述的像素电路,所述像素电路包括:复位模块、补偿模块、数据写入模块、存储电容、驱动晶体管、发光控制模块和发光模块,所述像素电路的驱动方法包括:
复位阶段,复位信号端提供的复位信号为第一电位,所述复位模块在所述复位信号的控制下,向第一节点输出来自初始化信号端的初始化信号,并向第二节点输出来自参考信号端的参考信号,所述初始化信号为第二电位;
数据写入阶段,驱动信号端提供的驱动信号为第一电位,所述数据写入模块向所述第二节点输出来自数据信号端的数据信号,并向所述驱动晶体管的第二极输出所述参考信号,所述补偿模块在所述驱动信号和第三节点的驱动下,将所述驱动晶体管的阈值电压写入所述第一节点;
发光阶段,使能信号端输出的使能信号为第一电位,所述发光控制模块向第二节点输出所述参考信号,并向所述第三节点输出来自第一电源端的第一电源信号,所述存储电容调整所述第一节点的电位,所述驱动晶体管在所述第一节点和所述第三节点的驱动下,向所述发光模块输出驱动电流,驱动所述发光模块发光。
9.根据权利要求8所述的方法,其特征在于,所述驱动晶体管为P型晶体管,所述第一电位相对于所述第二电位为低电位。
10.一种显示装置,其特征在于,所述显示装置,包括:
如权利要求1至7任一所述的像素电路。
CN201710705821.9A 2017-08-17 2017-08-17 像素电路及其驱动方法、显示装置 Pending CN107342048A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201710705821.9A CN107342048A (zh) 2017-08-17 2017-08-17 像素电路及其驱动方法、显示装置
US15/989,732 US10657889B2 (en) 2017-08-17 2018-05-25 Pixel circuit, driving method thereof and display device
US16/845,113 US11127348B2 (en) 2017-08-17 2020-04-10 Pixel circuit, driving method thereof and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710705821.9A CN107342048A (zh) 2017-08-17 2017-08-17 像素电路及其驱动方法、显示装置

Publications (1)

Publication Number Publication Date
CN107342048A true CN107342048A (zh) 2017-11-10

Family

ID=60214127

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710705821.9A Pending CN107342048A (zh) 2017-08-17 2017-08-17 像素电路及其驱动方法、显示装置

Country Status (2)

Country Link
US (2) US10657889B2 (zh)
CN (1) CN107342048A (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109686314A (zh) * 2019-03-01 2019-04-26 京东方科技集团股份有限公司 像素电路、显示基板和显示装置
CN110010076A (zh) * 2019-04-22 2019-07-12 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板、显示装置
CN110444167A (zh) * 2019-06-28 2019-11-12 福建华佳彩有限公司 一种amoled补偿电路
CN111243479A (zh) * 2020-01-16 2020-06-05 京东方科技集团股份有限公司 显示面板、像素电路及其驱动方法
WO2020224196A1 (zh) * 2019-05-09 2020-11-12 深圳市华星光电半导体显示技术有限公司 像素驱动电路以及显示面板
WO2021184192A1 (zh) * 2020-03-17 2021-09-23 京东方科技集团股份有限公司 像素电路及其驱动方法和显示装置
CN117636807A (zh) * 2023-12-28 2024-03-01 惠科股份有限公司 显示驱动电路、显示驱动方法和显示面板

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023272540A1 (zh) * 2021-06-30 2023-01-05 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板、显示装置
GB2629984A (en) * 2022-06-30 2024-11-13 Boe Technology Group Co Ltd Pixel driving circuit and driving method thereof,and display panel
CN115376466B (zh) * 2022-09-23 2024-10-11 北京京东方技术开发有限公司 像素电路及其驱动方法、显示面板、显示装置
US12148355B1 (en) * 2023-07-12 2024-11-19 Innolux Corporation Pixel circuit for wide brightness range display

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103985352A (zh) * 2014-05-08 2014-08-13 京东方科技集团股份有限公司 补偿像素电路及显示装置
CN104157240A (zh) * 2014-07-22 2014-11-19 京东方科技集团股份有限公司 像素驱动电路、驱动方法、阵列基板及显示装置
CN106710528A (zh) * 2017-01-23 2017-05-24 上海天马有机发光显示技术有限公司 有机发光像素驱动电路、驱动方法以及有机发光显示面板
CN106782321A (zh) * 2017-01-12 2017-05-31 京东方科技集团股份有限公司 一种像素电路、其驱动方法、显示面板及显示装置
CN106910468A (zh) * 2017-04-28 2017-06-30 上海天马有机发光显示技术有限公司 显示面板、显示装置及像素电路的驱动方法
CN106935198A (zh) * 2017-04-17 2017-07-07 京东方科技集团股份有限公司 一种像素驱动电路、其驱动方法及有机发光显示面板
CN106991964A (zh) * 2017-04-14 2017-07-28 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107274830B (zh) * 2017-07-12 2019-07-02 上海天马有机发光显示技术有限公司 一种像素电路、其驱动方法及有机电致发光显示面板
CN107316606B (zh) * 2017-07-31 2019-06-28 上海天马有机发光显示技术有限公司 一种像素电路、其驱动方法显示面板及显示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103985352A (zh) * 2014-05-08 2014-08-13 京东方科技集团股份有限公司 补偿像素电路及显示装置
CN104157240A (zh) * 2014-07-22 2014-11-19 京东方科技集团股份有限公司 像素驱动电路、驱动方法、阵列基板及显示装置
CN106782321A (zh) * 2017-01-12 2017-05-31 京东方科技集团股份有限公司 一种像素电路、其驱动方法、显示面板及显示装置
CN106710528A (zh) * 2017-01-23 2017-05-24 上海天马有机发光显示技术有限公司 有机发光像素驱动电路、驱动方法以及有机发光显示面板
CN106991964A (zh) * 2017-04-14 2017-07-28 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN106935198A (zh) * 2017-04-17 2017-07-07 京东方科技集团股份有限公司 一种像素驱动电路、其驱动方法及有机发光显示面板
CN106910468A (zh) * 2017-04-28 2017-06-30 上海天马有机发光显示技术有限公司 显示面板、显示装置及像素电路的驱动方法

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11335269B2 (en) 2019-03-01 2022-05-17 Boe Technology Group Co., Ltd. Pixel circuit, display substrate and display apparatus
CN109686314A (zh) * 2019-03-01 2019-04-26 京东方科技集团股份有限公司 像素电路、显示基板和显示装置
US11837169B2 (en) 2019-03-01 2023-12-05 Boe Technology Group Co., Ltd. Pixel circuit, display substrate and display apparatus
CN110010076A (zh) * 2019-04-22 2019-07-12 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板、显示装置
US11244624B2 (en) 2019-04-22 2022-02-08 Chongqing Boe Optoelectronics Technology Co., Ltd. Pixel circuit and driving method therefor, display substrate and display device
WO2020224196A1 (zh) * 2019-05-09 2020-11-12 深圳市华星光电半导体显示技术有限公司 像素驱动电路以及显示面板
CN110444167A (zh) * 2019-06-28 2019-11-12 福建华佳彩有限公司 一种amoled补偿电路
CN111243479A (zh) * 2020-01-16 2020-06-05 京东方科技集团股份有限公司 显示面板、像素电路及其驱动方法
US11908404B2 (en) 2020-01-16 2024-02-20 Boe Technology Group Co., Ltd. Display panel, pixel circuit and method for driving the pixel circuit
CN111243479B (zh) * 2020-01-16 2024-05-14 京东方科技集团股份有限公司 显示面板、像素电路及其驱动方法
WO2021184192A1 (zh) * 2020-03-17 2021-09-23 京东方科技集团股份有限公司 像素电路及其驱动方法和显示装置
CN117636807A (zh) * 2023-12-28 2024-03-01 惠科股份有限公司 显示驱动电路、显示驱动方法和显示面板
CN117636807B (zh) * 2023-12-28 2024-06-21 惠科股份有限公司 显示驱动电路、显示驱动方法和显示面板

Also Published As

Publication number Publication date
US11127348B2 (en) 2021-09-21
US10657889B2 (en) 2020-05-19
US20190057651A1 (en) 2019-02-21
US20200243009A1 (en) 2020-07-30

Similar Documents

Publication Publication Date Title
CN113192460B (zh) 一种显示面板和显示装置
US10902781B2 (en) Pixel circuit, driving method, organic light emitting display panel, and display device
CN107342048A (zh) 像素电路及其驱动方法、显示装置
CN109545145B (zh) 像素电路及其驱动方法、显示装置
CN107945737B (zh) 像素补偿电路、其驱动方法、显示面板及显示装置
US10083658B2 (en) Pixel circuits with a compensation module and drive methods thereof, and related devices
CN110136650B (zh) 像素电路、其驱动方法、阵列基板及显示装置
CN109887464B (zh) 像素电路及其驱动方法、显示面板和显示设备
CN109801592B (zh) 像素电路及其驱动方法、显示基板
CN106782324B (zh) 像素电路及其驱动方法、显示装置
US9564081B2 (en) Pixel compensation circuit, array substrate and display apparatus
WO2018214419A1 (zh) 像素电路、像素驱动方法和显示装置
CN107464526B (zh) 一种像素补偿电路、其驱动方法及显示装置
WO2017031909A1 (zh) 像素电路及其驱动方法、阵列基板、显示面板及显示装置
US10515590B2 (en) Pixel compensation circuit, driving method, display panel and display device
CN104658480A (zh) 像素电路及其驱动方法、显示装置
CN112908258A (zh) 像素驱动电路、驱动方法、显示面板与显示装置
CN107393475A (zh) 像素驱动电路、像素驱动方法和显示装置
CN110010076B (zh) 像素电路及其驱动方法、显示基板、显示装置
CN113851082B (zh) 像素驱动电路及其驱动方法、显示面板
CN108389551B (zh) 一种像素电路及其驱动方法、显示装置
CN111710297B (zh) 像素驱动电路及其驱动方法、显示面板
CN114360448A (zh) 发光电路及显示面板
CN106940983A (zh) 像素电路及其驱动方法、显示装置
WO2019047701A1 (zh) 像素电路及其驱动方法、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20171110

RJ01 Rejection of invention patent application after publication