[go: up one dir, main page]

CN106255307A - 电路板 - Google Patents

电路板 Download PDF

Info

Publication number
CN106255307A
CN106255307A CN201610153149.2A CN201610153149A CN106255307A CN 106255307 A CN106255307 A CN 106255307A CN 201610153149 A CN201610153149 A CN 201610153149A CN 106255307 A CN106255307 A CN 106255307A
Authority
CN
China
Prior art keywords
groove
slot
wave
circuit board
differential signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN201610153149.2A
Other languages
English (en)
Inventor
黄昱翔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shaoxing Jicheng Packaging Machinery Co ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Shaoxing Jicheng Packaging Machinery Co ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shaoxing Jicheng Packaging Machinery Co ltd, Hon Hai Precision Industry Co Ltd filed Critical Shaoxing Jicheng Packaging Machinery Co ltd
Publication of CN106255307A publication Critical patent/CN106255307A/zh
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/0218Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
    • H05K1/0224Patterned shielding planes, ground planes or power planes
    • H05K1/0225Single or multiple openings in a shielding, ground or power plane

Landscapes

  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Structure Of Printed Boards (AREA)
  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)

Abstract

一种电路板,包括一信号层和一接地层,所述信号层上布设了一差分信号对,所述接地层对应所述差分信号对设有一缺陷接地结构,所述缺陷接地结构在所述接地层上的位置与所述差分信号对在所述信号层上的位置相对应。

Description

电路板
技术领域
本发明涉及一种布设了差分信号对的电路板。
背景技术
差分信号传输是一种信号传输技术,其在两个线上都传输信号,这两个信号的振幅相等,相位相反,在电路板上用差分信号对传输信号时,会在传输线上产生共模噪音,这些共模噪音会影响信号传输的时序性,降低差分信号的完整性和强度,且共模噪音也会导致电磁干扰。
发明内容
鉴于以上内容,有必要提供一种可有效抑制共模噪音的电路板。
一种电路板,包括一信号层和一接地层,所述信号层上布设了一差分信号对,所述接地层对应所述差分信号对设有一缺陷接地结构,所述缺陷接地结构在所述接地层上的位置与所述差分信号对在所述信号层上的位置相对应。
相较于现有技术,上述电路板通过在接地层设置缺陷接地结构,从而减少因为差分信号对上的共模噪音引起的电磁干扰。
附图说明
图1是本发明电路板的一较佳实施例的一示意图。
图2是图1中的电路板的一立体图。
图3是图2的电路板中的一缺陷接地结构的一第一实施例的一示意图。
图4是图3的电路板中的缺陷接地结构和差分信号对的示意图。
图5是图2的电路板中的一缺陷接地结构的一第二实施例的一示意图。
图6是图2的电路板中的一缺陷接地结构的一第三实施例的一示意图。
图7是图2的电路板中的一缺陷接地结构的一第四实施例的一示意图。
图8是图2的电路板中的一缺陷接地结构的一第五实施例的一示意图。
主要元件符号说明
电路板 10
绝缘层 13
阻焊层 15
信号层 21
接地层 23
差分信号对 30
第一信号线 31
第二信号线 32
缺陷接地结构 50、60、70、80、90
挖空区 51、61、71、81、91
第一槽 511、611、911
第二槽 515、615、915
第一波浪形槽 5111
第二波浪形槽 5112
连接槽 5113、6113、7113、8113、9113
第一直槽 6111、7111
第二直槽 6112、7112
711、811
第一倾斜槽 8111、9111
第二倾斜槽 8112、9112
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
请参阅图1,其为本发明电路板10的一示意图,该电路板10包括多个介电层,这些介电层包括一绝缘层13和一阻焊层15,该绝缘层13通常由聚丙烯等绝缘材料制成,电路板10在绝缘层13的两侧分别设有一信号层21和一接地层23,一差分信号对30布设在该信号层21上,该差分信号对30包括相互平行的一第一信号线31和一第二信号线32。
请参阅图2,该接地层23可以是一接地导电板,例如一铜箔,该接地层23上开设有一缺陷接地结构50,从而用来降低差分信号对30产生的电磁干扰。
请参阅图3,该缺陷接地结构50包括两挖空区51,所述两挖空区51相对之间的一中心线对称,每一挖空区51包括一大致为“C”形的第一槽511和两第二槽515,该两第二槽515分别与该第一槽511连通,该两挖空区51的两第一槽511相向对称设置,且两“C”形的第一槽511的两“C”字的开口相对,每一“C”形的第一槽511包括一第一波浪形槽5111、一第二波浪形槽5112和一连接槽5113,该连接槽5113连通在该第一波浪形槽5111和第二波浪形槽5112之间,该第一波浪形槽5111和第二波浪形槽5112相对两者之间的一中心线对称设置,该两第二槽515中的一第二槽515连通到该第一波浪形槽5111和该连接槽5113的连接处,另一第二槽515连通到该第二波浪形槽5112和该连接槽5113的连接处;两第二槽515的延伸方向与该与该“C”形的第一槽511的开口方向相反,且两第二槽515相对第一信号线31和第二信号线32之间的一中心线对称,该整个缺陷接地结构50也相对该第一信号线31和第二信号线32之间的一中心线对称。
请参阅图4, 该差分信号对30与该第一波浪形槽5111和第二波浪形槽5112大致平行,差分信号对30在接地层23上的正投影覆盖了第一波浪形槽5111和第二波浪形槽5112的相邻近的区域。
请参阅图5,其为该缺陷接地结构的第二实施例的一示意图,该第二实施例中的缺陷接地结构60也包括两挖空区61,每一挖空区61包括一大致为“C”形的第一槽611和两第二槽615,该两第二槽615分别与该第一槽611连通,该两挖空区61的两第一槽611相向对称设置,且两“C”形的第一槽611的两“C”字的开口相对,每一“C”形的第一槽611包括一第一直槽6111、一第二直槽6112和一连接槽6113,该连接槽6113连通在该第一直槽6111和第二直槽6112之间,该第一直槽6111和第二直槽6112相互平行,连接槽6113与第一直槽6111和第二直槽6112大致垂直,差分信号对30的第一信号线31和第二信号线32分别与第一直槽6111和第二直槽6112对齐,该两第二槽615中的一第二槽615连通到该第一直槽6111和该连接槽6113的连接处,另一第二槽615连通到该第二直槽6112和该连接槽6113的连接处;两第二槽615的延伸方向与该“C”形的第一槽611的开口方向相反。
请参阅图6,其为该缺陷接地结构的第三实施例的一示意图,该第三实施例中的缺陷接地结构70也包括两挖空区71,每一挖空区71包括一大致为“C”形的槽711,该槽711包括一第一直槽7111、一第二直槽7112和一连接槽7113,该连接槽7113连通在该第一直槽7111和第二直槽7112之间,该第一直槽7111和第二直槽7112相互平行,连接槽7113与第一直槽7111和第二直槽7112大致垂直,差分信号对30的第一信号线31和第二信号线32分别与第一直槽7111和第二直槽7112对齐,该连接槽7113与差分信号对30大致垂直。
请参阅图7,其为该缺陷接地结构的第四实施例的一示意图,该第四实施例中的缺陷接地结构80也包括两挖空区81,每一挖空区81包括一大致为“C”形的槽811,该槽811包括一第一倾斜槽8111、一第二倾斜槽8112和一连接槽813,连接槽813连接在第一倾斜槽8111和第二倾斜槽8112之间,该差分信号对30相对该第一倾斜槽8111和第二倾斜槽8112倾斜设置,该连接槽8113大致垂直于该差分信号对30。
请参阅图8,其为该缺陷接地结构的第五实施例的一示意图,该第五实施例中的缺陷接地结构90也包括两挖空区91,该每一挖空区91包括一大致为“C”形的第一槽911和两第二槽915,该两第二槽915分别与该第一槽911连通,每一“C”形的第一槽911包括一第一倾斜槽9111、一第二倾斜槽9112和一连接槽9113,该连接槽9113连通在该第一倾斜槽9111和第二倾斜槽9112之间,该差分信号对30相对该第一倾斜槽9111和第二倾斜槽9112倾斜设置,该连接槽9113大致垂直于该差分信号对30,该两第二槽915中的一第二槽915连通到该第一倾斜槽9111和该连接槽9113的连接处,另一第二槽915连通到该第二倾斜槽9112和该连接槽9113的连接处;两第二槽915的延伸方向与该“C”形的第一槽911的开口方向相反。
在上述实施例中,该缺陷接地结构通过蚀刻的方式形成于该接地层23上,从而可减少因为差分信号对上的共模噪音引起的电磁干扰,特别是对于低于2.5GHz的低频信号,降低电磁干扰的效果较为明显。

Claims (9)

1.一种电路板,包括一信号层和一接地层,所述信号层上布设了一差分信号对,其特征在于:所述接地层对应所述差分信号对设有一缺陷接地结构,所述缺陷接地结构在所述接地层上的位置与所述差分信号对在所述信号层上的位置相对应。
2.如权利要求1所述的电路板,其特征在于:所述缺陷接地结构包括两挖空区,所述两挖空区相对之间的一中心线对称。
3.如权利要求2所述的电路板,其特征在于:所述接地层的部分区域被蚀刻而形成所述缺陷接地结构。
4.如权利要求2所述的电路板,其特征在于:所述挖空区包括一第一槽,所述第一槽包括一第一波浪槽、一第二波浪槽和一连接槽,所述第一波浪槽和所述第二波浪槽平行,所述连接槽连通在所述第一波浪形槽和所述第二波浪形槽之间,所述第一波浪形槽和所述第二波浪形槽相对两者之间的一中心线对称设置。
5.如权利要求4所述的电路板,其特征在于:所述挖空区还包括两第二槽,所述该两第二槽中的一第二槽连通到所述第一波浪形槽和所述连接槽的连接处,另一第二槽连通到所述第二波浪形槽和所述连接槽的连接处。
6.如权利要求5所述的电路板,其特征在于:所述差分信号对在所述接地层上的正投影覆盖了所述第一波浪形槽和所述第二波浪形槽相邻近的区域。
7.如权利要求2所述的电路板,其特征在于:每一挖空区包括一槽,所述槽包括一第一直槽、一第二直槽和一连接槽,所述连接槽连通在所述第一直槽和所述第二直槽之间,所述第一直槽和第二直槽相互平行,所述连接槽与所述第一直槽和第二直槽大致垂直,所述差分信号对与所述第一直槽和第二直槽对齐,所述连接槽与所述差分信号对垂直。
8.如权利要求2所述的电路板,其特征在于:每一挖空区包括一槽,所述槽包括一第一倾斜槽、一第二倾斜槽和一连接槽,所述连接槽连接在所述第一倾斜槽和第二倾斜槽之间,所述差分信号对相对所述第一倾斜槽和第二倾斜槽倾斜设置,所述连接槽垂直于所述差分信号对。
9.如权利要求2所述的电路板,其特征在于:每一挖空区包括一第一槽和两第二槽,所述第一槽包括一第一倾斜槽、一第二倾斜槽和一连接槽,所述连接槽连通在所述第一倾斜槽和第二倾斜槽之间,所述差分信号对相对所述第一倾斜槽和第二倾斜槽倾斜设置,所述连接槽垂直于所述差分信号对,所述两第二槽中的一第二槽连通到所述第一倾斜槽和所述连接槽的连接处,另一第二槽连通到所述第二倾斜槽和所述连接槽的连接处。
CN201610153149.2A 2015-06-14 2016-03-17 电路板 Withdrawn CN106255307A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201562175403P 2015-06-14 2015-06-14
US62/175403 2015-06-14

Publications (1)

Publication Number Publication Date
CN106255307A true CN106255307A (zh) 2016-12-21

Family

ID=57626514

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610153149.2A Withdrawn CN106255307A (zh) 2015-06-14 2016-03-17 电路板

Country Status (2)

Country Link
CN (1) CN106255307A (zh)
TW (1) TW201707522A (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018236443A1 (en) * 2017-06-23 2018-12-27 Western Digital Technologies, Inc. GEOMETRIC PATTERNED MASS STRUCTURE FILTER DESIGNS WITH ENHANCED PERFORMANCE
US10244618B2 (en) 2015-10-29 2019-03-26 Western Digital Technologies, Inc. Patterned ground structure filter designs with improved performance
CN110267480A (zh) * 2018-03-12 2019-09-20 丰田自动车株式会社 电气设备
US11160162B1 (en) 2020-06-29 2021-10-26 Western Digital Technologies, Inc. Via-less patterned ground structure common-mode filter
JP2023010560A (ja) * 2021-07-09 2023-01-20 廣達電腦股▲ふん▼有限公司 高速差動信号トレース用のマルチバンド放射低減フィルタ
US11659650B2 (en) 2020-12-18 2023-05-23 Western Digital Technologies, Inc. Dual-spiral common-mode filter

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11259400B1 (en) 2020-09-26 2022-02-22 Htc Corporation Circuit board

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110273245A1 (en) * 2010-05-04 2011-11-10 Hon Hai Precision Industry Co., Ltd. Printed circuit board and common mode filter thereof
CN103219963A (zh) * 2013-04-16 2013-07-24 南京理工大学 基于c型耦合缺陷地结构的共模滤波器
US20140062611A1 (en) * 2012-08-31 2014-03-06 National Taiwan University Filtering device with slotted ground structure
CN104319473A (zh) * 2014-10-22 2015-01-28 西安电子科技大学 一种超宽带三陷波天线

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110273245A1 (en) * 2010-05-04 2011-11-10 Hon Hai Precision Industry Co., Ltd. Printed circuit board and common mode filter thereof
US20140062611A1 (en) * 2012-08-31 2014-03-06 National Taiwan University Filtering device with slotted ground structure
CN103219963A (zh) * 2013-04-16 2013-07-24 南京理工大学 基于c型耦合缺陷地结构的共模滤波器
CN104319473A (zh) * 2014-10-22 2015-01-28 西安电子科技大学 一种超宽带三陷波天线

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
夏彬等: "基于缺陷地结构的差分线宽带共模抑制滤波器设计", 《2011年全国微波毫米波会议论文集(上册)》 *

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10244618B2 (en) 2015-10-29 2019-03-26 Western Digital Technologies, Inc. Patterned ground structure filter designs with improved performance
WO2018236443A1 (en) * 2017-06-23 2018-12-27 Western Digital Technologies, Inc. GEOMETRIC PATTERNED MASS STRUCTURE FILTER DESIGNS WITH ENHANCED PERFORMANCE
CN110267480A (zh) * 2018-03-12 2019-09-20 丰田自动车株式会社 电气设备
CN110267480B (zh) * 2018-03-12 2021-03-30 丰田自动车株式会社 电气设备
US11160162B1 (en) 2020-06-29 2021-10-26 Western Digital Technologies, Inc. Via-less patterned ground structure common-mode filter
US11659650B2 (en) 2020-12-18 2023-05-23 Western Digital Technologies, Inc. Dual-spiral common-mode filter
JP2023010560A (ja) * 2021-07-09 2023-01-20 廣達電腦股▲ふん▼有限公司 高速差動信号トレース用のマルチバンド放射低減フィルタ
JP7368526B2 (ja) 2021-07-09 2023-10-24 廣達電腦股▲ふん▼有限公司 高速差動信号トレース用のマルチバンド放射低減フィルタ

Also Published As

Publication number Publication date
TW201707522A (zh) 2017-02-16

Similar Documents

Publication Publication Date Title
CN106255307A (zh) 电路板
JP6252699B2 (ja) 伝送線路およびフラットケーブル
CN103260338A (zh) 多层布线板和电子装置
US8476533B2 (en) Printed circuit board
CN103188861B (zh) 布设了差分对的印刷电路板
TWI478636B (zh) 印刷電路板
CN103260340A (zh) 多层布线基板和电子设备
TWI576019B (zh) 印刷電路板
CN101568225B (zh) 软性电路板
CN102238797A (zh) 软性电路板
TWI445462B (zh) 軟性電路板
CN101931856B (zh) 信号传输装置
US9756721B2 (en) Multilayer laminated substrate structure
CN104244569B (zh) 软性电路板高频信号传输线的抗衰减控制结构
JP6687302B1 (ja) 高周波回路及び通信モジュール
CN211702518U (zh) 电路板结构
TWI450657B (zh) 印刷電路板
CN104378908B (zh) 印刷电路板
JP5542231B1 (ja) 多層回路基板
JP2010258659A (ja) 方向性結合器
CN107222970A (zh) 多层线路结构
US20230238679A1 (en) Multi-section directional coupler, a method for manufacturing a multi-section directional coupler and a method for operating a multi-section directional coupler
CN103974520A (zh) 印刷电路板
JP2012039449A (ja) 高周波回路
TW201937850A (zh) 可抑制共模信號之差分濾波器微帶線結構

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WW01 Invention patent application withdrawn after publication

Application publication date: 20161221

WW01 Invention patent application withdrawn after publication