[go: up one dir, main page]

CN106249947B - 一种基板及显示装置 - Google Patents

一种基板及显示装置 Download PDF

Info

Publication number
CN106249947B
CN106249947B CN201610587410.XA CN201610587410A CN106249947B CN 106249947 B CN106249947 B CN 106249947B CN 201610587410 A CN201610587410 A CN 201610587410A CN 106249947 B CN106249947 B CN 106249947B
Authority
CN
China
Prior art keywords
film layer
substrate
additional film
additional
signal line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610587410.XA
Other languages
English (en)
Other versions
CN106249947A (zh
Inventor
曾亭
李可丰
谢涛峰
郭总杰
朱顺成
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei Xinsheng Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201610587410.XA priority Critical patent/CN106249947B/zh
Publication of CN106249947A publication Critical patent/CN106249947A/zh
Priority to US15/654,290 priority patent/US10191571B2/en
Application granted granted Critical
Publication of CN106249947B publication Critical patent/CN106249947B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/13338Input devices, e.g. touch panels
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C30/00Coating with metallic material characterised only by the composition of the metallic material, i.e. not characterised by the coating process
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04103Manufacturing, i.e. details related to manufacturing processes specially suited for touch sensitive devices

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Human Computer Interaction (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Organic Chemistry (AREA)
  • Metallurgy (AREA)
  • Mechanical Engineering (AREA)
  • Materials Engineering (AREA)

Abstract

本发明涉及一种基板及显示装置,用以解决现有的大尺寸OGS及其他高性能要求的触控模组中,针对触控模组中低方阻的金属膜层,采用多次镀膜的膜质较差,小丘现象出现的概率明显增大,容易导致屏幕不良的问题。该基板,包括衬底基板和设置在衬底基板上的信号线,信号线包括:至少两个主膜层,以及设置在每相邻的两个主膜层之间的第一附加膜层;其中,主膜层的导电率大于第一附加膜层的导电率;主膜层的结晶度低于第一附加膜层的结晶度。本发明的基板中的信号线由至少两个主膜层构成,即低方阻的信号线需要多次镀膜时,在每相邻的两个主膜层之间,增加结晶度更高的第一附加膜层,可以减小待镀的主膜层上小丘出现的几率,提高屏幕良率。

Description

一种基板及显示装置
技术领域
本发明涉及显示面板领域,尤其涉及一种基板及显示装置。
背景技术
随着触控技术不断更新,新材料研发及工艺能力的不断优化,触控性能(包括触控灵敏性)得到更大程度上提高,用户需求体验要求达到新的高度,各类触控电子产品采用的触控技术分为OGS/in-cell/on-cell三种主流技术,OGS因其触控灵敏性在大尺寸上占据优势,on-cell/In-cell在小尺寸产品上有成本优势。针对大尺寸OGS及其他高性能要求的触控模组,为了降低触控模组的成本,现有的制作工艺中,经常采用具有价格优势及低方阻特点的纯铝靶材,而由于旋转靶材设备的节拍时间短,每次镀膜的膜厚有一定的极限值,因而针对触控模组中低方阻的金属膜层,需要对其进行多次镀膜,但是将纯铝工艺应用到触控模组上时,采用纯铝多次镀膜的膜质较差,小丘出现的概率明显增大,容易导致屏幕不良的现象。
综上所述,目前现有的大尺寸OGS及其他高性能要求的触控模组中,针对触控模组中低方阻的金属膜层,采用多次镀膜的膜质较差,小丘现象出现的概率明显增大,容易导致屏幕不良的现象。
发明内容
本发明实施例提供的一种基板及显示装置,用以解决现有的大尺寸OGS及其他高性能要求的触控模组中,针对触控模组中低方阻的金属膜层,采用多次镀膜的膜质较差,小丘现象出现的概率明显增大,容易导致屏幕不良现象的问题。
本发明实施例提供的一种基板,包括衬底基板和设置在所述衬底基板上的信号线,所述信号线包括:至少两个主膜层,以及设置在每相邻的两个主膜层之间的第一附加膜层;其中,
所述主膜层的导电率大于所述第一附加膜层的导电率;所述主膜层的结晶度低于所述第一附加膜层的结晶度。
本发明实施例提供的基板中的信号线由至少两个主膜层构成,即低方阻的信号线需要多次镀膜时,在每相邻的两个主膜层之间,增加结晶度更高的第一附加膜层,可以减小待镀的主膜层上小丘出现的几率,提高屏幕的良率。
较佳的,所述信号线还包括:设置在所述信号线上靠近所述衬底基板一侧的第二附加膜层;和/或,设置在所述信号线上背离所述衬底基板一侧的第三附加膜层;其中,所述第二附加膜层和所述第三附加膜层为用于增加所述信号线附着力的膜层。
较佳的,所述主膜层的刻蚀速率均小于所述第一附加膜层、所述第二附加膜层和所述第三附加膜层的刻蚀速率。
较佳的,所述第二附加膜层和所述第三附加膜层的材料均与所述第一附加膜层的材料相同。
较佳的,所述第一附加膜层、所述第二附加膜层或所述第三附加膜层的材料为下列材料之一或组合:钼、铬或镍。
较佳的,所述主膜层的材料为下列材料之一或组合:铝、银或铜。
较佳的,所述第一附加膜层的厚度为150埃-350埃。
较佳的,所述信号线的方阻小于0.2欧姆。
较佳的,所述信号线包括以下之一或组合:数据线、栅极线、电路补偿调试线或其他连接线。
本发明实施例提供的一种显示装置,该显示装置包括本发明实施例提供的上述基板。
附图说明
图1为本发明实施例提供的第一种信号线的膜层结构示意图;
图2为本发明实施例提供的第二种信号线的膜层结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明一部分实施例,并不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
附图中各个膜层的厚度和区域大小形状不反映基板和信号线的真实比例,目的只是示意说明本发明内容。
本发明实施例提供的一种基板,是在现有基板的基础上,对基板上的信号线进行重新设计优化,改变了现有的信号线的结构,本发明适用于任意类型的基板,如阵列基板、对向基板或触摸基板等。下面对其具体结构进行详细的说明。
如图1所示,为本发明实施例提供的第一种信号线的膜层结构示意图;本发明实施例提供的一种基板,包括衬底基板和设置在衬底基板上的信号线10,信号线10包括:至少两个主膜层101,以及设置在每相邻的两个主膜层之间的第一附加膜层102;其中,主膜层101的导电率大于第一附加膜层102的导电率;主膜层101的结晶度低于第一附加膜层102的结晶度。
在具体实施时,现有的大尺寸OGS及其他高性能要求的触控模组中,针对触控模组中低方阻的金属膜层,如多层镀膜的信号线包括至少两个主膜层101,由于采用多次镀膜的膜质较差,小丘现象出现的概率明显增大,容易导致屏幕不良的现象,因而本发明实施例在每相邻的两个主膜层101之间设置一个第一附加膜层102。为了保证主膜层为主要导电膜层,需要设置主膜层101的导电率远大于第一附加膜层102的导电率,而为了使镀的膜层更加平整,减少小丘的出现,需要选取结晶度比主膜层101的结晶高的材料作为第一附加膜层102。
如图1所示,在上下两个主膜层101的中间,设置一个第一附加膜层102,由于第一附加膜层102的结晶度比主膜层101的结晶度要高,因而可以减小待镀的主膜层上小丘出现的几率,提高屏幕的良率。例如,采用纯铝工艺制作的信号线,可以先镀一层铝作为主膜层101,再在铝层的上方镀一层结晶度较高的钼(即第一附加膜层102),以增加膜层的平整性,再在钼层的上方镀一层铝(即上层的主膜层101),相比于在铝层上直接镀铝的方式,可以大大减小小丘出现的几率。
由于本发明主要是针对基板上信号线结构的改进,因而本发明实施例中的附图都没有画出整个基板的结构示意图,因为信号线的具体类型、以及设置在基板上的位置等,都可以根据需要进行设置,在此可以不做限定,本发明实施例提供的信号线可以是基板上的任意需要多层镀膜的信号线,较佳的,信号线包括以下之一或组合:数据线、栅极线、电路补偿调试线或其他连接线。只要是设置在基板上,且需要多次镀膜的信号线,都可以采用本发明的方法。
在具体实施时,为了增加主膜层的附着力,可以在主膜层的上下两侧分别设置一层附加膜层,如图2所示,为本发明实施例提供的第二种信号线的膜层结构示意图;较佳的,信号线还包括:设置在信号线上靠近衬底基板一侧的第二附加膜层103;和/或,设置在信号线上背离衬底基板一侧的第三附加膜层104;其中,第二附加膜层103和第三附加膜层104为用于增加信号线附着力的膜层。
进一步的,针对如图2所示的信号线,中间的第一附加膜层除了能够减少主膜层出现小丘的几率外,还可以改善在设置第二附加膜层103和第三附加膜层104之后,进行各个膜层的刻蚀时,底层金属过度刻蚀的问题。
较佳的,主膜层的刻蚀速率均小于第一附加膜层、第二附加膜层和第三附加膜层的刻蚀速率。由于组成信号线的各个膜层中,主膜层的刻蚀速率最小,即增加的第一附加膜层的刻蚀速率比主膜层大,因而在进行刻蚀的过程中,第一附加膜层会比主膜层更快的刻蚀,增加了刻蚀液与主膜层接触的面积,进而提高了主膜层的刻蚀速度。
例如,钼-铝-铝-钼或钼-铝-铝-钼-氧化钼的结构,由于钼的刻蚀速率比铝要大,因而在刻蚀时,钼刻蚀速率较快,而铝被刻蚀的较慢,进而会出现底层金属过度刻蚀的问题;本发明实施例提供的信号线,是在现有的信号线结构的主膜层之间增加第一附加膜层,如将现有结构改善为钼-铝-钼-铝-钼或钼-铝-钼-铝-钼-氧化钼的结构,由于在两层刻蚀速率较慢的铝之间增加了一层刻蚀速率较快的钼,因而可以提高主膜层的刻蚀速度,减少底层金属被过度刻蚀的现象。
虽然增加第一附加膜层可以改善主膜层出现小丘现象的几率,以及改善底层金属被过度刻蚀的问题,但增加的第一附加膜层的厚度也需要根据需要进行设置,不能过厚,较佳的,第一附加膜层的厚度为150埃-350埃。优选的,第一附加膜层的厚度为350埃。由于第一附加膜层厚度太厚时,刻蚀的速度太快,因而可以设置在150埃-350埃,而设置在150埃-350埃时,改善小丘现象和底层金属过度刻蚀的效果最佳。
针对上述第一附加膜层、第二附加膜层和第三附加膜层的材料,可以根据需要进行选取,较佳的,第二附加膜层和第三附加膜层的材料均与第一附加膜层的材料相同。
在具体实施时,可以使第一附加膜层、第二附加膜层和第三附加膜层的材料相同,例如,全都采用钼,也可以根据需要选取不同的材料,较佳的,第一附加膜层、第二附加膜层或第三附加膜层的材料为下列材料之一或组合:钼、铬或镍。只要是保证,第一附加膜层、第二附加膜层和第三附加膜层的刻蚀速率比主膜层的刻蚀速率大,且导电率小即可。
而针对主膜层,只要是能够用于制作金属信号线的材料均可,例如用于制作栅极线和/或数据线的材料等,在此可以不做限定,较佳的,主膜层的材料为下列材料之一或组合:铝、银或铜。
由于本发明要解决的减少小丘现象,以及底层金属过度刻蚀的问题,都是针对两次或者多次镀膜、且膜层较厚的金属层,因而可以根据需要选择信号线方阻较小的,较佳的,信号线的方阻小于0.2欧姆。由于方阻大于0.2欧姆的金属膜层,一般厚度都较薄,采用本发明的方法改善效果不明显,因而一般适用于方阻小于0.2欧姆的信号线。
在具体实施时,上述信号线可以通过任意镀膜方法进行镀膜,较佳的,可以采用利用率较高的旋转靶材进行制作,同时,由于旋转靶材的节拍时间较短,因而镀膜的厚度有一定极限值,需要采用多次镀膜的方式,本发明实施例提供的信号线,可以在镀膜过程中设置附加膜层。
基于同一构思,本发明实施例中还提供了一种显示装置,该显示装置包括本发明实施例中提供的上述任一基板。由于该显示装置解决问题的原理与本发明实施例一种基板相似,因此该显示装置的实施可以参见基板的实施,重复之处不再赘述。
综上所述,本发明实施例提供的基板中的信号线由至少两个主膜层构成,即低方阻的信号线需要多次镀膜时,在每相邻的两个主膜层之间,增加结晶度更高的第一附加膜层,可以减小待镀的主膜层上小丘出现的几率,提高屏幕的良率。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (7)

1.一种基板,包括衬底基板和设置在所述衬底基板上的信号线,其特征在于,所述信号线包括:至少两个主膜层,以及设置在每相邻的两个主膜层之间的第一附加膜层;设置在所述信号线上靠近所述衬底基板一侧的第二附加膜层;和/或,设置在所述信号线上背离所述衬底基板一侧的第三附加膜层;其中,
所述主膜层的导电率大于所述第一附加膜层的导电率;所述主膜层的结晶度低于所述第一附加膜层的结晶度;所述第二附加膜层和所述第三附加膜层为用于增加所述信号线附着力的膜层
所述主膜层的刻蚀速率均小于所述第一附加膜层、所述第二附加膜层和所述第三附加膜层的刻蚀速率;
所述第一附加膜层、所述第二附加膜层或所述第三附加膜层的材料为下列材料之一或组合:
钼、铬或镍。
2.如权利要求1所述的基板,其特征在于,所述第二附加膜层和所述第三附加膜层的材料均与所述第一附加膜层的材料相同。
3.如权利要求1所述的基板,其特征在于,所述主膜层的材料为下列材料之一或组合:
铝、银或铜。
4.如权利要求1所述的基板,其特征在于,所述第一附加膜层的厚度为150埃-350埃。
5.如权利要求1所述的基板,其特征在于,所述信号线的方阻小于0.2欧姆。
6.如权利要求1-5任一项所述的基板,其特征在于,所述信号线包括以下之一或组合:
数据线、栅极线、电路补偿调试线或其他连接线。
7.一种显示装置,其特征在于,该显示装置包括权利要求1-6中任一项所述的基板。
CN201610587410.XA 2016-07-22 2016-07-22 一种基板及显示装置 Active CN106249947B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201610587410.XA CN106249947B (zh) 2016-07-22 2016-07-22 一种基板及显示装置
US15/654,290 US10191571B2 (en) 2016-07-22 2017-07-19 Substrate and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610587410.XA CN106249947B (zh) 2016-07-22 2016-07-22 一种基板及显示装置

Publications (2)

Publication Number Publication Date
CN106249947A CN106249947A (zh) 2016-12-21
CN106249947B true CN106249947B (zh) 2019-04-19

Family

ID=57603295

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610587410.XA Active CN106249947B (zh) 2016-07-22 2016-07-22 一种基板及显示装置

Country Status (2)

Country Link
US (1) US10191571B2 (zh)
CN (1) CN106249947B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4704002A (en) * 1982-06-15 1987-11-03 Matsushita Electric Industrial Co., Ltd. Dot matrix display panel with a thin film transistor and method of manufacturing same
CN1070052A (zh) * 1991-08-23 1993-03-17 株式会社半导体能源研究所 半导体器件及其制造方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101796613B (zh) * 2007-09-14 2012-06-27 株式会社半导体能源研究所 半导体装置及电子设备
JP5659073B2 (ja) * 2011-04-22 2015-01-28 株式会社ジャパンディスプレイ タッチ検出器付き表示パネル、および電子機器
TWI506797B (zh) * 2013-06-21 2015-11-01 Ye Xin Technology Consulting Co Ltd 薄膜晶體管及其製造方法
CN107112967B (zh) * 2014-12-26 2020-07-07 株式会社村田制作所 谐振器的制造方法
JP2017044915A (ja) * 2015-08-27 2017-03-02 株式会社ジャパンディスプレイ 液晶表示装置
JP6663249B2 (ja) * 2016-02-26 2020-03-11 株式会社ジャパンディスプレイ 表示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4704002A (en) * 1982-06-15 1987-11-03 Matsushita Electric Industrial Co., Ltd. Dot matrix display panel with a thin film transistor and method of manufacturing same
CN1070052A (zh) * 1991-08-23 1993-03-17 株式会社半导体能源研究所 半导体器件及其制造方法

Also Published As

Publication number Publication date
CN106249947A (zh) 2016-12-21
US20180024664A1 (en) 2018-01-25
US10191571B2 (en) 2019-01-29

Similar Documents

Publication Publication Date Title
US20160062518A1 (en) Touch substrate and fabricating method thereof, and touch display apparatus
TWI569289B (zh) 導電性結構體及其製造方法以及顯示裝置
CN103955320A (zh) 触摸基板及触摸屏
TWI628563B (zh) 觸碰感測電極以及含此之觸控螢幕面板
CN106019751A (zh) 阵列基板及其制造方法、显示装置
TW201814728A (zh) 黑化金屬網格結構及其製造方法
CN104063108A (zh) 基于单层金属网格的互电容多点触控电极结构
US20120299867A1 (en) Touch-control pattern structure, manufacture method thereof and touch panel containing therein
CN107422904B (zh) 触摸屏与电子设备
CN109976566A (zh) 触控结构、触控基板及其制作方法、显示装置
CN103294310A (zh) 一种ogs触摸屏的制作方法
TW201421302A (zh) 觸控面板之製造方法
CN105353930A (zh) 一种ogs电容式触摸屏及其制备方法和触控显示装置
CN106249947B (zh) 一种基板及显示装置
CN208488633U (zh) 阵列基板、显示面板及显示装置
US10546882B2 (en) Array substrate and manufacturing method thereof, display panel and display device
CN205176821U (zh) 一种ogs电容式触摸屏及触控显示装置
CN113013181B (zh) 一种显示基板及其制备方法、显示装置
TW201610794A (zh) 網狀導電圖案的製作方法以及觸控面板
TW202004453A (zh) 具有輔助線的觸控電極
CN203616743U (zh) 触控结构
TW202013159A (zh) 觸控面板及其製造方法
CN106298808B (zh) 阵列基板及其制造方法、显示装置
CN105320344A (zh) 单片式触控面板的感测结构
JP2016045910A (ja) タッチパネル用構造材料

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant