CN106229335A - 深沟槽填充方法 - Google Patents
深沟槽填充方法 Download PDFInfo
- Publication number
- CN106229335A CN106229335A CN201610621874.8A CN201610621874A CN106229335A CN 106229335 A CN106229335 A CN 106229335A CN 201610621874 A CN201610621874 A CN 201610621874A CN 106229335 A CN106229335 A CN 106229335A
- Authority
- CN
- China
- Prior art keywords
- filling
- deep trench
- trench
- epitaxy
- filled
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 18
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 8
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 4
- 229920005591 polysilicon Polymers 0.000 claims description 4
- 235000012239 silicon dioxide Nutrition 0.000 claims description 4
- 239000000377 silicon dioxide Substances 0.000 claims description 4
- 238000004064 recycling Methods 0.000 claims 1
- 238000000407 epitaxy Methods 0.000 abstract description 20
- 239000012535 impurity Substances 0.000 abstract description 5
- 238000010586 diagram Methods 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 238000005530 etching Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/109—Reduced surface field [RESURF] PN junction structures
- H10D62/111—Multiple RESURF structures, e.g. double RESURF or 3D-RESURF structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
- H01L21/02164—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02532—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02587—Structure
- H01L21/0259—Microstructure
- H01L21/02595—Microstructure polycrystalline
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Element Separation (AREA)
Abstract
本发明公开了一种深沟槽填充方法,在深沟槽内,先用外延填充,外延填充至沟槽侧壁的外延在底部合拢之后,再利用非导电介质对沟槽内剩余空隙进行填充至填充满沟槽。本发明所述的深沟槽填充方法,外延填充在外延底部合拢后顶部合拢前停止,保持底部和顶部的外延体积相接近。由于填充外延内部的杂质量与体积成正比,所以本填充方法可以减小深沟槽底部和上部的杂质量差异,提升耗尽区的均匀性,使得在反向耗尽时沟槽各个深度的耗尽程度差异不大,进而提升耗尽区的耐压效率,提升产品的耐压能力。
Description
技术领域
本发明涉及半导体制造领域,特别是指一种深沟槽填充方法。
背景技术
现有的深沟槽超级结产品,应用深沟槽刻蚀加外延填充方法进行超级结产品的PN结构的加工。而深沟槽产品的外延填充速率慢,需要长时间的外延生长才能将沟槽完全填满,占用外延设备的产能,不利于大规模量产。
深沟槽加工的侧壁会有一定角度,如图1所示,沟槽的剖面呈倒梯形,沟槽口沿的宽度大于沟槽底部的宽度。填充完成如图2所示,外延填充后导致顶部和底部的PN体积比例不一致,即沿着深沟槽不同深度的PN耗尽区的状况发生变化,如果沟槽的中间部分部分是完全耗尽,则沟槽上部在耗尽时会剩余空穴,沟槽下部在耗尽时会剩余电子,降低耗尽区的耐压能力。
发明内容
本发明所要解决的技术问题是提供一种深沟槽填充方法,缩短深沟槽的填充时间,同时提升产品的耐压能力。
为解决上述问题,本发明所述的深沟槽填充方法,在深沟槽内,先用外延填充,外延填充至沟槽侧壁的外延在底部合拢之后,再利用非导电介质进行填充至填充满沟槽。
外延填充至沟槽侧壁的外延在底部合拢,填充时间为完全填充时间的30%~80%。
所述的非导电介质包含但不仅限于二氧化硅、非掺杂多晶硅。
所述的外延为P型外延或N型外延。
本发明所述的深沟槽填充方法,外延填充在外延底部合拢后顶部合拢前停止,保持底部和顶部的外延体积相接近。由于填充外延内部的杂质量与体积成正比,所以本方法可以减小深沟槽底部和顶部的杂质量差异,提升耗尽区的均匀性,使得在反向耗尽时沟槽各个深度的耗尽程度差异不大,进而提升耗尽区的耐压效率,提升产品的耐压能力。
同时由于引入了外延以外的材料进行深沟槽填充,降低了外延的填充时间,可以提升外延设备的加工能力,可以进一步降低产品成本。
附图说明
图1是深沟槽的形貌示意图。
图2是现有深沟槽填充示意图。
图3是本发明深沟槽填充示意图。
附图标记说明
1是衬底,2是外延,3是非导电介质。
具体实施方式
本发明所述的深沟槽填充方法,如图3所示,在衬底1中具有深沟槽,在深沟槽内,先用P型或N型的外延2填充,外延2填充至沟槽侧壁的外延在底部合拢之后、顶部合拢之前,再利用非导电介质如二氧化硅或者非掺杂多晶硅等对沟槽内剩余空间继续进行填充至填充满沟槽。
一般填充时间为完全填充时间的30%~80%。
在外延填充时,由于外延生长是沿着深沟槽侧壁等速生长,在外延底部合拢到顶部合拢期间停止外延生长,外延的浓度通过实际填充的外延厚度进行计算。参考:
N外延浓度×N外延宽度=P外延浓度×P外延生长宽度
来计算P型外延所需要浓度。深沟槽中间的空隙可以利用其它的不导电介质膜进行填充,比如二氧化硅或者不掺杂的多晶硅等。
通过上述深沟槽填充方法,外延填充在外延底部合拢后顶部合拢前停止,保持底部和顶部的外延体积相接近,可以减小深沟槽底部和顶部的杂质量差异,提升耗尽区的均匀性,使得在反向耗尽时沟槽各个深度的耗尽程度差异不大,进而提升耗尽区的耐压效率,提升产品的耐压能力。
以上仅为本发明的优选实施例,并不用于限定本发明。对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (4)
1.一种深沟槽外填充方法,其特征在于:在深沟槽内,先用外延填充,外延填充至沟槽侧壁的外延在底部合拢之后,再利用非导电介质进行填充至填充满沟槽。
2.如权利要求1所述的深沟槽外填充方法,其特征在于:外延填充至沟槽侧壁的外延在底部合拢,填充时间为完全填充时间的30%~80%。
3.如权利要求1所述的深沟槽外填充方法,其特征在于:所述的非导电介质包含但不仅限于二氧化硅、非掺杂多晶硅。
4.如权利要求1或2所述的深沟槽外填充方法,其特征在于:所述的外延为P型外延或N型外延。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610621874.8A CN106229335A (zh) | 2016-08-01 | 2016-08-01 | 深沟槽填充方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610621874.8A CN106229335A (zh) | 2016-08-01 | 2016-08-01 | 深沟槽填充方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN106229335A true CN106229335A (zh) | 2016-12-14 |
Family
ID=57535863
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610621874.8A Pending CN106229335A (zh) | 2016-08-01 | 2016-08-01 | 深沟槽填充方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106229335A (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107275205A (zh) * | 2017-06-30 | 2017-10-20 | 上海华虹宏力半导体制造有限公司 | 超级结的沟槽填充方法 |
CN107799581A (zh) * | 2017-09-19 | 2018-03-13 | 上海华虹宏力半导体制造有限公司 | 沟槽型超级结及其制造方法 |
CN114914191A (zh) * | 2021-02-09 | 2022-08-16 | 格科半导体(上海)有限公司 | 深沟槽中外延生长的方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102386212A (zh) * | 2010-08-31 | 2012-03-21 | 上海华虹Nec电子有限公司 | 半导体器件结构及其制作方法 |
CN104599966A (zh) * | 2010-03-05 | 2015-05-06 | 万国半导体股份有限公司 | 带有沟槽-氧化物-纳米管超级结的器件结构及制备方法 |
-
2016
- 2016-08-01 CN CN201610621874.8A patent/CN106229335A/zh active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104599966A (zh) * | 2010-03-05 | 2015-05-06 | 万国半导体股份有限公司 | 带有沟槽-氧化物-纳米管超级结的器件结构及制备方法 |
CN102386212A (zh) * | 2010-08-31 | 2012-03-21 | 上海华虹Nec电子有限公司 | 半导体器件结构及其制作方法 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107275205A (zh) * | 2017-06-30 | 2017-10-20 | 上海华虹宏力半导体制造有限公司 | 超级结的沟槽填充方法 |
CN107275205B (zh) * | 2017-06-30 | 2019-10-11 | 上海华虹宏力半导体制造有限公司 | 超级结的沟槽填充方法 |
CN107799581A (zh) * | 2017-09-19 | 2018-03-13 | 上海华虹宏力半导体制造有限公司 | 沟槽型超级结及其制造方法 |
CN114914191A (zh) * | 2021-02-09 | 2022-08-16 | 格科半导体(上海)有限公司 | 深沟槽中外延生长的方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106229335A (zh) | 深沟槽填充方法 | |
CN106024866A (zh) | 一种功率半导体器件的沟槽型终端结构 | |
CN108878534A (zh) | 超结结构及其制造方法 | |
CN106469730A (zh) | 一种半导体结构的制作方法 | |
CN101026190A (zh) | 沟槽高压n型金属氧化物半导体管及其制备工艺 | |
CN103035677A (zh) | 超级结结构、超级结mos晶体管及其制造方法 | |
US20140339651A1 (en) | Semiconductor Device with a Field Plate Double Trench Having a Thick Bottom Dielectric | |
CN109904223A (zh) | 栅极沟槽顶部倒角的工艺方法 | |
CN107818920B (zh) | 屏蔽栅沟槽mosfet的栅氧层结构及制造方法 | |
CN106298479A (zh) | 一种功率器件的结终端扩展结构及其制造方法 | |
CN106920752A (zh) | 低压超结mosfet栅源氧化层结构及制造方法 | |
CN106684126A (zh) | 一种沟槽型晶体管器件结构及制作方法 | |
CN101989552B (zh) | 超级结mos管的纵向区的制造方法 | |
CN105957884A (zh) | 一种分栅栅极沟槽结构和沟槽肖特基二极管及其制备方法 | |
TW201240016A (en) | Manufacturing method of semiconductor substrate | |
CN110544725B (zh) | 具有截止环结构的功率半导体器件及其制作方法 | |
CN105206608B (zh) | 一种双管芯的沟渠式mosfet加工方法 | |
CN110767744B (zh) | 超级结及其制造方法 | |
CN103022090A (zh) | 一种高效率、高耐压肖特基芯片 | |
CN203165902U (zh) | 一种高效率、高耐压肖特基芯片 | |
CN207074661U (zh) | 一种肖特基二极管 | |
CN106409914B (zh) | 隔离型ldmos结构及其制造方法 | |
CN108400093A (zh) | 超级结器件工艺方法 | |
CN111146272B (zh) | 超级结器件及其制造方法 | |
CN111524798A (zh) | 一种具有纵向线性变掺杂的深槽横向耐压区的制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20161214 |