[go: up one dir, main page]

CN105990421A - 半导体器件及其制备方法 - Google Patents

半导体器件及其制备方法 Download PDF

Info

Publication number
CN105990421A
CN105990421A CN201510048182.4A CN201510048182A CN105990421A CN 105990421 A CN105990421 A CN 105990421A CN 201510048182 A CN201510048182 A CN 201510048182A CN 105990421 A CN105990421 A CN 105990421A
Authority
CN
China
Prior art keywords
oxide layer
gate oxide
region
gate
voltage device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510048182.4A
Other languages
English (en)
Inventor
李伟
郝龙
金炎
王德进
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CSMC Technologies Corp
Original Assignee
Wuxi CSMC Semiconductor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuxi CSMC Semiconductor Co Ltd filed Critical Wuxi CSMC Semiconductor Co Ltd
Priority to CN201510048182.4A priority Critical patent/CN105990421A/zh
Priority to PCT/CN2015/090476 priority patent/WO2016119479A1/zh
Priority to US15/547,239 priority patent/US20180012890A1/en
Publication of CN105990421A publication Critical patent/CN105990421A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/85Complementary IGFETs, e.g. CMOS
    • H10D84/856Complementary IGFETs, e.g. CMOS the complementary IGFETs having different architectures than each other, e.g. high-voltage and low-voltage CMOS
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/0215Manufacture or treatment of FETs having insulated gates [IGFET] using self-aligned selective metal deposition simultaneously on gate electrodes and the source regions or drain regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/022Manufacture or treatment of FETs having insulated gates [IGFET] having lightly-doped source or drain extensions selectively formed at the sides of the gates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/0223Manufacture or treatment of FETs having insulated gates [IGFET] having source and drain regions or source and drain extensions self-aligned to sides of the gate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/611Insulated-gate field-effect transistors [IGFET] having multiple independently-addressable gate electrodes influencing the same channel
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/113Isolations within a component, i.e. internal isolations
    • H10D62/115Dielectric isolations, e.g. air gaps
    • H10D62/116Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/20Electrodes characterised by their shapes, relative sizes or dispositions 
    • H10D64/27Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
    • H10D64/311Gate electrodes for field-effect devices
    • H10D64/411Gate electrodes for field-effect devices for FETs
    • H10D64/511Gate electrodes for field-effect devices for FETs for IGFETs
    • H10D64/514Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/60Electrodes characterised by their materials
    • H10D64/66Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
    • H10D64/661Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of silicon contacting the insulator, e.g. polysilicon having vertical doping variation
    • H10D64/662Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of silicon contacting the insulator, e.g. polysilicon having vertical doping variation the conductor further comprising additional layers, e.g. multiple silicon layers having different crystal structures
    • H10D64/663Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of silicon contacting the insulator, e.g. polysilicon having vertical doping variation the conductor further comprising additional layers, e.g. multiple silicon layers having different crystal structures the additional layers comprising a silicide layer contacting the layer of silicon, e.g. polycide gates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/013Manufacturing their source or drain regions, e.g. silicided source or drain regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0135Manufacturing their gate conductors
    • H10D84/0137Manufacturing their gate conductors the gate conductors being silicided
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0144Manufacturing their gate insulating layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/017Manufacturing their source or drain regions, e.g. silicided source or drain regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0172Manufacturing their gate conductors
    • H10D84/0174Manufacturing their gate conductors the gate conductors being silicided
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0181Manufacturing their gate insulating layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0188Manufacturing their isolation regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/83Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/60Electrodes characterised by their materials
    • H10D64/62Electrodes ohmically coupled to a semiconductor

Landscapes

  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

本发明涉及一种半导体器件的制备方法,包括步骤:提供包括低压器件区域和高压器件区域的半导体基底;在高压器件区域的非栅极区域和低压器件区域形成第一栅氧化层并在高压器件区域的栅极区域形成第二栅氧化层;第二栅氧化层的厚度大于第一栅氧化层的厚度;在低压器件区域的第一栅氧化层的表面形成第一多晶硅栅以及第一侧墙结构并在第二栅氧化层的表面形成第二多晶硅栅以及第二侧墙结构;第二栅氧化层的宽度大于第二多晶硅栅的宽度;进行源漏极离子注入形成源漏极引出区;淀积金属硅化物阻挡层后进行光刻腐蚀并形成金属硅化物。上述半导体器件的制备方法简化了工艺步骤的同时也降低了工艺成本。还涉及一种半导体器件。

Description

半导体器件及其制备方法
技术领域
本发明涉及半导体制备技术领域,特别是涉及一种半导体器件及其制备方法
背景技术
集成电路产品中,很多需要用到高压器件(例如高压金属氧化物半导体场效晶体管),其包括源极、漏极以及栅极,且工作电压在10~40V区间。这类产品在生产工艺过程通常需要使用较厚(>300埃,以实现较高的工作电压)的氧化层作为高压器件的栅氧。由于高压器件源漏极注入(N+,P+)通常能量小剂量大,如果高压器件的源漏极区域剩余氧化层厚度较厚(>250埃),源漏极离子注入将会达不到硅表面,导致不能形成表面高掺杂区,造成器件特性异常。此外,源漏极区还需要形成金属硅化物(salicide),如果没有专门的步骤把高压器件的源漏极区域残留氧化层减薄,那么金属硅化物阻挡层(Silicide Area Block,SAB)蚀刻之后,高压器件的源漏极区域会残余>100埃的氧化层,从而导致高压器件的源漏极区域不能正常形成金属硅化物,造成器件异常。
传统的高压器件的制备过程通常是与低压器件集成制备的。在栅氧化层形成的过程中,高压器件表面形成氧化层厚度大于低压器件表面的氧化层厚度。因此,在多晶硅(poly)图形形成之后,需要加一个特殊的层次,用光刻胶把低压器件区域盖起来,而把所有高压器件露出来,再用干法腐蚀把高压区域的氧化层吃薄,剩余氧化层厚度一般控制在50~150埃。这样高、低压器件区域的氧化层厚度差异不超过100埃,后续源漏注入和金属硅化物形成才不会受到影响。图1为传统的制备方法所获得的半导体器件中高压器件(NMOS管)区域的结构示意图,图2为图1所示的NMOS管的结构版图。其中,TO表示有源区,GT表示多晶硅栅,SN表示N型源漏极注入区;SP表示P型源漏极注入区,CNT表示接触孔,HV表示栅氧化层,HVPW表示高压P阱,NDDD表示N型双扩散区,STI表示沟槽隔离结构。
发明内容
基于此,有必要针对上述问题,提供一种工艺简单且成本交底的半导体器件栅的制备方法。
还提供一种半导体器件。
一种半导体器件的制备方法,包括步骤:提供包括低压器件区域和高压器件区域的半导体基底;在所述高压器件区域的非栅极区域和所述低压器件区域形成第一栅氧化层并在所述高压器件区域的栅极区域形成第二栅氧化层;所述第二栅氧化层的厚度大于所述第一栅氧化层的厚度;在所述低压器件区域的第一栅氧化层的表面形成第一多晶硅栅以及第一侧墙结构并在所述第二栅氧化层的表面形成第二多晶硅栅以及第二侧墙结构;所述第二栅氧化层的宽度大于所述第二多晶硅栅的宽度;进行源漏极离子注入形成源漏极引出区;淀积金属硅化物阻挡层后进行光刻腐蚀并形成金属硅化物。
在其中一个实施例中,所述第二栅氧化层的宽度比所述第二多晶硅栅的宽度大0.2~1微米。
在其中一个实施例中,所述在所述高压器件区域的非栅极区域和所述低压器件区域形成第一栅氧化层并在所述高压器件区域的栅极区域形成第二栅氧化层的步骤具体包括:在所述半导体基底上形成第二栅氧化层;在所述第二栅氧化层上形成光刻阻挡层并进行光刻腐蚀以在所述高压器件区域的非栅极区域和所述低压器件区域形成窗口;以所述光刻阻挡层为掩膜层将所述窗口区的第二栅氧化层去除;在所述半导体基底表面形成第一栅氧化层。
在其中一个实施例中,所述在所述半导体基底表面形成第一栅氧化层的步骤之后还包括:去除所述光刻阻挡层。
在其中一个实施例中,所述第一栅氧化层的厚度为20~80埃,所述第二栅氧化层的厚度为300~700埃。
在其中一个实施例中,所述淀积金属硅化物阻挡层后进行光刻腐蚀并形成金属硅化物的步骤之后还包括步骤:淀积层间介质层后进行光刻腐蚀形成通孔,并对所述通孔进行金属填充。
在其中一个实施例中,所述提供包括低压器件区域和高压器件区域的半导体基底的步骤包括:提供衬底;在所述衬底上制备沟槽隔离结构并进行表面平坦化;在所述衬底上进行第一导电类型离子注入形成第一导电类型阱;在所述第一导电类型阱中进行第二导电类型离子的注入形成第二导电类型双扩散区。
在其中一个实施例中,所述第一导电类型为P型、所述第二导电类型为N型,或者所述第一导电类型为N型、所述第二导电类型为P型。
一种半导体器件,包括:包括低压器件区域和高压器件区域的半导体基底;形成于所述高压器件区域的非栅极区域和所述低压器件区域的第一栅氧化层以及形成于所述高压器件区域的栅极区域的第二栅氧化层;形成于所述低压器件区域的第一栅氧化层表面的第一多晶硅栅以及第一侧墙结构;形成于所述第二栅氧化层表面的第二多晶硅栅以及第二侧墙结构;形成于所述半导体基底上的源漏极引出区;形成于所述第一栅氧化层表面、第一多晶硅栅以及第一侧墙结构表面的第一金属硅化物阻挡层;形成于所述第二栅氧化层表面、所述第二多晶硅栅以及所述第二侧墙结构表面的第二金属硅化物阻挡层;以及形成于所述源漏极引出区、所述第一多晶硅栅以及所述第二多晶硅栅上的金属硅化物。
在其中一个实施例中,所述第二栅氧化层的宽度比所述第二多晶硅栅的宽度大0.2~1微米。
上述半导体器件以及制备方法,在栅氧化层的制备过程中仅高压器件区域的栅极区域形成有厚度较大的第二栅氧化层,而在其他区域(高压器件的非栅极区域和低压器件区域)形成厚度较小的第一栅氧化层。因此,在多晶硅栅形成后可以直接进行源漏极离子的注入而无需增加单独的工艺步骤来对高压器件区域的剩余氧化层进行减薄,简化了工艺步骤的同时也降低了工艺成本。
附图说明
图1为传统的半导体器件的制备方法得到的半导体器件中高压器件区域的结构示意图;
图2为图1所示高压器件区域的结构版图;
图3为一实施例中的半导体器件的制备方法的流程图;
图4为图3所示实施例中步骤S110的具体流程图;
图5为图3所示实施例中的半导体器件的制备方法中执行步骤S114后器件的结构示意图;
图6为图3所示实施例中的半导体器件的制备方法中执行步骤S118后器件的结构示意图;
图7为图3所示实施例中的半导体器件的制备方法中步骤S120的具体流程图;
图8为图3所示实施例中的半导体器件的制备方法中完成步骤S120后的高压器件区域的结构示意图;
图9为图3所示实施例中的半导体器件的制备方法中完成步骤S130后高压器件区域的结构示意图;
图10为图3所示实施例中的半导体器件的制备方法中完成步骤S140后高压器件区域的结构示意图;
图11为图3所示实施例中的半导体器件的制备方法中完成步骤S150后高压器件区域的结构示意图;
图12为图3所示实施例中的半导体器件的制备方法中完成步骤S160后高压器件区域的结构示意图;
图13为图12所示的高压器件区域的结构版图。
具体实施方式
为使本发明的目的、特征和优点能够更为明显易懂,下面结合附图对本发明的具体实施方式做详细的说明。
在本说明书和附图中,分配给层或区域的参考标记N和P表示这些层或区域分别包括大量电子或空穴。进一步地,分配给N或P的参考标记+和-表示掺杂剂的浓度高于或低于没有这样分配到标记的层中的浓度。在下文的优选实施例的描述和附图中,类似的组件分配有类似的参考标记且该处省略其冗余说明。
一种半导体器件的制备方法,可以同时制备低压器件和高压器件。其中,高压和低压是相对于同时制备的器件的工作电压而言的,即同时制备的器件中的工作电压较高的器件为高压器件,工作电压较低的器件则为低压器件。在本实施例中,制备的低压器件和高压器件为金属氧化物半导体场效应管(MOS管)图3为一实施例中的半导体器件的制备方法,包括以下步骤。
S110,提供半导体基底。
半导体器件需要同时制备低压器件和高压器件,因此在提供的半导体基底中包括高压器件区域以及低压器件区域。在本实施例中,提供半导体基底的步骤的具体流程如图4所示。
提供半导体基底的步骤具体包括S112~S118。
S112,提供衬底。
S114,在衬底上制备沟槽隔离结构并进行表面平坦化。
在衬底表面形成光刻阻挡层,并对光刻阻挡层进行光刻形成窗口区域后对衬底硅进行腐蚀形成沟槽结构。对形成的沟槽结构进行绝缘介质填充形成沟槽隔离结构(Shallow Trench Isolation,STI)。在本实施例中,还会对形成的沟槽隔离结构进行化学机械抛光(Chemical Mechanical Polishing,CMP)处理,以实现器件表面的平坦化。根据不同的技术要求,沟槽隔离结构的沟槽(trench)的深度约为3000~8000埃。图5为完成步骤S114后器件的结构示意图。其中,302为衬底,304则为沟槽隔离结构。
S116,在衬底上进行第一导电类型离子的注入形成第一导电类型阱。
S118,在第一导电类型阱中进行第二导电类型离子注入形成第二导电类型双扩散区。
图6为执行步骤S118后器件的结构示意图。如图6,在衬底302上形成有第一导电类型阱306,在第一导电类型阱306上形成有第二导电类型双扩散区(double diffused drain,DDD)308。
完成步骤S118后即完成了对半导体基底的制备。
S120,形成第一栅氧化层和第二栅氧化层。
在高压器件区域的非栅极区域和低压器件区域形成第一栅氧化层并在高压器件区域的栅极区域形成第二栅氧化层。其中,第二栅氧化层的厚度大于第一栅氧化层的厚度。这是因为,高压器件的工作电压比低压器件的工作电压高,因此需要使用较厚的栅氧化层才能够满足要求。
在本实施例中,形成第一栅氧化层和第二栅氧化层的步骤具体包括S122~S128,如图7所示。
S122,形成第二栅氧化层。
在提供的半导体基底表面进行整面生长第二栅氧化层。第二栅氧化层的厚度可以根据高压器件的工作电压需要进行设定。在本实施例中,高压器件的工作电压在10V~40V之间,故第二栅氧化层的厚度为300~700埃。
S124,在第二栅氧化层表面形成光刻阻挡层并进行光刻腐蚀形成窗口。
对在第二栅氧化层表面形成的光刻阻挡层进行光刻腐蚀,从而在高压器件区域的非栅极区域和低压器件区域形成窗口。
S126,去除窗口区的第二栅氧化层。
以光刻阻挡层为掩膜层将窗口区域的第二栅氧化层去除,即使得高压器件区域的非栅极区域和低压器件区域的半导体基底的表面露出。S128,形成第一栅氧化层。
在半导体基底的表面形成第一栅氧化层。在本实施例中,形成的第一栅氧化层的厚度为20~80埃。形成第一栅氧化层后还需要将光刻阻挡层去除。图8为完成步骤S128后高压器件区域的结构示意图。其中,310为第一栅氧化层,312为位于高压器件区域的栅极区域的第二栅氧化层。
通过步骤S120进行栅氧化层的制备过程,使得仅在高压器件区域的栅极区域形成有厚度相对较大的第二栅氧化层312,而在其他区域(高压器件区域的非栅极区域和低压器件区域)形成厚度相对较小的第一栅氧化层310。而传统的制备过程则会在高压器件区域的整个表面形成具有相对厚度较大的第二栅氧化层。
S130,形成多晶硅栅以及侧墙结构。
具体地,在低压器件区域的第一栅氧化层的表面形成第一多晶硅栅以及第一侧墙结构,第一侧墙结构同时也位于第一多晶硅栅的侧面。同时,在高压器件的第二栅氧化层的表面形成第二多晶硅栅以及第二侧墙结构。其中,第二栅氧化层的宽度大于第二多晶硅栅的宽度。在本实施例中,形成的第二栅氧化层的宽度比第二多晶硅栅的宽度宽0.2~1微米,具体尺寸可根据器件特性要求来进行调整。因为高压器件的第二栅氧化层需要耐受高压,如果第二栅氧化层不延伸一定尺寸的话,由于光刻工艺对位的偏差,可能会导致第二栅氧化层的边缘区域的厚度达不到耐压需求,从而不能满足高压器件的耐高压的要求,导致器件出现问题。在本实施例中,高压器件的第二侧墙结构位于第二多晶硅栅的侧壁,且同样位于第二栅氧化层的表面(即不与第二导电类型双扩散区表面接触)。图9为完成步骤S130后高压器件区域的结构示意图。其中314为第二多晶硅栅,316为第二侧墙结构。由于低压器件区域第一多晶硅栅以及第一侧墙结构的制备与高压器件的制备工艺相同,此处不作介绍。
S140,进行源漏极离子注入形成源漏极引出区。
对低压器件区域和高压器件区域进行源漏极离子注入形成各自的源漏极引出区。图10为执行步骤S140后的高压器件区域的结构示意图。在第二导电类型双扩散区306进行第二导电类型离子注入形成第二导电类型源漏极引出区318。在第一导电类型阱上且位于沟槽隔离结构304之间的区域进行第一导电类型离子的注入形成第一导电类型源漏极引出区320。
S150,淀积金属硅化物阻挡层后进行光刻腐蚀并形成金属硅化物。
进行金属硅化物阻挡层(Silicide Area Block,SAB)淀积,并对淀积形成的金属硅化物阻挡层进行光刻腐蚀并在源漏极引出区以及多晶硅栅上形成金属硅化物(Silicide)。具体地,在第一栅氧化层、第一多晶硅栅以及第一侧墙结构表面形成第一金属硅化物阻挡层,并在第二栅氧化层、第二多晶硅栅以及第二侧墙结构表面形成第二金属硅化物阻挡层,并在源漏极引出区、第一多晶硅栅以及第二多晶硅栅上形成金属硅化物。图11为完成步骤S150后高压器件区域的结构示意图。其中,322为第二金属硅化物阻挡层,324为金属硅化物。在本实施例中,高压器件的金属硅化物阻挡层位于第二栅氧化层312的表面以及第二侧墙结构316和第二多晶硅栅314的部分表面。金属硅化物324形成于第一导电类型源漏极引出区320、第二导电类型源漏极引出区318以及第二多晶硅栅314上。
传统的制备过程,由于在高压器件区域的表面整面形成了相对厚度较大的第二栅氧化层,在多晶硅(poly)图形形成之后,需要加一个特殊的层次,用光刻胶把低压器件区域盖起来,而把所有高压器件露出来,再用干法腐蚀把高压区域的氧化层吃薄,剩余氧化层厚度一般控制在50~150埃。这样高、低压器件区域的氧化层厚度差异不超过100埃,后续源漏注入和金属硅化物形成才不会受到影响,制备过程复杂且成本较高。而在本实施例中,由于在栅氧化层的制备过程中仅高压器件区域的栅极区域形成有厚度较大的第二栅氧化层312,而在其他区域(高压器件的非栅极区域和低压器件区域)则形成厚度较小的第一栅氧化层310,因此,在第二多晶硅栅314以及第二侧墙结构316形成后可以直接进行源漏极离子的注入而无需增加单独的工艺步骤来对高压器件区域的栅氧化层减薄,简化了工艺步骤的同时也降低了工艺成本。
在本实施例中,第一导电类型为P型,第二导电类型为N型,即制备得到的半导体器件包括为NMOS器件。在其他的实施例中,第一导电类型可以为N型,第二导电类型为P型,即制备得到的半导体器件为PMOS器件。
在本实施例中,还需要进行执行步骤S160。
S160,淀积层间介质层后进行光刻腐蚀形成通孔,并对所述通孔进行金属填充。
在形成的器件表面进行层间介质层(Inter Layer Dielectric,ILD)淀积,并进行光刻腐蚀形成通孔。在形成通孔后对通孔进行金属填充,并进行相关的后续操作后完成半导体器件的制备。图12为完成步骤S160后高压器件区域的结构示意图。其中,326为层间介质层,328为形成的通孔结构。
本发明还提供了一种半导体器件,该器件是通过前述实施例中的半导体器件的制备方法获得的。半导体器件包括:包括低压器件区域和高压器件区域的半导体基底;形成于高压器件区域的非栅极区域和低压器件区域的第一栅氧化层以及形成于高压器件区域的栅极区域表面的第二栅氧化层;形成于低压器件区域的第一栅氧化层表面的第一多晶硅栅以及第一侧墙结构;形成于第二栅氧化层表面的第二多晶硅栅以及第二侧墙结构,第二栅氧化层的宽度大于第二多晶硅栅的宽度;形成于半导体基底上的源漏极引出区;形成于第一栅氧化层、第一多晶硅栅以及第二侧墙结构表面的第一金属硅化物阻挡层;形成于第二栅氧化层、第二多晶硅栅以及第二侧墙结构表面的第二金属硅化物阻挡层;以及形成于源漏极引出区、第一多晶硅栅以及第二多晶硅栅上的金属硅化物。在本实施例中,半导体器件制备的低压器件和高压器件均为双扩散型。形成的第二栅氧化层的宽度比第二多晶硅栅的宽度宽0.2~1微米
图12为该半导体器件中高压器件区域的结构示意图。高压器件区域包括:衬底302,形成于衬底302上的沟槽隔离结构304以及第一导电类型阱306;形成于第一导电类型阱306上的第二导电类型双扩散区308;形成于器件的栅极区域表面的第二栅氧化层312;形成于第二栅氧化层312表面的第二多晶硅栅314和第二侧墙结构316;形成于第二导电类型双扩散区308上的第二导电类型源漏极引出区318;形成于第一导电类型阱304上的第一导电类型源漏极引出区320;形成于第二栅氧化层312、第二侧墙结构316以及第二多晶硅栅314表面的第二金属硅化物阻挡层322;形成于第二多晶硅栅314、第一导电类型源漏极引出区320以及第二导电类型源漏极引出区318上的金属硅化物324;形成于器件表面的层间介质层326。层间介质层326中形成有通孔328用于填充金属实现器件的连接。在本实施例中,第一导电类型为P型,第二导电类型为N型。在其他的实施例中,第一导电类型也可以为N型,第二导电类型为P型。图13为高压器件区域的结构版图,其中TO表示有源区,而CNT则表示接触孔,与通孔328的位置相对应。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种半导体器件的制备方法,包括步骤:
提供包括低压器件区域和高压器件区域的半导体基底;
在所述高压器件区域的非栅极区域和所述低压器件区域形成第一栅氧化层并在所述高压器件区域的栅极区域形成第二栅氧化层;所述第二栅氧化层的厚度大于所述第一栅氧化层的厚度;
在所述低压器件区域的第一栅氧化层的表面形成第一多晶硅栅以及第一侧墙结构并在所述第二栅氧化层的表面形成第二多晶硅栅以及第二侧墙结构;所述第二栅氧化层的宽度大于所述第二多晶硅栅的宽度;
进行源漏极离子注入形成源漏极引出区;
淀积金属硅化物阻挡层后进行光刻腐蚀并形成金属硅化物。
2.根据权利要求1所述的半导体器件的制备方法,其特征在于,所述第二栅氧化层的宽度比所述第二多晶硅栅的宽度大0.2~1微米。
3.根据权利要求1所述的半导体器件的制备方法,其特征在于,所述在所述高压器件区域的非栅极区域和所述低压器件区域形成第一栅氧化层并在所述高压器件区域的栅极区域形成第二栅氧化层的步骤具体包括:
在所述半导体基底上形成第二栅氧化层;
在所述第二栅氧化层上形成光刻阻挡层并进行光刻腐蚀以在所述高压器件区域的非栅极区域和所述低压器件区域形成窗口;
以所述光刻阻挡层为掩膜层将所述窗口区的第二栅氧化层去除;
在所述半导体基底表面形成第一栅氧化层。
4.根据权利要求3所述的半导体器件的制备方法,其特征在于,所述在所述半导体基底表面形成第一栅氧化层的步骤之后还包括:去除所述光刻阻挡层。
5.根据权利要求1~4任一所述的半导体器件的制备方法,其特征在于,所述第一栅氧化层的厚度为20~80埃,所述第二栅氧化层的厚度为300~700埃。
6.根据权利要求1所述的半导体器件的制备方法,其特征在于,所述淀积金属硅化物阻挡层后进行光刻腐蚀并形成金属硅化物的步骤之后还包括步骤:
淀积层间介质层后进行光刻腐蚀形成通孔,并对所述通孔进行金属填充。
7.根据权利要求1所述的半导体器件的制备方法,其特征在于,所述提供包括低压器件区域和高压器件区域的半导体基底的步骤包括:
提供衬底;
在所述衬底上制备沟槽隔离结构并进行表面平坦化;
在所述衬底上进行第一导电类型离子注入形成第一导电类型阱;
在所述第一导电类型阱中进行第二导电类型离子的注入形成第二导电类型双扩散区。
8.根据权利要求7所述的半导体器件的制备方法,其特征在于,所述第一导电类型为P型、所述第二导电类型为N型,或者所述第一导电类型为N型、所述第二导电类型为P型。
9.一种半导体器件,其特征在于,包括:包括低压器件区域和高压器件区域的半导体基底;形成于所述高压器件区域的非栅极区域和所述低压器件区域的第一栅氧化层以及形成于所述高压器件区域的栅极区域的第二栅氧化层;形成于所述低压器件区域的第一栅氧化层表面的第一多晶硅栅以及第一侧墙结构;形成于所述第二栅氧化层表面的第二多晶硅栅以及第二侧墙结构;形成于所述半导体基底上的源漏极引出区;形成于所述第一栅氧化层、第一多晶硅栅以及第一侧墙结构表面的第一金属硅化物阻挡层;形成于所述第二栅氧化层、所述第二多晶硅栅以及所述第二侧墙结构表面的第二金属硅化物阻挡层;以及形成于所述源漏极引出区、所述第一多晶硅栅以及所述第二多晶硅栅上的金属硅化物。
10.根据权利要求9所述的半导体器件,其特征在于,所述第二栅氧化层的宽度比所述第二多晶硅栅的宽度大0.2~1微米。
CN201510048182.4A 2015-01-29 2015-01-29 半导体器件及其制备方法 Pending CN105990421A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201510048182.4A CN105990421A (zh) 2015-01-29 2015-01-29 半导体器件及其制备方法
PCT/CN2015/090476 WO2016119479A1 (zh) 2015-01-29 2015-09-23 半导体器件及其制备方法
US15/547,239 US20180012890A1 (en) 2015-01-29 2015-09-23 Semiconductor device and manufacturing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510048182.4A CN105990421A (zh) 2015-01-29 2015-01-29 半导体器件及其制备方法

Publications (1)

Publication Number Publication Date
CN105990421A true CN105990421A (zh) 2016-10-05

Family

ID=56542336

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510048182.4A Pending CN105990421A (zh) 2015-01-29 2015-01-29 半导体器件及其制备方法

Country Status (3)

Country Link
US (1) US20180012890A1 (zh)
CN (1) CN105990421A (zh)
WO (1) WO2016119479A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108269739A (zh) * 2016-12-30 2018-07-10 无锡华润上华科技有限公司 多晶硅栅极的形成方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11133226B2 (en) * 2018-10-22 2021-09-28 Taiwan Semiconductor Manufacturing Company, Ltd. FUSI gated device formation
US20240154406A1 (en) * 2022-11-08 2024-05-09 Qualcomm Incorporated Symmetric radio frequency (rf) electrostatic discharge (esd) dissipation switch

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1412834A (zh) * 2001-10-18 2003-04-23 精工爱普生株式会社 半导体装置的制造方法及半导体装置
CN1414620A (zh) * 2001-10-26 2003-04-30 精工爱普生株式会社 半导体装置的制造方法
CN101076894A (zh) * 2004-11-05 2007-11-21 德州仪器公司 绝缘膜半导体装置及方法
US20090039444A1 (en) * 2007-08-08 2009-02-12 Kabushiki Kaisha Toshiba Semiconductor device and method of fabricating the same

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4505349B2 (ja) * 2005-02-28 2010-07-21 Okiセミコンダクタ株式会社 半導体装置の製造方法
JP2006245167A (ja) * 2005-03-02 2006-09-14 Toshiba Corp 半導体装置及びその製造方法
US7491595B2 (en) * 2005-07-06 2009-02-17 Hewlett-Packard Development Company, L.P. Creating high voltage FETs with low voltage process
US20080299729A1 (en) * 2007-05-28 2008-12-04 Wen-Fang Lee Method of fabricating high voltage mos transistor device
CN102184871B (zh) * 2011-05-31 2013-01-02 上海先进半导体制造股份有限公司 基于标准cmos工艺的高压横向双扩散nmos的制作方法
CN102543705B (zh) * 2011-07-12 2014-05-28 上海华力微电子有限公司 用于高、低压器件的多晶硅栅电极集成工艺
CN102543706B (zh) * 2011-07-22 2014-06-04 上海华力微电子有限公司 一种不同多晶硅栅电极厚度的集成工艺
US8823096B2 (en) * 2012-06-01 2014-09-02 Taiwan Semiconductor Manufacturing Company, Ltd. Vertical power MOSFET and methods for forming the same

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1412834A (zh) * 2001-10-18 2003-04-23 精工爱普生株式会社 半导体装置的制造方法及半导体装置
CN1414620A (zh) * 2001-10-26 2003-04-30 精工爱普生株式会社 半导体装置的制造方法
CN101076894A (zh) * 2004-11-05 2007-11-21 德州仪器公司 绝缘膜半导体装置及方法
US20090039444A1 (en) * 2007-08-08 2009-02-12 Kabushiki Kaisha Toshiba Semiconductor device and method of fabricating the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108269739A (zh) * 2016-12-30 2018-07-10 无锡华润上华科技有限公司 多晶硅栅极的形成方法

Also Published As

Publication number Publication date
US20180012890A1 (en) 2018-01-11
WO2016119479A1 (zh) 2016-08-04

Similar Documents

Publication Publication Date Title
US10026811B2 (en) Integrated circuit structure and method with solid phase diffusion
TWI622129B (zh) 半導體結構及其製造方法
TWI584478B (zh) 半導體裝置及其製造方法
US9373549B2 (en) Semiconductor device and method of forming the same
TWI488289B (zh) 高電壓裝置
CN102881576B (zh) 自对准源极和漏极结构及其制造方法
TWI573274B (zh) 半導體結構及其製造方法
CN104241250B (zh) 用于形成接触件的掺杂保护层
TWI488297B (zh) 元件與其形成方法
US20230299203A1 (en) Structure and method for providing line end extensions for fin-type active regions
US20120161230A1 (en) Mos transistor and fabrication method thereof
CN106033744B (zh) 半导体器件的制备方法
KR20190013455A (ko) 비휘발성 메모리(nvm)를 로직 또는 양극성 cmos dmos(bcd) 기술에 통합하는 밀봉 방법
US20180277447A1 (en) Method for manufacturing cmos structure
US10332804B2 (en) Method for manufacturing CMOS structure
CN105990421A (zh) 半导体器件及其制备方法
DE102018103163B4 (de) Verfahren zur Herstellung einer integrierten Schaltung
CN103594469A (zh) 垂直功率mosfet晶体管及其形成方法
US8138559B2 (en) Recessed drift region for HVMOS breakdown improvement
CN101378063A (zh) 半导体器件及其制造方法
TWI626678B (zh) 用於類比應用之高增益電晶體
CN116631948A (zh) 低压cmos器件及其制备方法
TWI699886B (zh) 半導體裝置及其製造方法
CN110021561A (zh) 半导体装置及其形成方法
US9806149B2 (en) Semiconductor device and method of manufacturing the semiconductor device

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20170926

Address after: 214028 Xinzhou Road, Wuxi national hi tech Industrial Development Zone, Jiangsu, China, No. 8

Applicant after: Wuxi Huarun Shanghua Technology Co., Ltd.

Address before: 214028 Xinzhou Road, Wuxi national hi tech Industrial Development Zone, Jiangsu, China, No. 8

Applicant before: Wuxi CSMC Semiconductor Co., Ltd.

RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20161005