CN105788553B - 基于ltps半导体薄膜晶体管的goa电路 - Google Patents
基于ltps半导体薄膜晶体管的goa电路 Download PDFInfo
- Publication number
- CN105788553B CN105788553B CN201610331196.1A CN201610331196A CN105788553B CN 105788553 B CN105788553 B CN 105788553B CN 201610331196 A CN201610331196 A CN 201610331196A CN 105788553 B CN105788553 B CN 105788553B
- Authority
- CN
- China
- Prior art keywords
- electrically connected
- thin film
- film transistor
- node
- clock signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13454—Drivers integrated on the active matrix substrate
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/421—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/441—Interconnections, e.g. scanning lines
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/481—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs integrated with passive devices, e.g. auxiliary capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2202/00—Materials and properties
- G02F2202/10—Materials and properties semiconductor
- G02F2202/104—Materials and properties semiconductor poly-Si
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0283—Arrangement of drivers for different directions of scanning
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6741—Group IV materials, e.g. germanium or silicon carbide
- H10D30/6743—Silicon
- H10D30/6745—Polycrystalline or microcrystalline silicon
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
- Shift Register Type Memory (AREA)
Abstract
本发明提供的基于LTPS半导体薄膜晶体管的GOA电路,包括级联的多个GOA单元,每一级GOA单元均包括扫描控制模块、输出模块、下拉模块以及输出调节模块。引入了第九、第十、第十一、第十二薄膜晶体管组成的输出调节模块,无论是在正向扫描时还是反向扫描时,第四节点M(n)的电平随着第二时钟信号CK2在高、低电平之间跳变而发生同样的高、低电平跳变。相比于现有技术中输出端G(n)的高低电平主要是靠第二薄膜晶体管来实现,本发明提供的基于LTPS薄膜晶体管的GOA电路,在相同的时间内,一定程度上可以提高输出端G(n)的输出能力,提高面内Pixel的充电率,进而改善液晶面板的显示效果。
Description
技术领域
本发明涉及液晶显示领域,尤其是涉及一种可以提升GOA电路输出点的输出能力的基于LTPS半导体薄膜晶体管的GOA电路。
背景技术
GOA(Gate Driver on Array,集成在阵列基板上的行扫描)技术,是利用现有TFT-LCD(Thin Film Transistor-Liquid Crystal Display,薄膜晶体管液晶显示器)阵列制程将Gate行扫描驱动电路制作在阵列基板上,实现对Gate逐行扫描的驱动方式的一项技术。GOA技术能减少外接IC(Integrated Circuit,集成电路板)的焊接(bonding)工序,有机会提升产能并跳变产品成本,而且可以使液晶显示面板更适合制作窄边框或无边框的显示产品。
随着低温多晶硅(Low Temperature Poly-silicon,LTPS)半导体薄膜晶体管的发展,LTPS-TFT液晶显示器也越来越受关注,LTPS-TFT液晶显示器具有高分辨率、反应速度快、高亮度、高开口率等优点。而且由于LTPS半导体本身具有超高载流子迁移率的特性,可以采用GOA技术将栅极驱动器制作在薄膜晶体管阵列基板上,达到系统整合的目标、节省空间及驱动IC的成本。
参考图1,现有的基于LTPS半导体薄膜晶体管的GOA电路的示意图。所述的GOA电路包括级联的多个GOA单元,设n为正整数,第n级GOA单元包括:第一薄膜晶体管T1,其栅极电性连接于第一时钟信号CK1,源极电性连接于上一级第n-1级GOA单元的输出端G(n-1),漏极电性连接于第三节点H(n);第二薄膜晶体管T2,其栅极电性连接于第一节点Q(n),源极电性连接于第二时钟信号CK2,漏极电性连接于输出端G(n);第三薄膜晶体管T3,其栅极电性连接于第三时钟信号CK3,漏极电性连接于第三节点H(n),源极电性连接于下一级第n+1级GOA单元的输出端G(n+1);第四薄膜晶体管T4,其栅极电性连接于第二节点P(n),漏极电性连接于输出端G(n),源极电性连接于恒压低电平VGL;第五薄膜晶体管T5,其栅极电性连接于恒压高电平VGH,源极电性连接于第三节点H(n),漏极电性连接于第一节点Q(n);第六薄膜晶体管T6,其栅极电性连接于第三节点H(n),漏极电性连接于第二节点P(n),源极电性连接于恒压低电平VGL;第七薄膜晶体管T7,其栅极电性连接于第二节点P(n),漏极电性连接于第一节点Q(n),源极电性连接于恒压低电平VGL;第八薄膜晶体管T8,其栅极电性连接于第二时钟信号CK2,源极电性连接于输出端G(n),漏极电性连接于恒压低电平VGL;第一电容C1,其一端电性连接于第一节点Q(n),另一端电性连接于输出端G(n);第二电容C2,其一端电性连接于第二节点P(n),另一端电性连接于第二时钟信号CK2。
图1所示的GOA电路既可以正向扫描也可以反向扫描,正、反向扫描的工作过程类似。结合图1与图2,以正向扫描为例进行说明,其中,图2为图1所示现有的基于LTPS半导体薄膜晶体管的GOA电路的正向扫描时序图。在正向扫描时,其工作过程为:阶段1,预充电:G(n-1)与CK1同时提供高电平,T1导通,T5栅极接恒压高电平VGH因此T5一直处于导通的状态,第三节点H(n)被预充电至高电平,T6导通;第三节点H(n)与第一节点Q(n)的电平始终相同,第一节点Q(n)被预充电至高电平,第二节点P(n)被拉低,T4、T7截止。阶段2,输出端G(n)输出高电平:G(n-1)与CK1跳变为低电平,CK2提供高电平;第一节点Q(n)因第一电容C1的存储作用保持高电平,T2导通,CK2的高电平输出到输出端G(n),从而输出端G(n)输出高电平,并使得第一节点Q(n)被抬升至更高的电平。阶段3,输出端G(n)输出低电平:CK3与G(n+1)同时提供高电平,第一节点Q(n)被保持在高电平;CK2跳变为低电平,CK2的低电平输出到输出端G(n),从而输出端G(n)输出低电平。阶段4,第一节点Q(n)拉低到恒压低电平VGL:CK1再次提供高电平,G(n-1)保持低电平,T1导通拉低第一节点Q(n)至恒压低电平VGL,T6截止。阶段5,第一节点Q(n)及输出端G(n)低电平维持阶段:CK2跳变为高电平,由于第二电容C2的自举作用,第二节点P(n)被充电至高电平,T4、T7导通,可以保持第一节点Q(n)及输出端G(n)的低电平。
在上述现有的GOA电路中,输出端G(n)的高低电平主要是靠薄膜晶体管T2来实现。即当第一节点Q(n)被预充电以后,时钟信号CK2为高时,通过薄膜晶体管T2将输出端G(n)拉高;时钟信号CK2为低时,通过薄膜晶体管T2将输出端G(n)拉低。而在一定的时间内,薄膜晶体管T2对应的充电能力有限,尤其当在图像中每英寸所表达的像素数目(Pixel Per Inch,PPI)越高时,充电时间急剧缩短,输出端G(n)可能无法达到预先要求的电位,或者对应的RCDelay(RC延迟)时间过长,这两种情况都会影响到面内像素(Pixel)的充电结果,进而影响液晶面板的显示效果。
因此,亟需提供一种新的GOA电路,以提升GOA电路输出点的输出能力。
发明内容
本发明的目的在于,提供一种基于LTPS半导体薄膜晶体管的GOA电路,与现有的基于LTPS半导体薄膜晶体管的GOA电路相比,在相同的时间内可以提高输出点G(n)的输出能力,提高面内像素的充电率,提高负载能力,进而改善液晶面板的显示效果。
为实现上述目的,本发明提供了一种基于LTPS半导体薄膜晶体管的GOA电路,包括:级联的多个GOA单元,每一级GOA单元均包括扫描控制模块、输出模块、下拉模块以及输出调节模块;设n为正整数,除第一级与最后一级GOA单元以外,在第n级GOA单元中:所述扫描控制模块包括:第一薄膜晶体管、第三薄膜晶体管以及第五薄膜晶体管;所述第一薄膜晶体管的栅极电性连接于第一时钟信号,源极电性连接于上一级第n-1级GOA单元的输出端G(n-1),漏极电性连接于第三节点;所述第三薄膜晶体管的栅极电性连接于第三时钟信号,源极电性连接于下一级第n+1级GOA单元的输出端G(n+1),漏极电性连接于所述第三节点;所述第五薄膜晶体管的栅极电性连接于恒压高电平,源极电性连接于所述第三节点,漏极电性连接于第一节点;所述输出模块包括:第二薄膜晶体管以及第一自举电容;所述第二薄膜晶体管的栅极电性连接于所述第一节点,源极电性连接于第二时钟信号,漏极电性连接于输出端G(n);所述第一自举电容的一端电性连接于所述第一节点,另一端电性连接于所述输出端G(n);所述下拉模块包括:第四薄膜晶体管、第六薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管以及第二自举电容;所述第四薄膜晶体管的栅极电性连接于第二节点,源极电性连接于恒压低电平,漏极电性连接于所述输出端G(n);所述第六薄膜晶体管的栅极电性连接于所述第三节点,源极电性连接于所述恒压低电平,漏极电性连接于所述第二节点;所述第七薄膜晶体管的栅极电性连接于所述第二节点,源极电性连接于所述恒压低电平,漏极电性连接于所述第一节点;所述第八薄膜晶体管的栅极电性连接于第四时钟信号,源极电性连接于所述恒压低电平,漏极电性连接于所述输出端G(n);所述第二自举电容的一端电性连接于所述第二节点,另一端电性连接于所述第二时钟信号;以及所述输出调节模块包括:第九薄膜晶体管、第十薄膜晶体管、第十一薄膜晶体管以及第十二薄膜晶体管;所述第九薄膜晶体管的栅极电性连接于所述第二时钟信号,源极电性连接于所述恒压高电平,漏极电性连接于第四节点;所述第十薄膜晶体管的栅极电性连接于所述第一节点,源极电性连接于所述第四节点,漏极电性连接于所述输出端G(n);所述第十一薄膜晶体管的栅极电性连接于所述输出端G(n-1),源极电性连接于所述恒压低电平,漏极电性连接于所述第四节点;所述第十二薄膜晶体管的栅极电性连接于所述输出端G(n+1),源极电性连接于所述恒压低电平,漏极电性连接于所述第四节点。
本发明的优点在于,本发明提供的基于LTPS半导体薄膜晶体管的GOA电路,引入了第九、第十、第十一、第十二薄膜晶体管T9、T10、T11、T12组成的输出调节模块,无论是在正向扫描时还是反向扫描时,第四节点M(n)的电平随着第二时钟信号CK2在高、低电平之间跳变而发生同样的高、低电平跳变。相比于现有技术中输出端G(n)的高低电平主要是靠第二薄膜晶体管T2来实现,本发明提供的基于LTPS薄膜晶体管的GOA电路,在相同的时间内,一定程度上可以提高输出端G(n)的输出能力,提高面内Pixel的充电率,进而改善液晶面板的显示效果。本发明所提供的GOA电路可应用于手机,显示器,电视的栅极驱动领域。
附图说明
图1为现有的基于LTPS半导体薄膜晶体管的GOA电路的示意图;
图2为图1所示现有的基于LTPS半导体薄膜晶体管的GOA电路的正向扫描时序图;
图3,本发明所述的基于LTPS半导体薄膜晶体管的GOA电路的示意图;
图4为图3所示本发明的基于LTPS半导体薄膜晶体管的GOA电路的正向扫描时序图;
图5为图3所示本发明的基于LTPS半导体薄膜晶体管的GOA电路的反向扫描时序图。
具体实施方式
下面结合附图对本发明提供的基于LTPS半导体薄膜晶体管的GOA电路做详细说明。
参考图3,本发明所述的基于LTPS半导体薄膜晶体管的GOA电路的示意图。所述的GOA电路包括:级联的多个GOA单元,每一级GOA单元均包括扫描控制模块32、输出模块34、下拉模块36以及输出调节模块38。
设n为正整数,除第一级与最后一级GOA单元以外,在第n级GOA单元中:所述扫描控制模块32包括:第一薄膜晶体管T1、第三薄膜晶体管T3以及第五薄膜晶体管T5;所述输出模块34包括:第二薄膜晶体管T2以及第一自举电容C1;所述下拉模块36包括:第四薄膜晶体管T4、第六薄膜晶体管T6、第七薄膜晶体管T7、第八薄膜晶体管T8以及第二自举电容C2;所述输出调节模块38包括:第九薄膜晶体管T9、第十薄膜晶体管T10、第十一薄膜晶体管T11以及第十二薄膜晶体管T12。
在所述扫描控制模块32中:第一薄膜晶体管T1的栅极电性连接于第一时钟信号CK1,源极电性连接于上一级第n-1级GOA单元的输出端G(n-1),漏极电性连接于第三节点H(n);第三薄膜晶体管T3的栅极电性连接于第三时钟信号CK3,源极电性连接于下一级第n+1级GOA单元的输出端G(n+1),漏极电性连接于第三节点H(n);第五薄膜晶体管T5的栅极电性连接于恒压高电平VGH,源极电性连接于第三节点H(n),漏极电性连接于第一节点Q(n)。
在所述输出模块34中:第二薄膜晶体管T2的栅极电性连接于第一节点Q(n),源极电性连接于第二时钟信号CK2,漏极电性连接于输出端G(n);第一自举电容C1的一端电性连接于第一节点Q(n),另一端电性连接于输出端G(n)。
在所述下拉模块36中:第四薄膜晶体管T4的栅极电性连接于第二节点P(n),源极电性连接于恒压低电平VGL,漏极电性连接于输出端G(n);第六薄膜晶体管T6的栅极电性连接于第三节点H(n),源极电性连接于恒压低电平VGL,漏极电性连接于第二节点P(n);第七薄膜晶体管T7的栅极电性连接于第二节点P(n),源极电性连接于恒压低电平VGL,漏极电性连接于第一节点Q(n);第八薄膜晶体管T8的栅极电性连接于第四时钟信号CK4,源极电性连接于恒压低电平VGL,漏极电性连接于输出端G(n);第二自举电容C2的一端电性连接于第二节点P(n),另一端电性连接于第二时钟信号CK2。
在所述输出调节模块38中:第九薄膜晶体管T9的栅极电性连接于第二时钟信号CK2,源极电性连接于恒压高电平VGH,漏极电性连接于第四节点M(n);第十薄膜晶体管T10的栅极电性连接于第一节点Q(n),源极电性连接于第四节点M(n),漏极电性连接于输出端G(n);第十一薄膜晶体管T11的栅极电性连接于输出端G(n-1),源极电性连接于恒压低电平VGL,漏极电性连接于第四节点M(n);第十二薄膜晶体管T12的栅极电性连接于输出端G(n+1),源极电性连接于恒压低电平VGL,漏极电性连接于第四节点M(n)。
具体的,本发明所述的各个薄膜晶体管均为低温多晶硅半导体薄膜晶体管。
具体的,所述的GOA电路的四条时钟信号:所述第一时钟信号CK1、所述第二时钟信号CK2、所述第三时钟信号CK3和所述第四时钟信号CK4的脉冲是依序轮流输出,且互不重叠。
特别地,在第一级GOA单元中,第一薄膜晶体管T1的源极电性连接于电路起始信号STV;在最后一级GOA单元中,第三薄膜晶体管T3的源极电性连接于电路起始信号STV。本发明所述的基于LTPS半导体薄膜晶体管的GOA电路既可以从第一级向最后一级逐级进行正向扫描,也可以从最后一级向第一级逐级进行反向扫描。其中,在正向扫描时,首先向第一级GOA单元中的第一薄膜晶体管T1提供第一条时钟信号(即CK1为高电平)和电路起始信号STV;也即正向扫描时,与所述第一薄膜晶体管T1电性连接的第一时钟信号CK1和上一级第n-1级GOA单元的输出端G(n-1)同时提供高电平。反向扫描时,首先向最后一级GOA单元中的第三薄膜晶体管T3提供第一条时钟信号(即CK3为高电平)和电路起始信号STV;也即反向扫描时,与所述第三薄膜晶体管电性连接的第三时钟信号CK3和下一级第n+1级GOA单元的输出端G(n+1)同时提供高电平。
本发明所述的基于LTPS半导体薄膜晶体管的GOA电路,无论是在正向扫描时还是反向扫描时,第四节点M(n)的电平随着第二时钟信号CK2在高、低电平之间跳变而发生同样的高、低电平跳变。与现有技术相比,能够在相同的时间内,一定程度上提高输出端G(n)的输出能力,提高面内Pixel的充电率,进而改善液晶面板的显示效果。
参考图4,其为图3所示本发明的基于LTPS半导体薄膜晶体管的GOA电路的正向扫描时序图。在正向扫描时,其工作过程为:
阶段1、预充电:时钟信号CK1与输出端G(n-1)均提供高电平,时钟信号CK2、CK3、CK4均提供低电平,输出端G(n+1)也提供低电平;第一薄膜晶体管T1受时钟信号CK1的控制导通,第三节点H(n)被预充电至高电平,受第三节点H(n)控制的第六薄膜晶体管T6导通;第五薄膜晶体管T5受恒压高电平VGH的控制始终导通,故第三节点H(n)与第一节点Q(n)的电平始终相同,第一节点Q(n)被预充电至高电平;第二节点P(n)被拉低至恒压低电平VGL,受第二节点P(n)控制的第四、第七薄膜晶体管T4、T7截止;同时,由于输出端G(n-1)提供高电平,第十一薄膜晶体管T11导通,第四节点M(n)被拉低。
阶段2、输出端G(n)输出高电平:时钟信号CK1与输出端G(n-1)均跳变为低电平,时钟信号CK2提供高电平,时钟信号CK3、CK4和输出端G(n+1)仍提供低电平;第一节点Q(n)因第一自举电容C1的存储作用保持高电平;第二薄膜晶体管T2导通,时钟信号CK2的高电平输出到输出端G(n),从而输出端G(n)输出高电平,并使得第一节点Q(n)被抬升至更高的电平,第六薄膜晶体管T6仍导通;第二节点P(n)保持恒压低电平VGL,受第二节点P(n)控制的第四、第七薄膜晶体管T4、T7仍截止;同时,由于时钟信号CK2提供高电平,第九薄膜晶体管T9导通,恒压高电平VGH将第四节点M(n)预充电至恒压高电平VGH;第十薄膜晶体管T10导通,第四节点M(n)的高电平会对输出端G(n)进行充电。
阶段3、输出端G(n)输出低电平:时钟信号CK2跳变为低电平,时钟信号CK3与输出端G(n+1)均提供高电平,时钟信号CK1、CK4及输出端G(n-1)仍提供低电平;受时钟信号CK3控制的第三薄膜晶体管T3导通;第一节点Q(n)保持高电平,第二、第六薄膜晶体管T2、T6仍导通;第二节点P(n)仍保持恒压低电平VGL,受第二节点P(n)控制的第四、第七薄膜晶体管T4、T7仍截止;由于第二薄膜晶体管T2仍导通,时钟信号CK2的低电平输出到输出端G(n),从而拉低输出端G(n);同时,由于时钟信号CK2提供低电平,第九薄膜晶体管T9截止;由于输出端G(n+1)提供高电平,第十二薄膜晶体管T12导通,恒压低电平VGL将第四节点M(n)预充电至恒压低电平VGL;第十薄膜晶体管T10仍处于导通的状态,第四节点M(n)的低电平也会起到拉低输出端G(n)的作用。
阶段4,第一节点Q(n)拉低到恒压低电平VGL:时钟信号CK1再次提供高电平,时钟信号CK2、CK3、CK4和输出端G(n-1)提供低电平;受时钟信号CK1控制的第一薄膜晶体管T1导通,拉低第一节点Q(n)至恒压低电平VGL,使得第二、第六薄膜晶体管T2、T6截止。
阶段5、第一节点Q(n)及输出端G(n)低电平维持阶段:时钟信号CK2再次提供高电平,时钟信号CK1跳变为低电平,时钟信号CK3、CK4和输出端G(n-1)、G(n+1)提供低电平;由于第二自举电容C2的自举,第二节点P(n)被充电至高电平,第四、第七薄膜晶体管T4、T7导通,使得第一节点Q(n)及输出端G(n)保持低电平。
相比于现有技术中输出端G(n)的高低电平主要是靠第二薄膜晶体管T2来实现,而在一定的时间内第二薄膜晶体管T2对应的充电能力有限,本发明提供的基于LTPS薄膜晶体管的GOA电路,在第一节点Q(n)预充电阶段,通过第九、第十、第十一、第十二薄膜晶体管T9、T10、T11、T12组成的输出调节模块,在相同的时间内,一定程度上可以提高输出端G(n)的输出能力,提高面内Pixel的充电率,进而改善液晶面板的显示效果。
参考图5,其为图3所示本发明的基于LTPS半导体薄膜晶体管的GOA电路的反向扫描时序图,由于正、反向扫描的工作过程类似,以下简述反向扫描的工作过程。在反向扫描时,其工作过程为:
阶段1、预充电:时钟信号CK3与输出端G(n+1)均提供高电平,第三薄膜晶体管T3受时钟信号CK3的控制导通,第三节点H(n)被预充电至高电平,受第三节点H(n)控制的第六薄膜晶体管T6导通;第五薄膜晶体管T5受恒压高电平VGH的控制始终导通,故第三节点H(n)与第一节点Q(n)的电平始终相同,第一节点Q(n)被预充电至高电平;第二节点P(n)被拉低至恒压低电平VGL,第四、第七薄膜晶体管T4、T7截止;同时,由于输出端G(n+1)提供高电平,第十二薄膜晶体管T12导通,第四节点M(n)被拉低。
阶段2、输出端G(n)输出高电平:时钟信号CK2提供高电平,第一节点Q(n)因第一自举电容C1的存储作用保持高电平,第二薄膜晶体管T2导通,时钟信号CK2的高电平输出到输出端G(n),从而输出端G(n)输出高电平,并使得第一节点Q(n)被抬升至更高的电平;同时,由于时钟信号CK2提供高电平,第九薄膜晶体管T9导通,恒压高电平VGH将第四节点M(n)预充电至恒压高电平VGH;第十薄膜晶体管T10导通,第四节点M(n)的高电平会对输出端G(n)进行充电。
阶段3、输出端G(n)输出低电平:时钟信号CK2跳变为低电平,时钟信号CK1与输出端G(n-1)均提供高电平,第一节点Q(n)仍为高电平,第二薄膜晶体管T2仍导通,时钟信号CK2的低电平输出到输出端G(n),从而输出端G(n)输出低电平;同时,由于时钟信号CK2提供低电平,第九薄膜晶体管T9截止;由于输出端G(n-1)提供高电平,第十一薄膜晶体管T11导通,恒压低电平VGL将第四节点M(n)预充电至恒压低电平VGL;第十薄膜晶体管T10仍处于导通的状态,第四节点M(n)的低电平也会起到拉低输出端G(n)的作用。
阶段4,第一节点Q(n)拉低到恒压低电平VGL:时钟信号CK3再次提供高电平,输出端G(n+1)提供低电平;第三薄膜晶体管T3导通,拉低第一节点Q(n)至恒压低电平VGL。
阶段5、第一节点Q(n)及输出端G(n)低电平维持阶段:时钟信号CK2再次提供高电平,时钟信号CK3跳变为低电平;由于第二自举电容C2的自举,第二节点P(n)被充电至高电平,第四、第七薄膜晶体管T4、T7导通,使得第一节点Q(n)及输出端G(n)保持低电平。
相比于现有技术中输出端G(n)的高低电平主要是靠第二薄膜晶体管T2来实现,而在一定的时间内第二薄膜晶体管T2对应的充电能力有限,本发明提供的基于LTPS薄膜晶体管的GOA电路,在第一节点Q(n)预充电阶段,通过第九、第十、第十一、第十二薄膜晶体管T9、T10、T11、T12组成的输出调节模块,在相同的时间内,一定程度上可以提高输出端G(n)的输出能力,提高面内Pixel的充电率,进而改善液晶面板的显示效果。
综上所述,本发明提供的基于LTPS半导体薄膜晶体管的GOA电路,引入了第九、第十、第十一、第十二薄膜晶体管T9、T10、T11、T12组成的输出调节模块,无论是在正向扫描时还是反向扫描时,第四节点M(n)的电平随着第二时钟信号CK2在高、低电平之间跳变而发生同样的高、低电平跳变。相比于现有技术中输出端G(n)的高低电平主要是靠第二薄膜晶体管T2来实现,本发明提供的基于LTPS薄膜晶体管的GOA电路,在相同的时间内,一定程度上可以提高输出端G(n)的输出能力,提高面内Pixel的充电率,进而改善液晶面板的显示效果。本发明所提供的GOA电路可应用于手机,显示器,电视的栅极驱动领域。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
Claims (5)
1.一种基于LTPS半导体薄膜晶体管的GOA电路,其特征在于,包括:级联的多个GOA单元,每一级GOA单元均包括扫描控制模块、输出模块、下拉模块以及输出调节模块;
设n为正整数,除第一级与最后一级GOA单元以外,在第n级GOA单元中:
所述扫描控制模块包括:第一薄膜晶体管、第三薄膜晶体管以及第五薄膜晶体管;所述第一薄膜晶体管的栅极电性连接于第一时钟信号,源极电性连接于上一级第n-1级GOA单元的输出端G(n-1),漏极电性连接于第三节点;所述第三薄膜晶体管的栅极电性连接于第三时钟信号,源极电性连接于下一级第n+1级GOA单元的输出端G(n+1),漏极电性连接于所述第三节点;所述第五薄膜晶体管的栅极电性连接于恒压高电平,源极电性连接于所述第三节点,漏极电性连接于第一节点;
所述输出模块包括:第二薄膜晶体管以及第一自举电容;所述第二薄膜晶体管的栅极电性连接于所述第一节点,源极电性连接于第二时钟信号,漏极电性连接于第n级GOA单元的输出端G(n);所述第一自举电容的一端电性连接于所述第一节点,另一端电性连接于所述第n级GOA单元的输出端G(n);
所述下拉模块包括:第四薄膜晶体管、第六薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管以及第二自举电容;所述第四薄膜晶体管的栅极电性连接于第二节点,源极电性连接于恒压低电平,漏极电性连接于所述输出端G(n);所述第六薄膜晶体管的栅极电性连接于所述第三节点,源极电性连接于所述恒压低电平,漏极电性连接于所述第二节点;
所述第七薄膜晶体管的栅极电性连接于所述第二节点,源极电性连接于所述恒压低电平,漏极电性连接于所述第一节点;所述第八薄膜晶体管的栅极电性连接于第四时钟信号,源极电性连接于所述恒压低电平,漏极电性连接于所述输出端G(n);所述第二自举电容的一端电性连接于所述第二节点,另一端电性连接于所述第二时钟信号;以及
所述输出调节模块包括:第九薄膜晶体管、第十薄膜晶体管、第十一薄膜晶体管以及第十二薄膜晶体管;所述第九薄膜晶体管的栅极电性连接于所述第二时钟信号,源极电性连接于所述恒压高电平,漏极电性连接于第四节点;所述第十薄膜晶体管的栅极电性连接于所述第一节点,源极电性连接于所述第四节点,漏极电性连接于所述输出端G(n);
所述第十一薄膜晶体管的栅极电性连接于所述输出端G(n-1),源极电性连接于所述恒压低电平,漏极电性连接于所述第四节点;所述第十二薄膜晶体管的栅极电性连接于所述输出端G(n+1),源极电性连接于所述恒压低电平,漏极电性连接于所述第四节点。
2.如权利要求1所述的GOA电路,其特征在于,所述第四节点的电平随着所述第二时钟信号在高、低电平之间跳变而发生同样的高、低电平跳变。
3.如权利要求1所述的GOA电路,其特征在于,所述第一时钟信号、所述第二时钟信号、所述第三时钟信号和所述第四时钟信号的脉冲是依序轮流输出,且互不重叠。
4.如权利要求1所述的GOA电路,其特征在于,正向扫描时,与所述第一薄膜晶体管电性连接的所述第一时钟信号和所述输出端G(n-1)同时提供高电平;反向扫描时,与所述第三薄膜晶体管电性连接的所述第三时钟信号和所述输出端G(n+1)同时提供高电平。
5.如权利要求1所述的GOA电路,其特征在于,所有薄膜晶体管均为低温多晶硅半导体薄膜晶体管。
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610331196.1A CN105788553B (zh) | 2016-05-18 | 2016-05-18 | 基于ltps半导体薄膜晶体管的goa电路 |
GB1814452.7A GB2563768B (en) | 2016-05-18 | 2016-06-13 | Gate driver on array circuit based on low temperature poly-silicon semiconductor thin film transistor |
KR1020187025654A KR102033165B1 (ko) | 2016-05-18 | 2016-06-13 | Ltps 반도체 박막 트랜지스터 기반의 goa 회로 |
EA201891566A EA035508B1 (ru) | 2016-05-18 | 2016-06-13 | Схема драйвера затвора на матрице (goa) на основе полупроводниковых тонкопленочных транзисторов из низкотемпературного поликремния (ltps) |
JP2018541120A JP6799069B2 (ja) | 2016-05-18 | 2016-06-13 | Ltps半導体薄膜トランジスタによるgoa回路 |
US15/312,040 US10403219B2 (en) | 2016-05-18 | 2016-06-13 | Gate driver on array circuit based on low temperature poly-silicon semiconductor thin film transistor |
PCT/CN2016/085598 WO2017197684A1 (zh) | 2016-05-18 | 2016-06-13 | 基于ltps半导体薄膜晶体管的goa电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610331196.1A CN105788553B (zh) | 2016-05-18 | 2016-05-18 | 基于ltps半导体薄膜晶体管的goa电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105788553A CN105788553A (zh) | 2016-07-20 |
CN105788553B true CN105788553B (zh) | 2017-11-17 |
Family
ID=56378991
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610331196.1A Active CN105788553B (zh) | 2016-05-18 | 2016-05-18 | 基于ltps半导体薄膜晶体管的goa电路 |
Country Status (7)
Country | Link |
---|---|
US (1) | US10403219B2 (zh) |
JP (1) | JP6799069B2 (zh) |
KR (1) | KR102033165B1 (zh) |
CN (1) | CN105788553B (zh) |
EA (1) | EA035508B1 (zh) |
GB (1) | GB2563768B (zh) |
WO (1) | WO2017197684A1 (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106023936B (zh) * | 2016-07-28 | 2018-10-23 | 武汉华星光电技术有限公司 | 扫描驱动电路及具有该电路的平面显示装置 |
CN106098003B (zh) * | 2016-08-08 | 2019-01-22 | 武汉华星光电技术有限公司 | Goa电路 |
CN106128379B (zh) * | 2016-08-08 | 2019-01-15 | 武汉华星光电技术有限公司 | Goa电路 |
CN112150960A (zh) * | 2020-09-17 | 2020-12-29 | 福建华佳彩有限公司 | 一种双输出gip电路 |
CN112967646B (zh) * | 2020-11-11 | 2022-12-16 | 重庆康佳光电技术研究院有限公司 | 低电平有效的goa单元和显示屏 |
CN112397008B (zh) * | 2020-11-11 | 2022-04-26 | 武汉华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
CN112309345B (zh) * | 2020-11-13 | 2022-09-09 | 武汉华星光电技术有限公司 | Goa电路、阵列基板和显示面板 |
CN114613311B (zh) * | 2022-03-29 | 2023-04-21 | 福建华佳彩有限公司 | 一种提高显示屏稳定性的9t2c电路及其驱动方法 |
CN114596828B (zh) * | 2022-04-25 | 2022-12-09 | 福建华佳彩有限公司 | 一种降低负载的12t1c gip电路及其驱动方法 |
CN115394232B (zh) * | 2022-09-28 | 2024-12-17 | 信利(仁寿)高端显示科技有限公司 | 一种栅极扫描电路及方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI430242B (zh) * | 2006-08-01 | 2014-03-11 | Samsung Display Co Ltd | 顯示器裝置及驅動顯示器裝置的方法 |
CN103065593B (zh) * | 2012-12-13 | 2014-11-19 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路与显示器件 |
CN103996367B (zh) | 2014-04-18 | 2017-01-25 | 京东方科技集团股份有限公司 | 移位寄存器、栅极驱动电路和显示装置 |
CN104078019B (zh) * | 2014-07-17 | 2016-03-09 | 深圳市华星光电技术有限公司 | 具有自我补偿功能的栅极驱动电路 |
CN104537992B (zh) | 2014-12-30 | 2017-01-18 | 深圳市华星光电技术有限公司 | 用于液晶显示装置的goa电路 |
CN105070263B (zh) | 2015-09-02 | 2017-06-27 | 深圳市华星光电技术有限公司 | Cmos goa电路 |
CN105336302B (zh) * | 2015-12-07 | 2017-12-01 | 武汉华星光电技术有限公司 | 基于ltps半导体薄膜晶体管的goa电路 |
CN105355187B (zh) * | 2015-12-22 | 2018-03-06 | 武汉华星光电技术有限公司 | 基于ltps半导体薄膜晶体管的goa电路 |
-
2016
- 2016-05-18 CN CN201610331196.1A patent/CN105788553B/zh active Active
- 2016-06-13 US US15/312,040 patent/US10403219B2/en not_active Expired - Fee Related
- 2016-06-13 WO PCT/CN2016/085598 patent/WO2017197684A1/zh active Application Filing
- 2016-06-13 KR KR1020187025654A patent/KR102033165B1/ko active Active
- 2016-06-13 EA EA201891566A patent/EA035508B1/ru not_active IP Right Cessation
- 2016-06-13 GB GB1814452.7A patent/GB2563768B/en active Active
- 2016-06-13 JP JP2018541120A patent/JP6799069B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
WO2017197684A1 (zh) | 2017-11-23 |
EA035508B1 (ru) | 2020-06-26 |
JP2019512715A (ja) | 2019-05-16 |
GB2563768B (en) | 2021-11-10 |
JP6799069B2 (ja) | 2020-12-09 |
EA201891566A1 (ru) | 2018-12-28 |
KR102033165B1 (ko) | 2019-11-08 |
US10403219B2 (en) | 2019-09-03 |
US20180108316A1 (en) | 2018-04-19 |
KR20180105237A (ko) | 2018-09-27 |
CN105788553A (zh) | 2016-07-20 |
GB201814452D0 (en) | 2018-10-17 |
GB2563768A (en) | 2018-12-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105788553B (zh) | 基于ltps半导体薄膜晶体管的goa电路 | |
CN104575430B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
CN105355187B (zh) | 基于ltps半导体薄膜晶体管的goa电路 | |
CN103714792B (zh) | 一种移位寄存器单元、栅极驱动电路及显示装置 | |
KR102178652B1 (ko) | Goa 회로 | |
US11227524B2 (en) | Shift register unit and driving method thereof, gate driving circuit and driving method thereof, and display device | |
WO2018059075A1 (zh) | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 | |
WO2017107285A1 (zh) | 用于窄边框液晶显示面板的goa电路 | |
US9928797B2 (en) | Shift register unit and driving method thereof, gate driving apparatus and display apparatus | |
JP6231692B2 (ja) | ゲート駆動回路及び駆動方法 | |
WO2017101200A1 (zh) | 基于ltps半导体薄膜晶体管的goa电路 | |
WO2017096658A1 (zh) | 基于ltps半导体薄膜晶体管的goa电路 | |
CN105469756B (zh) | 基于ltps半导体薄膜晶体管的goa电路 | |
EP2549483A1 (en) | Shift register | |
WO2018059159A1 (zh) | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 | |
KR102177425B1 (ko) | 저온 폴리 실리콘 반도체 박막 트랜지스터에 기초한 게이트 드라이버 온 어레이 회로 | |
US11410608B2 (en) | Shift register circuitry, gate driving circuit, display device, and driving method thereof | |
CN107358931B (zh) | Goa电路 | |
KR20190033612A (ko) | Goa 회로 | |
WO2014139249A1 (zh) | 移位寄存器、显示装置、栅极驱动电路及驱动方法 | |
US10170067B2 (en) | GOA electric circuit based on LTPS semiconductor thin-film transistors | |
WO2019056803A1 (zh) | 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法 | |
WO2018161527A1 (zh) | 移位寄存器、栅极驱动电路、显示面板及驱动方法 | |
WO2018119968A1 (zh) | Goa电路 | |
CN104269151A (zh) | 一种可实现信号双向传输的栅极驱动电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |