CN104865764B - 走线结构及阵列基板 - Google Patents
走线结构及阵列基板 Download PDFInfo
- Publication number
- CN104865764B CN104865764B CN201510334200.5A CN201510334200A CN104865764B CN 104865764 B CN104865764 B CN 104865764B CN 201510334200 A CN201510334200 A CN 201510334200A CN 104865764 B CN104865764 B CN 104865764B
- Authority
- CN
- China
- Prior art keywords
- metal
- metal lines
- wiring structure
- line
- lines
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/441—Interconnections, e.g. scanning lines
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
Abstract
本发明公开了一种走线结构及阵列基板,属于显示技术领域,解决了现有技术难以有效防止静电放电的技术问题。该走线结构包括多条第一金属线和多条第二金属线;所述多条第一金属线与所述多条第二金属线之间设置有绝缘层,且所述多条第一金属线与所述多条第二金属线的投影相互交叉。本发明可用于液晶电视、液晶显示器、手机、平板电脑等显示装置。
Description
技术领域
本发明涉及显示技术领域,具体的说,涉及一种走线结构及阵列基板。
背景技术
随着显示技术的发展,液晶显示器已经成为最为常见的显示装置。
阵列基板是液晶显示器中的重要部件。在阵列基板的制造过程中,通常需要依次形成栅极金属层、有源层、源漏极金属层、透明电极层等导体结构,其间还需要形成多层绝缘层。在阵列基板的制造过程中,各个导体结构会不断积累电荷,当电荷积累到一定程度时,就会发生静电放电(Electro-Static Discharge,简称ESD)。如图1所示,栅极金属层和源漏极金属层中的金属走线10由于具有较大的锥角α,尤其容易发生静电放电,这将会击穿栅极金属层和源漏极金属层之间的绝缘层,导致栅极金属层与源漏极金属层之间发生短路。
目前的阵列基板中都设置有静电保护回路,以防止静电放电的发生,但是在透明电极层形成之前,静电保护回路还没有完全形成,所以无法起到防止静电放电的效果。而静电放电一般都发生在透明电极层形成之前,因此现有技术难以有效防止静电放电的发生。
发明内容
本发明的目的在于提供一种走线结构及阵列基板,以解决现有技术难以有效防止静电放电的技术问题。
本发明提供一种走线结构,包括多条第一金属线和多条第二金属线;
所述多条第一金属线与所述多条第二金属线之间设置有绝缘层,且所述多条第一金属线与所述多条第二金属线的投影相互交叉。
进一步的是,所述多条第一金属线互相平行,所述多条第二金属线互相平行。
优选的是,相邻的第一金属线之间的间距在4至7微米以内,相邻的第二金属线之间的间距在4至7微米以内。
优选的是,第一金属线和第二金属线的宽度均在10至50微米以内。
优选的是,第一金属线和第二金属线的长度均在10毫米以上。
优选的是,第一金属线和第二金属线的材料均为铜。
本发明还提供一种阵列基板,所述阵列基板中设置有上述的走线结构。
进一步的是,所述走线结构设置于所述阵列基板的板边区域。
优选的是,第一金属线位于栅极金属层,第二金属线位于源漏极金属层。
进一步的是,所述多条第一金属线和所述多条第二金属线均与公共电极线相连。
本发明带来了以下有益效果:本发明提供的走线结构中,包括相互交叉的多条第一金属线和多条第二金属线,增大了局部区域内金属走线的密度。由于金属走线的密度很大,会使其中的第一金属线和第二金属线具有比其他区域更大的锥角,因此该区域也更容易发生静电放电。在阵列基板的制造过程中,该走线结构所在的区域会比其他区域更容易发生静电放电,从而能够对其他区域起到保护作用。并且,本发明提供的走线结构不依赖于透明电极,因此在透明电极层形成之前就能够发挥保护作用,从而能够有效防止静电放电的发生。
本发明的其它特征和优点将在随后的说明书中阐述,并且,部分的从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
附图说明
为了更清楚的说明本发明实施例中的技术方案,下面将对实施例描述中所需要的附图做简单的介绍:
图1是金属走线的锥角的示意图;
图2是本发明实施例提供的走线结构的示意图;
图3是本发明实施例提供的阵列基板的示意图。
具体实施方式
以下将结合附图及实施例来详细说明本发明的实施方式,借此对本发明如何应用技术手段来解决技术问题,并达成技术效果的实现过程能充分理解并据以实施。需要说明的是,只要不构成冲突,本发明中的各个实施例以及各实施例中的各个特征可以相互结合,所形成的技术方案均在本发明的保护范围之内。
本发明实施例提供一种走线结构,可应用于液晶显示器的阵列基板中。如图2所示,该走线结构包括多条第一金属线201和多条第二金属线202。多条第一金属线201和多条第二金属线202位于不同的金属图层,多条第一金属线201与多条第二金属线202之间设置有绝缘层,且多条第一金属线201与多条第二金属线202的投影相互交叉。
本发明实施例提供的走线结构中,包括相互交叉的多条第一金属线201和多条第二金属线202,增大了局部区域内金属走线的密度。由于金属走线的密度很大,会使其中的第一金属线201和第二金属线202具有比其他区域更大的锥角,因此该区域也更容易发生静电放电。在阵列基板的制造过程中,该走线结构所在的区域会比其他区域更容易发生静电放电,从而能够对其他区域起到保护作用。并且,本发明实施例提供的走线结构不依赖于透明电极,因此在透明电极层形成之前就能够发挥保护作用,从而能够有效防止静电放电的发生。
实施例一:
本实施例提供一种阵列基板,其中设置有如图2所示的走线结构。如图3所示,作为一个优选方案,该阵列基板中设置有多组走线结构301,并且这些走线结构301均设置与阵列基板的板边区域310,从而不会因为这些走线结构301影响显示区域320的开口率。
如图2所示,多条第一金属线201互相平行,多条第二金属线202也互相平行,并且第一金属线201与第二金属线202互相垂直。
本实施例中,相邻的第一金属线201之间的间距d1小于其自身的线宽D1,相邻的第二金属线202之间的间距d2也小于其自身的线宽D2,使局部区域内金属走线的密度显著增大,从而使第一金属线201和第二金属线202具有更大的锥角。相邻的第一金属线201之间的间距d1及相邻的第二金属线202之间的间距d2优选在4至7微米以内,第一金属线201的宽度D1和第二金属线202的宽度D2优选在10至50微米以内。
第一金属线201的长度L1和第二金属线202的长度L2均优选在10毫米以上,使走线结构301具有相对较大的尺寸,以提高其积累电荷的能力。
本实施例中,第一金属线201位于栅极金属层,即第一金属线201与显示区域320的扫描线(图中未示出)、公共电极线(图中未示出)位于同一图层。在阵列基板的制造过程中,第一金属线201、扫描线、公共电极线可以在同一次构图工艺中形成,而不需要为第一金属线201单独进行一次构图工艺。
另一方面,第二金属线202位于源漏极金属层,即第二金属线202与显示区域320的数据线(图中未示出)位于同一图层。在阵列基板的制造过程中,第二金属线202和数据线可以在同一次构图工艺中形成,而不需要为第二金属线202单独进行一次构图工艺。
作为一个优选方案,第一金属线201和第二金属线202的材料均为铜,即栅极金属层和源漏极金属层的材料均为铜。铜是一种电阻率很低的导体材料,使用铜制作金属走线,能够有效降低金属走线的阻抗。尤其是在大尺寸液晶显示器中,金属走线本身具有很大的长度,使用铜可以在满足低阻抗的前提下,使金属走线仍然具有较小的宽度,从而提高液晶显示器的开口率。
另外,使用铜形成的金属走线具有较大的锥角,更容易发生静电放电。由于板边区域310的走线结构301中金属走线的密度较大,因此第一金属线201和第二金属线202具有比其他区域的金属走线更大的锥角,也更容易发生静电放电。
在阵列基板的制造过程中,走线结构301所在的区域会比其他区域更容易发生静电放电,从而能够对其他区域起到保护作用。并且,该走线结构301不依赖于透明电极,因此在透明电极层形成之前就能够发挥保护作用,从而能够有效防止静电放电的发生。
此外,当走线结构301发生静电放电后,第一金属线201与第二金属线202之间的绝缘层被击穿,使第一金属线201与第二金属线202短路,则有利于栅极金属层与源漏极金属层整体的电位相同,从而能够更加有效避免栅极金属层与源漏极金属层之间发生静电放电。
本实施例中,第一金属线201和第二金属线202均与公共电极线相连。公共电极线主要位于栅极金属层,也有一部分位于源漏极金属层。因此,第一金属线201可以与位于栅极金属层的公共电极线直接相连,第二金属线202可以与位于源漏极金属层的公共电极线直接相连。
位于栅极金属层的公共电极线和位于源漏极金属层的公共电极线,在后续制造过程中本来就需要连接在一起。本实施例中的走线结构301在发生静电放电之后,第一金属线201与第二金属线202也会连接在一起,所以第一金属线201和第二金属线202可以共同作为公共电极线的一部分,不需要再对走线结构301进行任何处理。
实施例二:
本实施例与实施例一基本相同,其不同点在于:本实施例中,位于栅极金属层的第一金属线与扫描线相连,位于源漏极金属层的第二金属线与数据线相连。这样在阵列基板的制造过程中,第一金属线和第二金属线能够更好的对扫描线和数据线起到保护作用。
如图2和图3所示,具体来说,当走线结构301发生静电放电后,第一金属线201与第二金属线202之间的绝缘层被击穿,使第一金属线201与第二金属线202短路,以避免面板显示区域320中的扫描线与数据线之间发生静电放电。
由于在上述过程中,第一金属线201与第二金属线202之间因绝缘层已经被击穿而短路,在阵列基板制造完成后,对阵列基板进行测试之前,还需要利用激光对其中的走线结构301进行切割,断开各个走线结构301与其他区域的电连接,以避免扫描线与数据线之间通过走线结构301发生短路。
虽然本发明所公开的实施方式如上,但所述的内容只是为了便于理解本发明而采用的实施方式,并非用以限定本发明。任何本发明所属技术领域内的技术人员,在不脱离本发明所公开的精神和范围的前提下,可以在实施的形式上及细节上作任何的修改与变化,但本发明的专利保护范围,仍须以所附的权利要求书所界定的范围为准。
Claims (8)
1.一种走线结构,应用于液晶显示器的阵列基板中,其特征在于,所述走线结构位于所述阵列基板的板边区域,所述走线结构包括多条第一金属线和多条第二金属线;
所述第一金属线位于所述阵列基板的栅极金属层,所述第二金属线位于所述阵列基板的源漏极金属层;
所述多条第一金属线与所述多条第二金属线之间设置有绝缘层,且所述多条第一金属线与所述多条第二金属线的投影相互交叉;相邻的第一金属线之间的间距小于其自身的线宽;
其中,当所述走线结构处的绝缘层被静电击穿,使得所述第一金属线与所述第二金属线短路,以保护显示区内的电路。
2.根据权利要求1所述的走线结构,其特征在于,所述多条第一金属线互相平行,所述多条第二金属线互相平行。
3.根据权利要求2所述的走线结构,其特征在于,相邻的第一金属线之间的间距在4至7微米以内,相邻的第二金属线之间的间距在4至7微米以内。
4.根据权利要求1所述的走线结构,其特征在于,第一金属线和第二金属线的宽度均在10至50微米以内。
5.根据权利要求1所述的走线结构,其特征在于,第一金属线和第二金属线的长度均在10毫米以上。
6.根据权利要求1所述的走线结构,其特征在于,第一金属线和第二金属线的材料均为铜。
7.一种阵列基板,所述阵列基板中设置有如权利要求1至6任一项所述的走线结构。
8.根据权利要求7所述的阵列基板,其特征在于,所述多条第一金属线和所述多条第二金属线均与公共电极线相连。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510334200.5A CN104865764B (zh) | 2015-06-16 | 2015-06-16 | 走线结构及阵列基板 |
PCT/CN2015/083423 WO2016201741A1 (zh) | 2015-06-16 | 2015-07-07 | 走线结构及阵列基板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510334200.5A CN104865764B (zh) | 2015-06-16 | 2015-06-16 | 走线结构及阵列基板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104865764A CN104865764A (zh) | 2015-08-26 |
CN104865764B true CN104865764B (zh) | 2018-06-19 |
Family
ID=53911696
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510334200.5A Active CN104865764B (zh) | 2015-06-16 | 2015-06-16 | 走线结构及阵列基板 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN104865764B (zh) |
WO (1) | WO2016201741A1 (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102728869B1 (ko) * | 2016-12-30 | 2024-11-13 | 엘지디스플레이 주식회사 | 표시패널 |
CN107844010A (zh) * | 2017-11-21 | 2018-03-27 | 武汉华星光电半导体显示技术有限公司 | 阵列基板以及显示装置 |
CN107910338B (zh) * | 2017-12-06 | 2020-05-19 | 深圳市华星光电技术有限公司 | 阵列基板以及显示装置 |
KR102652718B1 (ko) * | 2019-03-29 | 2024-04-01 | 삼성전자주식회사 | 디스플레이 모듈 및 디스플레이 모듈의 구동 방법 |
CN111323984B (zh) * | 2020-03-25 | 2023-04-11 | 京东方科技集团股份有限公司 | 一种阵列基板、显示面板及显示装置 |
CN114792697A (zh) * | 2022-04-11 | 2022-07-26 | 武汉华星光电技术有限公司 | 显示背板及显示装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20080020331A (ko) * | 2006-08-31 | 2008-03-05 | 삼성전자주식회사 | 박막 트랜지스터 표시판 |
CN101825821A (zh) * | 2008-12-26 | 2010-09-08 | 乐金显示有限公司 | 用于液晶显示设备的母基板及其制造方法 |
CN102289115A (zh) * | 2010-06-21 | 2011-12-21 | 北京京东方光电科技有限公司 | 母板及tft阵列基板的制造方法 |
CN103034008A (zh) * | 2012-12-17 | 2013-04-10 | 京东方科技集团股份有限公司 | 液晶面板的防静电结构及其制造方法、连接线的修复方法 |
-
2015
- 2015-06-16 CN CN201510334200.5A patent/CN104865764B/zh active Active
- 2015-07-07 WO PCT/CN2015/083423 patent/WO2016201741A1/zh active Application Filing
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20080020331A (ko) * | 2006-08-31 | 2008-03-05 | 삼성전자주식회사 | 박막 트랜지스터 표시판 |
CN101825821A (zh) * | 2008-12-26 | 2010-09-08 | 乐金显示有限公司 | 用于液晶显示设备的母基板及其制造方法 |
CN102289115A (zh) * | 2010-06-21 | 2011-12-21 | 北京京东方光电科技有限公司 | 母板及tft阵列基板的制造方法 |
CN103034008A (zh) * | 2012-12-17 | 2013-04-10 | 京东方科技集团股份有限公司 | 液晶面板的防静电结构及其制造方法、连接线的修复方法 |
Also Published As
Publication number | Publication date |
---|---|
WO2016201741A1 (zh) | 2016-12-22 |
CN104865764A (zh) | 2015-08-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104865764B (zh) | 走线结构及阵列基板 | |
US10409121B2 (en) | Array substrate and display device including the same | |
CN103676386B (zh) | 一种显示面板及显示装置 | |
CN105679771B (zh) | 阵列基板及其制作方法、包含其的显示面板 | |
CN104900633B (zh) | 一种阵列基板制造方法、阵列基板和显示装置 | |
CN105911787A (zh) | 一种阵列基板以及显示面板 | |
CN109377874A (zh) | 显示面板和显示装置 | |
TW200945956A (en) | Electrostatic discharge protection device for touch panels | |
CN105355633B (zh) | 制作阵列基板的方法和阵列基板 | |
CN105428355A (zh) | 阵列基板及其制作方法、显示装置 | |
CN103022052B (zh) | 一种阵列基板及显示装置 | |
CN103676255B (zh) | 阵列基板的防静电结构 | |
US10269788B2 (en) | Array panel with ESD protection circuit | |
CN107065287B (zh) | 一种显示面板和显示装置 | |
CN108899341A (zh) | 一种显示面板及显示装置 | |
TW201543991A (zh) | 顯示面板之多重靜電放電環裝置 | |
CN103278989A (zh) | 一种显示面板及其制作方法、液晶显示器 | |
WO2016155594A1 (zh) | 触控面板及制作方法、显示装置 | |
CN102540524A (zh) | 防止静电击穿的方法、阵列基板的制造方法和显示背板 | |
CN106020547A (zh) | 一种基板、触摸屏和触摸显示装置 | |
CN108711565A (zh) | 一种显示基板及其制作方法、显示面板 | |
CN204481026U (zh) | 一种阵列基板和显示装置 | |
US20170040251A1 (en) | Display substrate, manufacturing method thereof and display device | |
CN103869512A (zh) | 一种阵列基板、显示装置 | |
CN107479285A (zh) | 一种阵列基板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
EXSB | Decision made by sipo to initiate substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |