CN104063023A - 一种Grantley平台的主板 - Google Patents
一种Grantley平台的主板 Download PDFInfo
- Publication number
- CN104063023A CN104063023A CN201410277735.9A CN201410277735A CN104063023A CN 104063023 A CN104063023 A CN 104063023A CN 201410277735 A CN201410277735 A CN 201410277735A CN 104063023 A CN104063023 A CN 104063023A
- Authority
- CN
- China
- Prior art keywords
- submodule
- signal
- module
- cpu
- power supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000015654 memory Effects 0.000 claims description 14
- 238000003860 storage Methods 0.000 claims description 4
- 238000009826 distribution Methods 0.000 claims description 3
- 230000002452 interceptive effect Effects 0.000 claims description 2
- 239000000463 material Substances 0.000 abstract description 4
- 238000011161 development Methods 0.000 abstract description 3
- 238000012545 processing Methods 0.000 abstract description 2
- 238000013461 design Methods 0.000 description 22
- 238000010586 diagram Methods 0.000 description 13
- 230000006870 function Effects 0.000 description 10
- 239000000758 substrate Substances 0.000 description 8
- 230000008859 change Effects 0.000 description 5
- 230000006855 networking Effects 0.000 description 5
- 238000004519 manufacturing process Methods 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- RTZKZFJDLAIYFH-UHFFFAOYSA-N Diethyl ether Chemical compound CCOCC RTZKZFJDLAIYFH-UHFFFAOYSA-N 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000012423 maintenance Methods 0.000 description 2
- 230000011664 signaling Effects 0.000 description 2
- 101100348810 Medicago truncatula NORK gene Proteins 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 230000004069 differentiation Effects 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 230000006386 memory function Effects 0.000 description 1
- 238000012827 research and development Methods 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
- 238000003466 welding Methods 0.000 description 1
Landscapes
- Power Sources (AREA)
Abstract
本发明提供了一种Grantley平台的主板,该主板包括通过信号连接器和电源连接器连接CPU板模块和IO板模块。本发明提供的主板,通过固化几款CPU板模块,随时随需的设计IO板模块,通过CPU板模块和IO板模块的任意组装可以减少一半以上主板的开发数量,同时相应地减少了人力和物力的投入。
Description
技术领域
本发明涉及一种计算机领域的主板,具体讲涉及一种Grantley平台的主板。
背景技术
几十年来,采用Intel和AMD芯片架构设计的主板占据了PC和服务器市场90%以上的份额。Intel和AMD公司在每次推出新一代CPU时,就同时推出并固定了与CPU搭配的南北桥,并固定了CPU支持的内存类型,主板设计厂商对此无法改变。主板厂商只可以简单的选择CPU和内存的数目,例如根据主板支持CPU的个数,可以设计为单路、双路、四路、八路主板,根据内存设计的数目可以分为8条内存、16条内存、24条内存主板。对于IO部分,主板设计厂商可以根据市场需求可以随意地变化设计支持的以太网卡、SAS HBA卡、SASRAID卡、GPU卡、FC HBA卡、IB HBA卡等类型,每种IO类型又有多款芯片可以支持实现,所以不同主板厂商设计的主板是多种多样的。
综合所述,尽管国内外的主板设计厂商很多,但所采用的CPU、桥片组和内存类型是相同的,变化的只是主板的IO部分和CPU、桥片组、内存的数目;不同的厂商就是依靠这些变化的部分设计出差异化的主板。
现有技术中,主板设计的方法为将CPU、桥片组、内存、IO功能等所有的部分设计在一个完整的主板上,但此种做法会为了修改一个IO功能不得不重新设计一个完整的主板,这包括根本不需要改动的CPU、桥片和内存等部分,为此而产生额外没必要的PCB生产、焊接等费用以及相关的人力物力等研发费用,付出很大的额外代价。正因为现在的主板设计模式,一个主板设计厂商限于有限的人力、物力只能开发维护少数的几款主板,实力雄厚的主板厂商也仅能开发维护几十款主板而已。
发明内容
为克服上述现有技术的不足,本发明提出一种Grantley平台的主板。
实现上述目的所采用的解决方案为:
一种Grantley平台的主板,其改进之处在于:所述主板包括通过信号连接器和电源连接器连接的CPU板模块和IO板模块。
进一步的,所述CPU板模块包括CPU电路、桥片组电路、内存电路、BMC电路、IO板模块的信号连接器和电源模块的电源连接器。
进一步的,所述IO板模块包括网络IO电路、存储IO电路、PCIE槽电路,键盘、鼠标、VGA和USB电路。
进一步的,所述IO板模块包括IO子模块和电源模块;
所述IO子模块分别通过所述信号连接器和所述电源连接器与所述CPU板模块连接;
所述电源模块通过所述电源连接器与所述CPU板模块连接。
进一步的,通过固定的所述CPU板模块和变化的不同的所述IO板模块组合成多种类型的主板;
所述CPU板模块连接一或两个电源模块,及任一或多个所述IO子模块。
进一步的,所述信号连接器包括公头和母头,通过所述公头和所述母头实现连接的两个模块的电气信号的连通和电流的连通。
进一步的,所述CPU板模块包括4个电源连接器,当所述CPU板模块和所述IO子模块之间信号连接器不能提供足够电流时,通过所述电源连接器为所述IO子模块供电。
进一步的,所述电源模块为采用CRPS电源的电源模块。
进一步的,所述IO子模块与所述CPU板模块的交互信号包括由BMC芯片引出的VGA视频信号、由BMC芯片引出的NCSI信号、串口信号、USB信号、网络信号、电源信号、辅助电源信号、由CPU引出的PCIE3.0x20信号。
进一步的,所述由CPU引出的PCIE3.0x20信号的分配组合包括:组合I为x16,x4、组合II为x8,x8,x4、组合III为x4,x4,x4,x4,x4;
所述IO板模块的PCIE3.0信号来自同一个CPU不同的PCIE通道;
所述IO板模块的NCSI信号来自同一个BMC的NCSI信号分叉而形成的两个信号。
进一步的,所述IO板模块包括IO子模块一、IO子模块二、IO子模块三、IO子模块四、IO子模块五;
所述IO子模块一与所述CPU板模块互联信号包括由BMC芯片引出的VGA视频信号、串口信号、USB信号、网络信号LAN、正5V电源;
所述IO子模块二与所述CPU板模块互联信号包括由CPU引出的一个PCIE3.0x20信号、由BMC芯片引出的NCSI信号、正12V电源、正3.3V电源、正3.3V辅助电源;
所述IO子模块三与所述CPU板模块互联信号包括由CPU引出的另一个PCIE3.0x20信号、由BMC芯片引出的NCSI信号、正12V电源、正3.3V电源、正3.3V辅助电源;
所述IO子模块四与所述CPU板模块互联信号包括由CPU引出的一个PCIE3.0x20信号、正12V电源、正12V辅助电源、正3.3V电源;
所述IO子模块五与所述CPU板模块互联信号包括由CPU引出的另一个PCIE3.0x20信号、正12V电源、正12V辅助电源、正3.3V电源;
所述IO子模块二和IO子模块三的PCIE3.0信号来自同一个CPU不同的PCIE通道;所述IO子模块二和IO子模块三的NCSI信号是同一个BMC的NCSI信号分叉而形成的两个信号;
所述IO子模块二和IO子模块三分别与CPU板模块互联的两个信号连接器具有相同的信号定义和信号排列;
所述IO子模块三和IO子模块四的PCIE3.0信号来自同一个CPU不同的PCIE通道;
所述IO子模块二、IO子模块三、IO子模块四和IO子模块五的PCIE3.0x20分配的组合包括:组合I为x16,x4、组合II为x8,x8,x4、组合III为x4,x4,x4,x4,x4。
与现有技术相比,本发明具有以下有益效果:
1、本发明提供的主板通过主板模块化方案,固化几款CPU板模块,随时随需的设计IO板模块,通过CPU板模块和IO板模块的任意组装可以减少一半以上主板的开发数量,同时相应地减少了人力和物力的投入。
2、一块完整主板的PCB层数在主板的每个区域是一样的,层数的多少决定于最复杂的CPU部分;采用主板模块化方案后,CPU板模块和IO板模块可以采用不同的PCB层数来设计,由于IO板模块设计简单,所以采用的PCB层数较少,一般可以做到比CPU板模块减少2~6层。根据PCB生产厂商的报价可知,PCB板每少两层在同样面积的情况下可以节约成本至少20%以上。
3、用户对主板需求的差异性绝大部分体现在IO功能差异性上,采用模块化设计方案后,只需要设计IO板模块而不用设计整块主板就可以满足用户的需求,而IO板模块设计时间短,易于实现,加工、生产、测试、运输简单,可实现全流程的简单化、灵活性。
附图说明
图1为Grantley平台主板模块化示意图;
图2为CPU板模块实施例示意图;
图3为IO子模块一实施例示意图;
图4为IO子模块二、三的四种类型a实施例示意图;
图5为IO子模块二、三的四种类型b实施例示意图;
图6为IO子模块二、三的四种类型c实施例示意图;
图7为IO子模块二、三的四种类型d实施例示意图;
图8为IO子模块四、五的三种类型a实施例示意图;
图9为IO子模块四、五的三种类型b实施例示意图;
图10为IO子模块四、五的三种类型c实施例示意图;
附图标记:1-CPU板模块;2-IO子模块一;3-IO子模块二;4-IO子模块三;5-IO子模块四;6-IO子模块五;7-IO子模块六;8-IO子模块七;9-IO板信号连接器一;10-IO板信号连接器二;11-IO板信号连接器三;12-IO板信号连接器四;13-IO板信号连接器五;14-电源连接器一;15-电源连接器二;16-CPU板模块上的电源连接器三的公头;17-CPU板模块上的电源连接器四的公头;18-CPU板模块上的电源连接器五的公头;19-CPU板模块上的电源连接器六的公头;20-IO板模块上的电源连接器三的母头;21-IO板模块上的电源连接器四的母头;22-IO板模块上的电源连接器五的母头;23-IO板模块上的电源连接器六的母头;24-电源线缆;25-电源线缆;26-电源线缆;27-电源线缆。
具体实施方式
下面结合附图对本发明的具体实施方式做进一步的详细说明。
本发明提供了一种Grantley平台的主板,根据Grantley平台主板每个部分的功能特点和PCB布线布局的特点,将主板合理地拆分为几个部分或者模块,从而一块主板就等于几个部分或模块的组合。
CPU板模块包括CPU电路,桥片组电路,内存电路,BMC(Baseboard ManagementController,基板管理控制器)电路,IO板模块信号连接器和电源模块连接器。
IO板模块包括网络IO电路,存储IO电路,PCIE槽电路,键盘、鼠标、VGA、USB等相关电路。
CPU板模块和IO板模块之间通过连接器或者柔性PCB线缆等形式进行连接。CPU板模块是一个主板中几乎不变化的部分,IO板模块是一个主板中变化比较频繁的部分。保持CPU板模块不变,而根据市场的需求随时地设计不同的IO板模块,然后进行组合安装,就可以设计出多种多样的不同主板。这种设计方法十分的灵活,一方面降低了技术难度,缩短了研发时间,快速地把产品推向市场;另一方面节省了人力需求和成本。
IO板模块包括IO子模块和电源模块;IO子模块分别通过所述信号连接器和所述电源连接器与所述CPU板模块连接;电源模块通过所述电源连接器与所述CPU板模块连接。
通过固定的所述CPU板模块和变化的不同的所述IO板模块组合成多种类型的主板;所述CPU板模块连接一或两个电源模块,及任一或多个所述IO子模块。
IO板模块包括最多五个IO子模块和最多两个电源模块,主板设计时,任意包括一个或多个IO子模块,及一个或两个电源模块。
本实施例中,Grantley平台主板分成1个CPU板模块和7个IO子模块,如图1所示。IO子模块六7和IO子模块七8为两个电源模块,用于给CPU板模块和5个IO子模块供电。
CPU板模块和7个IO子模块之间分别通过相应的信号连接器和电源连接器进行互联。
所述信号连接器包含公头和母头,通过公头和母头的紧密配合实现所连两个模块电气信号的连通,若CPU板模块上是公头,则在IO板模块上就是母头。
CPU板模块1通过IO板信号连接器一9与IO子模块一2连接;CPU板模块1通过IO板信号连接器二10与IO子模块二3连接;CPU板模块1通过IO板信号连接器三11与IO子模块三4连接;CPU板模块1通过IO板信号连接器四12与IO子模块四5连接;CPU板模块1通过IO板信号连接器五13与IO子模块五6连接;CPU板模块1通过电源连接器一14与IO子模块六7连接;CPU板模块1通过电源连接器二15与IO子模块七8连接。
CPU板模块设有4个电源连接器:电源连接器三的公头16、电源连接器四的公头17、电源连接器五的公头18、电源连接器六的公头19。
在IO子模块二3、IO子模块三4、IO子模块四5、IO子模块五6上分别设置对应的电源连接器的母头,即连接器的母头20、21、22、23。
CPU板模块的电源连接器公头通过电源线缆(24~27)分别连接IO子模块上相应的母头,实现CPU板模块给相应IO子模块供电。
上述电源连接器用于在IO子模块与CPU板模块相连的信号连接器(10~13)不能提供足够电流能力的情况下,提供额外的电源供应能力。
本实施例中的主板的电流的拓扑结构如图1所示:IO子模块六7和IO子模块七8为两个电源模块,给CPU板模块1提供电流,在CPU板模块上汇集在一起。
CPU板模块把电流分流给电源连接器三的公头16、电源连接器四的公头17、电源连接器五的公头18、电源连接器六的公头19、IO板信号连接器一9、IO板信号连接器二10、IO板信号连接器三11、IO板信号连接器四12、IO板信号连接器五13。
IO子模块一2通过IO板信号连接器一9从CPU板模块获得电流。IO子模块二3通过IO板连接器二10获得CPU板模块的电流,若IO子模块二3需要功耗比较大,再通过电源线缆24连接电源连接器三的公头16和电源连接器三的母头20,从CPU板模块获取电流。
同理,IO子模块三4从IO板连接器三11和电源连接器四获取电流;IO子模块四5从IO板连接器四12和电源连接器五获取电流;IO子模块五6从IO板连接器五13和电源连接器六获取电流。
本实施例中,具体提供了设备类型:
IO子模块六和IO子模块七可采用CRPS电源(Common Redundant Power Supply,冗余电源)。
电源连接器一、二的母头(14~15)可以采用FCI公司的型号为10035388-102LF连接器,或者等价的连接器,公头设置于CRPS电源上。
IO板信号连接器(9~13)的母头可以采用AMPHENOL公司型号为G630HAA22246EU连接器,或者其他形式的连接器。公头采用金手指的方式,或者其他形式的连接器。
电源连接器三、四、五、六的公头(16~19)可以采用Foxconn公司的型号为HM306-P1H12连接器,或者其他形式的连接器。
电源连接器三、四、五、六的母头(20~23)可以采用AMPHENOL公司的型号为G874D121202CEU连接器,或者其他形式的连接器。
如图2所示,图2为CPU板模块设计实施例示意图,CPU板模块包含主板中固定不变的部分或者很少变化的部分,具体的来说包括Intel Xeon CPU201,内存202,Intel PCH203,BMC204,5个IO板信号连接器(205~209),6个电源连接器(210~215)。
Intel Xeon CPU的型号可以是Haswell,数量可以是1个,或者多个,本发明以2个CPU来阐述,CPU之间采用QPI总线互联。Intel PCH的型号是C610,采用DMI2总线和CPU互联。
BMC型号采用Aspeed公司的AST2400,通过USB总线、PCIE x1总线和Intel PCH互联。
由BMC芯片引出VGA视频信号、串口信号、USB信号、网络信号(LAN)和正5V电源通过IO板信号连接器一连接到IO子模块一,实现基本的IO功能,如图2和图3所示。
由BMC芯片引出NCSI信号采用分叉的方式连接到IO子模块二和IO子模块三,与两个IO子模块上的网络控制器边带信号接口相连,实现BMC的带外管理功能。
若IO子模块上没有带NCSI功能的网络控制器,NCSI信号闲置不用。
CPU板模块的第一个CPU引出2个PCIE3.0x20bus,分别经过IO板信号连接器二和IO板信号连接器三引入到IO子模块二和IO子模块三。
正12V电源、正3.3V电源、正3.3V辅助电源也是通过IO板信号连接器二和IO板信号连接器三分别引入到IO子模块二和IO子模块三。
如图4~图7所示,IO子模块二、三的四种类型实施例示意图。
根据Intel Haswell CPU的特点,PCIE3.0x20bus可以分配成(组合1:x16,x4),(组合2:x8,x8,x4),(组合3:x4,x4,x4,x4,x4),如表1所示。据此,IO子模块二和IO子模块三至少可以设计成4种类型。
IO子模块二和IO子模块三的第一种IO子模块利用组合2的PCIE分配方式,如图4所示。
PCIE x4bus连接百兆或者千兆网络控制器然后外接RJ45网口,实现以太网功能。若所采用的百兆或者千兆网络控制器具有NCSI信号接口,还需要连接来自CPU板模块的NCSI信号,芯片可以采用Intel公司的82576千兆网络芯片。
一个PCIE x8bus可以连接万兆(10G)以太或IB网络芯片然后连接SFP+接口,实现高速网络功能,芯片可以采用Intel公司的X540,或者mellanox公司的MT27504A1。
另外一个PCIE x8bus可以连接SAS HBA芯片或者RAID芯片然后连接SAS接口,实现存储功能,芯片可以采用LSI公司的3008或者3108芯片。
IO子模块上还有一个电源连接器母头228,通过电源线缆连接CPU板模块上相应电源连接器公头,可以在IO板连接器提供电源之外额外提供一个电源。
IO子模块二和IO子模块三的第二种IO子模块利用组合3的PCIE分配方式,如图5所示。5个PCIE x4bus各自连接一个标准的PCIE x4connector,可以插入市场上标准的PCIE板卡。NCSI功能闲置不用。IO子模块上还有一个电源连接器母头228,通过电源线缆连接CPU板模块上相应的电源连接器公头,可以在IO板连接器提供电源之外额外提供一个电源。
IO子模块二和IO子模块三的第三种IO子模块利用组合2的PCIE分配方式,如图6。1个PCIE x4bus连接一个标准的PCIE x4connector,2个PCIE x8bus各自连接一个标准的PCIE x8connector,可以插入市场上标准的PCIE板卡。NCSI功能闲置不用。IO子模块上还有一个电源连接器母头228,通过电源线缆连接CPU板模块上相应的电源连接器公头,可以在IO板信号连接器提供电源的基础上额外提供一个电源。
IO子模块二和IO子模块三的第四种IO子模块利用组合1的PCIE分配方式,如图7。1个PCIE x4bus连接一个标准的PCIE x4connector,1个PCIE x16bus连接一个标准的PCIEx16connector,可以插入市场上标准的PCIE板卡,特别可以利用PCIE x16connector插入GPU卡。NCSI功能闲置不用。IO子模块上还有一个电源连接器母头228,通过电源线缆连接CPU板模块上相应的电源连接器公头,可以在IO板信号连接器提供电源的基础上额外提供一个电源。
CPU板模块的第二个CPU引出2个PCIE3.0x20bus,分别经过IO板信号连接器四和IO板信号连接器五引入到IO子模块四和IO子模块五。正12V电源、正12V辅助电源、正3.3V电源也是通过IO板信号连接器四和IO板信号连接器五分别引入到IO子模块四和IO子模块五。根据Intel Haswell CPU的特点,PCIE3.0x20bus可以分配(组合1:x16,x4),(组合2:x8,x8,x4),(组合3:x4,x4,x4,x4,x4),如表1所示。据此,IO子模块四和IO子模块五至少可以设计成3种类型。
如图8~图10所示,图8~图10为IO子模块四、五的三种类型实施例示意图。
IO子模块四和IO子模块五的第一种IO子模块利用组合3的PCIE分配方式,如图8所示。5个PCIE x4bus各自连接一个标准的PCIE x4connector,可以插入市场上标准的PCIE板卡。IO子模块上还有一个电源连接器母头233,通过电源线缆连接CPU板模块上相应的电源连接器公头,可以在IO板信号连接器提供电源之外额外提供一个电源。
IO子模块四和IO子模块五的第二种IO子模块利用组合2的PCIE分配方式,如图9。1个PCIE x4bus连接一个标准的PCIE x4connector,2个PCIE x8bus各自连接一个标准的PCIE x8connector,可以插入市场上标准的PCIE板卡。IO子模块上还有一个电源连接器母头233,通过电源线缆连接CPU板模块上相应的电源连接器公头,可以在IO板连接器提供电源之外额外提供一个电源。
IO子模块四和IO子模块五的第三种IO子模块利用组合1的PCIE分配方式,如图10。1个PCIE x4bus连接一个标准的PCIE x4connector,1个PCIE x16bus各自连接一个标准的PCIE x16connector,可以插入市场上标准的PCIE板卡,特别可以利用PCIE x16connector可以插入GPU卡。IO子模块上还有一个电源连接器母头233,通过电源线缆连接CPU板模块上相应的电源连接器公头,可以在IO板连接器提供电源之外额外提供一个电源。
IO子模块一、IO子模块二、IO子模块三、IO子模块四和IO子模块五利用IO板信号连接器提供的信号接口采用不同厂家芯片、不同用途芯片和连接器,可以组合设计成多种多样的IO板,可以多达上百种,并不限于以上所介绍的几种形式。利用本发明所阐述的主板模块化设计方法,一种CPU板模块可以搭配上百种IO子模块,可以实现上百种不同功能的主板。
CPU板模块也不只限于Grantley平台,同样也适用于Intel其他CPU平台,AMD公司的CPU平台,或者其他CPU平台。
表1
根据PCIE3.0x20不同的分配组合方式,IO子模块二和IO子模块三至少可以设计成四种类型,即类型一是集成千兆网络、万兆网络和存储网络的IO子模块,类型二是集成五个PCIE4X槽的IO子模块,类型三是集成1个PCIE4X槽、2个PCIE8X槽的IO子模块,类型四是集成1个PCIE4X槽、1个PCIE16X槽的IO子模块。
IO子模块四和IO子模块五至少可以设计成三种类型,即类型一是集成五个PCIE4X槽的IO子模块,类型二是集成1个PCIE4X槽、2个PCIE8X槽的IO子模块,类型三是集成1个PCIE4X槽、1个PCIE16X槽的IO子模块。
最后应当说明的是:以上实施例仅用于说明本申请的技术方案而非对其保护范围的限制,尽管参照上述实施例对本申请进行了详细的说明,所属领域的普通技术人员应当理解:本领域技术人员阅读本申请后依然可对申请的具体实施方式进行种种变更、修改或者等同替换,但这些变更、修改或者等同替换,均在申请待批的权利要求保护范围之内。
Claims (11)
1.一种Grantley平台的主板,其特征在于:所述主板包括通过信号连接器和电源连接器连接的CPU板模块和IO板模块。
2.如权利要求1所述的主板,其特征在于:所述CPU板模块包括CPU电路、桥片组电路、内存电路、BMC电路、IO板模块的信号连接器和电源模块的电源连接器。
3.如权利要求1所述的IO板模块,其特征在于:所述IO板模块包括网络IO电路、存储IO电路、PCIE槽电路,键盘、鼠标、VGA和USB电路。
4.如权利要求1所述的IO板模块,其特征在于:所述IO板模块包括IO子模块和电源模块;
所述IO子模块分别通过所述信号连接器和所述电源连接器与所述CPU板模块连接;
所述电源模块通过所述电源连接器与所述CPU板模块连接。
5.如权利要求4所述的主板和IO板模块,其特征在于:通过固定的所述CPU板模块和变化的不同的所述IO板模块组合成多种类型的主板;
所述CPU板模块连接一或两个电源模块,及任一或多个所述IO子模块。
6.如权利要求1所述的主板,其特征在于:所述信号连接器包括公头和母头,通过所述公头和所述母头实现连接的两个模块的电气信号的连通和电流的连通。
7.如权利要求1所述的主板,其特征在于:所述CPU板模块包括4个电源连接器,当所述CPU板模块和所述IO子模块之间信号连接器不能提供足够电流时,通过所述电源连接器为所述IO子模块供电。
8.如权利要求4所述的主板,其特征在于:所述电源模块为采用CRPS电源的电源模块。
9.如权利要求1所述的主板,其特征在于:所述IO子模块与所述CPU板模块的交互信号包括由BMC芯片引出的VGA视频信号、由BMC芯片引出的NCSI信号、串口信号、USB信号、网络信号、电源信号、辅助电源信号、由CPU引出的PCIE3.0x20信号。
10.如权利要求9所述的主板,其特征在于:所述由CPU引出的PCIE3.0x20信号的分配组合包括:组合I为x16,x4、组合II为x8,x8,x4、组合III为x4,x4,x4,x4,x4;
所述IO板模块的PCIE3.0信号来自同一个CPU不同的PCIE通道;
所述IO板模块的NCSI信号来自同一个BMC的NCSI信号分叉而形成的两个信号。
11.如权利要求4所述的主板,其特征在于:所述IO板模块包括IO子模块一、IO子模块二、IO子模块三、IO子模块四、IO子模块五;
所述IO子模块一与所述CPU板模块互联信号包括由BMC芯片引出的VGA视频信号、串口信号、USB信号、网络信号LAN、正5V电源;
所述IO子模块二与所述CPU板模块互联信号包括由CPU引出的一个PCIE3.0x20信号、由BMC芯片引出的NCSI信号、正12V电源、正3.3V电源、正3.3V辅助电源;
所述IO子模块三与所述CPU板模块互联信号包括由CPU引出的另一个PCIE3.0x20信号、由BMC芯片引出的NCSI信号、正12V电源、正3.3V电源、正3.3V辅助电源;
所述IO子模块四与所述CPU板模块互联信号包括由CPU引出的一个PCIE3.0x20信号、正12V电源、正12V辅助电源、正3.3V电源;
所述IO子模块五与所述CPU板模块互联信号包括由CPU引出的另一个PCIE3.0x20信号、正12V电源、正12V辅助电源、正3.3V电源;
所述IO子模块二和IO子模块三的PCIE3.0信号来自同一个CPU不同的PCIE通道;所述IO子模块二和IO子模块三的NCSI信号是同一个BMC的NCSI信号分叉而形成的两个信号;
所述IO子模块二和IO子模块三分别与CPU板模块互联的两个信号连接器具有相同的信号定义和信号排列;
所述IO子模块三和IO子模块四的PCIE3.0信号来自同一个CPU不同的PCIE通道;
所述IO子模块二、IO子模块三、IO子模块四和IO子模块五的PCIE3.0x20分配的组合包括:组合I为x16,x4、组合II为x8,x8,x4、组合III为x4,x4,x4,x4,x4。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410277735.9A CN104063023A (zh) | 2014-06-20 | 2014-06-20 | 一种Grantley平台的主板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410277735.9A CN104063023A (zh) | 2014-06-20 | 2014-06-20 | 一种Grantley平台的主板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN104063023A true CN104063023A (zh) | 2014-09-24 |
Family
ID=51550779
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410277735.9A Pending CN104063023A (zh) | 2014-06-20 | 2014-06-20 | 一种Grantley平台的主板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104063023A (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104536930A (zh) * | 2015-01-16 | 2015-04-22 | 浪潮(北京)电子信息产业有限公司 | 一种通信连接方法及系统 |
CN109739560A (zh) * | 2018-12-24 | 2019-05-10 | 郑州云海信息技术有限公司 | 一种gpu卡集群配置控制系统及方法 |
CN112416075A (zh) * | 2020-11-17 | 2021-02-26 | 福建升腾资讯有限公司 | 一种兼容万兆千兆网卡的计算机、千兆网卡以及万兆网卡 |
CN113870907A (zh) * | 2021-08-30 | 2021-12-31 | 苏州浪潮智能科技有限公司 | 一种存储阵列装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2037866U (zh) * | 1988-08-24 | 1989-05-17 | 文登县塑料制品厂 | 电源开关联锁机构 |
CN101025650A (zh) * | 2006-02-17 | 2007-08-29 | 集益(新加坡)私人有限公司 | 具有可定制的印刷电路板的计算机系统 |
CN201348757Y (zh) * | 2009-02-13 | 2009-11-18 | 深圳市研祥通讯终端技术有限公司 | 一种采用电源电路分离式设计的pc/104主板 |
CN202025261U (zh) * | 2011-04-19 | 2011-11-02 | 研祥智能科技股份有限公司 | 计算机主板 |
CN102360242A (zh) * | 2011-10-10 | 2012-02-22 | 浪潮电子信息产业股份有限公司 | 一种实现主板模块化供电的方法 |
CN102749963A (zh) * | 2011-04-19 | 2012-10-24 | 研祥智能科技股份有限公司 | 模块化嵌入式主板 |
-
2014
- 2014-06-20 CN CN201410277735.9A patent/CN104063023A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2037866U (zh) * | 1988-08-24 | 1989-05-17 | 文登县塑料制品厂 | 电源开关联锁机构 |
CN101025650A (zh) * | 2006-02-17 | 2007-08-29 | 集益(新加坡)私人有限公司 | 具有可定制的印刷电路板的计算机系统 |
CN201348757Y (zh) * | 2009-02-13 | 2009-11-18 | 深圳市研祥通讯终端技术有限公司 | 一种采用电源电路分离式设计的pc/104主板 |
CN202025261U (zh) * | 2011-04-19 | 2011-11-02 | 研祥智能科技股份有限公司 | 计算机主板 |
CN102749963A (zh) * | 2011-04-19 | 2012-10-24 | 研祥智能科技股份有限公司 | 模块化嵌入式主板 |
CN102360242A (zh) * | 2011-10-10 | 2012-02-22 | 浪潮电子信息产业股份有限公司 | 一种实现主板模块化供电的方法 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104536930A (zh) * | 2015-01-16 | 2015-04-22 | 浪潮(北京)电子信息产业有限公司 | 一种通信连接方法及系统 |
CN109739560A (zh) * | 2018-12-24 | 2019-05-10 | 郑州云海信息技术有限公司 | 一种gpu卡集群配置控制系统及方法 |
CN112416075A (zh) * | 2020-11-17 | 2021-02-26 | 福建升腾资讯有限公司 | 一种兼容万兆千兆网卡的计算机、千兆网卡以及万兆网卡 |
CN113870907A (zh) * | 2021-08-30 | 2021-12-31 | 苏州浪潮智能科技有限公司 | 一种存储阵列装置 |
CN113870907B (zh) * | 2021-08-30 | 2023-11-14 | 苏州浪潮智能科技有限公司 | 一种存储阵列装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9257818B2 (en) | Enclosure power distribution architectures | |
CN203870529U (zh) | 通用串行总线服务器 | |
US20110197012A1 (en) | Computer motherboard | |
CN104063023A (zh) | 一种Grantley平台的主板 | |
US20170172007A1 (en) | Multi-slot plug-in card | |
CN109933552A (zh) | 一种通用gpu节点装置及通用16gpu box装置 | |
CN205302113U (zh) | 一种基于64路服务器可整箱热插拔pcie转接板卡 | |
CN107003479B (zh) | 导体扭曲减轻的中间板互连系统 | |
CN105553886A (zh) | 一种可灵活扩展端口数量的pcie交换机 | |
US20150058518A1 (en) | Modular server system, i/o module and switching method | |
CN111625079B (zh) | 一种整机柜服务器及其复用型电源模块 | |
CN203950254U (zh) | 一种Grantley平台的主板 | |
CN113840489A (zh) | 一种基于混合架构的刀片计算机系统 | |
CN205229926U (zh) | 一种64路服务器上处理器协同互连板 | |
CN101419486A (zh) | 双机服务器系统及系统背板 | |
US7457128B2 (en) | Flexible cell configuration for multi-processor systems | |
CN202453809U (zh) | 一种大功率服务器配电结构 | |
CN208888814U (zh) | 串联电路、电路板及计算设备 | |
CN209895300U (zh) | 一种应用于服务器供电的电源转接板 | |
CN108594979B (zh) | 一种机柜式服务器供电方法及供电装置 | |
CN203588142U (zh) | 机架服务器 | |
CN103488255A (zh) | 一种服务器主板内存供电的外插卡设计方法 | |
US20250093928A1 (en) | Apparatuses, systems, and methods for power delivery and management | |
CN109597471A (zh) | 一种多节点高密度服务器供电结构 | |
CN205229909U (zh) | 一种基于多路服务器计算板与互连板卡的power背板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20140924 |
|
RJ01 | Rejection of invention patent application after publication |