CN103489802A - 芯片封装结构及形成方法 - Google Patents
芯片封装结构及形成方法 Download PDFInfo
- Publication number
- CN103489802A CN103489802A CN201310428902.0A CN201310428902A CN103489802A CN 103489802 A CN103489802 A CN 103489802A CN 201310428902 A CN201310428902 A CN 201310428902A CN 103489802 A CN103489802 A CN 103489802A
- Authority
- CN
- China
- Prior art keywords
- chip
- pad
- packaging structure
- groove
- syndeton
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004806 packaging method and process Methods 0.000 title claims abstract description 51
- 238000000034 method Methods 0.000 title claims abstract description 41
- 230000015572 biosynthetic process Effects 0.000 title claims abstract description 26
- 238000005520 cutting process Methods 0.000 claims abstract description 46
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 43
- 229910052802 copper Inorganic materials 0.000 claims description 43
- 239000010949 copper Substances 0.000 claims description 43
- 229910052751 metal Inorganic materials 0.000 claims description 33
- 239000002184 metal Substances 0.000 claims description 33
- 238000002161 passivation Methods 0.000 claims description 19
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 claims description 17
- 239000010931 gold Substances 0.000 claims description 17
- 229910052737 gold Inorganic materials 0.000 claims description 17
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 claims description 12
- 238000009713 electroplating Methods 0.000 claims description 10
- 238000005530 etching Methods 0.000 claims description 9
- 238000005229 chemical vapour deposition Methods 0.000 claims description 3
- 235000012431 wafers Nutrition 0.000 description 46
- 230000006698 induction Effects 0.000 description 9
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 6
- 229920002120 photoresistant polymer Polymers 0.000 description 6
- 239000000758 substrate Substances 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 239000000463 material Substances 0.000 description 4
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- 239000000853 adhesive Substances 0.000 description 2
- 230000001070 adhesive effect Effects 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 238000005538 encapsulation Methods 0.000 description 2
- 230000005496 eutectics Effects 0.000 description 2
- 238000003698 laser cutting Methods 0.000 description 2
- 239000011347 resin Substances 0.000 description 2
- 229920005989 resin Polymers 0.000 description 2
- 239000000377 silicon dioxide Substances 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- 238000003466 welding Methods 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- JRBRVDCKNXZZGH-UHFFFAOYSA-N alumane;copper Chemical compound [AlH3].[Cu] JRBRVDCKNXZZGH-UHFFFAOYSA-N 0.000 description 1
- 239000004411 aluminium Substances 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000004576 sand Substances 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/03—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body (electrodes)
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/03—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
- H01L2224/741—Apparatus for manufacturing means for bonding, e.g. connectors
- H01L2224/742—Apparatus for manufacturing bump connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/85909—Post-treatment of the connector or wire bonding area
- H01L2224/8592—Applying permanent coating, e.g. protective coating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/1015—Shape
- H01L2924/10155—Shape being other than a cuboid
- H01L2924/10156—Shape being other than a cuboid at the periphery
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
Landscapes
- Engineering & Computer Science (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
Abstract
一种芯片封装结构及形成方法,所述芯片封装结构的形成方法包括:沿着待封装晶圆的切割道方向对待封装晶圆进行刻蚀,形成沟槽,所述沟槽的宽度大于切割道的宽度;在所述切割道两侧的沟槽底部表面形成第二焊盘和连接结构;利用所述连接结构将芯片和封装电路板固定连接。由于用于固定连接的连接结构位于所述沟槽内,因此本发明的芯片封装结构的总厚度小于芯片的厚度、连接结构的高度和封装电路板的厚度之和,从而有利于产品小型化。
Description
技术领域
本发明涉及半导体封装技术,特别涉及一种芯片封装结构及形成方法。
背景技术
随着科技水平的不断发展,越来越多的消费电子产品对尺寸的要求越来越趋于小型化,例如目前的智能手机日益轻薄小型化,以满足广大消费者对智能手机便于携带且功能强大,高智能的期望。由于消费电子产品越来越趋于小型化,目前对消费电子产品内的电子芯片的封装技术提出了越来越高的要求。
公开号为CN102844769A的中国专利文献公开了一种传感器封装结构,请参考图1,为所述传感器封装结构的剖面结构示意图,包括:衬底10,位于衬底10表面的感应芯片12和第一连接焊盘11,位于所述感应芯片12表面的第二连接焊盘14,所述第一连接焊盘11和第二连接焊盘14之间通过导线15相连接;位于所述感应芯片12周围且覆盖所述导线15的封装层16,所述封装层16完全覆盖导线15、第二连接焊盘14表面和第一连接焊盘11表面,且利用所述封装层16将感应芯片12与衬底10固定。
由于部分封装层16位于感应芯片12表面,使得所述传感器封装结构的总厚度为衬底10的厚度、感应芯片12的厚度和位于感应芯片12表面的封装层16的厚度之和,所述传感器封装结构的厚度较大,不利于产品小型化。
发明内容
本发明解决的问题是提供一种芯片封装结构及形成方法,能有效的降低芯片封装结构的总厚度。
为解决上述问题,本发明提供一种芯片封装结构的形成方法,包括:提供待封装晶圆,所述待封装晶圆包括若干个芯片,每一个芯片包括芯片功能区和位于所述芯片功能区外侧的若干第一焊盘;沿着待封装晶圆的切割道方向对待封装晶圆进行刻蚀,形成沟槽,所述沟槽的宽度大于切割道的宽度;在所述切割道两侧的沟槽底部表面形成第二焊盘,在所述待封装晶圆表面、沟槽的侧壁和底部表面形成连接第一焊盘和第二焊盘的金属互连层;在所述第一焊盘和金属互连层表面形成钝化层,且所述钝化层暴露出第二焊盘表面;在所述第二焊盘表面形成连接结构;沿着切割道对待封装晶圆进行切割形成分立的芯片;利用所述连接结构将所述分立的芯片与封装电路板固定连接。
可选的,所述连接结构为锡球、铜柱或顶部表面具有金层的铜柱。
可选的,当连接结构为铜柱时,形成所述铜柱的具体工艺为:在所述待封装晶圆表面形成具有通孔的掩膜层,所述通孔暴露出第二焊盘;利用电镀工艺在所述通孔内形成铜柱;去除所述掩膜层。
可选的,当连接结构为顶部表面具有金层的铜柱时,形成所述顶部表面具有金层的铜柱的具体工艺为:在所述待封装晶圆表面形成具有通孔的掩膜层,所述通孔暴露出第二焊盘;利用电镀工艺在所述通孔内形成铜柱;利用电镀工艺或化学气相沉积工艺在所述铜柱的顶部表面形成金层;去除所述掩膜层。
可选的,利用所述连接结构将分立的芯片与封装电路板固定连接的工艺为金属键合工艺。
可选的,当所述第一焊盘位于芯片功能区的两侧时,在每一个芯片具有第一焊盘的两侧的切割道对应位置形成沟槽;当所述第一焊盘位于芯片功能区的四周时,在每一个芯片具有第一焊盘的四周的切割道对应位置形成沟槽。
可选的,所述连接结构的高度小于所述沟槽的深度。。
可选的,所述沟槽的深度等于所述连接结构的高度和封装电路板的厚度之和。
可选的,所述沟槽的深度范围为50微米~200微米。
可选的,所述封装电路板为印刷电路板或柔性电路板。
本发明还提供了一种芯片封装结构,包括:芯片和封装电路板;所述芯片包括芯片功能区、位于所述芯片功能区外侧的若干第一焊盘和位于芯片边缘的沟槽,位于所述沟槽底部表面的第二焊盘,所述第二焊盘与第一焊盘之间通过金属互连层电连接,覆盖所述金属互连层、第一焊盘且暴露出第二焊盘的钝化层,位于所述第二焊盘表面的连接结构;通过所述连接结构将芯片和封装电路板固定连接。
可选的,所述连接结构为锡球、铜柱或顶部表面具有金层的铜柱。
可选的,当所述第一焊盘位于芯片功能区的两侧时,所述沟槽位于每一个芯片的具有第一焊盘的两侧边缘;当所述第一焊盘位于芯片功能区的四周时,所述沟槽位于每一个芯片的具有第一焊盘的四周边缘。
可选的,所述封装电路板为印刷电路板或柔性电路板。
可选的,所述连接结构的高度小于所述沟槽的深度。
可选的,所述沟槽的深度等于所述连接结构的高度和封装电路板的厚度之和。
可选的,所述沟槽的深度范围为50微米~200微米。
与现有技术相比,本发明的技术方案具有以下优点:
本发明沿着待封装晶圆的切割道方向对待封装晶圆进行刻蚀,形成沟槽,所述沟槽的宽度大于切割道的宽度;在所述切割道两侧的沟槽底部表面形成第二焊盘和连接结构;利用所述连接结构将芯片和封装电路板固定连接。由于所述连接结构位于芯片边缘的沟槽内,因此本发明实施例的芯片封装结构的总厚度小于芯片的厚度、连接结构的高度和封装电路板的厚度之和,从而有利于产品小型化。且由于至少部分切割道对应的位置形成沟槽,切割道对应位置的待封装晶圆的位置变薄,利用较少的切割时间即能顺利地将待封装晶圆进行切割,且不容易对待封装晶圆造成损伤。
进一步,当所述沟槽的深度等于所述连接结构的高度和封装电路板的厚度之和,使得所述芯片封装结构的总厚度仅等于芯片的厚度,从而可以大幅降低芯片的封装尺寸,更有利于电子产品的小型化。
附图说明
图1是现有技术的一种传感器封装结构的剖面结构示意图;
图2至图13是本发明实施例的芯片封装结构的形成过程的结构示意图。
具体实施方式
由于现有技术的传感器封装结构的总厚度为衬底的厚度、感应芯片的厚度和位于感应芯片表面的封装层的厚度之和,所述传感器封装结构的总厚度较大,不利于产品小型化,因此,本发明提供了一种芯片封装结构及形成方法,先在芯片的边缘形成沟槽,并在沟槽的底部形成连接结构,利用所述连接结构将芯片和封装电路板固定连接,由于用于固定连接的连接结构位于所述沟槽内,因此本发明实施例的芯片封装结构的总厚度小于芯片的厚度、连接结构的高度和封装电路板的厚度之和,从而有利于产品小型化。
为使本发明的上述目的、特征和优点能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。
本发明实施例提供了一种芯片封装结构的形成方法,请参考图2~图13,为所述芯片封装结构的形成方法的结构示意图。
请一并参考图2、图3和图4,图2为整个待封装晶圆的俯视结构示意图,图3为部分待封装晶圆的俯视结构示意图,图4是沿着图3的AA′线方向的部分待封装晶圆的剖面结构示意图,提供待封装晶圆100,所述待封装晶圆100包括若干个芯片110和位于芯片110之间的切割道120,每一个芯片110包括芯片功能区111和位于所述芯片功能区111外侧的若干第一焊盘112。
所述待封装晶圆100包括若干呈矩阵排列的芯片110和位于芯片110之间的切割道120,后续对待封装晶圆100进行切片时沿着所述切割道120将待封装晶圆100切割成若干个分立的芯片。
所述待封装晶圆100的每一个芯片110包括芯片功能区111和位于所述芯片功能区111外侧的若干第一焊盘112。所述芯片功能区111为芯片的核心电路或传感器单元,例如图像传感器的感光单元、指纹感应单元等。所述第一焊盘112与芯片功能区111电连接,用于将芯片功能区111与后续封装的封装电路板电连接。在本实施例中,所述芯片110为指纹传感器芯片,所述芯片功能区111内具有指纹感应单元。
在本实施例中,所述第一焊盘112位于芯片功能区111的两侧,后续在每一个芯片110具有第一焊盘112的两侧的切割道120对应位置形成沟槽。在其他实施例中,当所述第一焊盘位于芯片功能区的四周时,后续在每一个芯片具有第一焊盘的四周的切割道对应位置形成沟槽。
请参考图5和图6,图5为所述部分待封装晶圆的俯视结构示意图,图6是沿着图5的AA′线方向的部分待封装晶圆的剖面结构示意图,沿着待封装晶圆100的切割道120方向对待封装晶圆110进行刻蚀,形成沟槽130,所述沟槽130的宽度大于切割道120的宽度。
在本实施例中,形成所述沟槽130的工艺包括:在所述待封装晶圆100表面形成第一光刻胶层(未图示),对所述第一光刻胶层进行曝光显影,形成图形化的第一光刻胶层,所述图形化的第一光刻胶层对应于后续形成的沟槽的位置;以所述图形化的第一光刻胶层为掩膜,对所述待封装晶圆100表面进行刻蚀,形成沟槽130。
所述沟槽130的位置对应于切割道120的位置,所述沟槽130的长度方向与对应的切割道120方向平行,所述沟槽130的宽度方向与对应的切割道120方向平行。在本实施例中,所述第一焊盘112位于芯片功能区111的两侧,因此在每一个芯片110具有第一焊盘112的两侧的切割道120对应位置形成沟槽130。在其他实施例中,当所述第一焊盘位于芯片功能区的四周时,在每一个芯片具有第一焊盘的四周的切割道对应位置形成沟槽。
在本实施例中,每一个芯片110对应的沟槽130的长度等于芯片110的边长,即对所述待封装晶圆100表面进行刻蚀时,所有横向或所有纵向的切割道120对应的位置都被切割形成的沟槽130。在其他实施例中,请参考图7,每一个芯片110对应的沟槽130的长度也可以小于芯片110的边长。
在本实施例中,所述沟槽130的中心线位置与切割道120中心线位置相重叠,且由于所述沟槽130的宽度大于切割道120的宽度,位于切割道120两侧的沟槽130底部后续用于形成第二焊盘和连接结构。在其他实施例中,所述沟槽的中心线位置与切割道中心线位置有少许偏差,但所述切割道完全位于沟槽的区域内,且位于切割道两侧的沟槽底部后续用于形成第二焊盘和连接结构。
在本实施例中,所述沟槽130的深度范围为50微米~200微米。在其他实施例中,所述沟槽的深度和宽度也可以为其他合适的值。
请参考图8和图9,图8为所述部分待封装晶圆的俯视结构示意图,图9是沿着图8的AA′线方向的部分待封装晶圆的剖面结构示意图,在所述切割道120两侧的沟槽130底部表面形成第二焊盘113,在所述待封装晶圆100表面、沟槽130的侧壁和底部表面形成连接第一焊盘112和第二焊盘113的金属互连层114。
在本实施例中,形成所述第二焊盘113和金属互连层114的具体工艺包括:利用物理气相沉积工艺在所述待封装晶圆100表面、沟槽130的侧壁和底部表面形成金属互连薄膜(未图示),对所述金属互连薄膜进行刻蚀,形成位于切割道120两侧的沟槽130底部表面的第二焊盘113和连接所述第一焊盘112和第二焊盘113的金属互连层114。所述第二焊盘113与第一焊盘112一一对应。所述第二焊盘113和金属互连层114的材料为铝、铝铜合金等。
在其他实施例中,也可以采用电镀工艺形成所述第二焊盘和金属互连层。在其他实施例中,所述第二焊盘和金属互连层也可以采用不同工艺分开形成。
请参考图10,在所述第一焊盘112和金属互连层114表面形成钝化层115,且所述钝化层115暴露出第二焊盘113表面。
所述钝化层115用于将第一焊盘112和金属互连层114与外界隔离,避免外界的水汽、杂物会影响第一焊盘112和金属互连层114的电学性能。所述钝化层115的材料为氧化硅、氮化硅、氮氧化硅、氮碳化硅、树脂等。在本实施例中,所述钝化层115的材料为氧化硅,形成所述钝化层115的具体工艺为:在所述待封装晶圆100表面、第一焊盘112、第二焊盘113和金属互连层114表面形成钝化薄膜,对所述第二焊盘113和芯片功能区111对应位置的钝化薄膜进行刻蚀,直到暴露出所述第二焊盘113和芯片功能区111,形成覆盖所述第一焊盘112和金属互连层114表面且暴露出所述第二焊盘113表面的钝化层115。所述暴露出的第二焊盘113表面后续用于形成连接结构。
在本实施例中,由于所述芯片110为指纹传感器芯片,因此刻蚀去除了所述芯片功能区111表面的钝化薄膜。在其他实施例中,也可以不去除所述芯片功能区表面的钝化薄膜,只去除第二焊盘表面的钝化层。
请参考图11,在所述第二焊盘113表面形成连接结构135。
所述连接结构135用于后续将芯片与封装电路板固定连接。所述连接结构135为锡球、铜柱或顶部表面具有金层的铜柱。
在本实施例中,所述连接结构135为铜柱,形成所述铜柱的工艺包括:在所述待封装晶圆100表面形成具有通孔的掩膜层(未图示),所述通孔底部暴露出所述第二焊盘113表面;利用电镀工艺在所述通孔内形成铜柱,所述铜柱的高度小于所述通孔的高度且小于所述沟槽的深度;去除所述掩膜层。在本实施例中,所述掩膜层为光刻胶层,在其他实施例中,所述掩膜层还可以为其他硬掩膜层,例如氧化硅层、氮化硅层、树脂层等。由于用于固定连接的连接结构135位于所述沟槽130内,因此本发明实施例的芯片封装结构的总厚度小于芯片的厚度、连接结构的高度和封装电路板的厚度之和,从而有利于产品小型化。且由于所述铜柱的高度小于所述沟槽的深度,因此利用所述连接结构135将芯片与封装电路板固定连接时,最终形成的芯片封装结构的总厚度小于芯片的厚度和封装电路板的厚度之和,进一步有利于最终形成的电子设备小型化。
在其他实施例中,所述连接结构还可以为顶部表面具有金层的铜柱,形成工艺包括:在所述待封装晶圆表面形成具有通孔的掩膜层,所述通孔底部暴露出所述第二焊盘表面;利用电镀工艺在所述通孔内形成铜柱,所述铜柱的高度小于所述通孔的高度且小于所述沟槽的深度;利用电镀工艺或化学气相沉积工艺在铜柱的顶部表面形成金层;去除所述掩膜层。由于金层的导通电阻更小,有利于提高导通电流,且延展性更好,更容易利用金属键合的方式与封装电路板对应的焊盘相键合从而固定连接。
当所述连接结构135为铜柱或顶部表面具有金层的铜柱时,先形成所述铜柱或顶部表面具有金层的铜柱,再对所述待封装晶圆进行切割形成分立的芯片。
在其他实施例中,当所述连接结构为锡球时,先对所述待封装晶圆进行切割形成分立的芯片,再在暴露出的第二焊盘表面形成锡球,利用所述锡球将所述分立的芯片与封装电路板固定连接。
请参考图12,沿着切割道120(请参考图11)对待封装晶圆100进行切割形成分立的芯片110。
对待封装晶圆100进行切片的工艺为切片刀切割或激光切割,其中由于激光切割具有更小的切口宽度,因此本实施例采用激光对待封装晶圆100进行切割。所述切割工艺沿着切割道120对待封装晶圆100进行切割,且由于至少部分切割道对应的位置形成沟槽,对应位置的待封装晶圆100的位置变薄,利用较少的切割时间即能顺利地将待封装晶圆100进行切割,且不容易对待封装晶圆100造成损伤。
请参考图13,利用所述连接结构135将所述分立的芯片110与封装电路板140固定连接。
所述封装电路板140为印刷电路板(PCB)或柔性电路板(FPC),所述封装电路板140具有焊盘(未图示)和金属线(未图示),所述连接结构135与封装电路板140的焊盘相连接,使得分立的芯片110与封装电路板140固定连接。所述封装电路板140的厚度可以小于、等于或大于所述沟槽的深度。在本实施例中,所述封装电路板140的厚度和连接结构135的高度之和等于沟槽的深度,使得所述芯片封装结构的总厚度仅等于芯片的厚度,从而可以大幅降低芯片的封装尺寸,有利于电子产品的小型化。
在本实施例中,所述连接结构135为铜柱,所述铜柱通过金属键合工艺与封装电路板140的焊盘相连接键合,使得所述分立的芯片110与封装电路板140固定连接。所述金属键合工艺为共晶键合、金属扩散键合、阳极键合、粘结键合等其中的一种。
在其他实施例中,所述连接结构为顶部表面具有金层的铜柱,所述顶部表面具有金层的铜柱通过金属键合工艺与封装电路板的焊盘相连接键合,使得所述分立的芯片与封装电路板固定连接。所述金属键合工艺为共晶键合、金属扩散键合、阳极键合、粘结键合等其中的一种。
在其他实施例中,当所述连接结构为锡球时,对待封装晶圆进行切割形成分立的芯片后,在芯片暴露出的第二焊盘表面形成用于焊接锡球,并通过焊接工艺使得所述锡球与封装电路板的焊盘相焊接,从而使得所述分立的芯片与封装电路板固定连接。
利用上述形成方法,本发明实施例还提供了一种芯片封装结构,请参考图13,为所述芯片封装结构的剖面结构示意图,包括:芯片110和封装电路板140;所述芯片110包括芯片功能区111、位于所述芯片功能区111外侧的若干第一焊盘112和位于芯片110边缘的沟槽,位于所述沟槽底部表面的第二焊盘113,所述第二焊盘113与第一焊盘112之间通过金属互连层114电连接,覆盖所述金属互连层114、第一焊盘112且暴露出第二焊盘113的钝化层115,位于所述第二焊盘114表面的连接结构135;通过所述连接结构135将芯片110和封装电路板140固定连接。
所述连接结构135为锡球、铜柱或顶部表面具有金层的铜柱。所述连接结构135的高度大于、小于或等于所述沟槽的深度。在本实施例中,所述连接结构135小于所述沟槽的深度,且所述沟槽的深度等于所述连接结构的高度和封装电路板的厚度之和,从而能有效的降低芯片封装结构的厚度,有利于电子产品的小型化。
在本实施例中,当所述第一焊盘112位于芯片功能区111的两侧时,所述沟槽位于每一个芯片110的具有第一焊盘112的两侧边缘。在其他实施例中,当所述第一焊盘位于芯片功能区的四周时,所述沟槽位于每一个芯片的具有第一焊盘的四周边缘。
在本实施例中,所述沟槽的深度范围为50微米~200微米。在其他实施例中,所述沟槽的深度也可以为其他合适的值。
虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。
Claims (17)
1.一种芯片封装结构的形成方法,其特征在于,包括:
提供待封装晶圆,所述待封装晶圆包括若干个芯片,每一个芯片包括芯片功能区和位于所述芯片功能区外侧的若干第一焊盘;
沿着待封装晶圆的切割道方向对待封装晶圆进行刻蚀,形成沟槽,所述沟槽的宽度大于切割道的宽度;
在所述切割道两侧的沟槽底部表面形成第二焊盘,在所述待封装晶圆表面、沟槽的侧壁和底部表面形成连接第一焊盘和第二焊盘的金属互连层;
在所述第一焊盘和金属互连层表面形成钝化层,且所述钝化层暴露出第二焊盘表面;
在所述第二焊盘表面形成连接结构;
沿着切割道对待封装晶圆进行切割形成分立的芯片;
利用所述连接结构将所述分立的芯片与封装电路板固定连接。
2.如权利要求1所述的芯片封装结构的形成方法,其特征在于,所述连接结构为锡球、铜柱或顶部表面具有金层的铜柱。
3.如权利要求2所述的芯片封装结构的形成方法,其特征在于,当连接结构为铜柱时,形成所述铜柱的具体工艺为:在所述待封装晶圆表面形成具有通孔的掩膜层,所述通孔暴露出第二焊盘;利用电镀工艺在所述通孔内形成铜柱;去除所述掩膜层。
4.如权利要求2所述的芯片封装结构的形成方法,其特征在于,当连接结构为顶部表面具有金层的铜柱时,形成所述顶部表面具有金层的铜柱的具体工艺为:在所述待封装晶圆表面形成具有通孔的掩膜层,所述通孔暴露出第二焊盘;利用电镀工艺在所述通孔内形成铜柱;利用电镀工艺或化学气相沉积工艺在所述铜柱的顶部表面形成金层;去除所述掩膜层。
5.如权利要求2或4所述的芯片封装结构的形成方法,其特征在于,利用所述连接结构将分立的芯片与封装电路板固定连接的工艺为金属键合工艺。
6.如权利要求1所述的芯片封装结构的形成方法,其特征在于,当所述第一焊盘位于芯片功能区的两侧时,在每一个芯片具有第一焊盘的两侧的切割道对应位置形成沟槽;当所述第一焊盘位于芯片功能区的四周时,在每一个芯片具有第一焊盘的四周的切割道对应位置形成沟槽。
7.如权利要求1所述的芯片封装结构的形成方法,其特征在于,所述连接结构的高度小于所述沟槽的深度。
8.如权利要求1所述的芯片封装结构的形成方法,其特征在于,所述沟槽的深度等于所述连接结构的高度和封装电路板的厚度之和。
9.如权利要求1所述的芯片封装结构的形成方法,其特征在于,所述沟槽的深度范围为50微米~200微米。
10.如权利要求1所述的芯片封装结构的形成方法,其特征在于,所述封装电路板为印刷电路板或柔性电路板。
11.一种芯片封装结构,其特征在于,包括:芯片和封装电路板;所述芯片包括芯片功能区、位于所述芯片功能区外侧的若干第一焊盘和位于芯片边缘的沟槽,位于所述沟槽底部表面的第二焊盘,所述第二焊盘与第一焊盘之间通过金属互连层电连接,覆盖所述金属互连层、第一焊盘且暴露出第二焊盘的钝化层,位于所述第二焊盘表面的连接结构;通过所述连接结构将芯片和封装电路板固定连接。
12.如权利要求11所述的芯片封装结构,其特征在于,所述连接结构为锡球、铜柱或顶部表面具有金层的铜柱。
13.如权利要求11所述的芯片封装结构,其特征在于,当所述第一焊盘位于芯片功能区的两侧时,所述沟槽位于每一个芯片的具有第一焊盘的两侧边缘;当所述第一焊盘位于芯片功能区的四周时,所述沟槽位于每一个芯片的具有第一焊盘的四周边缘。
14.如权利要求11所述的芯片封装结构,其特征在于,所述封装电路板为印刷电路板或柔性电路板。
15.如权利要求11所述的芯片封装结构,其特征在于,所述连接结构的高度小于所述沟槽的深度。
16.如权利要求11所述的芯片封装结构,其特征在于,所述沟槽的深度等于所述连接结构的高度和封装电路板的厚度之和。
17.如权利要求11所述的芯片封装结构,其特征在于,所述沟槽的深度范围为50微米~200微米。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310428902.0A CN103489802B (zh) | 2013-09-18 | 2013-09-18 | 芯片封装结构及形成方法 |
TW103128253A TWI574331B (zh) | 2013-09-18 | 2014-08-18 | 晶片封裝結構及形成方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310428902.0A CN103489802B (zh) | 2013-09-18 | 2013-09-18 | 芯片封装结构及形成方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103489802A true CN103489802A (zh) | 2014-01-01 |
CN103489802B CN103489802B (zh) | 2016-09-28 |
Family
ID=49829938
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310428902.0A Active CN103489802B (zh) | 2013-09-18 | 2013-09-18 | 芯片封装结构及形成方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN103489802B (zh) |
TW (1) | TWI574331B (zh) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104851853A (zh) * | 2015-05-19 | 2015-08-19 | 苏州晶方半导体科技股份有限公司 | 指纹识别芯片的封装结构及封装方法 |
CN106257669A (zh) * | 2016-07-14 | 2016-12-28 | 王培林 | 功率器件及其制备方法 |
CN107278327A (zh) * | 2015-03-26 | 2017-10-20 | 英特尔公司 | 形成具有低z高度3d相机的集成封装结构的方法 |
CN108447842A (zh) * | 2018-04-28 | 2018-08-24 | 苏州晶方半导体科技股份有限公司 | 一种指纹芯片的封装结构以及封装方法 |
CN109449120A (zh) * | 2018-09-29 | 2019-03-08 | 中国电子科技集团公司第十研究所 | 一种优化划片质量的方法 |
CN110854070A (zh) * | 2019-11-19 | 2020-02-28 | 华天科技(昆山)电子有限公司 | 半导体器件及其封装方法 |
WO2022233000A1 (en) * | 2021-05-06 | 2022-11-10 | Innoscience (Suzhou) Technology Co., Ltd. | Nitride-based semiconductor module and method for manufacturing thereof |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20160307873A1 (en) * | 2015-04-16 | 2016-10-20 | Mediatek Inc. | Bonding pad arrangment design for semiconductor package |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4622574A (en) * | 1985-07-29 | 1986-11-11 | The Perkin-Elmer Corporation | Semiconductor chip with recessed bond pads |
US20070216028A1 (en) * | 2006-03-14 | 2007-09-20 | Samsung Electronics Co., Ltd. | Micro-element package and manufacturing method thereof |
-
2013
- 2013-09-18 CN CN201310428902.0A patent/CN103489802B/zh active Active
-
2014
- 2014-08-18 TW TW103128253A patent/TWI574331B/zh active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4622574A (en) * | 1985-07-29 | 1986-11-11 | The Perkin-Elmer Corporation | Semiconductor chip with recessed bond pads |
US20070216028A1 (en) * | 2006-03-14 | 2007-09-20 | Samsung Electronics Co., Ltd. | Micro-element package and manufacturing method thereof |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107278327A (zh) * | 2015-03-26 | 2017-10-20 | 英特尔公司 | 形成具有低z高度3d相机的集成封装结构的方法 |
CN107278327B (zh) * | 2015-03-26 | 2022-05-31 | 英特尔公司 | 形成具有低z高度3d相机的集成封装结构的方法 |
CN104851853A (zh) * | 2015-05-19 | 2015-08-19 | 苏州晶方半导体科技股份有限公司 | 指纹识别芯片的封装结构及封装方法 |
CN106257669A (zh) * | 2016-07-14 | 2016-12-28 | 王培林 | 功率器件及其制备方法 |
CN106257669B (zh) * | 2016-07-14 | 2018-12-28 | 王培林 | 功率器件及其制备方法 |
CN108447842A (zh) * | 2018-04-28 | 2018-08-24 | 苏州晶方半导体科技股份有限公司 | 一种指纹芯片的封装结构以及封装方法 |
CN109449120A (zh) * | 2018-09-29 | 2019-03-08 | 中国电子科技集团公司第十研究所 | 一种优化划片质量的方法 |
CN110854070A (zh) * | 2019-11-19 | 2020-02-28 | 华天科技(昆山)电子有限公司 | 半导体器件及其封装方法 |
WO2022233000A1 (en) * | 2021-05-06 | 2022-11-10 | Innoscience (Suzhou) Technology Co., Ltd. | Nitride-based semiconductor module and method for manufacturing thereof |
US12255169B2 (en) | 2021-05-06 | 2025-03-18 | Innoscience (Suzhou) Technology Co., Ltd. | Nitride-based semiconductor module and method for manufacturing the same |
Also Published As
Publication number | Publication date |
---|---|
CN103489802B (zh) | 2016-09-28 |
TW201513244A (zh) | 2015-04-01 |
TWI574331B (zh) | 2017-03-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103489802A (zh) | 芯片封装结构及形成方法 | |
US9224699B2 (en) | Method of manufacturing semiconductor package having magnetic shield unit | |
JP5470510B2 (ja) | 埋め込まれた導電性ポストを備える半導体パッケージ | |
US20170047240A1 (en) | Fabrication method of coreless packaging substrate | |
US20090127682A1 (en) | Chip package structure and method of fabricating the same | |
CN104882417A (zh) | 集成无源倒装芯片封装 | |
CN104617036A (zh) | 晶圆级芯片尺寸封装中通孔互连的制作方法 | |
TW201505109A (zh) | 無芯積體電路封裝系統及其製造方法 | |
CN111554622B (zh) | 一种芯片封装方法 | |
US9153530B2 (en) | Thermal enhanced high density flip chip package | |
CN104495741A (zh) | 表面传感芯片封装结构及制作方法 | |
KR20150073864A (ko) | 비아없는 기판을 갖는 집적 회로 패키징 시스템 및 그것을 제조하는 방법 | |
CN104465505A (zh) | 扇出晶圆封装方法 | |
CN105023931A (zh) | 一种背照式影像芯片模组结构及其制作方法 | |
CN101290892A (zh) | 感测式半导体装置及其制法 | |
CN203521394U (zh) | 芯片封装结构 | |
CN213483740U (zh) | 具有电互连桥的封装体器件 | |
US11682648B2 (en) | Semiconductor device and method of fabricating the same | |
CN105489564A (zh) | 电子单体及其制法 | |
CN101261942A (zh) | 感测式半导体装置及其制法 | |
CN204508799U (zh) | 表面传感芯片封装结构 | |
CN111554619A (zh) | 一种芯片封装方法 | |
TWI606525B (zh) | 具有鍍覆引線之積體電路封裝系統及其製造方法 | |
US9373526B2 (en) | Chip package and method for forming the same | |
CN102263076A (zh) | 封装结构及形成封装结构的方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |