CN103186223B - 计算机装置及外接子板的侦测方法 - Google Patents
计算机装置及外接子板的侦测方法 Download PDFInfo
- Publication number
- CN103186223B CN103186223B CN201110444093.3A CN201110444093A CN103186223B CN 103186223 B CN103186223 B CN 103186223B CN 201110444093 A CN201110444093 A CN 201110444093A CN 103186223 B CN103186223 B CN 103186223B
- Authority
- CN
- China
- Prior art keywords
- driving data
- power supply
- data
- daughter board
- stage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Power Sources (AREA)
Abstract
本发明提供一种计算机装置及外接子板的侦测方法。计算机装置包括主机板以及外接子板。主机板则包括电源时序单元以及移位汇流排单元。电源时序单元执行一电源时序以启动并维持计算机装置,此电源时序包括多个电源阶段。外接子板通过一汇流排连接至移位汇流排单元,并储存外接子板的驱动数据。上述电源阶段分别对应多个读取模式,且电源时序单元判断计算机装置目前的电源阶段以选择对应的读取模式,控制所述移位汇流排单元以侦测并读取所述驱动数据。主机板依据所述驱动数据以与外接子板相互通信。上述技术方案可以节省计算机装置的电源消耗,达到更佳的系统效能。
Description
技术领域
本发明涉及一种计算机装置,且特别是涉及一种具有外接子板的计算机装置及外接子板的侦测方法。
背景技术
在计算机应用中,使用者经常将扩充界面卡或是外接卡通过汇流排连接至计算机装置中的主机板,从而扩充或增强此计算机装置的相关功能。
由于汇流排的输入输出接脚(Input/Outputpin)有限而限制其传输频宽,一次所能传输的数据量(也就是串列传输的数据量)少于各自电路板内并列传输的数据量。因此,两个电路板皆设置有汇流排的存取控制设备,其通过时脉讯号信号与暂存器的配合来完成数据传输。上述汇流排以及其存取控制设备则被称为是移位汇流排(shiftybus)。例如,发送端电路板将数据由并列形式(例如,8-bit数据)转换为串列形式(例如,1-bit数据),经汇流排的传输之后,接收端电路板便将串列形式(1-bit数据)的数据展开为并列形式(8-bit数据),藉以控制汇流排之间的数据传递。
主机板会先通过移位汇流排取得扩充界面卡或是外接卡的种类、型号和/或版本…等数据(在此将这些数据称为子板的驱动数据),然后主机板依据此版本信息取得相对应的驱动程式或存取协定,藉以顺利地实现主机板与扩充界面卡的通信及数据传递。在此将上述的扩充界面卡或是外接卡统称为是外接子板。
为了避免在计算机装置的运作过程中,外接子板突然地被移除或子板调整其版本信息导致主机板无法与之进行通信,因此主机板便会在计算机装置被开启后连续地对子板进行版本数据的读取,此种架构称为是“连续读取”。然而,外接子板的版本信息实际上并不会经常改变。若希望实现外接子板的热插拔…等应用,也不必在计算机装置的所有运作期间内皆需持续读取上述的驱动数据。因此,“连续读取”架构经常使计算机装置浪费无谓的资源及电力。
发明内容
本发明提供一种具有外接子板的计算机装置及外接子板的侦测方法,其依据计算机装置的电源阶段而自动选择外接子板的版本读取模式,藉以节省计算机装置的电源消耗。
本发明提出一种计算机装置,包括一主机板以及一外接子板。主机板包括一电源时序单元以及一移位汇流排单元。电源时序单元执行一电源时序以启动并维持计算机装置,其中电源时序包括多个电源阶段。移位汇流排单元耦接至电源时序单元。外接子板通过一汇流排连接至移位汇流排单元,并且此外接子板储存其本身的驱动数据。所述电源阶段分别对应多个读取模式。电源时序单元判断所述计算机装置目前的电源阶段以选择对应的读取模式,控制移位汇流排单元以侦测并读取外接子板的驱动数据,且主机板依据驱动数据以与外接子板相互通信。
在本发明的一实施例中,上述的读取模式包括连续读取、固定间隔时间读取、单次读取和/或停止读取。
在本发明的一实施例中,当计算机装置的电源阶段为预设阶段时,电源时序单元控制移位汇流排单元单次读取驱动数据以作为第一驱动数据,主机板依据所述第一驱动数据以与外接子板相互通信。
在本发明的一实施例中,当计算机装置的电源阶段从预设阶段进入启动阶段时,电源时序单元控制移位汇流排单元再次读取驱动数据以作为第二驱动数据,并且,当第一驱动数据不等于第二驱动数据时,主机板依据第二驱动数据以与外接子板相互通信。
在本发明的一实施例中,当计算机装置的电源阶段为直流闲置阶段时,亦即系统进入待机阶段(StandbyMode),电源时序单元控制移位汇流排单元连续读取或以固定间隔时间读取该驱动数据,令系统可得知于待机阶段时,外接子板是否有被更换或是重新插拔过。
在本发明的一实施例中,当计算机装置的电源阶段为运作阶段时,该电源时序单元控制该移位汇流排单元停止读取该驱动数据。
在本发明的一实施例中,上述的电源时序单元包括多个读取旗标,藉以储存上述读取模式对应的代码。
在本发明的一实施例中,上述的移位汇流排单元包括数据读取控制模块、数据读取信号产生模块以及数据暂存器。数据读取控制模块接收电源时序单元所传送的读取使能信号。数据读取信号产生模块,耦接至数据读取控制模块,其在当数据读取控制模块接收读取使能信号之后,控制数据读取信号产生模块以产生数据读取信号至外接子板。数据暂存器耦接至数据读取控制模块,数据读取控制模块控制所述数据暂存器以从外接子板接收串列的驱动数据,并将其暂存为并列的驱动数据。
在本发明的一实施例中,上述的移位汇流排单元还包括一输出开关、一预设数据记忆模块以及一暂存单元。输出开关耦接至数据读取控制模块,且输出开关的第一输入端耦接至数据暂存器以接收所述驱动数据。预设数据记忆模块耦接至输出开关的第二输入端,其用以储存一预设数据。暂存单元耦接至输出开关的输出端。数据读取控制模块判断外接子板与主机板的耦接关系,并控制输出开关以选择将预设数据或驱动数据储存至暂存单元。
于另一观点而言,本发明提出一种外接子板的侦测方法,其包括下列步骤。执行一电源时序以启动并维持计算机装置,其中计算机装置包括主机板以及外接子板。上述电源时序包括多个电源阶段,且这些电源阶段分别对应多个读取模式。判断上述计算机装置目前的电源阶段以选择对应的读取模式其中之一。依据被选择的读取模式其中之一来控制移位汇流排单元,以侦测并读取外接子板的驱动数据,其中主机板包括移位汇流排单元。藉此,主机板依据所述驱动数据以与外接子板相互通信。外接子板的侦测方法的其余实施细节请参照上述说明,在此不加赘述。
基于上述,本发明实施例舍弃以往采用连续读取的架构,利用电源时序单元来控制移位汇流排单元,并依据计算机装置的电源阶段而自动选择外接子板的版本读取模式,藉以节省计算机装置的电源消耗,达到更佳的系统效能。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1为采用连续读取结构的计算机装置的示意图。
图2是根据本发明一实施例所述的计算机装置的示意图。
图3是根据本发明一实施例说明外接子板的侦测方法的流程图。
图4是根据本发明一实施例说明每次读取外接子板中驱动数据的步骤流程图。
图5A与图5B说明电源时序中多个电源阶段与读取使能信号之间的关系示意图。
附图标记:
100、200:计算机装置
110、210:主机板
120:外接子板
125:移位暂存器
130:汇流排
140、230:移位汇流排单元
142:移位汇流排控制模块
145:数据暂存器
147:暂存单元
150:芯片组
152:南桥芯片
155:北桥芯片
160:基本输入输出系统(BIOS)
170:基板管理控制器(BMC)
220:电源时序单元
225:电源阶段列表
230:移位汇流排单元
240:数据读取控制模块
250:数据读取信号产生模块
260:数据暂存器
270:预设数据记忆模块
280:输出开关
290:暂存单元
C1~C4:代码
RD_EN:读取使能信号
RD_AS:读取存取信号
RD_OK:读取完成信号
D_RD:数据读取信号
PS:耦接信号
S3:睡眠阶段
S4:休眠阶段
S5:关闭阶段
S310~S470:步骤
L1:实线
L2:虚线
P1:预备电源阶段
P2:直流闲置阶段
P3:启动阶段
PR:运作阶段
PS3:S3睡眠阶段
具体实施方式
现将详细参考本发明的示范性实施例,在附图中说明所述示范性实施例的实例。另外,凡可能之处,在图式及实施方式中使用相同标号的元件/构件/符号代表相同或类似部分。
图1为采用连续读取结构的计算机装置100的示意图。请参照图1,计算机装置100包括主机板110以及外接子板120。外接子板120例如是可以扩充计算机装置100功能或是提升计算机装置100原有运算效能的扩充界面卡或是外接卡,其通过汇流排130连接到主机板110。汇流排130例如是常用的外设互联标准(PeripheralComponentInterconnect;PCI)汇流排或是厂商自行定义的汇流排。
主机板110包括移位汇流排单元140、芯片组150、基本输入输出系统(BIOS)160以及基板管理控制器(boardmanagingcontroller;BMC)170。芯片组150则包括南桥芯片152与北桥芯片155,应用本实施例者应能轻易得知芯片组150的相关功能,在此不予赘述。移位汇流排单元140在计算机装置100通电之后,便持续不断地读取外接子板120中的驱动数据。此处的“驱动数据”是指外接子板120的种类、型号和/或版本…等用于驱动外接子板120的相关索引数据,藉以用于选择外接子板120的相应驱动程序。
在计算机装置110中,芯片组150中的南桥芯片152以及基本输入输出系统160会依据此驱动数据来寻找相对应的驱动程序,使主机板110与外接子板120能够顺利地相互通信与进行数据传输。基板管理控制器170也会随时记录与监控计算机装置100中各个元件的变化,因此也会随时监控外接子板120的驱动数据。藉此,移位汇流排单元140必须随时提供外接子板120最新的驱动数据,才能使主机板110顺利驱动外接子板120并与其进行数据传输。
在此说明“连续读取”架构的制动流程。首先,在计算机装置100通电并启动后,移位汇流排单元140中的移位汇流排控制模块142会发出读取使能信号RD_EN。外接子板120接收读取使能信号RD_EN,并利用数据暂存器145将并列传输的驱动数据转换为串列传输的驱动数据,以将串列传输的驱动数据当作是读取存取信号RD_AS,通过汇流排130传输到移位汇流排单元140。移位汇流排单元140中的数据暂存器145依序接收读取存取信号RD_AS,藉以将串列传输的驱动数据转换回并列传输的驱动数据,并传输这些驱动数据以储存于暂存单元147中。
接续上述,当数据暂存器145接收驱动数据完毕后,便发出读取确认信号RD_OK至移位汇流排控制模块142以确认完成一次驱动数据的读取。移位汇流排控制模块142接收到读取确认信号RD_OK后,便会再次地发出读取使能信号RD_EN,藉以经由上述流程持续取得最新的外接子板120的驱动数据。南桥芯片152、基本输入输出系统160以及基板管理控制器170则会定时存取或监控暂存单元147中外接子板120的驱动数据。
然而,当计算机装置100在部份的电源阶段下,例如计算机装置100位于预备电源阶段(AUX_Powerstage)、主要电源阶段(Main_Powerstage)、S3睡眠阶段、S4休眠阶段、S5关闭阶段、运作(runtime)阶段…等时候,移位汇流排单元140可以不需要连续读取外接子板120的驱动数据。其原因在于,使用者在计算机装置100的运作阶段或是部份电源阶段的时候,并不会一直去插拔外接子板120或是调整外接子板120的相关硬体。举例而言,如果外接子板120上装设有扩充的两个中央处理器,使用者通常并不会在计算机装置100的运作阶段中直接移除外接子板120,避免计算机装置100当机。相对地,使用者通常会在计算机装置100的部份电源阶段(例如,S3~S4睡眠阶段或是S5关闭阶段)进行外接子板120的移除,或是于上述电源阶段调整外接子板120上的硬体装置。因此,上述“连续读取”架构无法让计算机装置100自动调整移位汇流排单元140对于驱动数据的读取模式。藉此,移位汇流排单元140便会造成多余的电力消耗,从而拖累系统效能。
于此,本发明实施例提出一种计算机装置内移位汇流排的架构,其可依据计算机装置的电源阶段而自动选择外接子板的版本读取模式,藉以节省计算机装置的电源消耗。图2是根据本发明一实施例所述的计算机装置200的示意图。计算机装置200包括主机板210以及外接子板120。主机板210包括电源时序单元220以及移位汇流排单元230。电源时序单元220执行电源时序(powersequence)以依序启动并持续提供计算机装置200中各个元件所需的电源,以维持计算机装置200的运作。
上述电源时序包括有多个电源阶段,每个电源阶段将会分别启动计算机装置200中各个元件,或是仅提供计算机装置200中部份元件的电源,藉以节省耗电并仅维持计算机装置200的部份功能即可。例如,电源启动时序中开启预备电源时的预备电源阶段、开启主要电源时的主要电源阶段、直流闲置阶段以及运作阶段…等,或是,英特尔(Intel)公司所规定的系统电源阶段:S0起动阶段、S1至S3睡眠阶段、S4休眠阶段以及S5关闭阶段…等。
于本实施例中,上述每个电源阶段皆分别对应一个针对外接子板120的驱动数据的读取模式。此处所指的读取模式,可以包括连续读取模式、固定间隔时间读取模式、单次读取模式或是停止读取模式。图2的电源时序单元220利用电源阶段列表225以依据每个电源阶段(例如,列表225上所标示的S3~S5)分别对应各自的读取旗标,而每个读取旗标藉以储存上述读取模式所对应的代码。举例而言,在此将连续读取模式、固定间隔时间读取模式、单次读取模式以及停止读取模式依序设定为代码C1、C2、C3及C4。S3睡眠阶段及S4休眠阶段对应代码C1的连续读取模式,且S5关闭阶段对应代码C4的停止读取模式。
移位汇流排单元230耦接至电源时序单元220,其依据电源时序单元220所发出的读取使能信号RD_EN而进行外接子板120驱动数据的读取。外接子板120通过汇流排130连接至移位汇流排单元220。外接子板120当中具有储存装置以储存其本身的驱动数据,此处的驱动数据种类已于上述实施例中说明,在此不予赘述。
有鉴于此,电源时序单元220在计算机装置200启动后,便可判断计算机装置200目前的电源阶段,进而选择对应的读取模式,并依据对应的读取模式来控制移位汇流排单元230,藉以侦测并读取外接子板120的驱动数据,让主机板210中的南桥芯片152及基本输入输出系统160得以依据驱动数据以与外接子板120相互通信。基板管理控制器170也可即时获得并监测外接子板120的相关讯息。
在此详述电源时序单元220的细部架构,并且加以说明外接子板的侦测方法,图3是根据本发明一实施例说明外接子板的侦测方法的流程图。移位汇流排单元230包括数据读取控制模块240、数据读取信号产生模块250以及数据暂存器260。于本实施例中,移位汇流排单元230还包括输出开关280、预设数据记忆模块270以及暂存单元290。数据读取控制模块240耦接至数据读取信号产生模块250、数据暂存器260以及输出开关280。输出开关280的第一输入端耦接至数据暂存器260,藉以接收外接子板120的驱动数据。预设数据记忆模块270则耦接至输出开关280的第二输入端,其用以储存一预设数据。暂存单元290耦接至输出开关280的输出端。
请同时参照图2及图3,于步骤S310中,电源时序单元220执行电源时序以依序启动并持续提供计算机装置200中各个元件所需的电源,以维持计算机装置200的运作。于步骤S320中,电源时序单元220判断计算机装置200目前的电源阶段,藉以通过电源阶段列表225中选择出对应的读取模式其中之一,并依据被选择的读取模式来控制移位汇流排单元230,以侦测并读取外接子板120的驱动数据。
于本实施例中,若选择代码C1或是C2的连续读取模式或是固定间隔时间读取模式时,则进入步骤S330,电源时序单元220连续或每隔一固定间隔时间来发出读取使能信号RD_EN,从而控制移位汇流排单元230以连续读取或以固定时间读取外接子板120中的驱动数据,并将驱动数据储存于暂存单元290。
相似地,若选择代码C3的单次读取模式时,则进入步骤S340,电源时序单元220发出一次读取使能信号RD_EN,藉以控制移位汇流排单元230单次读取外接子板120中的驱动数据,并将驱动数据储存于暂存单元290。若选择代码C4的停止读取模式时,则进入步骤S350,电源时序单元220停止发出读取使能信号RD_EN,以停止读取外接子板120中的驱动数据,并维持暂存单元290中先前已存入的驱动数据以使其不致于散失。藉此,于步骤S360中,主机板210便可依据暂存单元290中的驱动数据来找寻相对应的驱动程序,并依此来与外接子板120相互通信。
在此说明移位汇流排单元230每次读取外接子板120中驱动数据的详细流程。图4是根据本发明一实施例说明每次读取外接子板中驱动数据的步骤流程图。请同时参照图2及图4,于步骤S410中,数据读取控制模块240判断是否接收读取使能信号RD_EN。当数据读取控制模块240接收电源时序单元220所传送的读取使能信号RD_EN以进行单次读取时,便进入步骤S410,数据读取控制模块240判断外接子板120与主机板210的耦接关系,也就是说,数据读取控制模块240利用耦接信号PS以确认两者是否确实耦接,藉以控制输出开关280来选择将预设数据记忆模块270中的预设数据或是外接子板120的驱动数据储存至暂存单元290中。
换句话说,当外接子板120与主机板210并未耦接的话,便不需要读取外接子板120中的驱动数据,因此可由步骤S420进入步骤S430,数据读取控制模块240直接控制输出开关280以将没有相互耦接时所用的预设数据储存到暂存单元290中,藉以代替驱动数据,即可完成外接子板的侦测。
另一方面,当外接子板120与主机板210相互耦接的时候,便由步骤S420进入步骤S440,移位汇流排单元230便开始读取外接子板120的驱动数据。详言之,移位汇流排单元230中的数据读取控制模块240控制数据读取信号产生模块250以产生数据读取信号D_RD,并通过汇流排130传输至外接子板120。然后,进入步骤S450,数据读取控制模块240判断外接子板120的读取存取信号RD_AS(图2中没有RD_AS的标示)是否准备完成。如果外接子板120超过一预定时间还没将读取存取信号RD_AS准备完成,则数据读取控制模块240重新回到步骤S440以重新传送数据读取信号D_RD。
外接子板120接收到数据读取信号D_RD之后,便会利用移位暂存器125将并列传输的驱动数据转换为串列传输的驱动数据,以将串列传输的驱动数据当作是读取存取信号RD_AS。然后,外接子板120通过汇流排130发送信号以使数据读取控制模块240得知读取存取信号RD_AS准备完毕。
于步骤S460中,移位汇流排单元230中的数据读取控制模块240控制数据暂存器260以从外接子板120依序接收读取存取信号RD_AS,并将串列传输的驱动数据转换并暂存为并列的驱动数据。藉此,于步骤S470中,数据读取控制模块240控制输出开关280以将上述外接子板120的驱动数据储存于暂存单元290中,数据读取控制模块240也会传送一读取完成信号RD_OK至电源时序单元220,以完成单次读取。应用本实施例者应可知晓,上述的连续读取模式或是固定间隔时间读取模式便是在单次读取模式完成后,电源时序单元220立即地或延迟一固定间隔时间后再次发送读取使能信号RD_EN,以使移位汇流排单元230连续且重复地进行上述读取流程。
在此特别说明的是,本实施例通过电源启动时序加以举例,藉以使本领域技术人员能够更为了解本发明实施例。图5A与图5B说明电源时序中多个电源阶段与读取使能信号RD_EN之间的关系示意图。请参照图5A并配合图2,当计算机装置200刚接上交流电源(例如,110V/220V市电)的时候,电源时序单元220便会开始执行电源时序的预备电源阶段P1,其依据由大至小的电压准位而依序启动预备电源。由于预备电源阶段P1所占用的时间十分短暂,并且此时侦测外接子板120并无实质性的效益,因此仅需以单次读取模式来读取其驱动数据即可。换句话说,电源时序单元220对读取使能信号RD_EN使能一次即可,此处将此时所读取的驱动数据称为是第一驱动数据。
当预备电源皆启动完毕后,电源时序便进入直流闲置阶段P2。在本实施例中,由于在此时侦测外接子板120是否耦接可能没有实质效益,因此直流闲置阶段P2可以对应停止读取模式,使读取使能信号RD_EN皆为禁能,藉以持续停止读取其驱动数据(如实线L1)。然而,于部分实施例中,基板管理控制器170必须监控整个计算机装置200每个元件的变动情况,因此,当计算机装置200的电源阶段为直流闲置阶段P2时,电源时序单元220也可设定为连续读取模式或是固定间隔时间读取模式(例如虚线L2),使读取使能信号RD_EN连续使能,藉以持续读取最新的外接子板120的驱动数据。
当使用者通过远端遥控或是通过电源按钮来发出一开机信号时,则会使计算机装置200的电源时序从直流闲置阶段P2进入启动阶段P3,藉以依序启动计算机装置200中的主要电源。使用者通常不会在此时拔除/插入/调整外接子板120,因此以单次读取模式来读取其驱动数据即可。换句话说,电源时序单元220于此时对读取使能信号RD_EN使能一次即可,本实施例将此时所读取的驱动数据称为是第二驱动数据。如果当第一驱动数据等于第二驱动数据的时候,表示从预备电源阶段P1到启动阶段P3的这段期间内,外接子板120中的驱动数据并未被变更,因此主机板210便可依据原本的第一驱动数据来找寻驱动程序,以与外接子板120相互通信。相对地,当第一驱动数据不等于第二驱动数据的时候,表示外接子板120中的驱动数据已被变更,因此主机板210便需依据第二驱动数据以与外接子板120相互通信。
当计算机装置200的电源阶段为运作阶段PR后,使用者通常不会在此时拔除/插入/调整外接子板120,因此不需连续读取其驱动数据,电源时序单元220可利用停止读取模式,控制移位汇流排单元230停止读取其驱动数据,让基本输入输出系统160、基板管理控制器170读取暂存单元290中于先前电源阶段中储存的驱动数据即可。
请参照图5B并配合图2,依照前述可知,使用者可能会在计算机装置200于S3睡眠阶段、S4休眠状态及S5关闭状态来调整或移除/插入外接子板120,因此,当电源时序从运作阶段PR进入S3睡眠阶段PS3时(图5B),电源时序单元220便由停止读取模式转换为连续读取模式或是固定间隔时间读取模式,藉以监控外接子板120的移除/插入情况,并即时转换其驱动程序,避免当计算机装置200由S3睡眠阶段PS3回到运作阶段PR时,因为驱动程序的不匹配而导致无法驱动外接子板120或甚至使计算机装置200当机。应用本实施例者可将图5B的S3睡眠阶段替换成S4休眠阶段或是S5关闭阶段,并于上述电源阶段以连续读取模式或是固定间隔时间读取模式来持续读去其驱动数据,在此不多加赘述。
于本实施例中,可以利用单颗复杂可程式逻辑装置(CPLD)来实现图2的电源时序单元220以及移位汇流排单元230,也可以分别以不同颗芯片来实现,本发明实施例并不限制于此。
综上所述,本发明实施例舍弃以往采用连续读取的架构,利用电源时序单元来控制移位汇流排单元,并依据计算机装置的电源阶段而自动选择外接子板的版本读取模式,藉以节省计算机装置的电源消耗,达到更加的系统效能。
虽然本发明已以实施例揭示如上,然其并非用以限定本发明,任何所属技术领域的普通技术人员,当可作些许的更动与润饰,而不脱离本发明的精神和范围。
Claims (7)
1.一种计算机装置,其中包括:
一主机板,包括:
一电源时序单元,执行一电源时序以启动并维持该计算机装置,
其中该电源时序包括多个电源阶段;以及
一移位汇流排单元,耦接至该电源时序单元;以及
一外接子板,通过一汇流排连接至该移位汇流排单元,并储存该外接子板的一驱动数据,
其中,所述电源阶段分别对应多个读取模式,且该电源时序单元判断该计算机装置目前的电源阶段以选择对应的所述读取模式之其一,控制该移位汇流排单元以侦测并读取该外接子板的该驱动数据,且该主机板依据该驱动数据以与该外接子板相互通信,且该电源时序单元包括多个读取旗标,藉以储存所述读取模式对应的代码,
其中当该计算机装置的电源阶段为一预设阶段时,该电源时序单元控制该移位汇流排单元单次读取该驱动数据以作为一第一驱动数据,该主机板依据该第一驱动数据以与该外接子板相互通信。
2.根据权利要求1所述的计算机装置,其中当该计算机装置的电源阶段从该预设阶段进入一启动阶段时,该电源时序单元控制该移位汇流排单元再次读取该驱动数据以作为一第二驱动数据,并且,
当该第一驱动数据不等于该第二驱动数据时,该主机板依据该第二驱动数据以与该外接子板相互通信。
3.根据权利要求1所述的计算机装置,其中当该计算机装置的电源阶段为一直流闲置阶段时,该电源时序单元控制该移位汇流排单元连续读取或以固定间隔时间读取该驱动数据,而当该计算机装置的电源阶段为一运作阶段时,该电源时序单元控制该移位汇流排单元停止读取该驱动数据。
4.根据权利要求1所述的计算机装置,其中该移位汇流排单元包括:
一数据读取控制模块,接收该电源时序单元所传送的一读取使能信号;
一数据读取信号产生模块,耦接至该数据读取控制模块,且当该数据读取控制模块接收该读取使能信号之后,控制该数据读取信号产生模块以产生一数据读取信号至该外接子板;
一数据暂存器,耦接至该数据读取控制模块,其中该数据读取控制模块控制该数据暂存器以从该外接子板接收串列的该驱动数据,并将其暂存为并列的该驱动数据;
一输出开关,耦接至该数据读取控制模块,该输出开关的第一输入端耦接至该数据暂存器以接收该驱动数据;
一预设数据记忆模块,耦接至该输出开关的第二输入端,用以储存一预设数据;以及
一暂存单元,耦接至该输出开关的输出端,
其中,该数据读取控制模块判断该外接子板与该主机板的耦接关系,并控制该输出开关以选择将该预设数据或该驱动数据储存至该暂存单元。
5.一种外接子板的侦测方法,其中包括下列步骤:
执行一电源时序以启动并维持一计算机装置,其中该计算机装置包括一主机板以及该外接子板,该电源时序包括多个电源阶段,且所述电源阶段分别对应多个读取模式;
判断该外接子板与该主机板的耦接关系;
当该外接子板与该主机板并未耦接,将一预设数据作为该外接子板的一驱动数据;
当该外接子板与该主机板耦接,判断该计算机装置目前的电源阶段以选择对应的所述读取模式之其一;
依据被选择的所述读取模式之其一控制一移位汇流排单元,以侦测并读取该外接子板的该驱动数据;以及
该主机板依据该驱动数据以与该外接子板相互通信。
6.根据权利要求5所述的外接子板的侦测方法,其中,判断该计算机装置目前的电源阶段以选择对应的所述读取模式之其一还包括下列步骤:
当该计算机装置的电源阶段为一预设阶段时,控制该移位汇流排单元单次读取该驱动数据以作为一第一驱动数据,其中该主机板依据该第一驱动数据以与该外接子板相互通信;
当该计算机装置的电源阶段从该预设阶段进入一启动阶段时,控制该移位汇流排单元再次读取该驱动数据以作为一第二驱动数据;以及
当该第一驱动数据不等于该第二驱动数据时,该主机板依据该第二驱动数据以与该外接子板相互通信。
7.根据权利要求5所述的外接子板的侦测方法,其中,判断该计算机装置目前的电源阶段以选择对应的所述读取模式之其一还包括下列步骤:
其中当该计算机装置的电源阶段为一直流闲置阶段时,控制该移位汇流排单元连续读取或以固定间隔时间读取该驱动数据;以及
当该计算机装置的电源阶段为一运作阶段时,控制该移位汇流排单元停止读取该驱动数据。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110444093.3A CN103186223B (zh) | 2011-12-27 | 2011-12-27 | 计算机装置及外接子板的侦测方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110444093.3A CN103186223B (zh) | 2011-12-27 | 2011-12-27 | 计算机装置及外接子板的侦测方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103186223A CN103186223A (zh) | 2013-07-03 |
CN103186223B true CN103186223B (zh) | 2016-03-02 |
Family
ID=48677423
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110444093.3A Expired - Fee Related CN103186223B (zh) | 2011-12-27 | 2011-12-27 | 计算机装置及外接子板的侦测方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103186223B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104679624B (zh) * | 2013-11-29 | 2019-01-08 | 英业达科技有限公司 | 开机检查系统与方法 |
CN109862044B (zh) * | 2019-03-29 | 2021-04-27 | 新华三技术有限公司 | 一种转换装置、网络设备及数据传输方法 |
CN114661139B (zh) * | 2020-12-23 | 2024-02-13 | 龙芯中科技术股份有限公司 | 降低功耗的方法、装置、设备及计算机可读存储介质 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201030524A (en) * | 2009-02-04 | 2010-08-16 | Via Tech Inc | Information access method with sharing mechanism and computer system thereof |
TW201037508A (en) * | 2009-02-20 | 2010-10-16 | Standard Microsyst Smc | Serial bus hub with low power devices |
CN201754264U (zh) * | 2010-03-30 | 2011-03-02 | 联想(北京)有限公司 | 一种计算机电源监测装置和计算机 |
TW201135450A (en) * | 2010-04-07 | 2011-10-16 | Inventec Corp | Power testing system for server and a method for testing server's power |
-
2011
- 2011-12-27 CN CN201110444093.3A patent/CN103186223B/zh not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201030524A (en) * | 2009-02-04 | 2010-08-16 | Via Tech Inc | Information access method with sharing mechanism and computer system thereof |
TW201037508A (en) * | 2009-02-20 | 2010-10-16 | Standard Microsyst Smc | Serial bus hub with low power devices |
CN201754264U (zh) * | 2010-03-30 | 2011-03-02 | 联想(北京)有限公司 | 一种计算机电源监测装置和计算机 |
TW201135450A (en) * | 2010-04-07 | 2011-10-16 | Inventec Corp | Power testing system for server and a method for testing server's power |
Also Published As
Publication number | Publication date |
---|---|
CN103186223A (zh) | 2013-07-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW503348B (en) | Computer, computer system and power saving control method thereof | |
CN103136012B (zh) | 计算机系统及其基本输入输出系统的更新方法 | |
CN103036700A (zh) | 服务器丛集及其控制机制 | |
CN103412836B (zh) | 热插拔处理方法、装置以及系统 | |
JP2009510580A (ja) | 電力の節約 | |
CN115639902A (zh) | 包括多个功率管理集成电路的电子装置及其操作方法 | |
JP2015170292A (ja) | 半導体装置 | |
CN108628792B (zh) | 通信接口防电流泄漏系统及方法 | |
CN103186223B (zh) | 计算机装置及外接子板的侦测方法 | |
CN115167647A (zh) | 一种服务器的供电方法、系统、设备及介质 | |
WO2025045103A1 (zh) | 嵌入式计算模块转接电路、载板系统和服务器 | |
JP2003167651A (ja) | 通信デバイス | |
KR20150071661A (ko) | 정보처리장치, 정보처리장치의 제어 방법, 및 기억매체 | |
CN103986588A (zh) | 电脑系统及电脑装置的远端遥控方法 | |
CN111406254A (zh) | 从易失性存储器到非易失性存储器的可配置数据刷新 | |
TWI434184B (zh) | 電腦裝置及其通用序列匯流排連接器的工作模式轉換方法 | |
TWI432967B (zh) | 電腦裝置及外接子板的偵測方法 | |
CN112463443A (zh) | 具有ac loss功能的服务器和异常掉电后自动上电开机的方法 | |
CN108196617B (zh) | Bmc时间设置方法、装置、系统及可读存储介质 | |
JP2010055265A (ja) | システムlsi、システムlsiの制御方法、プログラム、及び記憶媒体 | |
CN104679123A (zh) | 主机板及其数据烧录方法 | |
CN102981588B (zh) | 可经由通用序列总线装置开机的系统及其方法 | |
CN113687706B (zh) | 一种自动调整ncsi是否开启的装置和方法 | |
CN103901959B (zh) | 主机板及其电源管理方法 | |
TWI497304B (zh) | 序列介面傳送方法及其裝置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20160302 |
|
CF01 | Termination of patent right due to non-payment of annual fee |